JPH0456575A - Picture display device - Google Patents

Picture display device

Info

Publication number
JPH0456575A
JPH0456575A JP16768390A JP16768390A JPH0456575A JP H0456575 A JPH0456575 A JP H0456575A JP 16768390 A JP16768390 A JP 16768390A JP 16768390 A JP16768390 A JP 16768390A JP H0456575 A JPH0456575 A JP H0456575A
Authority
JP
Japan
Prior art keywords
electron beam
sampling pulse
video signal
screen
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16768390A
Other languages
Japanese (ja)
Inventor
Yukio Takada
高田 幸男
Takatsugu Kurata
隆次 倉田
Hiroshige Taniguchi
啓成 谷口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP16768390A priority Critical patent/JPH0456575A/en
Publication of JPH0456575A publication Critical patent/JPH0456575A/en
Pending legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)

Abstract

PURPOSE:To reproduce and display both an analog picture such as television picture and a digital picture such as a computer picture with fidelity by providing a 2nd sampling pulse generating circuit having a delay line to the display device. CONSTITUTION:Plural display video signals 51, 52 are selected by a changeover circuit 50a and fed to a sample-and-hold circuits 31a--31n for a video signal, a sampling pulse output from a 1st sampling pulse generating circuit 54a and a 2nd sampling pulse generating circuit 54b having delay lines 55a, 55b is selected synchronously with display the video signals 51, 52, and a display video signal whose pattern is changed synchronously with a basic clock like an output picture of a computer is subject to sampling and holding by the 1st sampling pulse generating circuit 54a and the display video signal having no fundamental clock therein like a television pattern is subject to sample and holding by the 2nd sampling pulse generating circuit 54b. Thus, the video signal is reproduced and displayed with fidelity.

Description

【発明の詳細な説明】 産業上の利用分野 本発明はテレビ画像、コンピュータ画像を表示する画像
表示装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to an image display device for displaying television images and computer images.

従来の技術 従来の画像表示素子の基本的な構造を第2図に示して説
明する。
2. Description of the Related Art The basic structure of a conventional image display device will be explained with reference to FIG.

この表示素子は後方からアノード側に向かって順に背面
電極1、ビーム源としての線陰極2、ビーム引き出し電
極3、ビーム流制御電極4、収束電極5、水平偏向電極
6、垂直偏向電極7、スクリーン板8、等々が配置され
て構成されており、これらが真空容器の内部に収納され
ている。
This display element consists of a back electrode 1, a line cathode 2 as a beam source, a beam extraction electrode 3, a beam flow control electrode 4, a focusing electrode 5, a horizontal deflection electrode 6, a vertical deflection electrode 7, and a screen in order from the back to the anode side. A plate 8, etc. are arranged, and these are housed inside the vacuum container.

ビーム源としての線陰極2は水平方向に線状に分布する
電子ビームを発生するように水平方向に張られており、
線陰極2はさらに垂直方向に間隔をもって複数本(本説
明では2イ〜2トの7本のみ示している。)設けられて
いる。本構成では線陰極の間隔は3■、本数は30本設
けられているものとして、前記線陰極を2イ〜27とす
る。前記線陰極の間隔は自由に大きくとることはできず
、後述する垂直偏向電極7とスクリーン8の間隔により
規制されている。これらの線陰極2の構成として10〜
30μmφのタングステン棒の表面に酸化物陰極材料を
塗布している。前記の線陰極は後述するように、上方の
線陰極2イから下方の27まで順番に一定時間ずつ電子
ビームを放出するように制御される。背面電極1は該当
する線陰極以外の線陰極からの電子ビームの発生を抑止
すると共に、電子ビームをアノード方向のみに押し出す
作用もしている。第2図では真空容器は記してないが、
背面電極1を利用して真空容器と一体となす構造をとる
ことも可能である。ビーム引き出し電極3は線陰極2イ
〜27のそれぞれと対向する水平方向に一定間隔で多数
個差べて設けられた貫通孔10を有する導伝板11であ
り、線陰極2から放出された電子ビームをその貫通孔1
oを通して取り出す。次に制御電極4は線陰極2イ〜2
7のそれぞれと対向する位置に貫通孔14を有する垂直
方向に長い導伝板15で構成されており、所定間隔を介
して水平方向に複数個並設されている0本構成では12
0本の制御電極用導伝板15a〜15nが設けられてい
る(第2図では8本のみ図示している)。制御電極4は
電気ビーム引き出し電極3により水平方向に区分された
電子ビームのそれぞれの通過量を、映像信号の絵素に対
応して、しかも後述する水平偏向のタイミングに同期さ
せて制御している。
A line cathode 2 serving as a beam source is stretched horizontally so as to generate an electron beam distributed linearly in the horizontal direction.
A plurality of line cathodes 2 are further provided at intervals in the vertical direction (in this description, only seven line cathodes 2A to 2G are shown). In this configuration, the spacing between the line cathodes is 3cm and the number of line cathodes is 30, and the number of line cathodes is 2 to 27. The distance between the line cathodes cannot be freely increased, but is regulated by the distance between the vertical deflection electrode 7 and the screen 8, which will be described later. The configuration of these line cathodes 2 is 10~
An oxide cathode material is applied to the surface of a 30 μmφ tungsten rod. As will be described later, the line cathodes are controlled to sequentially emit electron beams from the upper line cathode 2a to the lower line cathode 27 for a fixed period of time. The back electrode 1 has the function of suppressing the generation of electron beams from line cathodes other than the corresponding line cathode, and also has the function of pushing the electron beams only toward the anode. Although the vacuum container is not shown in Figure 2,
It is also possible to use the back electrode 1 to form a structure that is integrated with the vacuum container. The beam extraction electrode 3 is a conductive plate 11 having a plurality of through holes 10 provided at regular intervals in the horizontal direction facing each of the line cathodes 2a to 27, and allows the electrons emitted from the line cathodes 2 to be the beam through its through hole 1
Take it out through o. Next, the control electrode 4 is connected to the line cathode 2-2.
The conductive plate 15 is made up of a vertically long conductive plate 15 having a through hole 14 at a position facing each of the conductive plates 7, and in a configuration in which a plurality of conductive plates 15 are arranged in parallel horizontally at a predetermined interval, the conductive plate 15 has 12 conductive plates.
Zero conductive plates 15a to 15n for control electrodes are provided (only eight are shown in FIG. 2). The control electrode 4 controls the amount of passage of each of the electron beams divided horizontally by the electric beam extraction electrode 3 in accordance with the picture elements of the video signal and in synchronization with the timing of horizontal deflection, which will be described later. .

収束電極5は、制御電極4に設けられた各貫通孔14と
対向する位置に貫通孔16を有する導伝板17で電子ビ
ームを収束している。
The focusing electrode 5 focuses the electron beam on a conductive plate 17 having a through hole 16 at a position facing each through hole 14 provided in the control electrode 4 .

水平偏向電極6は、前記貫通孔16のそれぞれ水平方向
の両サイドに沿って垂直方向に複数本配置された導伝板
18.18°で構成されており、それぞれの導伝板には
水平偏向用電圧が印可されている。
The horizontal deflection electrode 6 is composed of a plurality of conductive plates 18.18° arranged vertically along both horizontal sides of the through hole 16, and each conductive plate has a horizontal deflection plate. voltage is applied.

各絵素ごとの電子ビームはそれぞれ水平方向に偏向され
、スクリーン8上でR,G、Bの各蛍光体を順次照射し
て発光している0本構成では電子ビームごとに2トリオ
分偏向している。垂直偏向電極7は、前記貫通孔16の
それぞれ垂直方向の中間の位置に水平方向に複数本配置
された導伝板19゜19゛ で構成されており、垂直偏
向用電圧が印可され、電子ビームを垂直方向に偏向して
いる0本構成では一対の電極19.19″によって1本
の線陰極から生じた電子ビームを垂直方向に8ライン分
偏向している。そして31個で構成された垂直偏向電極
7によって、30本の線陰極のそれぞれに対応する30
対の垂直偏向導伝体対が構成され、スクリーン上8に垂
直方向に240本の水平走査ラインを描いている。
The electron beams for each picture element are each deflected in the horizontal direction, and in the zero-line configuration in which R, G, and B phosphors are sequentially irradiated on the screen 8 to emit light, each electron beam is deflected by two trios. ing. The vertical deflection electrode 7 is made up of a plurality of conductive plates 19 19 , which are arranged horizontally at vertically intermediate positions of the through holes 16 , and a vertical deflection voltage is applied to the conductive plates 19 , 19 . In the 0 line configuration, the electron beam generated from one line cathode is deflected by 8 lines in the vertical direction by a pair of electrodes 19.19''. By the deflection electrode 7, 30 wires corresponding to each of the 30 wire cathodes are
Pairs of vertical deflection conductors are constructed to draw 240 horizontal scanning lines in the vertical direction on the screen 8.

前記に説明したように本構成では水平偏向電極6、垂直
偏向電極7をそれぞれ複数本クシ状に張り巡らしている
。さらに水平、垂直の各偏向電極間の距離に比べるとス
クリーン8までの距離を長く設定することより、小さな
偏向量で電子ビームをスクリーン8に照射させることが
可能となる。
As explained above, in this configuration, a plurality of horizontal deflection electrodes 6 and a plurality of vertical deflection electrodes 7 are each arranged in a comb shape. Furthermore, by setting the distance to the screen 8 longer than the distance between the horizontal and vertical deflection electrodes, it becomes possible to irradiate the screen 8 with the electron beam with a small deflection amount.

これにより水平、垂直偏向電極 とが出来る。This allows horizontal and vertical deflection electrodes I can do that.

スクリーン8は第2図に示すように、ガラス板21の裏
面に蛍光体20をストライブ状に塗布して構成している
As shown in FIG. 2, the screen 8 is constructed by coating the back surface of a glass plate 21 with phosphor 20 in stripes.

また、図示していないがメタルバック、カーボンも塗布
さている。蛍光体20は制at極4の一つの貫通孔14
を貫通する電子ビームを水平方向に偏向するこによりR
,G、Bの3色の蛍光体対を2トリオ分照射するように
設けられており、垂直方向にストライブ状に塗布してい
る。
Although not shown, a metal back and carbon are also coated. The phosphor 20 is inserted into one through hole 14 of the at control pole 4.
By horizontally deflecting the electron beam penetrating R
, G, and B so as to irradiate two trios of phosphor pairs of three colors, and are applied vertically in stripes.

第2図において、スクリーン8に記入した破線は複数本
の線陰極2のそれぞれに対応して表示される垂直方向の
区分を示し、2点鎖線は複数本の制御電極4の各々に対
応して表示される水平方向の区分を示す。破線、2点鎖
線で仕切られた1つの区画の拡大図を第3図に示す。
In FIG. 2, the broken lines drawn on the screen 8 indicate the vertical divisions displayed corresponding to each of the plurality of line cathodes 2, and the two-dot chain lines indicate the sections corresponding to each of the plurality of control electrodes 4. Indicates the horizontal division that will be displayed. FIG. 3 shows an enlarged view of one section partitioned by broken lines and two-dot chain lines.

第3図に示すように、水平方向では2トリオ分のR,G
、Bの蛍光体、垂直方向では8ライン分の幅を有してい
る。1区画の大きさは本例では水平方向1■、垂直方向
3mである。
As shown in Figure 3, in the horizontal direction, R and G for two trios.
, B has a width of 8 lines in the vertical direction. In this example, the size of one section is 1 square meter in the horizontal direction and 3 meters in the vertical direction.

尚、第3図ではR,G、Bの各々3色の蛍光体はストラ
イブ状に図示しているが、デルタ状に配置しても良い。
Although the phosphors of each of the three colors R, G, and B are shown in stripes in FIG. 3, they may be arranged in a delta.

ただしデルタ状に配置したときはそれに適合した水平偏
向、垂直偏向波形−を印加する必要がある。
However, when arranged in a delta shape, it is necessary to apply horizontal and vertical deflection waveforms that are compatible with the arrangement.

尚、第3図では説明の都合で縦横の寸法比が実際のスク
リーンに表示したイメージと異なっている。
In FIG. 3, for convenience of explanation, the aspect ratio is different from the image displayed on the actual screen.

また、本構成では制m電極4の一つの貫通孔14に対し
てR,G、Bの蛍光体が2トリオ分設けられているが、
1トリオ分あるいは3トリオ分以上で構成されていても
良い。ただし、制御l!電極4には1トリオ、あるいは
3トリオ以上のR,G、B映像信号が順次別えられ、そ
れに同期して水平偏向をする必要がある。
Furthermore, in this configuration, two trios of R, G, and B phosphors are provided for one through hole 14 of the control electrode 4;
It may be composed of one trio or three or more trios. However, controll! One trio or three or more trios of R, G, and B video signals are sequentially separated on the electrode 4, and it is necessary to perform horizontal deflection in synchronization with these.

次に、この表示素子を駆動するための駆動回路の動作を
第4図を参照して説明する。まず、電子ビームをスクリ
ーン8に照射して表示する駆動部分の説明を行う。
Next, the operation of the drive circuit for driving this display element will be explained with reference to FIG. First, a driving portion that irradiates the screen 8 with an electron beam to display an image will be explained.

電源回路22は表示素子の各電極に所定のバイアス電圧
を印加するための回路で、背面電極1にはvl、ビーム
出し電極3には■3、収束電極5にはV5、スクリーン
8にはV8の直流電圧を印加する。線陰極駆動回路26
は、垂直同期信号■と水平同期信号Hを用いて線陰極駆
動パルス(イ〜マ)を作成する。第5図にそのタイミン
グ図を示す。
The power supply circuit 22 is a circuit for applying a predetermined bias voltage to each electrode of the display element, including Vl to the back electrode 1, ■3 to the beam output electrode 3, V5 to the converging electrode 5, and V8 to the screen 8. Apply a DC voltage of Line cathode drive circuit 26
creates line cathode drive pulses (I-MA) using the vertical synchronization signal (1) and the horizontal synchronization signal (H). FIG. 5 shows the timing diagram.

各線陰極2イ〜27は第4図(イ〜マ)に示すように、
駆動パルスが高電位の間に電流が流れて加熱されており
、駆動パルス(イ〜マ)が低電位の期間に電子を放出す
るように加熱状態が保持される。これにより30本の線
陰極2イ〜27より、それぞれ低電位の駆動パルス(イ
〜マ)が加えられた8水平走査期間のみ電子が放出され
る。高電位が加えられる期間には、背面電極1とビーム
引出し11ffi3とに加えられているバイアス電圧に
よって定められた線陰極2の周辺における電位よりも線
陰極2イ〜27に加えられている電位のほうが高くなる
ため、線陰極からは電子が放出されない。
Each line cathode 2a to 27 is as shown in FIG.
A current flows and heats up while the drive pulse is at a high potential, and the heated state is maintained such that electrons are emitted while the drive pulse (I to M) is at a low potential. As a result, electrons are emitted from the 30 line cathodes 2a to 27 only during eight horizontal scanning periods to which low-potential drive pulses (i to ma) are applied, respectively. During the period when a high potential is applied, the potential applied to the line cathodes 2-27 is lower than the potential around the line cathode 2 determined by the bias voltage applied to the back electrode 1 and the beam extraction 11ffi3. Since the line cathode becomes higher, no electrons are emitted from the line cathode.

1画面を構成するには、上方の線陰極2イから下方の線
陰極27まで順次8走査期間ずつ電位を切り替えて行け
ば良い。
To construct one screen, the potentials may be sequentially switched from the upper line cathode 2a to the lower line cathode 27 every 8 scanning periods.

次に偏向部分の説明を行う、偏向電圧発生回路40は、
ダイレクトメモリアクセスローラ(以下DMAコントロ
ーラと称す)41、偏向電圧波形記憶用メモリ(以下偏
向メモリと称す)42、デジタル−アナログ変換器(以
下D/A変換器と称す)43h、43v等によって構成
され、垂直偏向信号V。
Next, the deflection voltage generation circuit 40, whose deflection part will be explained, is as follows.
It is composed of a direct memory access roller (hereinafter referred to as a DMA controller) 41, a deflection voltage waveform storage memory (hereinafter referred to as a deflection memory) 42, a digital-to-analog converter (hereinafter referred to as a D/A converter) 43h, 43v, etc. , vertical deflection signal V.

Vo及び水平偏向信号り、  h’ を発生する。Vo and horizontal deflection signal h' are generated.

本構成においては垂直偏向信号に関して、オーバースキ
ャンを考慮して、1フイールドで240水平走査期間表
示している。また、それぞれのラインに対応する垂直偏
向位置情報を記憶しているメモリアドレスエリアを第1
フイールド及び第2フイールドに分け、それぞれ1組の
メモリ容量を有している。表示する際は該当の偏向メモ
リ42からデータを読みだしてD/A変換器43vでア
ナログ信号に変換して、垂直偏向電極7に加えている。
In this configuration, 240 horizontal scanning periods are displayed in one field in consideration of overscanning regarding the vertical deflection signal. In addition, the memory address area that stores the vertical deflection position information corresponding to each line is
The field is divided into a field and a second field, each having one set of memory capacity. When displaying, data is read from the corresponding deflection memory 42, converted to an analog signal by the D/A converter 43v, and applied to the vertical deflection electrode 7.

前記の偏向メモリ42に記憶された垂直偏向位置情報は
8水平走査期間毎にほぼ規則性のあるデータで構成され
ており、D/A変換された波形もほぼ8段階の垂直偏向
信号となっているが、前記のように2フイ一ルド分のメ
モリ容量を有して、各水平走査線毎に位置を微調整でき
るようにしている。
The vertical deflection position information stored in the deflection memory 42 is composed of almost regular data for every 8 horizontal scanning periods, and the D/A converted waveform also becomes a vertical deflection signal of approximately 8 stages. However, as mentioned above, it has a memory capacity for two fields, so that the position can be finely adjusted for each horizontal scanning line.

また、水平偏向信号に対しては、1水平走査期間に6段
階に電子ビームを水平偏向させる必要性と水平走査毎に
偏向位置微調整可能なようにメモリを持っている。従っ
て1フレ一ム間に480水平走査期間表示するとして、
480X 6 =2880バイトのメモリが必要である
が、第1フイールドと第2フイールドのデータを共用し
ているために、実際には1440バイトのメモリを使用
している。表示の際は各水平走査ラインに対応した偏向
情報を前記偏向メモリ42から読み出して、D/A変換
器43vでアナログ信号に変換して、水平偏向電極6に
加えている。要約すると、垂直周期のうちの垂直帰線期
間を除いた表示期間に、線陰極2イ〜27のうちの低電
位の駆動パルスを印加している線陰極から放出された電
子ビームは、ビーム引出し電極3によって水平方向に1
20区分に分割され、120本の電子ビーム列を構成し
ている。この電子ビームは、後述するように各区分毎に
制御電極4によってビームの通過量が制御され、収束電
極5によって収束された後、第5図に示すようにほぼ6
段階に変化する一対の水平偏向信号り、h’ を加えら
れた水平偏向電極18.18°等により、各水平表示期
間にスクリーン8のR1,CI、BlおよびR2,G2
.B2等の蛍光体に順次、水平表示期間/6ずつ照射さ
れる。かくして、各水平ラインのラスターば120個の
各区分毎に電子ビームをR1、G1.BlおよびR2,
G2.B2に該当する映像信号によって変調することに
より、スクリーン8の上にカラー画像を表示する事がで
きる。
Further, regarding the horizontal deflection signal, it is necessary to horizontally deflect the electron beam in six stages during one horizontal scanning period, and a memory is provided so that the deflection position can be finely adjusted for each horizontal scanning. Therefore, assuming that 480 horizontal scanning periods are displayed between one frame,
480× 6 =2880 bytes of memory are required, but since the data of the first field and the second field are shared, 1440 bytes of memory are actually used. During display, deflection information corresponding to each horizontal scanning line is read out from the deflection memory 42, converted into an analog signal by a D/A converter 43v, and applied to the horizontal deflection electrode 6. To summarize, during the display period excluding the vertical retrace period of the vertical period, the electron beam emitted from the line cathode to which a low-potential driving pulse is applied among the line cathodes 2A to 27 is beam extracted. 1 horizontally by electrode 3
It is divided into 20 sections and constitutes 120 electron beam rows. As will be described later, the amount of beam passing through the electron beam is controlled by the control electrode 4 for each section, and after being focused by the focusing electrode 5, as shown in FIG.
R1, CI, Bl and R2, G2 of the screen 8 during each horizontal display period by a pair of step-varying horizontal deflection signals, h' applied to the horizontal deflection electrodes 18.18°, etc.
.. The phosphors such as B2 are sequentially irradiated for each horizontal display period/6. Thus, for each of the 120 raster sections of each horizontal line, the electron beam is directed to R1, G1 . Bl and R2,
G2. By modulating the video signal corresponding to B2, a color image can be displayed on the screen 8.

次に電子ビームの変調制御部分について説明する。Next, the modulation control portion of the electron beam will be explained.

まず、第4図において信号入力端子23R,23G23
Bに加えられたR、G、Bの各映像信号は、120組の
サンプルホールド回路組、31a〜31nに加えられる
。各サンプルホールド組31a〜31nはそれぞれR1
用、C1用、Bl用、およびR2用、G2用、B2用の
6個のサンプルホールド回路で構成されている。サンプ
リングパルス発生回路34は、水平周期(63,5μs
)のうちの水平表示期間(約50μs)に、前記120
組のサンプルホールド回路31a〜31nの各々のR1
用、CI用、Bl用、およびR2用、G2用、B2用の
サンプルホールド回路に対応する720個(120X 
6 )のサンプリングパルスRal〜Rn2を順次発生
する。前記720個のサンプリングパルスがそれぞれ1
20&Ilのサンプルホールド回路組31a〜31nに
6個ずつ加えられ、これによって各サンプルホールド回
路組には、1ラインを120個に区分したときのそれぞ
れの2絵素分のR1,Gl、Bl、R2,G2.B2の
各映像信号が個別にサンプリングされホールドされる。
First, in FIG. 4, signal input terminals 23R, 23G23
The R, G, and B video signals added to B are applied to 120 sample-and-hold circuit sets 31a to 31n. Each sample hold group 31a to 31n is R1
It is composed of six sample and hold circuits: 1, C1, B1, R2, G2, and B2. The sampling pulse generation circuit 34 has a horizontal period (63.5 μs
), during the horizontal display period (approximately 50 μs), the 120
R1 of each of the set of sample and hold circuits 31a to 31n
720 pieces (120X
6) The sampling pulses Ral to Rn2 are sequentially generated. Each of the 720 sampling pulses is 1
Six pixels are added to the sample and hold circuit sets 31a to 31n of 20&Il, and as a result, each sample and hold circuit set has R1, Gl, Bl, and R2 for each two picture elements when one line is divided into 120 pieces. , G2. Each B2 video signal is individually sampled and held.

サンプルホールドされた120組のR1,GIBl、R
2,G2.B2の映像信号は1ライン分のサンプルホー
ルド終了後に120組のメモリ32a〜32nに転送パ
ルスtによって一斉に転送され、ここで次の1水平走査
期間保持される。保持された信号は120個のスイッチ
ング回路35a〜35nにiえられる。スイッチング回
路35a〜35nはそれぞれがR1,G1.Bl、R2
,G2.B2の個別入力端子とそれらを順次切り替えて
出力する共通出力端子とを有する回路により構成された
もので、スイッチングパルス発生回路36から加えられ
るスイッチングパルスrl、gl、bL  r2゜g2
.B2によって同時に切り替え制御される。
120 sample-held pairs of R1, GIBl, R
2, G2. After the B2 video signal is sampled and held for one line, it is transferred all at once to 120 sets of memories 32a to 32n by a transfer pulse t, where it is held for the next one horizontal scanning period. The held signals are sent to 120 switching circuits 35a to 35n. The switching circuits 35a to 35n each have R1, G1 . Bl, R2
, G2. It is composed of a circuit having individual input terminals of B2 and a common output terminal that sequentially switches and outputs them, and the switching pulses rl, gl, bL r2゜g2 applied from the switching pulse generation circuit 36.
.. Switching is controlled simultaneously by B2.

前記スイッチングパルスrl、gl、bl、r2、g2
.B2は各水平表示期間を6分割して、水平表示期間/
6ずつスイッチング回路35a〜35nを切り替えR1
,Gl、Bl、R2,G2.B2の各映像信号を時分割
して順次出力し、パルス幅変調回路37a〜37nに供
給している。
The switching pulses rl, gl, bl, r2, g2
.. B2 divides each horizontal display period into 6, and divides each horizontal display period into 6 parts.
Switching the switching circuits 35a to 35n by 6 R1
, Gl, Bl, R2, G2. The B2 video signals are time-divided and sequentially output, and supplied to the pulse width modulation circuits 37a to 37n.

各スイッチング回路35a〜35nの出力は、120組
のパルス幅変調(以下PWMと称す)回路37a〜37
nに加えられ、R1,G1.B1.R2,G2、B2の
各映像信号の大きさに応じてパルス幅変調され出力され
る。このパルス幅変調回路37a〜37nの出力は電子
ビームを変調するための制御信号として表示素子の制i
t極4の120本の導電板15a〜15nにそれぞれ個
別に加えられる。
The output of each switching circuit 35a to 35n is connected to 120 sets of pulse width modulation (hereinafter referred to as PWM) circuits 37a to 37
n, R1, G1 . B1. The pulse width is modulated according to the magnitude of each video signal of R2, G2, and B2 and output. The outputs of the pulse width modulation circuits 37a to 37n are used as control signals for modulating the electron beam to control the display elements.
It is individually applied to each of the 120 conductive plates 15a to 15n of the t-pole 4.

次に水平偏向と表示のタイミングについて説明する。ス
イッチング回路35a〜35nにおけるR1゜Gl、B
l、R2,G2.B2の映像信号の切り替えと、水平偏
向駆動回路41による電子ビームR1、Gl、B1.R
2,G2.B2の蛍光体への水平偏向の切り替えタイミ
ングと順序が完全に一致するように同期制御されている
。これにより電子ビームがR1蛍光体に照射されている
ときには、その電子ビームの照射量がR1制御信号によ
って制御され、以下Gl、Bl、R2,G2.B2につ
いても同様に制御されて、各絵素のR1,G1B1.R
2,G2.B2の各蛍光体の発光がその絵素のR1,G
l、Bl、R2,G2.B2の映像信号によってそれぞ
さ制御されることとなり、各絵素が入力の映像信号にし
たがって発光表示されるのである。かかる制御が1ライ
ン分の120組(各2絵素ずつ)分間時に実行されて、
1ライン240絵素の映像が表示され、さらに1フイー
ルド240本のラインについて上方のラインから順次行
われて、スクリーン8上に画像が表示される。さらに上
記の諸動作が入力映像信号の1フイールド毎に繰り返さ
れて、テレビジョン信号等がスクリーン8に表示される
Next, horizontal deflection and display timing will be explained. R1°Gl, B in switching circuits 35a to 35n
l, R2, G2. B2 video signal switching and electron beams R1, Gl, B1 . R
2, G2. The timing and order of switching the horizontal deflection to the B2 phosphor are synchronously controlled so that they completely match. As a result, when the R1 phosphor is irradiated with the electron beam, the irradiation amount of the electron beam is controlled by the R1 control signal, and the following Gl, Bl, R2, G2 . B2 is similarly controlled, and R1, G1B1 . R
2, G2. The light emission of each phosphor in B2 corresponds to R1, G of that picture element.
l, Bl, R2, G2. Each picture element is controlled by the B2 video signal, and each picture element is displayed by emitting light according to the input video signal. Such control is executed for 120 sets (2 pixels each) for one line, and
An image of 240 picture elements per line is displayed, and images are further displayed on the screen 8 by sequentially processing the 240 lines of one field starting from the upper line. Furthermore, the above operations are repeated for each field of the input video signal, and a television signal or the like is displayed on the screen 8.

なお、本構成に必要な基本クロックは第4図に示すパル
ス発生回路39から供給されており、水平同期信号H1
及び垂直同期信号Vでタイミングをコントロールしてい
る 発明が解決しようとする課題 しかしながら、上記のような構成では例えばテレビ画像
とコンピュータ画像を1台の装置で切り替えて表示した
場合に、映像信号の帯域を制限しないテレビ画像であれ
ば画像をサンプルホールドするサンプリングパルスの周
波数が高いほうが解像度の高い表示画像が得られるがサ
ンプルホールド回路が多数いる。またコンピュータ画像
のように基本クロックに同期して画像信号が変化する信
号は、サンプリングパルスの周波数は基本クロックに同
期していれば忠実な画像を再現できる。
The basic clock necessary for this configuration is supplied from the pulse generation circuit 39 shown in FIG. 4, and the horizontal synchronization signal H1
Problems to be Solved by the Invention of Controlling Timing with Vertical Synchronization Signals and Vertical Synchronization Signals For television images that do not limit the image quality, the higher the frequency of the sampling pulse that samples and holds the image, the higher the resolution of the displayed image can be obtained, but a large number of sample and hold circuits are required. Furthermore, for signals such as computer images in which the image signal changes in synchronization with the basic clock, a faithful image can be reproduced if the frequency of the sampling pulse is synchronized with the basic clock.

本発明は上記問題に鑑み、テレビ画像のようなアナログ
画像とコンピュータ画像のようなデジタル画像をともに
忠実に再生表示することのできる表示装置を提供しよう
とするものである。
SUMMARY OF THE INVENTION In view of the above problems, the present invention provides a display device that can faithfully reproduce and display both analog images such as television images and digital images such as computer images.

課題を解決するための手段 この目的を達成するために本発明の画像表示装置は、複
数の映像信号の切替え回路と、選択された映像信号のサ
ンプルホールド回路と、第1のサンプリングパルス発生
回路と、ディレーラインを備えた第2のサンプリングパ
ルス発生回路と、上記第1と第2のサンプリングパルス
を表示映像信号に同期して切り替え、サンプルホールド
回路に供給する切替回路とを備えている。
Means for Solving the Problems To achieve this object, the image display device of the present invention includes a switching circuit for a plurality of video signals, a sample hold circuit for a selected video signal, and a first sampling pulse generation circuit. , a second sampling pulse generation circuit including a delay line, and a switching circuit that switches the first and second sampling pulses in synchronization with the display video signal and supplies the switching circuit to the sample hold circuit.

作用 この構成により、複数の表示映像信号を切替−回路で切
替えて映像信号のサンプルホールド回路に加え、表示映
像信号に同期して発生する第1のサンプリングパルス発
生回路と、ディレーラインを備えた第2のサンプリング
パルス発生回路のサンプリングパルス出力を上記表示映
像信号に同期して切り替え、例えばコンピュータの出力
画像のように基本クロックに同期して画像が変化してい
る表示映像信号は上記第1のサンプリングパルス発生回
路で画像をサンプルホールドし、例えばテレビ画像のよ
うに基本クロックが存在しない映像信号を表示する場合
は上記第2のサンプリングパルス発生回路で画像をサン
プルホールドすれば、ともに映像信号を忠実に再生表示
することができる。
Function: With this configuration, a plurality of display video signals are switched by a switching circuit, and in addition to the video signal sample and hold circuit, a first sampling pulse generation circuit that generates in synchronization with the display video signal and a first sampling pulse generation circuit that is provided with a delay line are installed. The sampling pulse output of the second sampling pulse generation circuit is switched in synchronization with the display video signal, and the display video signal whose image changes in synchronization with the basic clock, such as the output image of a computer, is switched during the first sampling. The pulse generation circuit samples and holds the image, and when displaying a video signal that does not have a basic clock, such as a television image, the second sampling pulse generation circuit can sample and hold the image, and both the video signals can be faithfully displayed. Can be played and displayed.

実施例 以下、本発明の一実施例について図面を参照しながら説
明する。第1図は本発明の一実施例における画像表示装
置の基本的なブロック図である。
EXAMPLE Hereinafter, an example of the present invention will be described with reference to the drawings. FIG. 1 is a basic block diagram of an image display device according to an embodiment of the present invention.

第1図において22は電源回路、26は線陰極駆動回路
、40は偏向電圧発生回路、41はDMAコントローラ
、42は偏向メモリ、43h、 43VはD/A変換器
、h、h’ は水平偏向出力信号で導電板18.18に
供給される。v、  v″は垂直偏向出力信号で導電板
19.19″に供給される。31a〜31nはサンプル
ホールド回路、32a〜32nはメモリ、35a〜35
nはスイッチング回路、36はスイッチングパルス発生
回路、37 a 〜37 nはPWM回路、39はパル
ス発生回路で、以上は従来のブロックと同様である。
In FIG. 1, 22 is a power supply circuit, 26 is a line cathode drive circuit, 40 is a deflection voltage generation circuit, 41 is a DMA controller, 42 is a deflection memory, 43h and 43V are D/A converters, and h and h' are horizontal deflections. The output signal is applied to the conductive plate 18.18. v, v'' are vertical deflection output signals that are supplied to conductive plate 19.19''. 31a to 31n are sample and hold circuits, 32a to 32n are memories, and 35a to 35
n is a switching circuit, 36 is a switching pulse generation circuit, 37a to 37n are PWM circuits, and 39 is a pulse generation circuit, which are the same as the conventional blocks.

50aは映像信号の切替え回路、50bは同期信号の切
替え回路、51R,51G、51B、51H,51Vは
コンピュータのR,G、B、水平同期信号、垂直同期信
号入力端子、52R,52G、52BはテレビのR,G
、B、水平同期信号、垂直同期信号入力端子、53a、
53bはPLL回路でそれぞれ水平同期信号を逓倍した
基本クロックを発生している。54a、s4bはサンプ
リングパルス発生回路でサンプルホールド回路31a〜
31nに供給するa”−n相のサンプリングパルスを供
給している。55aはG信号ディレーライン、55bは
B信号ディレーライン、56はパルス切替え回路である
50a is a video signal switching circuit, 50b is a sync signal switching circuit, 51R, 51G, 51B, 51H, 51V are computer R, G, B, horizontal sync signal, vertical sync signal input terminals, 52R, 52G, 52B are input terminals for a vertical sync signal. TV R,G
,B, horizontal synchronization signal, vertical synchronization signal input terminal, 53a,
PLL circuits 53b each generate a basic clock that is a multiplication of the horizontal synchronizing signal. 54a and s4b are sampling pulse generation circuits, and sample hold circuits 31a~
31n. 55a is a G signal delay line, 55b is a B signal delay line, and 56 is a pulse switching circuit.

以上のように構成された画像表示装置について、以下そ
の動作について説明する。
The operation of the image display device configured as described above will be described below.

まず、コンピュータの映像信号を表示する時は切替え回
路50a、50b、パルス切替回路56を切替えて、端
子51R,510,51B、51H,51Vの信号をそ
れぞれサンプルホールド回路31a〜31nおよびパル
ス発生回路53に供給する。PLL回路53aは水平同
期信号を逓倍して映像に同期した基本クロックを作成し
、サンプリングパルス発生回路54aに供給する。サン
プリングパルス発生回路54aはa −n相までのサン
プリングクロックを作成しているが、例えばRa 1.
Ga 1.Ba 1の画像をサンプリングするタイミン
グは同一のタイミングでサンプリングする。
First, when displaying a computer video signal, the switching circuits 50a, 50b and pulse switching circuit 56 are switched, and the signals at the terminals 51R, 510, 51B, 51H, and 51V are transferred to the sample and hold circuits 31a to 31n and the pulse generation circuit 53, respectively. supply to. The PLL circuit 53a multiplies the horizontal synchronization signal to create a basic clock synchronized with the video, and supplies it to the sampling pulse generation circuit 54a. The sampling pulse generation circuit 54a generates sampling clocks for phases a to n, for example, Ra 1.
Ga 1. The images of Ba 1 are sampled at the same timing.

上記に対してテレビ画像を表示するときは切替え回路5
0a、50b、パルス切替回路56を切替えて、端子5
2R,52G、52B、52H,52Vの信号をそれぞ
れサンプルホールド回路およびパルス発生回路53に供
給する。PLL回路53bは水平同期信号を逓倍して映
像に同期した基本クロックを作成した後、ディレーライ
ン55a、55bを通してR,CBそれぞれの位相を変
えている。サンプリングパルス発生回路54aはa−n
相まで位相が異なり、さらにRa 1.Ga 1.Ba
 1を例にとれば、それぞれ上記ディレーライン55a
、55bにより位相の異なったサンプリングクロックを
サンプルホ−ルド 以上のように本実施例により、表示映像信号を切替え回
路50aで切替えて映像信号のサンプルホールド回路3
1a〜31nに加え、表示映像信号に同期して発生する
第1のサンプリングパルス発生回路54aと、ディレー
ライン55a,55bを備えた第2のサンプリングパル
ス発生回路54bのサンプリングパルス出力を上記表示
映像信号に同期して切り替え、例えばコンピュータの出
力画像のように基本クロックに同期して画像が変化して
いる表示映像信号は上記第1のサンプリングパルス発生
回路54aで画像をサンプルホールドし、たとえばテレ
ビ画像のように基本クロックが存在しない映像信号を表
示する場合は上記第2のサンプリングパルス発生回路5
4bで画像をサンプルホールドするようにサンプリング
クロックを切り替えれば、コンピュータ画像では忠実な
画像が再現でき.テレビ画像ではRGBの信号を同一の
タイミングでラッチするより解像度の高い画像が表示可
能となる。
When displaying a TV image for the above, switching circuit 5
0a, 50b, the pulse switching circuit 56 is switched, and the terminal 5
Signals of 2R, 52G, 52B, 52H, and 52V are supplied to a sample hold circuit and a pulse generation circuit 53, respectively. The PLL circuit 53b multiplies the horizontal synchronizing signal to create a basic clock synchronized with the video, and then changes the phases of R and CB through delay lines 55a and 55b. The sampling pulse generation circuit 54a is an
The phase is different up to the phase, and furthermore, Ra 1. Ga 1. Ba
1 as an example, the delay line 55a is
, 55b to sample and hold the sampling clocks having different phases.As described above, according to this embodiment, the display video signal is switched by the switching circuit 50a and the video signal is sampled and held by the video signal sample and hold circuit 3.
1a to 31n, the sampling pulse outputs of a first sampling pulse generation circuit 54a that is generated in synchronization with the display video signal and a second sampling pulse generation circuit 54b that includes delay lines 55a and 55b are used as the display video signal. For display video signals whose images change in synchronization with the basic clock, such as computer output images, the first sampling pulse generation circuit 54a samples and holds the image, for example, a television image. When displaying a video signal for which there is no basic clock, the second sampling pulse generation circuit 5 is used.
If you switch the sampling clock so that 4b samples and holds the image, you can reproduce a faithful image using a computer image. For television images, images with higher resolution can be displayed than when RGB signals are latched at the same timing.

発明の効果 以上のように本発明によれば、複数の表示映像信号を切
替る切替え回路と、表示映像信号のサンプルホールド回
路と、第1のサンプリングパルス発生回路と、ディレー
ラインを備えた第2のサンプリングパルス発生回路と、
上記第1と第2のサンプリングパルスを切り替え、サン
プルホールド回路に供給する切替回路とう備えることに
より、基本クロックに同期した画像を出力しているコン
ピュータ画像では忠実な画像が再現でき、テレビ画像等
基本クロックが存在しない画像では解像度の高い画像が
表示可能となり、その実用的効果は大なるものがある。
Effects of the Invention As described above, according to the present invention, there is provided a switching circuit for switching a plurality of display video signals, a sample and hold circuit for display video signals, a first sampling pulse generation circuit, and a second sampling pulse generation circuit including a delay line. sampling pulse generation circuit,
By providing a switching circuit that switches between the first and second sampling pulses and supplies them to the sample and hold circuit, faithful images can be reproduced in computer images that output images synchronized with the basic clock, and basic images such as television images can be reproduced. Images without a clock can display high-resolution images, which has great practical effects.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例における画像表示装置の基本
ブロック図、第2図は画像表示素子の従来例の基本構造
を示す分解斜視図、第3図は従来例の蛍光体の拡大図、
第4図は従来例の基本回路構成を示すブロック図、第5
図は従来例の動作説明のためのタイミング図である。 31a〜31n・・・・・・サンプルホールド回路、5
0a・・・、・・映像信号切替回路、50b・・・・・
・同期信号切替回路、53a  53b−−・−PLL
回路、54 a 、 54 b −−−−−−サンプリ
ングパルス発生回路、55a,55b・・・・・・ディ
レーライン、56・・・・・・パルス切替回路。 代理人の氏名 弁理士 粟野重孝 はか1名竺 ζJ 図 7X平#hlO)IIin 第 図
FIG. 1 is a basic block diagram of an image display device according to an embodiment of the present invention, FIG. 2 is an exploded perspective view showing the basic structure of a conventional image display element, and FIG. 3 is an enlarged view of a conventional phosphor. ,
Figure 4 is a block diagram showing the basic circuit configuration of the conventional example;
The figure is a timing diagram for explaining the operation of the conventional example. 31a to 31n...Sample hold circuit, 5
0a...,...Video signal switching circuit, 50b...
・Synchronization signal switching circuit, 53a 53b----PLL
Circuit, 54a, 54b ---Sampling pulse generation circuit, 55a, 55b... Delay line, 56... Pulse switching circuit. Name of agent Patent attorney Shigetaka Awano

Claims (1)

【特許請求の範囲】[Claims] 電子ビームが照射されることにより、発光する蛍光体が
塗布されたスクリーンと、上記スクリーン上画面を垂直
方向に区分した各垂直区分毎に電子ビームを発生する電
子ビーム源と、上記電子ビーム源で発生された電子ビー
ムを、水平方向に区分した各水平区分ごとに分離して上
記スクリーンに照射する分離手段と、上記電子ビームを
上記スクリーンに至るまでの間で垂直方向及び水平方向
に複数段階に偏向する偏向電極と、上記水平区分毎に分
離された電子ビームを上記スクリーンに照射する量を制
御して上記スクリーンの画面上の各絵素の発光量を制御
するビーム流制御電極と、各絵素において電子ビームに
よる蛍光体面上での発光サイズを制御する集束電極と、
上記電子ビーム源からの電子ビーム量を制御する背面電
極と、入力される複数の表示映像信号を切替える第1の
切替回路と、表示映像信号のサンプルホールド回路と、
表示映像信号に同期して発生する第1のサンプリングパ
ルス発生回路と、ディレーラインを備えた第2のサンプ
リングパルス発生回路と、上記第1と第2のサンプリン
グパルスを表示映像信号に同期して切り替え、サンプル
ホールド回路に供給する第2の切替回路とを備え、コン
ピュータの出力画像のように基本クロックに同期して画
像が変化している表示映像信号は上記第1のサンプリン
グパルス発生回路で画像をサンプルホールドし、テレビ
画像のように基本クロックが存在しない映像信号を表示
する場合は上記第2のサンプリングパルス発生回路で画
像をサンプルホールドすべく切替えることを特徴とする
画像表示装置。
A screen coated with a phosphor that emits light when irradiated with an electron beam, an electron beam source that generates an electron beam for each vertical division of the screen above the screen, and the electron beam source. separation means for separating the generated electron beam into each horizontal section and irradiating the screen onto the screen; a deflection electrode for deflecting; a beam flow control electrode for controlling the amount of light emitted from each pixel on the screen by controlling the amount of electron beams separated into the horizontal sections irradiated onto the screen; and each picture element. a focusing electrode that controls the size of light emitted by the electron beam on the phosphor surface;
a back electrode that controls the amount of electron beam from the electron beam source; a first switching circuit that switches a plurality of input display video signals; and a sample and hold circuit for display video signals;
A first sampling pulse generation circuit that generates in synchronization with the display video signal, a second sampling pulse generation circuit that includes a delay line, and switches the first and second sampling pulses in synchronization with the display video signal. , and a second switching circuit that supplies the sample and hold circuit to the sample and hold circuit, and the display video signal whose image changes in synchronization with the basic clock, such as the output image of a computer, is converted into an image by the first sampling pulse generation circuit. An image display apparatus characterized in that when displaying a video signal such as a television image in which a basic clock does not exist, the second sampling pulse generation circuit switches the image to be sampled and held.
JP16768390A 1990-06-26 1990-06-26 Picture display device Pending JPH0456575A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16768390A JPH0456575A (en) 1990-06-26 1990-06-26 Picture display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16768390A JPH0456575A (en) 1990-06-26 1990-06-26 Picture display device

Publications (1)

Publication Number Publication Date
JPH0456575A true JPH0456575A (en) 1992-02-24

Family

ID=15854294

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16768390A Pending JPH0456575A (en) 1990-06-26 1990-06-26 Picture display device

Country Status (1)

Country Link
JP (1) JPH0456575A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008080895A (en) * 2006-09-26 2008-04-10 Satsuki:Kk Hand truck
US9807945B2 (en) 2012-06-20 2017-11-07 Fujifilm Corporation Illumination apparatus used for plant cultivation

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008080895A (en) * 2006-09-26 2008-04-10 Satsuki:Kk Hand truck
US9807945B2 (en) 2012-06-20 2017-11-07 Fujifilm Corporation Illumination apparatus used for plant cultivation

Similar Documents

Publication Publication Date Title
JPH0456575A (en) Picture display device
JP2797696B2 (en) Image display device
JP3118873B2 (en) Image display device
JP2800402B2 (en) Image display device
JP2822664B2 (en) White balance adjustment method for image display device
JPH04188992A (en) Automatic adjusting device for screen position
JPH0446484A (en) Picture display device
JP2817149B2 (en) Image display device
JPH0420184A (en) Picture display device
JPH04183087A (en) Picture display device
JPH04188974A (en) Image display device
JPH0414969A (en) Picture display device
JPH0456576A (en) Picture display device
JPH06141271A (en) Picture display device
JPH05344365A (en) Picture display device
JPH05281919A (en) Image display device
JPH0433242A (en) Image display device
JPH0334716B2 (en)
JPH03214991A (en) Picture display device
JPH05344543A (en) Instrument for measuring vertical landing deviation
JPH04207785A (en) White balance time lapse compensation circuit
JPS63254877A (en) Picture display device
JPH0750790A (en) Image display device
JPH04245155A (en) Picture display device
JPH0527699A (en) Adjustment device of picture display device