JPH04317562A - サイリスタ整流器 - Google Patents

サイリスタ整流器

Info

Publication number
JPH04317562A
JPH04317562A JP8274691A JP8274691A JPH04317562A JP H04317562 A JPH04317562 A JP H04317562A JP 8274691 A JP8274691 A JP 8274691A JP 8274691 A JP8274691 A JP 8274691A JP H04317562 A JPH04317562 A JP H04317562A
Authority
JP
Japan
Prior art keywords
current
pulse
thyristor rectifier
turned
relay contacts
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8274691A
Other languages
English (en)
Inventor
Seiichi Kumon
公文 誠一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP8274691A priority Critical patent/JPH04317562A/ja
Publication of JPH04317562A publication Critical patent/JPH04317562A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Rectifiers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、金属表面処理のため
に直流電源として用いられるサイリスタ整流器、特に、
アルミを電界処理する電界槽に利用されるサイリスタ整
流器に関するものである。
【0002】
【従来の技術】従来例について説明する。図3は、例え
ば三菱電機技報Vol.45・No.11・1971に
示された従来の金属表面処理用整流器を示す回路図であ
る。図3において、1は整流器用変圧器、2は入力側が
この整流器用変圧器1の2次端子に接続されているサイ
リスタ整流回路、3はこのサイリスタ整流回路2の出力
側に接続されている電流センサ、4はこの電流センサ3
に接続されている負荷である。5は電流設定器、6は一
方の入力端子が電流センサ3に接続され、かつ他方の入
力端子が電流設定器5に接続されている電流制御アンプ
、7は入力側が電流制御アンプ6の出力端子に接続され
、かつ出力側がサイリスタ整流回路2の各素子のゲート
に接続されているゲート信号発生回路(GPG)である
【0003】次に、上述した従来例の動作を図3を参照
しながら説明する。まず、整流器用変圧器1は、商用電
力を負荷4に必要な電力値まで下げる。サイリスタ整流
回路2は、整流器用変圧器1の交流出力電力を直流電力
に変換し、負荷4に供給する。
【0004】電界処理を行うには、負荷4に流れる電流
を制御する必要がある。そのために、次に説明するよう
に、サイリスタ整流回路2から負荷4へ出力される電流
が制御されている。
【0005】電流センサ3は、負荷4に供給される電流
に比例した電圧(フィードバック信号)を電流制御アン
プ6に出力する。電流制御アンプ6は、フイイードバッ
ク信号と、電流設定器5によって設定された指令信号と
を比較し、これらを一致させるような制御信号をゲート
パルス発生回路7に出力する。ゲート信号発生回路7は
、電流制御アンプ6の出力に基づいてゲート信号を発生
し、これをサイリスタ整流回路2の各素子のゲートに出
力する。サイリスタ整流回路2内のサイリスタは、この
ゲート信号によってオンされる。  そして、サイリス
タ整流回路2から負荷4に電流が供給され、電界処理が
行われる。
【0006】このように、電流設定器5の信号に比例し
た電流が負荷4に流されるように制御されている。
【0007】
【発明が解決しようとする課題】上述したような従来の
サイリスタ整流器において、非常に速いパルス変化のパ
ルス通電を行いたい場合には、電流設定器5の指令信号
をパルス状に設定すればよいが、電流センサ3から出力
されるフィードバック信号のパルス変化が、電流制御ア
ンプ7の応答速度よりも速いと、パルス通電ができなく
なり、サイリスタ制御回路2の出力波形がなまるという
問題点があった。また、従来のサイリスタ整流器では、
通電電流値を変化させることができないという問題点も
あった。例えば図4(a)に示すように、パルスを3段
階に変化させてパルス通電を行いたい場合に、電流設定
器5にそのようなパルス波形の指令信号を設定しても、
電流制御アンプ7の応答速度は100ms程度なので、
サイリスタ整流回路2の出力電流波形は図4(b)に示
すようになまってしまう。
【0008】この発明は、このような問題点を解決する
ためになされたもので、非常に速いパルス変化のパルス
通電を行うことができるとともに、パルス通電電流値を
変化させることができるサイリスタ整流器を得ることを
目的とする。
【0009】
【課題を解決するための手段】この発明に係るサイリス
タ整流器は、複数のサイリスタから成るサイリスタ整流
回路並びにこのサイリスタ整流回路に供給されるパルス
のパルス通電時間及びパルス通電電流値を個別に制御す
る複数の制御手段を備えたものである。
【0010】
【作用】この発明においては、複数の制御手段によって
、サイリスタ整流回路に供給されるパルスのパルス通電
時間及びパルス通電電流値が制御される。
【0011】
【実施例】
実施例1.この発明の実施例1について説明する。図1
は、この発明の実施例1を示すブロック図である。図1
において、1〜4及び7は従来例で説明したものと同じ
である。51〜53は電流設定器、61〜63は一方の
入力端子がそれぞれ電流設定器51〜53に接続されて
いる電流制御アンプ、81〜83は一端が共に電流セン
サ3に接続され、かつ他端がそれぞれ電流制御アンプ6
1〜63の他方の入力端子に接続されているリレー接点
、91〜93は一端がそれぞれ電流制御アンプ61〜6
3の出力端子に接続され、かつ他端が共にゲート信号発
生回路7の入力側に接続されているリレー接点である。 なお、リレー81とリレー91、リレー82とリレー9
2、リレー83とリレー93はそれぞれ同期してオン、
オフする。また、この発明の制御手段は、この実施例1
では3つであり、電流設定器51と電流制御アンプ61
とリレー接点81及び91とから構成されるものと、電
流設定器52と電流制御アンプ62とリレー接点82及
び92とから構成されるものと、電流設定器53と電流
制御アンプ63とリレー接点83及び93とから構成さ
れるものとである。
【0012】次に、上述した実施例1の動作について図
1を参照しながら説明する。図2は、実施例1によるパ
ルス通電電流を示す波形図である。図2に示すように、
第1パルス、第2パルス及び第3パルスの3段階にパル
スが変化するパルス通電を行う。電流設定器61、62
及び63において、それぞれ第1パルス指令信号、第2
パルス指令信号及び第3パルス指令信号が設定される。
【0013】まず、リレー接点81と91とが同期して
オン、オフし、第1パルスの電流フィードバック信号が
電流センサ3から検出される。この第1パルスの電流フ
ィードバツク信号が、電流制御アンプ61において電流
設定器51の第1パルス指令信号と比較され、これらを
一致させるような第1制御信号が電流制御アンプ61か
らゲート信号発生回路7に出力される。
【0014】次に、リレー接点82と92とが同期して
オン、オフし、第2パルスの電流フィードバック信号が
電流センサ3から検出される。この第2パルスの電流フ
ィードバツク信号が、電流制御アンプ62において電流
設定器52の第2パルス指令信号と比較され、これらを
一致させるような第2制御信号が電流制御アンプ62か
らゲート信号発生回路7に出力される。
【0015】そして、次に、リレー接点83と93とが
同期してオン、オフし、第3パルスの電流フィードバッ
ク信号が電流センサ3から検出さる。この第3パルスの
電流フィードバツク信号が、電流制御アンプ63におい
て電流設定器53の第3パルス指令信号と比較され、こ
れらを一致させるような第3制御信号が電流制御アンプ
63からゲート信号発生回路7に出力される。
【0016】この発明の実施例1は、上述したように、
電流設定器51〜53と電流制御アンプ61〜63、リ
レー接点81〜83及びリレー接点91〜93を設け、
電流設定器61〜63にそれぞれ異なる周期及び電流値
のパルスが設定され、リレー接点81〜83及びリレー
接点91〜93が個別にオン、オフすることによって、
各パルスごとに通電時間が制御され、非常に速いパルス
変化のパルス通電を行うことができ、またパルス通電電
流値を変化させることができる。
【0017】なお、リレー接点及び電流制御アンプ及び
電流設定器を増やせば、4段階以上に変化するパルス通
電も可能である。
【0018】実施例2.実施例1では、電流制御を行う
場合について示したが、電流センサ3を電圧センサに変
更すれば、電圧制御も可能である。
【0019】実施例3.実施例1のリレー接点81〜8
3及びリレー接点91〜93が半導体スイッチであって
もよい。
【0020】
【発明の効果】この発明は、以上説明したとおり、複数
のサイリスタから成るサイリスタ整流回路と、このサイ
リスタ整流回路に供給されるパルスのパルス通電時間及
びパルス通電電流値を個別に制御する複数の制御手段と
を備えたことによって、非常に速いパルス変化のパルス
通電を行うことができるとともに、パルス通電電流値を
変化させることができるという効果がある。
【図面の簡単な説明】
【図1】この発明の実施例1を示すブロック図である。
【図2】この発明の実施例1によるパルス通電を説明す
るための波形図である。
【図3】従来のサイリスタ整流器を示すブロック図であ
る。
【図4】従来のサイリスタ整流器の課題点を説明するた
めの波形図である。
【符号の説明】
2    サイリスタ整流回路 51、52、53    電流設定器

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】  複数のサイリスタから成るサイリスタ
    整流回路、並びに、このサイリスタ整流回路に供給され
    るパルスのパルス通電時間及びパルス通電電流値を個別
    に制御する複数の制御手段を備えたことを特徴とするサ
    イリスタ整流器。
JP8274691A 1991-04-16 1991-04-16 サイリスタ整流器 Pending JPH04317562A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8274691A JPH04317562A (ja) 1991-04-16 1991-04-16 サイリスタ整流器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8274691A JPH04317562A (ja) 1991-04-16 1991-04-16 サイリスタ整流器

Publications (1)

Publication Number Publication Date
JPH04317562A true JPH04317562A (ja) 1992-11-09

Family

ID=13782994

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8274691A Pending JPH04317562A (ja) 1991-04-16 1991-04-16 サイリスタ整流器

Country Status (1)

Country Link
JP (1) JPH04317562A (ja)

Similar Documents

Publication Publication Date Title
JPH03285768A (ja) ティグ溶接電源の制御方法およびその装置
US3413534A (en) Non-regenerating dc motor regulating circuit having improved stability
US3262045A (en) Regulated d.c. power supply
US4554430A (en) Electrical power source for resistance welding apparatus
US3793578A (en) Regenerative chopper circuitry
JPH04317562A (ja) サイリスタ整流器
US2986692A (en) Electrical control systems
US3559031A (en) Buck-boost voltage regulation circuit
US3305757A (en) Power inverting network utilizing thyratronic switches controlled by a saturable transformer
US4121142A (en) Full-wave bidirectional DC motor drive circuit
JPH1023754A (ja) 直流電源装置
JP3026877B2 (ja) 電磁石の制御装置
US3303408A (en) Rise time circuit for silicon controlled rectifier
US3370178A (en) Pulse registering and shifting system of the modified ring counter type
SU1095326A2 (ru) Датчик тока @ -фазного управл емого выпр мител
US3137810A (en) Controlled rectifier circuits
WO1986000035A1 (en) Resistance welder
SU951617A1 (ru) Двухканальное устройство дл управлени двухфазным двигателем переменного тока
US3784880A (en) Apparatus for effecting pulse-wise control over a direct current motor
EP0185014B1 (en) Resistance welder
US3780366A (en) Electric control apparatus
JP2513733B2 (ja) 加速電源装置の制御回路
US2883601A (en) Constant current circuit for mechanical rectifiers
JPH10323761A (ja) プラズマアーク加工電源装置
JPH0234050B2 (ja) Jifuntanshoyonoteidenryujikadengensochi