JPH04243336A - Frame synchronization detection system - Google Patents

Frame synchronization detection system

Info

Publication number
JPH04243336A
JPH04243336A JP3015717A JP1571791A JPH04243336A JP H04243336 A JPH04243336 A JP H04243336A JP 3015717 A JP3015717 A JP 3015717A JP 1571791 A JP1571791 A JP 1571791A JP H04243336 A JPH04243336 A JP H04243336A
Authority
JP
Japan
Prior art keywords
synchronization
frame
pattern
station
control channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3015717A
Other languages
Japanese (ja)
Inventor
Mikio Nagumo
幹夫 南雲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP3015717A priority Critical patent/JPH04243336A/en
Publication of JPH04243336A publication Critical patent/JPH04243336A/en
Pending legal-status Critical Current

Links

Landscapes

  • Facsimile Transmission Control (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

PURPOSE:To attain the use of lots of control channels by using part of bits of synchronization bit pattern for synchronization monitor as a synchronization bit alternate pattern after the establishment of synchronization and assigning and using excess bits as a control channel. CONSTITUTION:When its own station detects a synchronization bit pattern at a head of a frame sent from an opposite station, an opposite station alarm 2 is cleared and sent to the opposite station to notice synchronization establishment. Upon the receipt of it, the opposite station sends a frame comprising a synchronization bit alternate pattern 3 and a control channel 4 succeedingly. Thus, its own station implements synchronization monitor using the synchronization bit alternate pattern 3 and transmission of control information using the control channel 4. On the other hand, when an error is consecutive for a prescribed synchronization protection stage number or over, its own station discriminates it to be out of synchronism. Then the alarm 2 in the frame is set to inform occurrence of a fault and uses again the synchronization bit pattern to implement synchronization establishment.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】この発明は、多重化装置、端局装
置等におけるフレーム同期の効率化を図るフレーム同期
検出方式に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a frame synchronization detection method for improving the efficiency of frame synchronization in multiplexers, terminal equipment, etc.

【0002】0002

【従来の技術】図4は、従来のフレーム同期検出方式で
使用するフレームの論理構成を示す図であり、図におい
て、1は同期確立あるいは同期監視のために用いる同期
ビットパターン、2は自局において、同期はずれが検出
した場合に、対局に対して前記同期ビットパターン1の
再送を要求するための対局警報である。
2. Description of the Related Art FIG. 4 is a diagram showing the logical structure of a frame used in a conventional frame synchronization detection method. This is a game warning for requesting the game player to retransmit the synchronization bit pattern 1 when synchronization is detected.

【0003】次に動作について図5の同期確立シーケン
スを用いて説明する。まず、自局において、対局から送
信されるフレームの先頭にある同期ビットパターン1を
検出すると、対局警報2を0FFにして、該対局に送信
することにより同期確立を通知する。そして、以後は、
この同期ビットパターン1が正常に受信できている否か
を確認することで同期監視を行っている。
Next, the operation will be explained using the synchronization establishment sequence shown in FIG. First, when the own station detects the synchronization bit pattern 1 at the beginning of the frame transmitted from the opponent station, it sets the game alarm 2 to 0FF and sends it to the opponent station to notify the establishment of synchronization. And from then on,
Synchronization monitoring is performed by checking whether this synchronization bit pattern 1 can be received normally.

【0004】一方、当該自局では、一定の同期保護段数
以上誤りが続くと同期はずれと判断する。そして、フレ
ーム中の対局警報2を0Nにして該対局に障害発生を通
知し、再度前述した同期確立動作を行う。
On the other hand, the local station determines that synchronization has been lost if errors continue for more than a certain number of synchronization protection stages. Then, the game alarm 2 in the frame is set to ON to notify the game of the occurrence of a failure, and the above-described synchronization establishment operation is performed again.

【0005】[0005]

【発明が解決しようとする課題】従来のフレーム同期検
出方式は以上のように構成されているので、同期確立を
行う場合は疑似同期を防止するため、複雑な同期ビット
パターンを使用する必要があり、また、該同期確立後も
前記同期ビットパターンを監視しているため、制御チャ
ネルやユーザチャネルに使用できるビットが少なくなる
などの課題があった。
[Problem to be Solved by the Invention] Since the conventional frame synchronization detection method is configured as described above, it is necessary to use a complex synchronization bit pattern to prevent false synchronization when establishing synchronization. Furthermore, since the synchronization bit pattern is monitored even after the synchronization is established, there is a problem that the number of bits that can be used for the control channel and the user channel decreases.

【0006】この発明は上記のような課題を解消するた
めになされたもので、従来よりも多くの制御チャネルが
使用できるフレーム同期検出方式を得ることを目的とす
る。
The present invention has been made to solve the above-mentioned problems, and an object of the present invention is to provide a frame synchronization detection method that can use more control channels than the conventional method.

【0007】[0007]

【課題を解決するための手段】この発明に係るフレーム
同期検出方式は、同期確立後、従来の同期ビットパター
ンの一部のビットを同期ビット交番パターンとして同期
監視に使用するとともに、余ったビットを制御チャネル
として割当てて使用するようにしたものである。
[Means for Solving the Problems] After synchronization is established, the frame synchronization detection method according to the present invention uses some bits of a conventional synchronization bit pattern as a synchronization bit alternation pattern for synchronization monitoring, and uses the remaining bits. This channel is allocated and used as a control channel.

【0008】[0008]

【作用】この発明におけるフレーム同期検出方式は、同
期確立後の同期監視を従来よりも少ないビット数で可能
にするので、余ったビットを制御チャネルに割当てるこ
とができる。
[Operation] The frame synchronization detection method according to the present invention enables synchronization monitoring after synchronization is established with a smaller number of bits than the conventional method, so the surplus bits can be allocated to the control channel.

【0009】[0009]

【実施例】以下、この発明の一実施例を図について説明
する。図1は、この発明の一実施例によるフレーム同期
検出方式で使用するフレームの論理構成を示す図であり
、従来のフレーム(図4)と同一又は相当部分に同一符
号を付して説明を省略する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. FIG. 1 is a diagram showing the logical configuration of a frame used in a frame synchronization detection method according to an embodiment of the present invention, and the same or equivalent parts as in the conventional frame (FIG. 4) are given the same reference numerals and explanations are omitted. do.

【0010】図において、3は同期確立後の同期監視の
ために使用する同期ビット交番パターン、4は制御チャ
ネルであり、前記同期ビット交番パターン3及び制御チ
ャネル4を構成するビットは同期確立のために使用する
同期ビットパターン1(図4参照)を構成していたビッ
トである。
In the figure, 3 is a synchronization bit alternation pattern used for synchronization monitoring after synchronization is established, 4 is a control channel, and the bits constituting the synchronization bit alternation pattern 3 and control channel 4 are used for synchronization establishment. These are the bits that constituted synchronization bit pattern 1 (see FIG. 4) used for.

【0011】次に動作について図2の同期確立シーケン
スを用いて説明する。まず、自局において、対局から送
信されるフレームの先頭にある同期ビットパターン1を
検出すると(従来の同期確立動作と同様)、対局警報2
を0FFにして、該対局に送信することにより同期確立
を通知する。これを受けて対局からは、以後、同期ビッ
ト交番パターン3及び制御チャネル4からなるフレーム
(図1)が送信され、自局では、該同期ビット交番パタ
ーン3を使用した同期監視、及び該制御チャネル4を使
用した制御情報の伝送が可能になる。
Next, the operation will be explained using the synchronization establishment sequence shown in FIG. First, when the own station detects synchronization bit pattern 1 at the beginning of the frame transmitted from the opponent station (same as the conventional synchronization establishment operation), the opponent station alerts 2.
is set to 0FF, and the synchronization establishment is notified by transmitting it to the corresponding game station. In response to this, the opposing station thereafter transmits a frame (Fig. 1) consisting of the synchronization bit alternation pattern 3 and the control channel 4, and the own station performs synchronization monitoring using the synchronization bit alternation pattern 3 and the control channel. It becomes possible to transmit control information using 4.

【0012】一方、当該自局では、一定の同期保護段数
以上誤りが続くと同期はずれと判断する。そして、フレ
ーム中の対局警報2を0Nにして該対局に障害発生を通
知し、再度、同期ビットパターン1を用いて前述した同
期確立動作を行う。
On the other hand, the local station determines that the synchronization is out of synchronization if the error continues for a certain number of synchronization protection stages or more. Then, the game alarm 2 in the frame is set to 0N to notify the game that a failure has occurred, and the synchronization establishment operation described above is performed again using the synchronization bit pattern 1.

【0013】なお、上記実施例では対局への同期はずれ
の通知を対局警報2を用いて行っていたが、図3に示す
ように、同期はずれと判断する同期保護段数の一段前に
制御チャネル4を用いて対局に通知し、同期はずれが発
生する前に同期ビットパターン1を用いて再同期確立を
行ってもよく、この場合、同期引込開始が早く行える。
[0013] In the above embodiment, the out-of-synchronization was notified to the opposing team using the out-of-synchronization alarm 2, but as shown in FIG. The synchronization bit pattern 1 may be used to notify the game player and establish resynchronization using the synchronization bit pattern 1 before the synchronization loss occurs. In this case, synchronization pull-in can be started quickly.

【0014】[0014]

【発明の効果】以上のように、この発明によれば同期確
立後、従来の同期ビットパターンの一部のビットを同期
ビット交番パターンとして同期監視に使用するとともに
、余ったビットを制御チャネルとして割当てて使用する
ようにしたので、該同期確立後は従来よりも少ないビッ
ト数を監視することにより同期監視が可能となり、従来
よりも多くの制御チャネルが使用できる効果がある。
As described above, according to the present invention, after synchronization is established, some bits of the conventional synchronization bit pattern are used as a synchronization bit alternation pattern for synchronization monitoring, and the remaining bits are allocated as a control channel. Therefore, after the synchronization is established, synchronization monitoring can be performed by monitoring a smaller number of bits than before, and there is an effect that more control channels can be used than before.

【図面の簡単な説明】[Brief explanation of the drawing]

【図1】この発明の一実施例によるフレーム同期検出方
式で使用するフレームの論理構成を示す図である。
FIG. 1 is a diagram showing the logical configuration of a frame used in a frame synchronization detection method according to an embodiment of the present invention.

【図2】この発明の一実施例によるフレーム同期検出方
式の動作を説明する同期確立シーケンスである。
FIG. 2 is a synchronization establishment sequence explaining the operation of a frame synchronization detection method according to an embodiment of the present invention.

【図3】この発明の他の実施例によるフレーム同期検出
方式の動作を説明する同期確立シーケンスである。
FIG. 3 is a synchronization establishment sequence explaining the operation of a frame synchronization detection method according to another embodiment of the present invention.

【図4】従来のフレーム同期検出方式で使用するフレー
ムの論理構成を示す図である。
FIG. 4 is a diagram showing a logical configuration of a frame used in a conventional frame synchronization detection method.

【図5】従来のフレーム同期検出方式の動作を説明する
同期確立シーケンスである。
FIG. 5 is a synchronization establishment sequence explaining the operation of a conventional frame synchronization detection method.

【符号の説明】[Explanation of symbols]

1    同期ビットパターン 2    対局警報 3    同期ビット交番パターン 4    制御チャネル なお、図中、同一符号は同一、又は相当部分を示す。 1 Synchronous bit pattern 2 Game warning 3 Synchronous bit alternation pattern 4 Control channel In addition, in the figures, the same reference numerals indicate the same or equivalent parts.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】  対局からの同期ビットパターンを検出
して同期確立し、以後、該同期ビットパターンを用いて
同期監視を行うフレーム同期検出方式において、同期確
立後、前記同期ビットパターンの一部のビットを同期ビ
ット交番パターンとして同期監視に使用するとともに、
余ったビットを制御チャネルとして割当てて使用するこ
とを特徴とするフレーム同期検出方式。
Claim 1. In a frame synchronization detection method in which synchronization is established by detecting a synchronization bit pattern from an opposing station, and thereafter synchronization is monitored using the synchronization bit pattern, after synchronization is established, a part of the synchronization bit pattern is detected. The bits are used for synchronization monitoring as a synchronized bit alternating pattern, and
A frame synchronization detection method characterized by allocating and using surplus bits as a control channel.
JP3015717A 1991-01-17 1991-01-17 Frame synchronization detection system Pending JPH04243336A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3015717A JPH04243336A (en) 1991-01-17 1991-01-17 Frame synchronization detection system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3015717A JPH04243336A (en) 1991-01-17 1991-01-17 Frame synchronization detection system

Publications (1)

Publication Number Publication Date
JPH04243336A true JPH04243336A (en) 1992-08-31

Family

ID=11896520

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3015717A Pending JPH04243336A (en) 1991-01-17 1991-01-17 Frame synchronization detection system

Country Status (1)

Country Link
JP (1) JPH04243336A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05114898A (en) * 1991-10-22 1993-05-07 Nec Corp Frame synchronizing circuit for digital transmission system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05114898A (en) * 1991-10-22 1993-05-07 Nec Corp Frame synchronizing circuit for digital transmission system

Similar Documents

Publication Publication Date Title
US5200949A (en) Link changeover control system for local area network of broadcasting arrangement
WO1998049781A1 (en) Repeater assisted channel hopping system and method therefor
JPH07107010A (en) Frequency hopping communication equipment
JPH04243336A (en) Frame synchronization detection system
JP2007194815A (en) Security communication device and sequence number managing method
JP2001326620A (en) Standby path access method and system
JP3301590B2 (en) Protocol state synchronization system
JP3358801B2 (en) Transmit burst reception monitor circuit
JPS58170247A (en) Automatic loop back controlling system
JPH0273746A (en) Packet transmission system
JPH0630009A (en) Master back-up system for ring-shaped lan
JP4423402B2 (en) Redundant transmission device
JP2697628B2 (en) Transmission line synchronization detection system
JP2567707B2 (en) Working-Standby line switching method
JPH08181644A (en) Supervisory system for satellite communication earth station
JP3152957B2 (en) Link switching control method for broadcast LAN
JPH01155732A (en) Frame synchronizing system
JP2002016586A (en) Clock synchronization master selection device, and clock synchronization master selection method
JPS58105654A (en) Detecting system for line state
JPH0870315A (en) Fault detection method for loop transmission line
JPH02183641A (en) Frame synchronizing system
JPH0482346A (en) System for detecting presence of master station
JPH04144457A (en) System for restricting connection between public line and private line
JPS6273837A (en) Token control system
JPS58107739A (en) Alarm detecting circuit