JPH0423353A - Trimming method for function of hybrid integrated circuit - Google Patents

Trimming method for function of hybrid integrated circuit

Info

Publication number
JPH0423353A
JPH0423353A JP12330190A JP12330190A JPH0423353A JP H0423353 A JPH0423353 A JP H0423353A JP 12330190 A JP12330190 A JP 12330190A JP 12330190 A JP12330190 A JP 12330190A JP H0423353 A JPH0423353 A JP H0423353A
Authority
JP
Japan
Prior art keywords
operational amplifier
resistor
trimming
input
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP12330190A
Other languages
Japanese (ja)
Other versions
JP3012281B2 (en
Inventor
Masashi Miki
政志 三木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiyo Yuden Co Ltd
Original Assignee
Taiyo Yuden Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiyo Yuden Co Ltd filed Critical Taiyo Yuden Co Ltd
Priority to JP2123301A priority Critical patent/JP3012281B2/en
Publication of JPH0423353A publication Critical patent/JPH0423353A/en
Application granted granted Critical
Publication of JP3012281B2 publication Critical patent/JP3012281B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)
  • Apparatuses And Processes For Manufacturing Resistors (AREA)

Abstract

PURPOSE:To regulate the offset of an operational amplifier without providing individual offset regulating resistors by forming a functional trimming resistor in parallel with a capacity element to be fed back from the output side of the amplifier to the input side, trimming the resistor connected to the amplifier while sensing the input and output voltages of the amplifier, and releasing the resistor from an electric connection to the capacity element. CONSTITUTION:A functional trimming resistor R7 is connected to a negative feedback loop of an operational amplifier 25. Thus, an integrator 22 is operated as a quasi-inverting amplifier. Accordingly, a DC input voltage is input to the input side of the inverting amplifier, and offset regulating resistors R5, R6 are laser-trimmed while measuring the DC output voltage output to the output side of the inverting amplifier by a laser trimming apparatus. Further, the resistor R7 is electrically disconnected from the loop of the amplifier 25.

Description

【発明の詳細な説明】 (産業上の利用分野) この発明は、混成集積回路を周辺回路をも含めて動作状
態にして、該混成集積回路の回路機能調整を行う混成集
積回路の機能トリミング方法に関し、さらに詳細には、
前記混成集積回路に設けられた積分回路の主作用を司る
演算増幅器のオフセット調整を、演算増幅器に付設され
たオフセット調整用抵抗をトリミングすることにより行
い、さらに、該混成集積回路を機能トリミングする混成
集積回路の機能トリミング方法に関するものである。
[Detailed Description of the Invention] (Industrial Application Field) The present invention provides a method for trimming functions of a hybrid integrated circuit, which adjusts the circuit functions of the hybrid integrated circuit by putting the hybrid integrated circuit together with its peripheral circuits into an operating state. In more detail,
The hybrid integrated circuit performs offset adjustment of the operational amplifier that controls the main function of the integrating circuit provided in the hybrid integrated circuit by trimming an offset adjustment resistor attached to the operational amplifier, and further trims the function of the hybrid integrated circuit. The present invention relates to a method for trimming functions of integrated circuits.

(従来の技術) 一般に、混成集積回路は、抵抗、コンデンサまたはコイ
ル等の受動素子及びアナログICまたはディジタルIC
等の能動素子を組合せた機能モジュールであるため、該
混成集積回路の回路機能の調整を行う場合には、機能並
びに特性等を総合的に検査確認しながら行うことが要求
される。
(Prior Art) Generally, a hybrid integrated circuit consists of passive elements such as resistors, capacitors, or coils, and analog or digital ICs.
Since the hybrid integrated circuit is a functional module that combines active elements such as, when adjusting the circuit function of the hybrid integrated circuit, it is required to comprehensively inspect and confirm the functions and characteristics.

前記混成集積回路の機能調整は、該混成集積回路並びに
周辺回路をも含めて動作状態にして、各部信号を計測し
ながら、抵抗値等をトリミングする機能トリミングによ
り行われている。
The functional adjustment of the hybrid integrated circuit is performed by functional trimming in which the hybrid integrated circuit and its peripheral circuits are brought into operation, and the resistance values and the like are trimmed while measuring the signals of each part.

前記混成集積回路に組込れるアナログICとして代表的
なものに差動増幅作用を有するオペアンプ(以下演算増
幅器という)があり、該演算増幅器は、出力側から入力
側へ帰還(フィードバック)が掛けられることにより、
多種の回路作用を奏するとともに、安定した特性を得て
いる。
A typical example of an analog IC incorporated into the hybrid integrated circuit is an operational amplifier (hereinafter referred to as an operational amplifier) that has a differential amplification function, and this operational amplifier has feedback applied from the output side to the input side. By this,
It performs various circuit functions and has stable characteristics.

該演算増幅器を使用した回路には、例えば映像機器の垂
直同期信号を取出すための積分回路が知られている。
As a circuit using the operational amplifier, for example, an integrating circuit for extracting a vertical synchronization signal of video equipment is known.

前記混成集積回路に組込れた演算増幅器により、入力を
積分動作しで出力を得る積分回路を第2図を参照しなが
ら説明する。
An integrating circuit which obtains an output by integrating an input using an operational amplifier incorporated in the hybrid integrated circuit will be described with reference to FIG.

反転入力端子6と非反転入力端子7とを有する演算増幅
器5は、負バイアス端子8及び正バイアス端子9が、各
々負バイアス電圧−Vee及び正バイアス電圧+Vcc
に接続されることにより、電力供給されている。
The operational amplifier 5 having an inverting input terminal 6 and a non-inverting input terminal 7 has a negative bias terminal 8 and a positive bias terminal 9 connected to a negative bias voltage -Vee and a positive bias voltage +Vcc, respectively.
Power is supplied by being connected to the

前記演算増幅器5の反転入力端子6は、入力抵抗R1を
介して、前記混成集積回路1に設けられた入力端子3に
接続され、また、非反転入力端子7は、オフセット補償
用抵抗R2を介して、混成集積回路lにおいて基準電位
をなす共通電位端子11に接続されている。
The inverting input terminal 6 of the operational amplifier 5 is connected to the input terminal 3 provided on the hybrid integrated circuit 1 via an input resistor R1, and the non-inverting input terminal 7 is connected via an offset compensation resistor R2. and is connected to a common potential terminal 11 forming a reference potential in the hybrid integrated circuit l.

さらに、前記演算増幅器5の出力側は、出力端子4に接
続されている。
Furthermore, the output side of the operational amplifier 5 is connected to the output terminal 4.

出力端子4に接続さtている演算増幅器5の出力側は、
該演算増幅器5とともに積分作用に供する帰還コンデン
サC1の一端に接続され、さらに、該帰還コンデンサC
1の他端は、前記演算増幅器5の反転入力端子6に接続
されて、負帰還ループが形成されている。
The output side of the operational amplifier 5 connected to the output terminal 4 is
The feedback capacitor C1 is connected to one end of the feedback capacitor C1 which is used for integration together with the operational amplifier 5.
1 is connected to the inverting input terminal 6 of the operational amplifier 5 to form a negative feedback loop.

該負帰還ループは、演算増幅器5が動作状態の際に、該
演算増幅器5の出力側より帰還コンデンサC1を介して
反転入力端子6に負帰還が掛けられるようになっている
In the negative feedback loop, when the operational amplifier 5 is in operation, negative feedback is applied from the output side of the operational amplifier 5 to the inverting input terminal 6 via the feedback capacitor C1.

前記帰還コンデンサC1には、低周波利得制御抵抗R4
並びに位相補償コンデンサC2よりなる直列回路が、並
列に接続されている。
The feedback capacitor C1 includes a low frequency gain control resistor R4.
A series circuit consisting of a phase compensation capacitor C2 and a phase compensation capacitor C2 are connected in parallel.

また、演算増幅器5のオフセット調整用に設けられたオ
フセット調整用端子10a、10bには、オフセット調
整用抵抗R3の両端が接続されている。
Further, both ends of an offset adjustment resistor R3 are connected to offset adjustment terminals 10a and 10b provided for offset adjustment of the operational amplifier 5.

該オフセット調整用抵抗R3は、摺動子を有する個別部
品であり、該摺動子は、前記正バイアス電位子Vccに
バイアスされている正バイアス端子9に接続されている
The offset adjustment resistor R3 is a separate component having a slider, and the slider is connected to the positive bias terminal 9 biased to the positive bias potential Vcc.

上記のように、混成集積回路1に組込れた演算増幅器5
及び帰還コンデンサCI等よりなる積分回路2が構成さ
れている。
As mentioned above, the operational amplifier 5 incorporated in the hybrid integrated circuit 1
An integrating circuit 2 is constituted by a feedback capacitor CI, a feedback capacitor CI, and the like.

次に、前記積分回路2の回路動作を説明する6入力端子
が、共通電位端子11を基準電位として、入力端子3に
入力されると、入力抵抗R1により決まる入力電流が流
れる。
Next, when the six input terminals explaining the circuit operation of the integrating circuit 2 are inputted to the input terminal 3 with the common potential terminal 11 as a reference potential, an input current determined by the input resistor R1 flows.

該入力電流は、演算増幅器5の反転入力端子6の入力イ
ンピーダンスが非常に大きいことにより、帰還コンデン
サCIに流入して、該帰還コンデンサC1を充電する。
The input current flows into the feedback capacitor CI and charges the feedback capacitor C1 because the input impedance of the inverting input terminal 6 of the operational amplifier 5 is very large.

該帰還コンデンサC1が、入力電流により充電されるこ
とにより、演算増幅器5の出力側に接続された出力端子
4には、前記入力電圧を積分した出力電圧が出力される
By charging the feedback capacitor C1 with the input current, an output voltage obtained by integrating the input voltage is outputted to the output terminal 4 connected to the output side of the operational amplifier 5.

この際、低周波利得制御抵抗R4は、周波数が低い領域
での閉ループ利得を制限するために、さらに、位相補償
コンデンサC2は、周波数の高い領域での自己発振を防
止するために設けられている。
At this time, the low frequency gain control resistor R4 is provided to limit the closed loop gain in the low frequency region, and the phase compensation capacitor C2 is provided to prevent self-oscillation in the high frequency region. .

上記の積分回路2における演算増幅器5では、該演算増
幅器5の構成要素であるトランジスタ及びFET等のア
ンバランスにより、オフセット電圧が発生する。
In the operational amplifier 5 in the above-mentioned integrating circuit 2, an offset voltage is generated due to unbalance of the transistors, FETs, etc. that are the components of the operational amplifier 5.

該オフセット電圧を調整するためには、例えば個別のオ
フセット調整用抵抗R3(可変型抵抗であり、トリマ抵
抗ともいう)を、前記演算増幅器5に付設して、該オフ
セット電圧を調整している。
In order to adjust the offset voltage, for example, an individual offset adjustment resistor R3 (a variable resistor, also referred to as a trimmer resistor) is attached to the operational amplifier 5 to adjust the offset voltage.

また、前記混成集積回路1の機能トリミングにおいて、
オフセット調整を行う場合は、演算増幅器5の負帰還ル
ープに容量性の帰還コンデンサC1が介されていること
より、該演算増幅器5の入力端子3に、交流入力電圧(
直流値である脈流も含む)を入力して、出力端子4に出
力される交流出力電圧を計測しながらオフセット調整用
抵抗R3を調整して、該演算増幅器5のオフセット調整
を行っている。
Further, in functional trimming of the hybrid integrated circuit 1,
When performing offset adjustment, since the capacitive feedback capacitor C1 is connected to the negative feedback loop of the operational amplifier 5, the AC input voltage (
The offset adjustment resistor R3 is adjusted while measuring the AC output voltage output to the output terminal 4, thereby adjusting the offset of the operational amplifier 5.

この際、オフセット調整用抵抗R3は、個別部品であり
、該オフセット調整用抵抗R3に設けられた調整溝等に
ドライバを差込み、該調整溝を回転させることにより行
われている。
At this time, the offset adjustment resistor R3 is a separate component, and the adjustment is performed by inserting a driver into an adjustment groove or the like provided in the offset adjustment resistor R3 and rotating the adjustment groove.

なお、オフセット調整用抵抗R3を、厚膜スクリーン印
刷焼成法により形成して、レーザまたはアブレッジブト
リミング装置を使用してトリミングすることも行われて
いる。
Note that the offset adjustment resistor R3 is also formed by a thick film screen printing method and trimmed using a laser or an abrasion trimming device.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

しかしながら、上記従来の混成集積回路の機能トリミン
グ方法によれば、演算増幅器及び帰還コンデンサ等より
なる積分回路において、演算増幅器のオフセット調整を
行う際に、該演算増幅器の帰還ループに帰還コンデンサ
が介されて、該帰還ループが交流結合されているために
、該演算増幅器の反転入力端子と非反転入力端子とに交
流入力電圧を入力しなければならず、機能トリミングに
応じて交流信号源等を必要とするという問題点があった
However, according to the conventional function trimming method for a hybrid integrated circuit described above, when adjusting the offset of an operational amplifier in an integrating circuit consisting of an operational amplifier, a feedback capacitor, etc., a feedback capacitor is inserted through the feedback loop of the operational amplifier. Since the feedback loop is AC coupled, an AC input voltage must be input to the inverting input terminal and non-inverting input terminal of the operational amplifier, and an AC signal source etc. is required depending on the function trimming. There was a problem with this.

また、前記演算増幅器のオフセット調整が、該演算増幅
器のオフセット調整用端子に接続された個別のオフセッ
ト調整用抵抗をドライバ等により回転調整することによ
り行われているため、調整に手間が掛かるとともに、工
程が煩雑であり、しかも調整作業者による個人誤差も発
生するという問題点があった。
Further, the offset adjustment of the operational amplifier is performed by rotating and adjusting individual offset adjustment resistors connected to the offset adjustment terminals of the operational amplifier using a driver or the like, which requires time and effort. There were problems in that the process was complicated and individual errors by the adjustment workers also occurred.

さらに、前記演算増幅器のオフセット調整用抵抗を、ス
クリーン印刷焼成法により形成して、トリミング装置に
よりトリミングする場合、計測する出力電圧が交流値を
有しているため、トリミング装置が必要とする交流出力
電圧の読込時間が、直流出力電圧に比較して長くなるこ
とより、専用の計測器が必要になるという問題点があっ
た。
Furthermore, when the offset adjustment resistor of the operational amplifier is formed by screen printing and baking and trimmed by a trimming device, the output voltage to be measured has an alternating current value, so the alternating current output required by the trimming device is Since the voltage reading time is longer than that for the DC output voltage, there is a problem in that a dedicated measuring instrument is required.

本発明は、上記事情に鑑みてなされたものであり、混成
集積回路に設けられた演算増幅器のオフセット調整を、
個別のオフセット調整用抵抗を設ける必要なく、しかも
スクリーン印刷焼成法により形成された厚膜抵抗をトリ
ミングすることにより行うことができる混成集積回路の
機能トリミング方法を提供するものである。
The present invention has been made in view of the above circumstances, and provides offset adjustment of an operational amplifier provided in a hybrid integrated circuit.
The present invention provides a method for trimming functions of a hybrid integrated circuit, which does not require the provision of individual offset adjustment resistors and can be performed by trimming thick film resistors formed by screen printing and firing.

(課題を解決するための手段) 上記目的を達成するために、この発明は、演算増幅器の
入力側と出力側とに容量素子を介して、該出力側から入
力側に帰還が掛けられることにより、入力電圧の積分動
作が出力電圧となる積分回路を有する混成集積回路の機
能トリミング方法において、前記演算増幅器の出力側か
ら入力側に帰還を掛ける容量素子と並列に機能トリミン
グ抵抗を形成するとともに、該演算増幅器の入力電圧及
び出力電圧を検知しながら、演算増幅器に接続されたオ
フセット調整用抵抗をトリミングすることにより、該演
算増幅器のオフセット調整を行い、さらに、前記機能ト
リミング抵抗を容量素子との電気的接続から解放するこ
とにより混成集積回路の機能トリミングを行うものであ
る。
(Means for Solving the Problems) In order to achieve the above object, the present invention provides feedback by applying feedback from the output side to the input side of the operational amplifier via capacitive elements on the input side and the output side. In the functional trimming method for a hybrid integrated circuit having an integrating circuit in which the integral operation of the input voltage becomes the output voltage, a functional trimming resistor is formed in parallel with a capacitive element that applies feedback from the output side to the input side of the operational amplifier, and Offset adjustment of the operational amplifier is performed by trimming an offset adjustment resistor connected to the operational amplifier while detecting the input voltage and output voltage of the operational amplifier. Functional trimming of the hybrid integrated circuit is performed by disconnecting from electrical connections.

(イ乍用) 本発明においては、混成集積回路に設けられた演算増幅
器の、出力側から入力側に帰還コンデンサを介した帰還
ループにより帰還が掛けられることにより構成された積
分回路において、該演算増幅器の帰還ループに設けられ
た帰還コンデンサに並列に、厚膜スクリーン印刷焼成法
により機能トノミング用抵抗を形成しているため、該機
能トリミング用抵抗が、該帰還ループを容量性の交流結
合から直流結合にすることができる。
(For A) In the present invention, in an integrating circuit configured by applying feedback from the output side to the input side of an operational amplifier provided in a hybrid integrated circuit by a feedback loop via a feedback capacitor, the Since a functional trimming resistor is formed in parallel with the feedback capacitor provided in the feedback loop of the amplifier by a thick film screen printing method, the functional trimming resistor connects the feedback loop from capacitive AC coupling to DC coupling. Can be combined.

従って、積分回路の演算増幅器のオフセット調整を行う
際に、該演算増幅器に交流入力電圧に代わって直流入力
電圧を入力することができ、トリミング装置による出力
電圧の計測を容易にすることができる。
Therefore, when performing offset adjustment of the operational amplifier of the integrating circuit, the DC input voltage can be input to the operational amplifier instead of the AC input voltage, and the measurement of the output voltage by the trimming device can be facilitated.

しかるに、前記オフセット調整用抵抗を、レーザまたは
アブラッシブトリミング装置を使用してトリミングする
ことにより、該演算増幅器のオフセット調整を行うこと
ができる。
However, the offset adjustment of the operational amplifier can be performed by trimming the offset adjustment resistor using a laser or an abrasive trimming device.

(実施例) 本発明の実施例を、図面に基いて詳細に説明する。(Example) Embodiments of the present invention will be described in detail based on the drawings.

第1図は本発明に係わる混成集積回路の機能トリミング
方法の実施例を示す回路図が示されている。
FIG. 1 is a circuit diagram showing an embodiment of a method for trimming functions of a hybrid integrated circuit according to the present invention.

反転入力端子26と非反転入力端子27とを有する演算
増幅器25は、負バイアス端子28及び正バイアス端子
29が、各々負バイアス電圧−Vee及び正バイアス電
圧+Vccに接続されることにより、電力供給されてい
る。
The operational amplifier 25 having an inverting input terminal 26 and a non-inverting input terminal 27 is powered by having a negative bias terminal 28 and a positive bias terminal 29 connected to a negative bias voltage -Vee and a positive bias voltage +Vcc, respectively. ing.

前記演算増幅器25の反転入力端子26は、入力抵抗R
1を介して、前記混成集積回路21に設けられた入力端
子23に接続され、また非反転入力端子27は、オフセ
ット補償用抵抗R2を介して、混成集積回路21におい
て基準電位をなす共通電位端子31に接続され、さらに
、演算増幅器25の出力は、出力端子24に接続されて
いる。
The inverting input terminal 26 of the operational amplifier 25 has an input resistance R
1 to the input terminal 23 provided on the hybrid integrated circuit 21, and the non-inverting input terminal 27 is connected to a common potential terminal forming a reference potential in the hybrid integrated circuit 21 via an offset compensation resistor R2. 31 , and the output of the operational amplifier 25 is further connected to the output terminal 24 .

演算増幅器25の出力側は、該演算増幅器25とともに
積分作用に供する帰還コンデンサC1の一端に接続され
、さらに、該帰還コンデンサC1の他端は、前記演算増
幅器25の反転入力端子26に接続されて、負帰還ルー
プが形成されている。
The output side of the operational amplifier 25 is connected to one end of a feedback capacitor C1 which is used together with the operational amplifier 25 for integration, and the other end of the feedback capacitor C1 is connected to the inverting input terminal 26 of the operational amplifier 25. , a negative feedback loop is formed.

該負帰還ループは、演算増幅器25が動作状態の際に、
該演算増幅器25の出力側より帰還コンデンサC1を介
して反転入力端子26に負帰還が掛けられるようになっ
ている。
The negative feedback loop, when the operational amplifier 25 is in operation,
Negative feedback is applied from the output side of the operational amplifier 25 to the inverting input terminal 26 via the feedback capacitor C1.

前記帰還コンデンサC1には、低周波利得制御抵抗R4
並びに位相補償コンデンサC2よりなる直列回路が、並
列に接続されている。
The feedback capacitor C1 includes a low frequency gain control resistor R4.
A series circuit consisting of a phase compensation capacitor C2 and a phase compensation capacitor C2 are connected in parallel.

また、演算増幅器25のオフセット調整用に設けられた
オフセット調整端子30a、30bには、それぞれオフ
セット調整用抵抗R5,R6の一端が接続され、該オフ
セット調整用抵抗R5,R6の他端は、各々共通に接続
されている。
Further, offset adjustment terminals 30a and 30b provided for offset adjustment of the operational amplifier 25 are connected to one ends of offset adjustment resistors R5 and R6, respectively, and the other ends of the offset adjustment resistors R5 and R6 are connected to each other. connected in common.

オフセット調整用抵抗R5,R6の共通に接続された接
続点は、前記正バイアス端子29に接続されて、正バイ
アス電圧+VCCにバイアスされている。
A commonly connected connection point of the offset adjustment resistors R5 and R6 is connected to the positive bias terminal 29 and biased to a positive bias voltage +VCC.

なお、前記オフセット調整用抵抗R5,R6は、厚膜ス
クリーン印刷焼成法等により形成された厚膜抵抗である
Note that the offset adjustment resistors R5 and R6 are thick film resistors formed by a thick film screen printing method or the like.

上記のように混成集積回路21に組込れた演算増幅器2
5及び帰還コンデンサC1等よりなる積分回路22が構
成されている。
Operational amplifier 2 incorporated in hybrid integrated circuit 21 as described above
5, a feedback capacitor C1, and the like.

前記積分回路22の負帰還ループに設けられた帰還コン
デンサC1には、厚膜スクリーン印刷焼成法により形成
された機能トリミング用抵抗R7が、並列に接続されて
いる。
A function trimming resistor R7 formed by a thick film screen printing method is connected in parallel to the feedback capacitor C1 provided in the negative feedback loop of the integrating circuit 22.

しかるに、前記積分回路22は、疑似的に、該負帰還ル
ープに機能トリミング用抵抗R7が接続されて、R7/
R1の増幅率を有する反転増幅器になっている。
However, in the integration circuit 22, the function trimming resistor R7 is connected to the negative feedback loop in a pseudo manner, so that R7/
It is an inverting amplifier with an amplification factor of R1.

次に、前記機能トリミング用抵抗R7が、負帰還ループ
より電気的に切放された状態における、前記積分回路2
2の回路動作を説明する。
Next, the integration circuit 2 is in a state where the function trimming resistor R7 is electrically disconnected from the negative feedback loop.
The operation of the second circuit will be explained.

入力電圧が、共通電位端子31を基準電位として、入力
端子23に入力されると、入力抵抗R1により決まる入
力電流が流れる。
When an input voltage is input to the input terminal 23 with the common potential terminal 31 as a reference potential, an input current determined by the input resistor R1 flows.

該入力電流は、演算増幅器25の反転入力端子26の入
力インピーダンスが非常に大きいことにより、帰還コン
デンサC1に流入して、該帰還コンデンサC1を充電す
る。
The input current flows into the feedback capacitor C1 and charges the feedback capacitor C1 because the input impedance of the inverting input terminal 26 of the operational amplifier 25 is very large.

該帰還コンデンサC1が、入力電流により充電されるこ
とにより、演算増幅器25の出力側に接続された出力端
子24には、前記入力電圧を積分した出力電圧が出力さ
れる。
By charging the feedback capacitor C1 with the input current, an output voltage obtained by integrating the input voltage is outputted to the output terminal 24 connected to the output side of the operational amplifier 25.

この際、低周波利得制御抵抗R4は、周波数が低い領域
での閉ループ利得を制限するために、さらに、位相補償
コンデンサC2は、周波数の高い領域での自己発振を防
止するために設けられている。
At this time, the low frequency gain control resistor R4 is provided to limit the closed loop gain in the low frequency region, and the phase compensation capacitor C2 is provided to prevent self-oscillation in the high frequency region. .

上記の積分回路22における演算増幅器25では、該演
算増幅器25の構成要素であるトランジスタ及びFET
等のアンバランスにより、オフセブト電圧が、出力側に
発生して、該演算増幅器25及び帰還コンデンサ01等
による積分機能に支障をきたすことがあるため、該オフ
セット電圧を調整する必要がある。
The operational amplifier 25 in the above-mentioned integrating circuit 22 includes transistors and FETs that are the constituent elements of the operational amplifier 25.
An offset voltage may be generated on the output side due to an unbalance such as the above, which may interfere with the integration function of the operational amplifier 25, the feedback capacitor 01, etc., so it is necessary to adjust the offset voltage.

演算増幅器25のオフセット電圧調整は、該演算増幅器
25のオフセット調整端子30a、30bに設けられた
オフセット調整用抵抗R5,R6をトリミングすること
により行うことができる。
Offset voltage adjustment of the operational amplifier 25 can be performed by trimming offset adjustment resistors R5 and R6 provided at the offset adjustment terminals 30a and 30b of the operational amplifier 25.

該演算増幅器25の負帰還ループには、機能トリミング
用抵抗R7が接続されていることにより、該演算増幅器
25の出力側と入力側とは直流結合になっており、前記
積分回路22は、疑似反転増幅器として作用してしてい
る。
A functional trimming resistor R7 is connected to the negative feedback loop of the operational amplifier 25, so that the output side and the input side of the operational amplifier 25 are DC coupled, and the integrating circuit 22 is It acts as an inverting amplifier.

従って、前記疑似反転増幅器の入力側に直流入力電圧を
入力して、該反転増幅器の出力側に出力される直流出力
電圧を、図示しないレーザトリミング装置により計測し
ながら、前記オフセット調整用抵抗R5,R6をレーザ
トリミングすることにより、該演算増幅器25のオフセ
ット調整を行うことができる。
Therefore, while inputting a DC input voltage to the input side of the pseudo-inverting amplifier and measuring the DC output voltage output to the output side of the inverting amplifier using a laser trimming device (not shown), the offset adjustment resistor R5, Offset adjustment of the operational amplifier 25 can be performed by laser trimming R6.

さらに、積分回路22を疑似反転増幅器として作用させ
ている機能トリミング用抵抗R7を、前記レーザトリミ
ング装置を使用して、例えば、演算増幅器25の入力側
の、帰還コンデンサC1と機能トリミング用抵抗R7と
の接続部をレーザにより切断して切断部32を形成する
ことにより、演算増幅器25の負帰還ループより機能ト
リミング用抵抗R7を電気的に切放す。
Further, the function trimming resistor R7, which causes the integrating circuit 22 to function as a pseudo-inverting amplifier, is connected to the feedback capacitor C1 and the function trimming resistor R7 on the input side of the operational amplifier 25, for example, by using the laser trimming device. By cutting the connecting portion with a laser to form a cutting portion 32, the functional trimming resistor R7 is electrically disconnected from the negative feedback loop of the operational amplifier 25.

しかるに、疑似反転増幅器として作用していた演算増幅
器25が、積分回路22として作用するようになる。
However, the operational amplifier 25, which had been acting as a pseudo-inverting amplifier, now acts as an integrating circuit 22.

上記のように本実施例によれば、積分回路22の主作用
を司る演算増幅器25のオフセット調整が、該演算増幅
器25の入力端子23に直流入力電圧を入力し、該演算
増幅器25の出力端子24に出力された直流出力電圧と
を計測しながら、該演算増幅器25に設けられたオフセ
ット調整用抵抗R5,R6をレーザトリミングして、該
演算増幅器25のオフセット調整を行っているため、交
流電源を必要とすることがなくなるとともに、交流信号
を計測するという困難な計測手段が不要となる。
As described above, according to this embodiment, the offset adjustment of the operational amplifier 25 that controls the main function of the integrating circuit 22 is performed by inputting a DC input voltage to the input terminal 23 of the operational amplifier 25, and inputting the DC input voltage to the output terminal of the operational amplifier 25. The offset adjustment of the operational amplifier 25 is performed by laser trimming the offset adjustment resistors R5 and R6 provided in the operational amplifier 25 while measuring the DC output voltage output to the operational amplifier 24. In addition, there is no need for difficult measurement means for measuring AC signals.

また、演算増幅器25のオフセット調整端子30a、3
0bに設けられたオフセット調整用抵抗R5,R6が、
厚膜抵抗で形成されていることにより、該オフセット調
整用抵抗R5,R6を、混成集積回路21における他の
厚膜抵抗とともに機能トリミングすることができるため
、個別の可変抵抗部品等が不要になり、該可変抵抗の煩
雑な調整を削除できる。
Further, offset adjustment terminals 30a, 3 of the operational amplifier 25
The offset adjustment resistors R5 and R6 provided at 0b are
By being formed of thick film resistors, the offset adjustment resistors R5 and R6 can be functionally trimmed together with other thick film resistors in the hybrid integrated circuit 21, so separate variable resistance components etc. are not required. , the complicated adjustment of the variable resistor can be eliminated.

なお、オフセット調整用抵抗R5,R6をトリミングす
るのにレーザトリミング装置34を使用するに限ること
はなく、ガラス微粒子等を噴射して、該オフセット調整
用抵抗R5,R6の抵抗値をトリミングするアブレッジ
ブトリミング装置を使用してもよい。
Note that the use of the laser trimming device 34 is not limited to trimming the offset adjustment resistors R5 and R6, and it is also possible to trim the resistance values of the offset adjustment resistors R5 and R6 by spraying fine glass particles or the like. A ledge trimming device may also be used.

(発明の効果) 本発明に係わる混成集積回路の機能トリミング方法は、
上記のように構成されているため、以下に記載するよう
な効果を有する。
(Effects of the Invention) The method for trimming functions of a hybrid integrated circuit according to the present invention is as follows:
Since it is configured as described above, it has the following effects.

fA]演算増幅器のオフセット調整を、該演算増幅器の
帰還ループに設けられた帰還コンデンサに、厚膜スクリ
ーン印刷焼成法により形成された機能トリミング用抵抗
を並列に接続形成し、該帰還ループを直流結合にするこ
とにより、該演算増幅器に付設された厚膜のオフセット
調整用抵抗を機能トリミングして、該演算増幅器のオフ
セット調整を行っているため、オフセット調整に際して
交流入力電圧を入力する必要がなくなり、交流信号源が
不要になるという優れた効果を有する。
fA] Offset adjustment of an operational amplifier is performed by connecting a function trimming resistor formed by a thick film screen printing method in parallel to a feedback capacitor provided in the feedback loop of the operational amplifier, and connecting the feedback loop with DC coupling. By doing so, the function of the thick film offset adjustment resistor attached to the operational amplifier is trimmed to perform the offset adjustment of the operational amplifier, so there is no need to input an AC input voltage when adjusting the offset. This has the excellent effect of eliminating the need for an AC signal source.

(B)また、前記演算増幅器のオフセット調整に供する
オフセット調整用抵抗が、厚膜スクリーン印刷焼成法等
により形成されているため、個別のオフセット調整用抵
抗が不要になり、部品コストを低減できるとともに、混
成集積回路に設けられた他の厚膜抵抗の機能トリミング
工程とともにオフセット調整が行えるため、機能トリミ
ング工程の能率が向上でき、さらに調整作業者による個
人誤差が発生することを防止できるという優れた効果を
有する。
(B) In addition, since the offset adjustment resistor used for offset adjustment of the operational amplifier is formed by a thick film screen printing method, etc., a separate offset adjustment resistor is not required, and parts costs can be reduced. Since offset adjustment can be performed together with the function trimming process of other thick film resistors installed in a hybrid integrated circuit, the efficiency of the function trimming process can be improved and individual errors caused by the adjustment operator can be prevented. have an effect.

(C1さらに、該演算増幅器のオフセット調整用抵抗を
機能トリミングするのに、交流入力電圧を必要とせず直
流入力電圧により行えるため、該直流入力電圧をトリミ
ング装置により計測する読込時間が短縮されるとともに
、専用の計測器等が不要になるという優れた効果を有す
る。
(C1 Furthermore, since functional trimming of the offset adjustment resistor of the operational amplifier can be performed using a DC input voltage without requiring an AC input voltage, the reading time for measuring the DC input voltage with a trimming device is shortened. , which has the excellent effect of eliminating the need for a dedicated measuring instrument.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明に係わる混成集積回路の機能トリミング
装置の実施例を示す回路図、 第2図は従来の混成集積回路の機能トリミング方法を示
す回路図である。 2 l ・ 22 ・ 25 ・ 26 ・ 27 ・ 32 ・ 混成集積回路、 積分回路、 演算増幅器、 反転入力端子、 非反転入力端子、 切断部、 30a、30b・・・オフセット調整端子、R5,R6
・・・オフセット調整用抵抗、R7・・・機能トリミン
グ用抵抗、 C1・・・帰還コンデンサ。
FIG. 1 is a circuit diagram showing an embodiment of a hybrid integrated circuit function trimming device according to the present invention, and FIG. 2 is a circuit diagram showing a conventional hybrid integrated circuit function trimming method. 2 l ・ 22 ・ 25 ・ 26 ・ 27 ・ 32 ・ Hybrid integrated circuit, integrating circuit, operational amplifier, inverting input terminal, non-inverting input terminal, cutting section, 30a, 30b...offset adjustment terminal, R5, R6
... Resistor for offset adjustment, R7 ... Resistor for functional trimming, C1 ... Feedback capacitor.

Claims (1)

【特許請求の範囲】[Claims] (1)演算増幅器の入力側と出力側とに容量素子を介し
て、該出力側から入力側に帰還が掛けられることにより
、入力電圧の積分動作が出力電圧となる積分回路を有す
る混成集積回路の機能トリミング方法において、前記演
算増幅器の出力側から入力側に帰還を掛ける容量素子と
並列に機能トリミング抵抗を形成するとともに、該演算
増幅器の入力電圧及び出力電圧を検知しながら、演算増
幅器に接続されたオフセット調整用抵抗をトリミングす
ることにより、該演算増幅器のオフセット調整を行い、
さらに、前記機能トリミング抵抗を容量素子との電気的
接続から解放することにより混成集積回路の機能トリミ
ングを行うことを特徴とする混成集積回路の機能トリミ
ング方法。
(1) A hybrid integrated circuit having an integrating circuit in which the integral operation of the input voltage becomes the output voltage by applying feedback from the output side to the input side via a capacitive element on the input side and output side of the operational amplifier. In the functional trimming method, a functional trimming resistor is formed in parallel with a capacitive element that applies feedback from the output side to the input side of the operational amplifier, and is connected to the operational amplifier while sensing the input voltage and output voltage of the operational amplifier. By trimming the offset adjustment resistor, the offset adjustment of the operational amplifier is performed.
Further, a method for functionally trimming a hybrid integrated circuit, characterized in that the function of the hybrid integrated circuit is trimmed by releasing the functional trimming resistor from electrical connection with a capacitive element.
JP2123301A 1990-05-14 1990-05-14 Function trimming method for hybrid integrated circuits Expired - Lifetime JP3012281B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2123301A JP3012281B2 (en) 1990-05-14 1990-05-14 Function trimming method for hybrid integrated circuits

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2123301A JP3012281B2 (en) 1990-05-14 1990-05-14 Function trimming method for hybrid integrated circuits

Publications (2)

Publication Number Publication Date
JPH0423353A true JPH0423353A (en) 1992-01-27
JP3012281B2 JP3012281B2 (en) 2000-02-21

Family

ID=14857153

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2123301A Expired - Lifetime JP3012281B2 (en) 1990-05-14 1990-05-14 Function trimming method for hybrid integrated circuits

Country Status (1)

Country Link
JP (1) JP3012281B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010079539A1 (en) * 2009-01-08 2010-07-15 パナソニック株式会社 Integrator circuit and δς modulator equipped with same
DE102011054314A1 (en) 2010-10-08 2012-04-12 Denso Corporation Rotating electric machine for vehicles

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010079539A1 (en) * 2009-01-08 2010-07-15 パナソニック株式会社 Integrator circuit and δς modulator equipped with same
DE102011054314A1 (en) 2010-10-08 2012-04-12 Denso Corporation Rotating electric machine for vehicles

Also Published As

Publication number Publication date
JP3012281B2 (en) 2000-02-21

Similar Documents

Publication Publication Date Title
KR100329402B1 (en) Signal conditioning devices and methods for accurate input impedance and gain characteristics across the common mode range and operating environment
US5508656A (en) Amplifier with offset correction
JPH06188657A (en) Circuit for connecting exponential function step to automatic gain control circuit, automatic gain control circuit and temperature compensation circuit
US7123080B2 (en) Differential amplification input circuit
EP0526423B1 (en) An integrated instrumentation amplifier with differential input and a single power supply, with integrated frequency-compensating capacitance
GB1603693A (en) Method and apparatus for driving a load in proportion to a source voltage
US5097223A (en) Current feedback audio power amplifier
JPH0423353A (en) Trimming method for function of hybrid integrated circuit
US5134318A (en) Adjustable analog filter circuit with temperature compensation
JP3012280B2 (en) Function trimming method for hybrid integrated circuits
US3965410A (en) A.C. potentiometer with bridge having voltage controllable devices
EP0388890B1 (en) Reactance control circuit with a DC amplifier for minimizing a variation of a reference reactance value
EP0280516B1 (en) Differential amplifier circuit
JP3179838B2 (en) Noise detection circuit
KR0127491B1 (en) Head amplifier
JPH0370931B2 (en)
EP0459071B1 (en) Offset and slew-rate equalization and control for a pair of voltage-to-current transducers using the same reference voltage
RU2009537C1 (en) Protected constant voltage regulator
US4710652A (en) Interference signal component compensation circuit
JPS6340904Y2 (en)
JP3151986B2 (en) Magnetic sensor device
JPH04142107A (en) Semiconductor integrated circuit
JPH06252695A (en) Automatic filter adjustment circuit and reference current generating circuit
JPS59138108A (en) Offset compensating circuit
JPH0457505A (en) Composite differential amplifier circuit