JPH04184608A - Mutlti-power supply control system - Google Patents

Mutlti-power supply control system

Info

Publication number
JPH04184608A
JPH04184608A JP2315203A JP31520390A JPH04184608A JP H04184608 A JPH04184608 A JP H04184608A JP 2315203 A JP2315203 A JP 2315203A JP 31520390 A JP31520390 A JP 31520390A JP H04184608 A JPH04184608 A JP H04184608A
Authority
JP
Japan
Prior art keywords
power supply
instruction
control
processing
connection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2315203A
Other languages
Japanese (ja)
Inventor
Shigeru Hashimoto
繁 橋本
Hiroshi Sakurai
博 桜井
Naoyuki Nishimura
尚幸 西村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2315203A priority Critical patent/JPH04184608A/en
Publication of JPH04184608A publication Critical patent/JPH04184608A/en
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Abstract

PURPOSE:To reduce the installing areas of power supplies and to decrease the number of wiring cables by collecting the control subject equipments into a single device, controlling all power supplies with an instruction of a common part, and controlling individually an optional equipment by a 2nd automatic power controller. CONSTITUTION:The power control instruction given from the connection head side is sent to the tail side of connection via a delay control circuit 20 and also given to an internal power supply 22 via an OR circuit 24 together with an instruction of a 2nd automatic power supply controller 18. Furthermore a gate circuit 28 is closed with the output of a cable connection detector circuit 26 when the controller 18 is connected to a cable. The circuit 28 is set between the head of a serial connection and the circuit 24, and the controller 18 is con nected to a processing control part 10-k only. Thus the supply 22 is independent ly controlled with the instruction of the controller 18, and the power supplies 22 of other processing control parts 10-1 - 10-N are controlled in common with an instruction of a common part. In such constitution, the equipment installing space can be reduced and the power control operation is also facilitated.

Description

【発明の詳細な説明】 [目次コ 概要 産業上の利用分野 従来の技術 発明が解決しようとする課題 課題を解決するための手段 作用 実施例 発明の効果 [1[要] 複数の電源を同時に自動制御する多電源制御方式に関し
、 機器設置スペースの削減が可能となる方式の提供を目的
とし、 直列接続された複数の処理部と与えられた電源制御の共
通指示を接続先頭の処理部へ送出する共通部とが設けら
れた処理装置と、各処理部に対する電源制御の共通指示
を共通部へ送出する第1の自動電源制御装置と、接続さ
れた処理部へ電源制御の個別指示を送出する第2の自動
電源制御装置と、を有し、各処理部は、接続先頭の側か
ら電源制御の共通指示を受け取って接続後尾の側へ送り
出す手段と、接続先頭の側から受け取った電源制御の共
通指示と第2自動電源制御装置から送出された電源制御
の個別指示とを内部電源に与える手段と、第2の自動電
源制御装置が接続されているか否かを判断する手段と、
接続先頭の側から受け取った電源制御の共通指示を第2
自動電源制御装置の接続が確認されたときに自処理部内
で無効化する手段と、を含む、ことにより構成される。
[Detailed Description of the Invention] [Table of Contents Overview Industrial Application Fields Conventional Technology Problems to be Solved by the Invention Means for Solving the Problems Effects of the Invention [1 [Required] Automating multiple power supplies simultaneously Regarding the multi-power supply control method, we aim to provide a method that can reduce equipment installation space by sending common instructions for multiple processing units connected in series and a given power supply control to the processing unit at the beginning of the connection. a first automatic power control device that sends common instructions for power control to each processing section to the common section; and a first automatic power control device that sends individual instructions for power control to the connected processing sections. 2 automatic power control devices, and each processing unit has a means for receiving a common power control instruction from the side at the beginning of the connection and sending it to the side at the end of the connection, and a common instruction for power control received from the side at the beginning of the connection. means for providing an instruction and an individual instruction for power control sent from the second automatic power supply control device to the internal power supply; and means for determining whether or not the second automatic power supply control device is connected;
The common instructions for power control received from the first side of the connection are sent to the second
and means for disabling within its own processing unit when connection of the automatic power supply control device is confirmed.

[産業上の利用分野] 本発明は、複数の電源を同時に自動制御する多電源制御
方式に関する。
[Industrial Field of Application] The present invention relates to a multi-power supply control system that automatically controls a plurality of power supplies simultaneously.

例えば金融機関のセンターには支店端末を管理する処理
装置が複数段けら札 それら装置の電源投入、遮断が自
動制御される場合がある。
For example, a financial institution's center may have multiple processing devices that manage branch terminals, and the power on and off of these devices may be automatically controlled.

[従来の技術] 第5図では従来方式が説明されており、自動電源制御装
置50から処理装置(小型コンピュータ)52−1. 
52−2・・・52−Nに一対する電源制御の指示が送
出される。
[Prior Art] A conventional system is explained in FIG. 5, in which an automatic power supply control device 50 is connected to a processing device (small computer) 52-1.
A power control instruction for one of the terminals 52-2...52-N is sent.

この自動電源制御装置50が送出した指示は分配制御装
ff54に供給さ札 分配制御装置64から各処理装置
52−1.52−2・・・52−Nに分配される。
The instructions sent by the automatic power supply control device 50 are supplied to the distribution control device ff54, and distributed from the distribution control device 64 to each of the processing devices 52-1, 52-2, . . . 52-N.

その結果、処理装置52−1.52−2・・Φ52−N
の電源が同時に制御される。
As a result, processing devices 52-1, 52-2...Φ52-N
power supplies are controlled simultaneously.

[発明が解決しようとする課題] 従来においてム 処理装置52−1.52−2・・・5
2−Nと分配制御装f154とが設置さ札それら間が配
線で結ばれるので、広い設置スペースを必要としていた 本発明は上記の事情に鑑みてなされたものであり、その
目的は、機器設置スペースと配線ケーブルの削減が可能
となる方式を提供することにある。
[Problems to be solved by the invention] In the past, processing devices 52-1, 52-2...5
2-N and the distribution control device f154 are installed.Since they are connected by wiring, a large installation space is required.The present invention was made in view of the above circumstances, and its purpose is to The object of the present invention is to provide a method that makes it possible to reduce space and wiring cables.

[課題を解決するための手段] 上記目的を達成するために、本発明では以下の方式がと
られている。
[Means for Solving the Problems] In order to achieve the above object, the present invention employs the following method.

第2図において、複数の処理部10−1. 10−2・
−@10−Nと共通部12とが処理装置14に設けられ
ており、処理装置110−1. 10−2・・・10−
Nは直列接続されている。
In FIG. 2, a plurality of processing units 10-1. 10-2・
-@10-N and the common section 12 are provided in the processing device 14, and the processing device 110-1. 10-2...10-
N are connected in series.

また、共通部12には各処理部10−1.10−2・・
・10−Nに対する電源制御の共通指示が第1の自動電
源制御袋fit16から与えら札 この共通部12に与
えられた指示は接続先頭の処理部10−1へ送出される
In addition, the common section 12 includes each processing section 10-1, 10-2...
- A common instruction for power control for 10-N is given from the first automatic power control bag fit 16. The instruction given to this common section 12 is sent to the processing section 10-1 at the top of the connection.

さらに、第2の自動電源制御装置18からはこれが接続
された処理部10−1. 10−2・・・10−Nへ電
源制御の個別指示が送出される。
Further, from the second automatic power supply control device 18, the processing unit 10-1. Individual instructions for power control are sent to 10-2...10-N.

そして第1図で示されるように、接続先頭の側から電源
制御の共通指示を受け取って接続後尾の側へ送り出す手
段20.接続先頭の側から受け取った電源制御の共通指
示と第2自動電源制御装置18から送出された電源制御
の個別指示とを内部電源22に与える手段24.第2の
自動電源制御装[18が接続されているか否かを判断す
る手段26、接続先頭の側から受け取った電源制御の共
通指示を第2自動電源制御装置18の接続が確認された
ときに自処理部10−1. 10−2・・・または10
−N内で無効化する手段28が各処理部10−1. 1
0−20・争10−Nに含まれている。
As shown in FIG. 1, means 20. receive a common instruction for power control from the side at the beginning of the connection and send it to the side at the end of the connection. Means 24 for providing the internal power supply 22 with the common instruction for power control received from the side at the head of the connection and the individual instruction for power control sent from the second automatic power supply control device 18. A means 26 for determining whether or not the second automatic power control device [18] is connected, when the common instruction for power control received from the first side of the connection is confirmed to be connected to the second automatic power control device [18]. Self-processing unit 10-1. 10-2...or 10
-N, the means 28 for invalidating each processing unit 10-1. 1
Included in 0-20/Conflict 10-N.

[作用コ 本発明でCL  第5図の処理装置52−1.52−2
・・・52−Nが1台の処理装置14にまとめら札 分
配制御装N54が省かれる。
[Operation CL according to the present invention Processing device 52-1.52-2 in FIG.
. . 52-N are combined into one processing device 14. The distribution control device N54 is omitted.

そして、処理部10−1. 10−2・・・10−Nの
電源制御は第1の自動電源制御装置16が送出した指示
に従って共通に行われる。
Then, the processing unit 10-1. 10-2...10-N are commonly controlled in accordance with instructions sent by the first automatic power control device 16.

また、対象となる処理部10−1. 10−2・Q・1
0−Nに第2の自動電源制御装置18を接続することに
より、゛その処理部10−1. 10−2・・・10−
Nについてのみ、個別的な電源制御が優先して行われる
Furthermore, the target processing unit 10-1. 10-2・Q・1
By connecting the second automatic power supply control device 18 to the terminal 0-N, the processing section 10-1. 10-2...10-
Individual power supply control is performed with priority only for N.

〔実施例コ 以下、図面に基づいて本発明に係る方式の好適な実施例
を説明する。
[Embodiment] Hereinafter, a preferred embodiment of the system according to the present invention will be described based on the drawings.

第2図では実施例の全体構成が説明されており、処理袋
@14には処理制御部10−1. 10−2・・・10
−に・・拳10−N、  共通部12が設けられている
In FIG. 2, the overall configuration of the embodiment is explained, and the processing bag @14 includes a processing control unit 10-1. 10-2...10
-... A fist 10-N and a common part 12 are provided.

この処理装置14の処理制御部10−1. 10−2・
・・12−に・・・12−Nは第5図の処理装置52−
1.52−2・Φ・52−Nに相当しており、それらの
電源制御は共通部12に対して芋蔓状に接続されている
Processing control section 10-1 of this processing device 14. 10-2・
...12-...12-N is the processing device 52- in FIG.
1.52-2, Φ, and 52-N, and their power supply controls are connected to the common part 12 in a potato-like manner.

そして、共通部12に第1の自動電源制御装置16カζ
 処理制御部10−Kに第2の自動電源制御装置18が
各々接続されており、これらの自動電源制御装置16.
18にはタイマが内蔵される場合と、回線に接続されて
ホスト計算機からの電源投入コマンドを受信する機能が
内蔵される場合がある。
A first automatic power supply control device 16 is installed in the common part 12.
Second automatic power supply control devices 18 are respectively connected to the processing control unit 10-K, and these automatic power supply control devices 16.
18 may have a built-in timer, or it may have a built-in function of being connected to a line and receiving a power-on command from the host computer.

ホスト命令による電源制御の指示又は内蔵タイマによる
電源制御の指示が自動電源制御装置16゜18から共通
部12.処理制御部10−にへ各々送出される。
A power control instruction by a host command or a power control instruction by a built-in timer is sent from the automatic power control device 16.18 to the common section 12. Each of the data is sent to the processing control unit 10-.

第3図では共通部12の構成が説明されており、同図に
おいて、共通部12は電源制御回路31(第1の自動電
源制御回路16から電源制御の指示が与えられる)、電
源32.デイスプレィ33゜キーボード34.ディスク
ドライブ35.処理回路36で構成されている。
The configuration of the common section 12 is explained in FIG. 3, and in the figure, the common section 12 includes a power supply control circuit 31 (to which power control instructions are given from the first automatic power supply control circuit 16), a power supply 32. Display 33° Keyboard 34. Disk drive 35. It is composed of a processing circuit 36.

第4図においては処理制御部10−1. 10−2・・
・10−に・・・10−Nの構成が説明されており、こ
れらの処理制御部10−1. 10−2拳・・10−に
・・・10−Nにはインタフェース部41.演算部(C
P U、  メモリ)42.ディスク部43.端末制御
部449回線制御訊 電源制御部46.電源22が設け
られている。
In FIG. 4, processing control section 10-1. 10-2...
10-...The configuration of 10-N is explained, and these processing control units 10-1. 10-2 fist...10-...10-N has an interface section 41. Arithmetic unit (C
PU, memory)42. Disk part 43. Terminal control section 449 line control section power supply control section 46. A power source 22 is provided.

そして、各処理制御部10−1. 10−2・・・10
−に・・・10−Nのインタフェース部41は共通部1
2の処理回路36に接続されており、共通部12のデイ
スプレィ33.キーボード34を用いて操作対象の処理
制御部10−1. 10−2・・・10−に・・@10
−Nが切V選択される。
Each processing control unit 10-1. 10-2...10
-...10-N interface section 41 is common section 1
2, and the display 33 . The processing control unit 10-1 to be operated using the keyboard 34. 10-2...10-to...@10
-N is selected.

これにより、共通部12から任意の処理制御部10−1
. 10−2・Φ・10−に・・・1〇−Nに各種の指
示が与えら札 あるいはその処理制御部10−1.10
−2・・・10−に・・・10−Nの条件が設定される
As a result, any processing control unit 10-1 can be accessed from the common unit 12.
.. Various instructions are given to 10-2, Φ, 10-...10-N or its processing control unit 10-1.10
-2...10-...10-N conditions are set.

また、電源制御部46には芋蔓接続の先頭側(共通部1
2.  処理制御部10−1.10−2・・・10−N
・・・または10− (N−1))と接続後尾の側(処
理制御部10−2・・・10−に・・・または10−N
)が接続される。
In addition, the power supply control unit 46 includes the head side of the potato connection (common part 1
2. Processing control unit 10-1, 10-2...10-N
...or 10-(N-1)) and the rear side of the connection (processing control unit 10-2...to 10-...or 10-N
) are connected.

第1図ではこれら電源制御部46の構成が説明されてお
り、接続先頭の側から送出された電源制御の指示は遅延
制御回路20で受け取ら札 接続後尾の側へ送出される
In FIG. 1, the configuration of these power supply control sections 46 is explained, and a power control instruction sent from the first side of the connection is received by the delay control circuit 20 and sent to the last side of the connection.

また、接続先頭の側から送出された電源制御の指示と第
2の自動電源制御装置118が送出した電源制御の指示
はオア回路24を介して内部電源22に与えられる。
Further, the power control instruction sent from the connection head side and the power control instruction sent by the second automatic power control device 118 are given to the internal power source 22 via the OR circuit 24.

さらに、第2自動電源制御88818のケーブル接続が
ケーブル接続検出回路26によりて検出されており、第
2自動電源制御装21Bのケーブル接続が検出されてい
るときには、ケーブル接続検出回路26の検出出力でゲ
ート回j828が閉じられる。
Further, when the cable connection of the second automatic power supply control 88818 is detected by the cable connection detection circuit 26 and the cable connection of the second automatic power supply control device 21B is detected, the detection output of the cable connection detection circuit 26 is detected. Gate j828 is closed.

このゲート回路28は芋蔓接続の先頭側とオア回124
との間に挿入されており、したがって、i枝先頭側から
送出された電源制御の指示は、第2自動電源制御装置f
18が接続されているときに、その処理制御部10−1
. 10−2・9・10−に・・・または10−N内で
のへ 無効化さ瓢箪2自動電源制御装置18の電源制御
指示だけが有効となる。
This gate circuit 28 is connected to the head side of the potato connection and the OR circuit 124
Therefore, the power control instruction sent from the i-branch top side is inserted between the second automatic power control device f
18 is connected, the processing control unit 10-1
.. To 10-2, 9, 10-... or 10-N Only the power control instruction of the disabled gourd 2 automatic power control device 18 becomes valid.

本実施例においては第2図のように、第2の自動電源制
御装fli18が処理制御部10−にのみに接続されて
いるので、処理制御部10−にの内部電源22が第2自
動電源制ra装厘18の指示に従って単独で個別制御さ
札 他の処理制御部10−1、 10−2・・・】0−
Nに設けられた内部電源22は共通部12から送出され
た指示に従って共通制御される。
In this embodiment, as shown in FIG. 2, the second automatic power supply control device fli18 is connected only to the processing control section 10-, so that the internal power supply 22 of the processing control section 10- is connected to the second automatic power supply control section fli18. Individually controlled cards and other processing control units 10-1, 10-2... ]0-
The internal power supplies 22 provided in N are commonly controlled according to instructions sent from the common section 12.

なお、電源22の共通制御指示は共通部12の遅延制御
回N51aから送出されており、この遅延制御回路31
gは電源制御回路31に設けられている。
Note that the common control instruction for the power supply 22 is sent from the delay control circuit N51a of the common section 12, and this delay control circuit 31
g is provided in the power supply control circuit 31.

以上のように、第5図の処理装置52−1. 52−2
・争・52−Nが1台の処理部fl14にまとめられて
分配制御装置54が省かれたので、機器設置スペースを
大幅に削減することが可能となる。
As described above, the processing device 52-1 in FIG. 52-2
・Since the 52-Ns are combined into one processing unit fl14 and the distribution control device 54 is omitted, it is possible to significantly reduce the equipment installation space.

また、処理制御部10−1.10−2・・拳l0−Nの
電源制御が第1自動電源制御装置16の指示に従って共
通に行わ札 第2の自動電源制御装置18が接続された
処理制御部10−Nの電源制御が個別に行われるので、
各支店の業務に合わせて柔軟にそれらの電源制御を行な
うことが可能となる。
Further, the power control of the processing control units 10-1, 10-2, . Since the power supply control of the section 10-N is performed individually,
It becomes possible to flexibly control the power supply according to the business of each branch.

しかも、第2の自動電源制御装w18を接続するのみで
接続相手の処理制御部10−にだけを個別に制御できる
ので、電源制御の運用を大幅に容易化することが可能と
なる。
Moreover, only by connecting the second automatic power supply control device w18, only the connected processing control unit 10- can be individually controlled, making it possible to greatly simplify the operation of power supply control.

[発明の効果] 以上説明したように本発明によれば、電源制御の対象と
なる機器が1台の8filにまとめらへ その共通部へ
指示を与えることで装置内の全電源を共通制御でき、任
意のものと第2の自動電源装置を接続することによりそ
の電源を個別制御できるので、機器の設置スペースを削
減することが可能となり、さらに、業務に合わせて柔軟
に各電源を制でき、そして、電源制御の運用も大幅に容
易化できる。
[Effects of the Invention] As explained above, according to the present invention, all the power supplies in the device can be commonly controlled by grouping the devices subject to power control into one 8fil unit and giving instructions to the common part. By connecting an arbitrary device to a second automatic power supply, you can control the power supply individually, which makes it possible to reduce the installation space for equipment, and also allows you to flexibly control each power supply according to your business. In addition, operation of power supply control can be greatly facilitated.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は実施例における電源制御部の構成説明第2図は
実施例の全体構成説明臥 第3rgJは実施例における共通部の構成説明1第4図
は実施例における処理制御部の構成説明図、 第5図は従来方式を説明するブロック1である。 10−010−2・・・12−K・・・10−N @−
−処理制御部(処理部) 12・・・共通部 14・・・処理装置 16・・・第1の自動電源制御装置 18・・・第2の自動電源制御装置 20・・・遅延制御回路 22@・・電源 24・・・オア回路 26・Φ・ケーブル接続検出回路 28・・・ゲート回路 31・・・電源制御回路 31a・・・遅延制御回路 32・・・電源 33・・・デイスプレィ 34・・・キーボード 36・・ゆ処理回路 41・・・インタフェース部 42・・・演算部 44拳・・端末制御部 45・・・回線制御部 46・・−電源制御部 第1図 第2図 接6彰(側( 実遍ψ唯こおける処理化膚部Iオ陶戊2[1第4図
FIG. 1 is an explanation of the configuration of the power supply control unit in the embodiment. FIG. 2 is an explanation of the overall configuration of the embodiment. , FIG. 5 is block 1 explaining the conventional method. 10-010-2...12-K...10-N @-
- Processing control unit (processing unit) 12...Common unit 14...Processing device 16...First automatic power supply control device 18...Second automatic power supply control device 20...Delay control circuit 22 @...Power source 24...OR circuit 26・Φ・Cable connection detection circuit 28...Gate circuit 31...Power control circuit 31a...Delay control circuit 32...Power source 33...Display 34...・Keyboard 36 ・Processing circuit 41 ・Interface section 42 . Akira (side) Treatment of the skin in Yuiko 2 [1 Fig. 4

Claims (1)

【特許請求の範囲】[Claims] (1). 直列接続された複数の処理部(10−1、10−2・・
・10−N)と与えられた電源制御の共通指示を接続先
頭の処理部(10−1)へ送出する共通部(12)とが
設けられた処理装置(14)と、 各処理部(10−1、10−2・・・10−N)に対す
る電源制御の共通指示を共通部(12)へ送出する第1
の自動電源制御装置(16)と、接続された処理部(1
0−1、10−2・・・10−N)へ電源制御の個別指
示を送出する第2の自動電源制御装置(18)と、 を有し、 各処理部(10−1、10−2・・・10−N)は、 接続先頭の側から電源制御の共通指示を受け取って接続
後尾の側へ送り出す手段(20)と、接続先頭の側から
受け取った電源制御の共通指示と第2自動電源制御装置
(18)から送出された電源制御の個別指示とを内部電
源(22)に与える手段(24)と、 第2の自動電源制御装置(18)が接続されているか否
かを判断する手段(26)と、 接続先頭の側から受け取った電源制御の共通指示を第2
自動電源制御装置(18)の接続が確認されたときに自
処理部(10−1、10−2・・・または10−N)内
で無効化する手段(28)と、 を含む、 ことを特徴とする多電源制御方式。
(1). A plurality of processing units connected in series (10-1, 10-2...
・A processing device (14) equipped with a common section (12) that sends a given power control common instruction to the processing section (10-1) at the top of the connection, and each processing section (10-N); -1, 10-2...10-N) to send a common instruction for power control to the common section (12).
automatic power supply control device (16) and a connected processing unit (1
0-1, 10-2...10-N); ...10-N) is a means (20) for receiving a common instruction for power control from the side at the beginning of the connection and sending it to the side at the end of the connection, and means (20) for receiving the common instruction for power control received from the side at the beginning of the connection and a second automatic Determining whether or not the second automatic power control device (18) is connected to the means (24) for giving the internal power supply (22) an individual power control instruction sent from the power control device (18). means (26), and a second common instruction for power control received from the first side of the connection.
means (28) for disabling within the self-processing unit (10-1, 10-2... or 10-N) when the connection of the automatic power supply control device (18) is confirmed; Features a multi-power supply control method.
JP2315203A 1990-11-20 1990-11-20 Mutlti-power supply control system Pending JPH04184608A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2315203A JPH04184608A (en) 1990-11-20 1990-11-20 Mutlti-power supply control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2315203A JPH04184608A (en) 1990-11-20 1990-11-20 Mutlti-power supply control system

Publications (1)

Publication Number Publication Date
JPH04184608A true JPH04184608A (en) 1992-07-01

Family

ID=18062647

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2315203A Pending JPH04184608A (en) 1990-11-20 1990-11-20 Mutlti-power supply control system

Country Status (1)

Country Link
JP (1) JPH04184608A (en)

Similar Documents

Publication Publication Date Title
EP0458104A2 (en) Power controller for multiprocessor computing system having shared input/output devices
US4472771A (en) Device wherein a central sub-system of a data processing system is divided into several independent sub-units
US5778244A (en) Digital signal processing unit using digital signal processor array with recirculation
JPH04184608A (en) Mutlti-power supply control system
JPH0566862A (en) Method for power source turning-on
JPS6259333B2 (en)
JPH09319467A (en) Bus connection system
JPS62152071A (en) Data processor
US7366889B2 (en) Computer cluster control network comprising a first network to communicate control data and a second network to communicate non-control data between processing nodes
JPH04318653A (en) Simultaneous control system for lower level units
JPH0895895A (en) Controller for serial port i/q equipment of information processor
JPS63182725A (en) Control system for power supply sequence
JPH02144749A (en) Data processor
JPH0720972A (en) Hot-line inserting and extracting device
JPS57136239A (en) Device address switching system
JPS62225133A (en) Electric source supply system for controller
JPS6073772A (en) Bidirectional bus control system
JPS60126723A (en) Centralized controlling system of power source
JPS61231602A (en) Electronic timer controller
JPH08106432A (en) Dma control circuit
JPS6020273A (en) Data transfer system
JPS6373332A (en) Microprogram control system
JPS60126943A (en) Data communication system
JPS5844502A (en) Switching system
JPH0282342A (en) Data communication equipment