JPH0392827U - - Google Patents
Info
- Publication number
- JPH0392827U JPH0392827U JP42890U JP42890U JPH0392827U JP H0392827 U JPH0392827 U JP H0392827U JP 42890 U JP42890 U JP 42890U JP 42890 U JP42890 U JP 42890U JP H0392827 U JPH0392827 U JP H0392827U
- Authority
- JP
- Japan
- Prior art keywords
- light
- receiving
- circuit
- receiving module
- comparator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Dc Digital Transmission (AREA)
- Selective Calling Equipment (AREA)
- Optical Communication System (AREA)
Description
第1図及び第2図は本考案の一実施例を示し、
第1図は受光モジユールの回路図、第2図は受光
モジユール各部のタイミングチヤートであり、第
3図は従来例を示す受光モジユール各部のタイミ
ングチヤートである。 1……受光モジユール、2……ホトダイオード
、4……パルスジツタ補正回路、5……比較器、
6……遅延回路。
第1図は受光モジユールの回路図、第2図は受光
モジユール各部のタイミングチヤートであり、第
3図は従来例を示す受光モジユール各部のタイミ
ングチヤートである。 1……受光モジユール、2……ホトダイオード
、4……パルスジツタ補正回路、5……比較器、
6……遅延回路。
Claims (1)
- 受光素子の受光出力を増幅して比較器に入力し
、基準電圧との比較によつて波形整形されたパル
ス信号を出力する受光モジユールに於て、前記受
光出力を遅延回路に接続し、前記遅延回路を介し
て前記比較器へ入力したことを特徴とする受光モ
ジユールのパルスジツタ補正回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP42890U JPH0392827U (ja) | 1990-01-08 | 1990-01-08 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP42890U JPH0392827U (ja) | 1990-01-08 | 1990-01-08 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0392827U true JPH0392827U (ja) | 1991-09-20 |
Family
ID=31504375
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP42890U Pending JPH0392827U (ja) | 1990-01-08 | 1990-01-08 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0392827U (ja) |
-
1990
- 1990-01-08 JP JP42890U patent/JPH0392827U/ja active Pending