JPH0366584U - - Google Patents

Info

Publication number
JPH0366584U
JPH0366584U JP11143089U JP11143089U JPH0366584U JP H0366584 U JPH0366584 U JP H0366584U JP 11143089 U JP11143089 U JP 11143089U JP 11143089 U JP11143089 U JP 11143089U JP H0366584 U JPH0366584 U JP H0366584U
Authority
JP
Japan
Prior art keywords
transistor
terminal
base
emitter
whose
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11143089U
Other languages
Japanese (ja)
Other versions
JPH0749541Y2 (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1989111430U priority Critical patent/JPH0749541Y2/en
Publication of JPH0366584U publication Critical patent/JPH0366584U/ja
Application granted granted Critical
Publication of JPH0749541Y2 publication Critical patent/JPH0749541Y2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Dc-Dc Converters (AREA)
  • Electronic Switches (AREA)
  • Protection Of Static Devices (AREA)

Description

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案の第1の実施例に係わるトラン
ジスタスイツチ回路を示す回路図、第2図は第1
図のトランジスタスイツチ回路で制御電圧の設定
を変えた時の出力電流−出力電圧特性の変化を示
す特性図、第3図は第2の実施例のトランジスタ
スイツチ回路を示す回路図、第4図は第3の実施
例のトランジスタスイツチ回路を示す回路図であ
る。 2……電源、3……負荷、6……グランド端子
、7……分圧回路、8……分圧点、10……電圧
源、11……差動増幅器、Q1……主トランジス
タ、Q2……駆動用トランジスタ、Q3……電流
制限用トランジスタ、R1……電流検出用抵抗。
FIG. 1 is a circuit diagram showing a transistor switch circuit according to a first embodiment of the present invention, and FIG.
A characteristic diagram showing changes in the output current-output voltage characteristics when the control voltage setting is changed in the transistor switch circuit shown in the figure, FIG. 3 is a circuit diagram showing the transistor switch circuit of the second embodiment, and FIG. FIG. 7 is a circuit diagram showing a transistor switch circuit according to a third embodiment. 2...Power source, 3...Load, 6...Ground terminal, 7...Voltage dividing circuit, 8...Voltage dividing point, 10...Voltage source, 11...Differential amplifier, Q1...Main transistor, Q2 ...Drive transistor, Q3... Current limiting transistor, R1... Current detection resistor.

補正 平1.12.2 図面の簡単な説明を次のように補正する。 明細書第18頁第14行の「である。」の後に
、「第5図は変形例のスイツチ回路の一部を示す
回路図である。」を加入する。
Amendment 1.12.2 The brief description of the drawing is amended as follows. In the 14th line of page 18 of the specification, after ``is.'', ``Fig. 5 is a circuit diagram showing part of a modified switch circuit.'' is added.

Claims (1)

【実用新案登録請求の範囲】 (1) 直流電源端子と負荷端子との間をオン・オ
フするためのトランジスタスイツチ回路であつて
、 エミツタが前記直流電源端子に接続され、コレ
クタが前記負荷端子に接続されているPNP型の
主トランジスタQ1と、 前記主トランジスタQ1のベースにコレクタが
接続されているNPN型の駆動用トランジスタQ
2と、 前記駆動用トランジスタQ2のエミツタとグラ
ンド端子6との間に接続された電流検出用抵抗R
1と、 制御電圧を供給するための制御電圧源端子9と
前記グランド端子6との間に接続された分圧回路
7と、 基準電圧源12と、 一方の入力端子が前記基準電圧源12に接続さ
れ、他方の入力端子が前記分圧回路7の分圧点8
に接続され、出力端子が前記駆動用トランジスタ
Q2のベースに接続されたオン駆動用差動増幅器
11と、 コレクタが前記駆動用トランジスタQ2のベー
スに接続され、エミツタが前記分圧点8に接続さ
れ、ベースが前記駆動用トランジスタQ2のエミ
ツタに接続されたNPN型の電流制限用トランジ
スタQ3と、 前記駆動用トランジスタQ2のベース電流をオ
ン・オフ制御するためのオン・オフ制御回路と を備えていることを特徴とするトランジスタスイ
ツチ回路。 (2) 直流電源端子と負荷端子との間をオン・オ
フするためのトランジスタスイツチ回路であつて
、 エミツタが前記直流電源端子に接続され、コレ
クタが前記負荷端子に接続されているPNP型の
主トランジスタQ1と、 前記主トランジスタQ1のベースにコレクタが
接続されているNPN型の駆動用トランジスタQ
2と、 前記駆動用トランジスタQ2のエミツタとグラ
ンド端子6との間に接続された電流検出用抵抗R
1と、 制御電圧を供給するための制御電圧源端子9と
前記グランド端子6との間に接続された分圧回路
7と、 基準電圧源12と、 一方の入力端子が前記基準電圧源12に接続さ
れ、他方の入力端子が前記分圧回路7の分圧点8
に接続され、出力端子が前記駆動用トランジスタ
Q2のベースに接続されたオン駆動用差動増幅器
11と、 コレクタが前記駆動用トランジスタQ2のベー
スに接続され、エミツタが前記グランド端子に接
続され、ベースが前記駆動用トランジスタQ2の
エミツタに接続されたNPN型の電流制限用トラ
ンジスタQ5と、 前記駆動用トランジスタQ2のベース電流をオ
ン・オフ制御するためのオン・オフ制御回路と を備えていることを特徴とするトランジスタスイ
ツチ回路。 (3) 直流電源端子と負荷端子との間をオン・オ
フするためのトランジスタスイツチ回路であつて
、 エミツタが前記直流電源端子に接続され、コレ
クタが前記負荷端子に接続されているPNP型の
主トランジスタQ1と、 前記主トランジスタQ1のベースにコレクタが
接続されているNPN型の駆動用トランジスタQ
2と、 前記駆動用トランジスタQ2のエミツタとグラ
ンド端子6との間に接続された電流検出用抵抗R
1と、 制御電圧を供給するための制御電圧源端子9と
前記グランド端子6との間に接続された分圧回路
7と、 基準電圧源12と、 一方の入力端子が前記基準電圧源12に接続さ
れ、他方の入力端子が前記分圧回路7の分圧点8
に接続され、出力端子が前記駆動用トランジスタ
Q2のベースに接続されたオン駆動用差動増幅器
11と、 出力端子が前記駆動用トランジスタQ2のベー
スに接続され、一方の入力端子が前記分圧点8に
接続され、他方の入力端子が前記駆動用トランジ
スタQ2のエミツタに接続された電流制限用差動
増幅器15と、 前記駆動用トランジスタQ2のベース電流をオ
ン・オフ制御するためのオン・オフ制御回路と を備えていることを特徴とするトランジスタスイ
ツチ回路。 (4) 直流電源端子と負荷端子との間をオン・オ
フするためのトランジスタスイツチ回路であつて
、 エミツタが前記直流電源端子に接続され、コレ
クタが前記負荷端子に接続されているPNP型の
主トランジスタQ1と、 前記主トランジスタQ1のベースにコレクタが
接続されているNPN型の駆動用トランジスタQ
2と、 前記駆動用トランジスタQ2のエミツタとグラ
ンド端子6との間に接続された電流検出用抵抗R
1と、 前記駆動用トランジスタQ2のベースに接続さ
れたベース電流供給回路と、 前記主トランジスタQ1をオン・オフ制御する
ための前記駆動用トランジスタQ2のベース電流
をオン・オフ制御するオン・オフ制御回路と、 前記主トランジスタQ1の出力電流を制御する
ための制御電圧Vceを供給するための制御電圧
源端子9と 前記駆動用トランジスタQ2のベースと前記グ
ランド端子6と前記制御電圧源端子9と前記電流
検出用抵抗R1の一端とにそれぞれ接続され、前
記電流検出用抵抗R1の電圧と前記制御電圧Vc
eとに応答して前記駆動用トランジスタQ2のベ
ース電流をバイパスさせて前記主トランジスタQ
1の出力電流を制限するベース電流バイパス回路
と、 を備えていることを特徴とするトランジスタスイ
ツチ回路。
[Claims for Utility Model Registration] (1) A transistor switch circuit for turning on and off between a DC power supply terminal and a load terminal, the emitter of which is connected to the DC power supply terminal, and the collector connected to the load terminal. A connected PNP main transistor Q1, and an NPN drive transistor Q whose collector is connected to the base of the main transistor Q1.
2, and a current detection resistor R connected between the emitter of the driving transistor Q2 and the ground terminal 6.
1, a voltage divider circuit 7 connected between a control voltage source terminal 9 for supplying a control voltage and the ground terminal 6, a reference voltage source 12, one input terminal of which is connected to the reference voltage source 12. and the other input terminal is connected to the voltage dividing point 8 of the voltage dividing circuit 7.
an on-drive differential amplifier 11 whose output terminal is connected to the base of the drive transistor Q2, whose collector is connected to the base of the drive transistor Q2, and whose emitter is connected to the voltage dividing point 8. , an NPN current limiting transistor Q3 whose base is connected to the emitter of the driving transistor Q2, and an on/off control circuit for controlling on/off the base current of the driving transistor Q2. A transistor switch circuit characterized by: (2) A PNP type main transistor switch circuit for turning on/off between a DC power supply terminal and a load terminal, the emitter of which is connected to the DC power supply terminal and the collector connected to the load terminal. a transistor Q1, and an NPN driving transistor Q whose collector is connected to the base of the main transistor Q1.
2, and a current detection resistor R connected between the emitter of the driving transistor Q2 and the ground terminal 6.
1, a voltage divider circuit 7 connected between a control voltage source terminal 9 for supplying a control voltage and the ground terminal 6, a reference voltage source 12, one input terminal of which is connected to the reference voltage source 12. and the other input terminal is connected to the voltage dividing point 8 of the voltage dividing circuit 7.
an on-drive differential amplifier 11 whose output terminal is connected to the base of the drive transistor Q2, whose collector is connected to the base of the drive transistor Q2, whose emitter is connected to the ground terminal, and whose output terminal is connected to the base of the drive transistor Q2; comprises an NPN type current limiting transistor Q5 connected to the emitter of the driving transistor Q2, and an on/off control circuit for controlling on/off the base current of the driving transistor Q2. Characteristic transistor switch circuit. (3) A PNP type main transistor switch circuit for turning on/off between a DC power supply terminal and a load terminal, the emitter of which is connected to the DC power supply terminal and the collector connected to the load terminal. a transistor Q1, and an NPN driving transistor Q whose collector is connected to the base of the main transistor Q1.
2, and a current detection resistor R connected between the emitter of the driving transistor Q2 and the ground terminal 6.
1, a voltage divider circuit 7 connected between a control voltage source terminal 9 for supplying a control voltage and the ground terminal 6, a reference voltage source 12, one input terminal of which is connected to the reference voltage source 12. and the other input terminal is connected to the voltage dividing point 8 of the voltage dividing circuit 7.
an on-drive differential amplifier 11 connected to the base of the drive transistor Q2, and whose output terminal is connected to the base of the drive transistor Q2, and whose output terminal is connected to the base of the drive transistor Q2, and whose one input terminal is connected to the voltage division point. 8 and whose other input terminal is connected to the emitter of the driving transistor Q2; and an on/off control for controlling the base current of the driving transistor Q2 on and off. A transistor switch circuit comprising a circuit. (4) A PNP type main transistor switch circuit for turning on/off between a DC power supply terminal and a load terminal, the emitter of which is connected to the DC power supply terminal and the collector connected to the load terminal. a transistor Q1, and an NPN driving transistor Q whose collector is connected to the base of the main transistor Q1.
2, and a current detection resistor R connected between the emitter of the driving transistor Q2 and the ground terminal 6.
1, a base current supply circuit connected to the base of the driving transistor Q2, and an on/off control for controlling on/off the base current of the driving transistor Q2 for controlling the main transistor Q1 on/off. a control voltage source terminal 9 for supplying a control voltage Vce for controlling the output current of the main transistor Q1; a base of the driving transistor Q2; the ground terminal 6; the control voltage source terminal 9; The voltage of the current detection resistor R1 and the control voltage Vc are connected to one end of the current detection resistor R1.
e, the base current of the driving transistor Q2 is bypassed and the main transistor Q
1. A transistor switch circuit comprising: a base current bypass circuit that limits the output current of the first transistor;
JP1989111430U 1989-09-22 1989-09-22 Transistor switch circuit Expired - Lifetime JPH0749541Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1989111430U JPH0749541Y2 (en) 1989-09-22 1989-09-22 Transistor switch circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1989111430U JPH0749541Y2 (en) 1989-09-22 1989-09-22 Transistor switch circuit

Publications (2)

Publication Number Publication Date
JPH0366584U true JPH0366584U (en) 1991-06-27
JPH0749541Y2 JPH0749541Y2 (en) 1995-11-13

Family

ID=31659908

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1989111430U Expired - Lifetime JPH0749541Y2 (en) 1989-09-22 1989-09-22 Transistor switch circuit

Country Status (1)

Country Link
JP (1) JPH0749541Y2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020086827A (en) * 2018-11-22 2020-06-04 凸版印刷株式会社 Stabilized power supply device with current limiting function

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60250419A (en) * 1984-05-25 1985-12-11 Mitsubishi Electric Corp Constant voltage power supply circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60250419A (en) * 1984-05-25 1985-12-11 Mitsubishi Electric Corp Constant voltage power supply circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020086827A (en) * 2018-11-22 2020-06-04 凸版印刷株式会社 Stabilized power supply device with current limiting function

Also Published As

Publication number Publication date
JPH0749541Y2 (en) 1995-11-13

Similar Documents

Publication Publication Date Title
US4463319A (en) Operational amplifier circuit
JPS6218807A (en) Current mirror circuit
JPH0366584U (en)
JPH0230902Y2 (en)
JPH0726737Y2 (en) Intermittent supply type constant current source circuit
JP2697006B2 (en) Output circuit
KR970063907A (en) Variable gain amplifier circuit
JPH0272678U (en)
JPH0244425U (en)
KR940002778Y1 (en) Atenuateless switch circuit
JP2909125B2 (en) Switch circuit
JPS6365122U (en)
JPS5963713U (en) Stabilized power supply circuit device
JPH02137129U (en)
JPH039019U (en)
JPS6117412B2 (en)
JPH0452215U (en)
JPH0444846B2 (en)
JPH0358024U (en)
JPS6234828U (en)
JPH03101134U (en)
JPH0386616U (en)
JPH0184115U (en)
JPH0356216U (en)
JPH0295919U (en)