JPH0363314B2 - - Google Patents
Info
- Publication number
- JPH0363314B2 JPH0363314B2 JP57081071A JP8107182A JPH0363314B2 JP H0363314 B2 JPH0363314 B2 JP H0363314B2 JP 57081071 A JP57081071 A JP 57081071A JP 8107182 A JP8107182 A JP 8107182A JP H0363314 B2 JPH0363314 B2 JP H0363314B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- transistor
- conversion circuit
- circuit
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of AC power input into DC power output; Conversion of DC power input into AC power output
- H02M7/42—Conversion of DC power input into AC power output without possibility of reversal
- H02M7/44—Conversion of DC power input into AC power output without possibility of reversal by static converters
- H02M7/48—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/53—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M7/537—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Protection Of Static Devices (AREA)
- Inverter Devices (AREA)
Description
【発明の詳細な説明】
本発明は、インバータ破壊防止装置、特にイン
バータのメイン・スイツチング素子にトランジス
タを用いた電源装置において、トランジスタが破
壊されるいわば直前に当該トランジスタの破壊を
未然に防止するようにしたインバータ破壊防止装
置に関するものである。
バータのメイン・スイツチング素子にトランジス
タを用いた電源装置において、トランジスタが破
壊されるいわば直前に当該トランジスタの破壊を
未然に防止するようにしたインバータ破壊防止装
置に関するものである。
本発明はそれに限られるものではないが、例え
ば漁船用電源装置として、メイン・エンジンによ
つて運転される交流発電機の出力電圧を、順変換
回路および逆変換回路を介して、定周波数の交換
電圧に変換し、インダクシヨン・モータなどを駆
動できるようにしたシステムが開発されつつあ
る。
ば漁船用電源装置として、メイン・エンジンによ
つて運転される交流発電機の出力電圧を、順変換
回路および逆変換回路を介して、定周波数の交換
電圧に変換し、インダクシヨン・モータなどを駆
動できるようにしたシステムが開発されつつあ
る。
このような漁船用電源装置は、例えば補助エン
ジンによつて駆動される如き所定容量以上の予備
電源を持たないようにすることをいわば主眼とし
て開発されるものであり、このために電源設備の
破壊は致命的なものとなる。上述の如き電源装置
において最もシリヤスな障害は負荷短絡等により
定格以上の電流が流れることであり、これによつ
てメイン・スイツチ素子を構成するトランジスタ
が破壊されてしまうのを未然に防止することが望
まれる。
ジンによつて駆動される如き所定容量以上の予備
電源を持たないようにすることをいわば主眼とし
て開発されるものであり、このために電源設備の
破壊は致命的なものとなる。上述の如き電源装置
において最もシリヤスな障害は負荷短絡等により
定格以上の電流が流れることであり、これによつ
てメイン・スイツチ素子を構成するトランジスタ
が破壊されてしまうのを未然に防止することが望
まれる。
本発明は、上述の点に着目してなされたもので
あり、以下実施例について説明する。
あり、以下実施例について説明する。
第1図は本発明が適用される電源装置の一実施
例構成、第2図は本発明の原理を説明する説明
図、第3図は本発明の一実施例を示す。
例構成、第2図は本発明の原理を説明する説明
図、第3図は本発明の一実施例を示す。
第1図において、1ないし3はAC入力端ノイ
ズ・フイルタ、4は遮断機、5は順変換回路であ
つて2個のサイリスタを含み電圧制御を可能とす
るもの、6はフイルタ、7は逆変換回路であつて
4個のトランジスタによつてメイン・スイツチン
グ素子が構成されているもの。8はフイルタ、9
は変圧器、10はマイクロ・プロセツサ、11は
順変換ゲート制御回路、12はトランジスタ・ド
ライブ回路であつて逆変換回路7におけるトラン
ジスタを制御するもの、13,14,15は夫々
パワー・ユニツトを表わしている。
ズ・フイルタ、4は遮断機、5は順変換回路であ
つて2個のサイリスタを含み電圧制御を可能とす
るもの、6はフイルタ、7は逆変換回路であつて
4個のトランジスタによつてメイン・スイツチン
グ素子が構成されているもの。8はフイルタ、9
は変圧器、10はマイクロ・プロセツサ、11は
順変換ゲート制御回路、12はトランジスタ・ド
ライブ回路であつて逆変換回路7におけるトラン
ジスタを制御するもの、13,14,15は夫々
パワー・ユニツトを表わしている。
マイクロ・プロセツサ10、順変換ゲート制御
回路11、トランジスタ・ドライブ回路12は
夫々パワー・ユニツトから電源電圧の供給を受け
る。そして、マイクロ・プロセツサ10は、順変
換ゲート制御回路11やトランジスタ・ドライブ
回路12を制御する。
回路11、トランジスタ・ドライブ回路12は
夫々パワー・ユニツトから電源電圧の供給を受け
る。そして、マイクロ・プロセツサ10は、順変
換ゲート制御回路11やトランジスタ・ドライブ
回路12を制御する。
順変換ゲート制御回路11は、直流回路の電圧
Viと電流とを受取つて、例えば電圧Viが一定
になるよう、順変換回路5におけるサイリスタを
制御する。また非所望な短絡などが発生するとサ
イリスタを制御して順変換動作を停止するように
する。
Viと電流とを受取つて、例えば電圧Viが一定
になるよう、順変換回路5におけるサイリスタを
制御する。また非所望な短絡などが発生するとサ
イリスタを制御して順変換動作を停止するように
する。
順変換回路5によつて整流された交流電圧は、
フイルタ6によつて平滑化されて、リツプルの少
ない直流電圧となる。マイクロ・プロセツサ10
は、例えば図示Aとして示す如く直流電圧をオ
ン・オフするように各トランジスタに対するベー
ス制御信号B1ないしB4を生成すべく、トラン
ジスタ・ドライブ回路12を制御する。これによ
つて逆変換回路7の各トランジスタはオン・オフ
され、フイルタ8によつて波された結果は図示
Bとして示す如く所望の周波数の交流電圧とな
り、負荷に供給される。
フイルタ6によつて平滑化されて、リツプルの少
ない直流電圧となる。マイクロ・プロセツサ10
は、例えば図示Aとして示す如く直流電圧をオ
ン・オフするように各トランジスタに対するベー
ス制御信号B1ないしB4を生成すべく、トラン
ジスタ・ドライブ回路12を制御する。これによ
つて逆変換回路7の各トランジスタはオン・オフ
され、フイルタ8によつて波された結果は図示
Bとして示す如く所望の周波数の交流電圧とな
り、負荷に供給される。
電源装置は上述の如く構成されるが、本願明細
書冒頭に述べた如く、例えば負荷短絡及び過電流
により定格以上の負荷電流が流れることによりト
ランジスタが破壊されてしまうおそれが生じる。
このような場合などにおいて、トランジスタの破
壊を未然に防止することが必要となる。
書冒頭に述べた如く、例えば負荷短絡及び過電流
により定格以上の負荷電流が流れることによりト
ランジスタが破壊されてしまうおそれが生じる。
このような場合などにおいて、トランジスタの破
壊を未然に防止することが必要となる。
第2図は本発明の原理を説明する説明図を示
す。例えばベース信号B1が供給されているトラ
ンジスタに対して図示B1の如くベース信号が供
給されるものとすると、当該トランジスタはベー
ス信号B1がハイ・レベルにある期間オンされ
る。この結果、当該トランジスタのコレクタ・エ
ミツタ間の電圧VCEは上記ベース信号B1に同期
して図示の如く変化する。
す。例えばベース信号B1が供給されているトラ
ンジスタに対して図示B1の如くベース信号が供
給されるものとすると、当該トランジスタはベー
ス信号B1がハイ・レベルにある期間オンされ
る。この結果、当該トランジスタのコレクタ・エ
ミツタ間の電圧VCEは上記ベース信号B1に同期
して図示の如く変化する。
トランジスタが過負荷などによつてコレクタ電
流が非所望に増大していない状態においては、ト
ランジスタはオン期間いわば完全に飽和状態とな
り、第2図図示前半に示すように、電圧VCEはオ
ン期間において基準電圧以下となつている。しか
し、コレクタ電流が非所望に増大する状態になる
と、トランジスタはオン期間においても飽和しな
くなり、第2図図示後半に示すように、電圧VCE
はオン期間において基準電圧を超えるようにな
る。
流が非所望に増大していない状態においては、ト
ランジスタはオン期間いわば完全に飽和状態とな
り、第2図図示前半に示すように、電圧VCEはオ
ン期間において基準電圧以下となつている。しか
し、コレクタ電流が非所望に増大する状態になる
と、トランジスタはオン期間においても飽和しな
くなり、第2図図示後半に示すように、電圧VCE
はオン期間において基準電圧を超えるようにな
る。
本発明は、このような状態を監視して、トラン
ジスタ、ひいてはインバータの破壊を未然に防止
するようにしており、第3図は本発明の一実施例
を示す。
ジスタ、ひいてはインバータの破壊を未然に防止
するようにしており、第3図は本発明の一実施例
を示す。
第3図において、16は逆変換回路における1
つのメイン・スイツチング素子を構成するトラン
ジスタ、17はホト・カプラであつてツエナ・ダ
イオード18や抵抗19と一緒になつて本発明に
いう電圧検出部を構成するもの、20はオン・オ
フ・トランジスタ、21は比較器、22はアンド
回路、23ないし26は夫々抵抗を表わしてい
る。
つのメイン・スイツチング素子を構成するトラン
ジスタ、17はホト・カプラであつてツエナ・ダ
イオード18や抵抗19と一緒になつて本発明に
いう電圧検出部を構成するもの、20はオン・オ
フ・トランジスタ、21は比較器、22はアンド
回路、23ないし26は夫々抵抗を表わしてい
る。
ホト・カプラ17は、トランジスタ16のコレ
クタ・エミツタ間の電圧VCEが所定値を超えると
き発光して、トランジスタ20をオン状態にす
る。この結果、電圧VCEが第2図図示の「基準電
圧」よりも大きい値にあるとき、ホト・カプラ1
7はトランジスタ20をオンせしめ、アンド回路
22に対して論理「1」を供給することとなる。
言うまでもなく、「基準電圧」よりも小さい値に
あるとき、アンド回路22に対して論理「0」が
供給される。
クタ・エミツタ間の電圧VCEが所定値を超えると
き発光して、トランジスタ20をオン状態にす
る。この結果、電圧VCEが第2図図示の「基準電
圧」よりも大きい値にあるとき、ホト・カプラ1
7はトランジスタ20をオンせしめ、アンド回路
22に対して論理「1」を供給することとなる。
言うまでもなく、「基準電圧」よりも小さい値に
あるとき、アンド回路22に対して論理「0」が
供給される。
第3図図示の場合、ベース信号B1がハイ・レ
ベルにある期間、比較器21は論理「1」を発す
ることから、第2図図示後半の場合の如く、ベー
ス電流がハイ・レベルにある間に電圧VCEが基準
電圧以上にあると、アンド回路22がオンするよ
うになる。
ベルにある期間、比較器21は論理「1」を発す
ることから、第2図図示後半の場合の如く、ベー
ス電流がハイ・レベルにある間に電圧VCEが基準
電圧以上にあると、アンド回路22がオンするよ
うになる。
この状態は、第1図図示のマイクロ・プロセツ
サ10に通知され、マイクロ・プロセツサ10
は、順変換ゲート制御回路11またはトランジス
タ・ドライブ回路12に指示を与えて、順変換回
路5におけるサイリスタまたは逆変換回路7にお
けるトランジスタをオフ状態に移行せしめ、トラ
ンジスタの破壊を防止する。
サ10に通知され、マイクロ・プロセツサ10
は、順変換ゲート制御回路11またはトランジス
タ・ドライブ回路12に指示を与えて、順変換回
路5におけるサイリスタまたは逆変換回路7にお
けるトランジスタをオフ状態に移行せしめ、トラ
ンジスタの破壊を防止する。
以上説明した如く、本発明によれば、逆変換回
路のメイン・スイツチング素子を構成するトラン
ジスタの破壊を未然に防止できる。
路のメイン・スイツチング素子を構成するトラン
ジスタの破壊を未然に防止できる。
第1図は本発明が適用される電源装置の一実施
例構成、第2図は本発明の原理を説明する説明
図、第3図は本発明の一実施例を示す。 図中、5は順変換回路、6はフイルタ、7は逆
変換回路、8はフイルタ、9は変圧器、10はマ
イクロ・プロセツサ、11は順変換ゲート制御回
路、12はトランジスタ・ドライブ回路、16は
トランジスタ、17はホト・カプラであつて本発
明にいう電圧検出部の要部を構成するものを表わ
している。
例構成、第2図は本発明の原理を説明する説明
図、第3図は本発明の一実施例を示す。 図中、5は順変換回路、6はフイルタ、7は逆
変換回路、8はフイルタ、9は変圧器、10はマ
イクロ・プロセツサ、11は順変換ゲート制御回
路、12はトランジスタ・ドライブ回路、16は
トランジスタ、17はホト・カプラであつて本発
明にいう電圧検出部の要部を構成するものを表わ
している。
Claims (1)
- 【特許請求の範囲】 1 交流電圧を直流電圧に変換する順変換回路と
該順変換回路によつて変換された直流電圧を交流
電圧に変換する逆変換回路をそなえ、該逆変換回
路のメイン・スイツチング素子がトランジスタに
よつて構成されかつ当該トランジスタがオン期間
における動作点とオフ期間における遮断点とで動
作状態が切換えられて動作する電源装置におい
て、 上記トランジスタのコレクタ・エミツタ間の電
圧降下分を検出し当該電圧降下分が所定電圧レベ
ルより大であるときにオン出力を発する電圧検出
部をもうけると共に、 上記トランジスタのベース電圧の電圧レベルを
チエツクすべく当該ベース電圧と基準電圧とを比
較して当該ベース電圧が基準電圧よりも大である
ときオン出力を発する比較器をもうけ、 上記電圧検出部からのオン出力と上記比較器か
らのオン出力とが共に生じたことを判定して、上
記トランジスタに対する給電を停止する手段を有
する ことを特徴とするインバータ破壊防止装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP57081071A JPS58198172A (ja) | 1982-05-14 | 1982-05-14 | インバ−タ破壊防止装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP57081071A JPS58198172A (ja) | 1982-05-14 | 1982-05-14 | インバ−タ破壊防止装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS58198172A JPS58198172A (ja) | 1983-11-18 |
| JPH0363314B2 true JPH0363314B2 (ja) | 1991-09-30 |
Family
ID=13736152
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP57081071A Granted JPS58198172A (ja) | 1982-05-14 | 1982-05-14 | インバ−タ破壊防止装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS58198172A (ja) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4484127A (en) * | 1982-05-28 | 1984-11-20 | Otis Elevator Company | Inverter power transistor protection |
| CN107422222B (zh) * | 2017-06-14 | 2023-03-21 | 广州三晶电气股份有限公司 | 一种光伏逆变器判断保险丝好坏的侦测电路 |
-
1982
- 1982-05-14 JP JP57081071A patent/JPS58198172A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS58198172A (ja) | 1983-11-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4706177A (en) | DC-AC inverter with overload driving capability | |
| US5940287A (en) | Controller for a synchronous rectifier and power converter employing the same | |
| KR920001165B1 (ko) | 과전압 보호를 할 수 있는 전류원 변환장치 | |
| JPS59153496A (ja) | インバ−タ制御装置 | |
| JPH0363314B2 (ja) | ||
| US4628395A (en) | Overload protecting circuit for an inverter device | |
| JPH0590928A (ja) | スイツチング素子のゲート制御装置 | |
| JP3396994B2 (ja) | 多出力dc−dcコンバータ | |
| JP2712911B2 (ja) | チョッパ装置 | |
| JPS5967877A (ja) | インバ−タの電流制限方式 | |
| JPH05219759A (ja) | インバータ制御装置 | |
| JP3958964B2 (ja) | 電力変換装置 | |
| JPH0681496B2 (ja) | 突入電流防止回路 | |
| JP2557771B2 (ja) | インバータ回路の保護装置 | |
| JP2600224Y2 (ja) | スイッチング電源装置 | |
| JP3014774B2 (ja) | スイッチング直流電源装置 | |
| JPS62272876A (ja) | インバ−タ装置 | |
| JPH01136562A (ja) | インバータ装置の保護回路 | |
| JPH06276734A (ja) | 過電流保護回路 | |
| JPH01311819A (ja) | 半導体電力変換装置の過電流保護回路 | |
| JPH0767229B2 (ja) | インバ−タ式発電機 | |
| JPH0474929B2 (ja) | ||
| JPH0595672A (ja) | 多出力電源起動回路 | |
| JPH04261391A (ja) | 空気調和機の制御装置 | |
| JPS6277864A (ja) | 電源装置 |