JPH0361376B2 - - Google Patents

Info

Publication number
JPH0361376B2
JPH0361376B2 JP16875986A JP16875986A JPH0361376B2 JP H0361376 B2 JPH0361376 B2 JP H0361376B2 JP 16875986 A JP16875986 A JP 16875986A JP 16875986 A JP16875986 A JP 16875986A JP H0361376 B2 JPH0361376 B2 JP H0361376B2
Authority
JP
Japan
Prior art keywords
path
trace
memory
signal
metric
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP16875986A
Other languages
English (en)
Other versions
JPS6326036A (ja
Inventor
Tadashi Nakamura
Atsushi Yamashita
Masaru Moriwake
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP16875986A priority Critical patent/JPS6326036A/ja
Priority to CA000530386A priority patent/CA1260143A/en
Priority to DE8787102612T priority patent/DE3775576D1/de
Priority to EP87102612A priority patent/EP0234558B1/en
Priority to US07/018,272 priority patent/US4777636A/en
Publication of JPS6326036A publication Critical patent/JPS6326036A/ja
Publication of JPH0361376B2 publication Critical patent/JPH0361376B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Error Detection And Correction (AREA)

Description

【発明の詳細な説明】 〔目次〕 概 要 産業上の利用分野 従来の技術 (i) パスメモリセル方式 (ii) ランダムアクセスメモリ (iii) パストレース方式 発明が解決しようとする問題点 問題点が解決するための手段 作 用 実施例 実施例と第1図との対応関係 実施例の構成 (i) 全体の構成 (ii) パストレース制御部の構成 実施例の動作 (i) 書き込みモード (ii) トレースモード (iii) パストレース 実施例での復号結果の例 発明の効果 〔概要〕 ビタビ復号器であつて、ACS部で生き残りパ
スとして判定した側のパスセレクトの内容をパス
メモリに書き込んだ後、それを新しいものから古
いものへの側で読み出して最尤パスを求めるよう
なパストレースを、トレース位置とパスセレクト
情報とを関係付けて行なうことにより、復号の際
の余分なトレースを回避できると共に、1復号サ
イクルでのメモリアクセス回数が減少して高速に
なり、メモリにも通常のランダムアクセスメモリ
を使用することができる。
〔産業上の利用分野〕
本発明は、ビタビ復号器に関し、特に、パスト
レース方式を適用したビタビ復号器に関するもの
である。
ビタビ復号器(Viterbi Decoder)は、畳み込
み符号の最尤復号法に使用されるものであり、既
知の複数個の符号系列のうち、受信符号系列に最
も符号距離が近いパスを最尤パスとして選択し、
この選択されたパスに対応して復号データを得る
ものである。このビタビ復号器は、誤り訂正能力
が高いことから、衛星通信等の復号器として使用
されている。
〔従来の技術〕
(i) パスメモリセル方式 従来から汎用されているビタビ復号器とし
て、第7図に示すようなものがあつた。ここ
で、ビタビ復号器は、符号分配器としてのブラ
ンチメトリツク計算部、複数のACS回路で成
る演算部、パスメモリおよび当該パスメモリで
の出力に基づいて多数決を取つて復号出力を得
る多数決回路(最尤判定回路)で構成されてい
る。
このブランチメトリツク計算部は、受信装置
の復調出力の受信符号からブランチメトリツク
を計算するものであり、そのブランチメトリツ
クはACS回路に加えられ、1シンボル前のパ
スメトリツクと加算される。その加算結果は新
しいパスメトリツクとなり、これらのパスメト
リツクの比較により、小さい方を最尤パスのパ
スメトリツクとし、そのパスメトリツクとパス
セレクト信号とが出力される。
各ACS回路は、第8図に示すように、加算
器(Adder)、比較器(Comparator)およびセ
レクタ(Selector)で構成されている。
パスメモリは、第9図に示すようなセレクタ
とフリツプフロツプとから成るパスメモリセル
(PC)を、第10図に示すように多段に接続し
た構成となつている。これには、ACS回路か
らのパスセレクト信号が加えられて、最尤パス
の経歴が記憶されるものである。つまり、復号
サイクル毎にACS部で生き残りパスと判定し
た側のパスメモリセル(PC)の内容を、パス
セレクト信号を用いて転送することになる。
このビタビ復号器においては、符号の拘束長
を大きくする程、誤り訂正能力が大きくなるも
のであるが、回路規模が指数関数的に増大する
ので、3乃至7程度の拘束長が採用されてい
る。
例えば、拘束長7、符号化率が1/2の場合で
は、ACSが64個も必要となり、回路規模が大
きくつてしまう。
(ii) ランダムアクセスメモリ また、第11図は、2つのランダムアクセス
メモリ(RAM)を用いて構成した従来のパス
メモリを示す。
このパスメモリは、2個のランダムアクセス
メモリを用いて、多重化動作をさせるようにし
たものである。例えば、上述したパスメモリの
あるパスメモリセルに相当するあるノード番号
Iにおいて、一方のランダムアクセスメモリの
アドレスとして、〓I/2」と、2K-1+〓I/
2」とのうちの生き残りとして選択された方の
ノード番号が設定される。そして、他方のラン
ダムアクセスメモリのアドレスにIを設定す
る。その状態で、一方のランダムアクセスメモ
リのデータ出力端子DOから他方のランダムア
クセスメモリのデータ入力端子DOIにデータ
(バス情報)を転送する。これを全ノードにつ
いて行ない、多数決回路等で成る出力処理部か
ら復号出力を得るようにする。次の復号サイク
ルでは、他方のランダムアクセスメモリのデー
タ出力端子DOから一方のランダムアクセスメ
モリのデータ入力端子DOIにデータ(バス情
報)を転送する。なお、上述した〓I/2」
は、I/2を越えない最大の整数を示すガウス
記号である。
(iii) パストレース方式 また、パスメモリに記憶されたパス選択情報
を遡ることにより、最尤パスを決定するパスト
レース方式が提案されている。このパストレー
ス方式は、ノード番号とそのノード番号に対応
したパスメモリの内容とにより、そのノードに
おいて生き残りとして選択された側のノード番
号を求め、これを繰り返して、パスメモリの最
後に到達したときノード番号から復号出力を得
る方式である。
〔発明が解決しようとする問題点〕
ところで、上述した従来方式にあつては、いず
れも欠点が指摘されていた。
第9および第10図に関連して述べた「(i)パス
メモリセル方式」の従来例では、パスメモリセル
(PC)がセレクタとフリツプフロツプとから成る
構成であるため、ランダムアクセスメモリのよう
に集積回路化することが困難であり、ビタビ復号
器としての装置構成を小型化することは極めて困
難であるという問題点があつた。
また、第11図に示したように、「(ii)ランダム
アクセスメモリ」のようにランダムアクセスメモ
リを用いることにより、集積回路化したパスメモ
リを構成することができる。しかしながら、多重
化動作をさせていることに因り、例えば拘束長=
7の復号器を構成する場合に、1復号サイクル当
たり、2つのメモリを64回アクセスする必要があ
る。従つて、復号処理速度を向上させることが極
めて困難であつた。また、復号処理速度を向上さ
せるために、多重度を低下させてアクセス回数を
減少させることも考えられるが、その場合にはメ
モリの個数が増加するという問題点が挙げられて
いた。
更に、「(iii)パストレース方式」において上述し
た従来のパストレース方式は、パスメモリの段数
に対応してノード番号の演算を繰り返すことによ
り、最尤パスのトレースを行なうものであるか
ら、パスメモリに対するアクセス回数が多くな
る。それにより、復号処理速度を向上することが
困難であるという問題点があつた。
なお、以上のような問題点を解決するものとし
て、本出願人は、同日の特許願「ビタビ復号器」
を提案した。これは、パスメモリに書き込まれた
パスセレクト信号を新しいものから古いものへの
順で読み出し、最尤パスを求める際に1本の最尤
パスを複数の復号サイクルを使つて決定するもの
である。しかしながら、このビタビ復号器では、
一度パスメモリに書し込まれたパスセレクト信号
の内容の全てにわたつてトレースを行なうもので
ある。そのため、以後復号出力として読み出すこ
とのない過去のパスにまでわたつて最尤パスを決
定しようとするため、動作に無駄が生じるという
問題点があつた。
本発明は、このような点にかんがみて創作され
たものであり、復号処理速度の向上および装置構
成の小型化という従来相反する問題点を一挙に解
決すると共に、無駄なパストレースは行なわない
ようにしたビタビ復号器を提供することを目的と
している。
〔問題点を解決するための手段〕
第1図は、本発明のビタビ復号器の原理ブロツ
ク図である。
図において、符号分配手段115は、受信符号
111に基づいてブランチメトリツク113を計
算する。
ACS回路121は、符号分配手段115によ
つて計算されたランチメトリツク113と1シン
ボル前のパスメトリツクとを加算し、その加算出
力のパスメトリツク117および当該パスメトリ
ツクの比較によつて選択された最尤パスを表すパ
スセレクト情報119を出力する。
書込手段125は、パスセレクト情報119を
所定の第1期間に従つてパスメモリ123に書き
込む。
トレース位置定義手段127は、パスメモリ1
23に書き込まれたパスセレクト情報119に基
づいてパストレースを行う上でのトレース位置を
定義する。
位置情報出力手段131は、繰り返しサイクル
での前記トレース位置に応じたトレース位置を表
すと共に、該トレース位置が前記パスメモリ12
3へのパスセレクト情報119の書き込み情報に
対応した位置となれば、新たなトレース位置を表
すトレース位置情報129を出力する。
トレース開始ノード決定手段135は、パスメ
トリツク117に基づいて、前記パストレースの
トレース開始ノード133を求める。
ノード定義手段137は、先ずトレース開始ノ
ード133に従い、次いでトレース位置情報12
9に従つて、前記パストレースを行なう上での対
応するノードを定義する。
パストレース手段141は、パスメモリ123
に格納されたパスセレクト情報119に基づき、
第2期間に従つて、前記定義されたノードから生
き残りとして選択された側のノードをトレース結
果として、トレースメモリ139に書き込む。
復号手段143は、前記第2期間の中の第3期
間で、トレースメモリ139に書き込まれた前記
トレース結果を、復号出力として出力する。
従つて、全体として、パスセレクト情報119
の書き込み、前記トレース結果および復号出力を
得ることを繰り返して行なうように構成されてい
る。
〔作用〕
ACS回路121で生き残りパスとして判定さ
れた側のパスセレクト情報119がパスメモリ1
23に所定の期間にパスメモリ123に書き込ま
れる。
パストレース手段141により、別な所定の期
間において、新しいものから古いものへの順で読
み出してパストレースを行ない、最尤パスを求め
る。そのときのパストレースを行なうには、トレ
ース位置とパスセレクト情報とを関係付ける。そ
のトレース結果としてのノードから復号出力を得
る。
本発明にあつては、復号の際の余分なトレース
を回避できると共に、1復号サイクルでのメモリ
アクセス回数が減少して動作が高速になり、メモ
リにも通常のランダムアクセスメモリを使用する
ことができる。
〔実施例〕
以下、図面に基づいて本発明の実施例について
詳細に説明する。
第2図は、本発明の一実施例におけるビタビ復
号器の構成を示す。
実施例と第1図との対応関係 ここで、本発明の実施例と第1図との対応関
係を示しておく。
受信符号111は、受信符号信号211に相
当する。
ブランチメトリツク113は、ブランチメト
リツク信号213に相当する。
符号分配手段115は、分配器215に相当
する。
パスメトリツク117は、パスメトリツク信
号217に相当する。
パスセレクト情報119は、パスセレクト信
号219に相当する。
ACS回路121は、ACS回路221に相当
する。
パスメモリ123は、パスメモリ223に相
当する。
書込手段125は、バツフア部263の入力
バツフア291に相当する。
トレース位置定義手段127は、トレースカ
ウンタ227に相当する。
トレース位置情報129は、一致出力信号2
29に相当する。
位置情報出力手段131は、一致比較器23
1に相当する。
トレース開始ノード133は、最小パスメト
リツクのノード番号信号233に相当する。
トレース開始ノード決定手段135は、最小
パスメトリツク検出部234およびノード番号
計算部236に相当する。
ノード定義手段137は、シフトレジスタ2
37に相当する。
トレースメモリ139は、トレースメモリ2
39に相当する。
パストレース手段141は、セレクタ241
に相当する。
復号手段143は、バツフア部267の出力
バツフア294に相当する。
実施例の構成 以上のような対応関係があるものとして、以
下本発明の実施例について説明する。
(i) 全体の構成 第2図において、受信符号信号211に基
づいて計算されたブランチメトリツクを表す
ブランチメトリツク信号213が、分配器2
15からACS回路221に供給される。こ
のACS回路221では、分配器215によ
る計算で得られたブランチメトリツクと1シ
ンボル前のパスメトリツクとを加算して得た
その加算出力のパスメトリツク信号217を
最小パスメトリツク検出部234に供給す
る。また、そのときのパスメトリツクの比較
によつて選択された最尤パスを表すパスセレ
クト信号219を、パストレース制御部25
0に供給する。最小パスメトリツク検出部2
34で求められた最小パスメトリツクに基づ
いて、ノード番号計算部236は最小パスメ
トリツクのノードを表すノード番号信号23
3をパストレース制御部250に与える。
このパストレース制御部250には、パス
メモリ長信号251、クロツク信号253お
よびモード切換信号255が印加されてお
り、それらの情報に基づいて、パスメモリ2
23にパスセレクト信号219を格納してパ
ストレースの結果をトレースメモリ239に
書き込んで、復号出力信号257を得るもの
である。
(ii) パストレース制御部の構成 第3図は、第2図に示したパストレース制
御部250、パスメモリ223およびトレー
スメモリ239を関係付けてその詳細を示
す。
パストレース制御部250が具えているト
レースカウンタ227およびI/Oカウンタ
228の両入力端子INにパスメモリ長信号
251が供給され、シフトレジスタ237の
入力端子INに最小パスメトリツクのノード
番号信号233が供給される。トレースカウ
ンタ227のリツプルキヤリー出力信号は、
そのロード端子LDに供給される。
クロツク信号253は、これらトレースカ
ウンタ227、シフトレジスタ237および
I/Oカウンタ228のクロツク入力端子
CLKにそれぞれ共通に供給される。I/O
カウンタ228のリツプルキヤリー出力信号
は、そのロード端子LDに供給される。
モード切換信号255はインバータ261
で反転され、その論理反転信号がトレースカ
ウンタ227およびシフトレジスタ237の
イネーブル端子ENにそれぞれ共通に供給さ
れる。また、モード切換信号255が直接に
I/Oカウンタ228のイネーブル端子EN
およびセレクタ275の信号選択切換端子
SELにそれぞれ共通に供給される。更に、モ
ード切換信号255はバツフア部263に供
給されると共に、フリツプフロツプ265に
供給される。このフリツプフロツプ265の
出力信号が、バツフア部267に印加され
る。
パスセレクト信号219はバツフア部26
3に供給され、復号出力信号257がバツフ
ア部267から得られるように構成されてい
る。
トレースカウンタ227の出力端子OUT
から得られるトレースアドレス信号271お
よびI/Oカウンタ228の出力端子OUT
から得られるI/Oアドレス信号273は、
セレクタ275および一致比較器231の入
力端子I1およびI2にそれぞれ共通に供給され
る。
セレクタ275の出力端子OUTから得ら
れるアドレス信号277がパスメモリ223
に供給されると共に、フリツプフロツプ27
9に印加される。このフリツプフロツプ27
9の出力信号はトレースメモリ239に供給
される。
また、一致比較器231の出力端子OUT
から得られる一致出力信号229は、シフト
レジスタ237のロード端子LDに供給され
るようになつている。
シフトレジスタ237の出力端子OUTか
ら得られる6ビツトの選択制御信号281
は、セレクタ241の選択制御信号端子SC
に供給され、バツフア部263からの64ビツ
トの読出パスセレクト信号283が入力端子
INに印加されるようになつている。セレク
タ241の出力端子OUTからの1ビツト出
力信号は、シフトレジスタ237およびフリ
ツプフロツプ285に供給される。このフリ
ツプフロツプ285の出力信号は、バツフア
部267に供給されるようになつている。
実施例の動作 第4図は、本発明実施例のビタビ復号器にお
ける動作タイミングを示す。ここで、図aは、
クロツク信号253を示す。bは、本発明実施
例のビタビ復号器での復号サイクルにおける軟
判定データDの繰り返しを示す。なお、この軟
判定データDは、パストレース制御部250に
対して外部データとなるものである。
また、cはパスセレクト信号219を示すも
のであるが、パスセレクト情報PDとしては、
パスメモリ223に書き込まれるタイミングで
示している。dは、トレースメモリ239での
トレース結果の書き込みのタイミングを示す。
更に、eは、パストレース制御部250の動
作モードを決定するモード切換信号255を示
す。
但し、ここでは、外部データとして、軟判定
データDnをとる復号サイクルの前後を中心に
して説明する。
以下、第2図〜第4図を参照する。
モード切換信号255が“低”レベルをとる
と(パスセレクト情報219は書き込まれない
モード)、インバータ261による反転信号に
より、トレースカウンタ227およびシフトレ
ジスタ237が付勢される。但し、I/Oカウ
ンタ228は付勢されない。
先ず、受信符号信号211に基づいて計算さ
れた最小パスメトリツクのノード番号信号23
3がシフトレジスタ237に置数される。ま
た、パスメモリ223の物理長を指定するパス
メモリ長信号251が、トレースカウンタ22
7に置数される。なお、I/Oカウンタ228
には、それが付勢されたときに、パスメモリ長
信号251が置数される。
かような状態で、クロツク信号253に応じ
てトレースカウンタ227は計数を行なうと共
に、シフトレジスタ237は置数状態をシフト
していくものである。
(i) 書き込みモード いま、モード切換信号255が“高”レベ
ルをとる“パスセレクト信号の書き込みモー
ド”となれば、I/Oカウンタ228が付勢
される。そのため、クロツク信号253に応
じて計数可能となる。
また、“高”レベルをとるモード切換信号
255に応じて、バツフア部263の入力バ
ツフア291が付勢される。更に、モード切
換信号255はセレクタ275の信号選択切
換端子SELに供給されているために、“パス
セレクト信号の書き込みモード”では、その
入力端子I2側が選択され、I/Oカウンタ2
28のI/Oアドレス信号273が選択され
て、アドレス信号277として出力される。
従つて、クロツク信号253の計数に応じ
たアドレス信号277により、そのアドレス
に従つてパスメモリ223にパスセレクト情
報PD(o-1)が書き込まれる。
(ii) トレースモード 上述したような“パスセレクト信号の書き
込みモード”の動作後、クロツク信号255
の1クロツク分遅れた時点で、モード切換信
号255が“低”レベルをとる。それに応じ
て、トレースカウンタ227が付勢されてク
ロツク信号253の計数を行なう。また、モ
ード切換信号255に応じてセレクタ275
の入力端子I1側が選択され、そのトレースア
ドレス信号271がアドレス信号277とな
つてパスメモリ223に供給されて、データ
読み出しのアドレスとなる。この場合、モー
ド切換信号255に応じてバツフア部263
の出力バツフア292が付勢されるので、パ
スメモリ223から読み出された読出パスセ
レクト信号283はセレクタ241に供給さ
れる。
また、モード切換信号255に応じて付勢
されたシフトレジスタ237がクロツクに応
じてシフト動作を為し、それによる出力信号
である選択制御信号281がセレクタ241
に供給されて、最尤パスとなるべきノードを
選択する。そのようにして選択されたノード
を表す1ビツト信号が、フリツプフロツプ2
85に供給されて、1クロツク遅れた形でバ
ツフア部267に供給される。トレースモー
ドでは、バツフア部267の入力バツフア2
93が付勢されるので、選択されたノードが
トレースメモリ239に書き込まれる。
ところで、トレースカウンタ227から出
力されるトレースアドレス信号271とI/
Oカウンタ228から出力されるI/Oアド
レス信号273とが一致比較器231に入力
されているので、これら両信号は比較され
る。トレースモードではI/Oカウンタ22
8は計数を停止している。トレースカウンタ
227の計数状態がI/Oカウンタ228の
計数状態と一致すると、一致比較器231か
ら一致出力信号229が発生される。この一
致出力信号229に応じて、シフトレジスタ
237に再度置数される。従つて、新たなパ
スセレクト情報PDの書き込みおよびトレー
スの待機状態となる。つまり、一致出力信号
229が発生されれば、既に書き込まれてい
るパスセレクト情報PDの古い部分について
の余分なトレースが行なわれることはない。
(iii) パストレース ところで、上述したような回路動作で行な
われるパストレースについて、第5図を用い
て説明する。
図示するような形で、クロツク信号253
に応じて、パスメモリ223にパスセレクト
情報PDが書き込まれる。最初、各ノードに
つきパスメトリツク値が〔82、82、82、82、
64、78、76、62〕であつたとすると、最小パ
スメトリツク値は(62)であるから、そのノ
ード7がシフトレジスタ237に置数され
る。その状態からパストレースが行なわれ
る。
その場合でのノード計算を示す。先ず、最
初の復号サイクルでは、最小パスメトリツク
のノード(Ni)と、そのノード(Ni)で示
されるパスメモリ内容(Pi)がパスメモリ2
23から読み出される。これに従つて、トレ
ースによる次のノード(Ni+1)は、 Ni+1=2K-2×Pi+〓Ni/2」 となる。
このノード(Ni+1)が、セレクタ241で
選択されたこととなる。このような動作が、
クロツク毎に繰り返されて、パストレースが
為されて、トレース結果T(o-1)が順次、トレ
ースメモリ239に循環して格納される。そ
して、次の“パスセレクト情報の書き込みモ
ード”のときに、入力バツフア293の出力
バツフア294が付勢されて、復号出力信号
257として出力される。
以上のような動作を繰り返して復号を行な
う。つまり、クロツク信号253に応じたト
レースカウンタ227での計数状態がパスメ
モリ長になつたとき、リツプルキヤリー出力
信号が発生する。それに応じて、トレースカ
ウンタ227の状態が元に戻る。また、I/
Oカウンタ228についても同様である。
つまり、パスメモリ長信号251で指定さ
れるパスメモリ長の範囲内で、I/Oカウン
タ228の計数状態に応じて書き込まれたパ
スセレクト情報PDに基づいて、I/Oカウ
ンタ228の計数状態に至るまでトレースを
為す。このようなパストレースを行なうこと
によつて、復号動作が繰り返されるのであ
る。
実施例での復号結果の例 第6図は、本発明実施例によるビタビ復号器
における誤り率特性を示す。ここで、横軸はト
レース回数、縦軸はビツト誤り率BERをそれ
ぞれ示す。
曲線551は、Es/No(信号対雑音比)が
−0.5dBの場合に得られたビツト誤り率の特性
である。また、曲線553は、Es/Noが+
0.5dBの場合に得られたビツト誤り率の特性で
ある。但し、直線561はEs/Noが−0.5dB
の場合、直線563はEs/Noが+0.5dBの場
合のそれぞれの理論ビツト誤り率である。
この結果からも判るように、トレース回数が
2以上であれば、ビツト誤り率はその理論値を
下回る。また、トレース回数をあげてもビツト
誤り率の結果には殆ど影響しない。
〔発明の効果〕
上述したように、本発明によれば、生き残りパ
スとして判定した側のパスセレクト情報をパスメ
モリに書き込んだ後、それを新しいものから順次
読み出し、パストレースを行なつて最尤パスを求
めるときに、トレース位置とパスセレクト情報と
を関係付けて行なうことにより、復号の際の余分
なトレースを回避できると共に、メモリアクセス
が高速になり、そのメモリにも通常のランダムア
クセスメモリを使用することができるので、実用
的には極めて有用である。
【図面の簡単な説明】
第1図は本発明によるビタビ復号器の原理ブロ
ツク図、第2図は本発明の一実施例によるビタビ
復号器の構成ブロツク図、第3図は第2図に示す
本発明実施例の一部詳細を示すブロツク図、第4
図は第2図および第3図に示す本発明実施例にお
ける動作を示すタイミング図、第5図はパストレ
ースの説明図、第6図は本発明実施例によるビタ
ビ復号器でのビツト誤り率の特性図、第7図は従
来のビタビ復号器の説明図、第8図は第7図に示
すACS回路の構成を説明する詳細ブロツク図、
第9図は従来のパスメモリセルの構成説明図、第
10図は従来のパスメモリの説明図、第11図は
従来の別なパスメモリの構成を示す説明図であ
る。 図において、111は受信符号、113はブラ
ンチメトリツク、115は符号分配手段、117
はパスメトリツク、119はパスセレクト情報、
121はACS回路、123はパスメモリ、12
5は書込手段、127はトレース位置定義手段、
129はトレース位置情報、131は位置情報出
力手段、133はトレース開始ノード、135は
トレース開始ノード決定手段、137はノード定
義手段、139はトレースメモリ、141はパス
トレース手段、143は復号手段、211は受信
符号信号、213はブランチメトリツク信号、2
15は分配器、217はパスメトリツク信号、2
19はパスセレクト信号、221はACS回路、
223はパスメモリ、227はトレースカウン
タ、229は一致出力信号、231は一致比較
器、237はシフトレジスタ、239はトレース
メモリ、241はセレクタ、251はパスメモリ
長信号、253はクロツク信号、255はモード
切換信号、257は復号出力信号、275はセレ
クタ、277はアドレス信号である。

Claims (1)

  1. 【特許請求の範囲】 1 受信符号111に基づいてブランチメトリツ
    ク113を計算する符号分配手段115と、 符号分配手段115によつて計算されたブラン
    チメトリツク113と1シンボル前のパスメトリ
    ツクとを加算し、その加算出力のパスメトリツク
    117および当該パスメトリツクの比較によつて
    選択された最尤パスを表すパスセレクト情報11
    9を出力するACS回路121と、 パスセレクト情報119を所定の第1期間に従
    つてパスメモリ123に書き込む書込手段125
    と、 パスメモリ123に書き込まれたパスセレクト
    情報119に基づいてパストレースを行う上での
    トレース位置を定義するトレース位置定義手段1
    27と、 繰り返しサイクルでの前記トレース位置に応じ
    たトレース位置を表すと共に、該トレース位置が
    前記パスメモリ123へのパスセレクト情報11
    9の書き込み情報に対応した位置となれば、新た
    なトレース位置を表すトレース位置情報129を
    出力する位置情報出力手段131と、 パスメトリツク117に基づき、前記パストレ
    ースのトレース開始ノード133を求めるトレー
    ス開始ノード決定手段135と、 先ずトレース開始ノード133に従い、次いで
    トレース位置情報129に従つて、前記パストレ
    ースを行なう上での対応するノードを定義するノ
    ード定義手段137と、 パスメモリ123に格納されたパスセレクト情
    報119に基づき第2期間に従つて、前記定義さ
    れたノードから生き残りとして選択された側のノ
    ードをトレース結果として、トレースメモリ13
    9に書き込むパストレース手段141と、 前記第2期間中の第3期間において、トレース
    メモリ139に書き込まれた前記トレース結果を
    復号出力として出力する復号手段143と、 を具え、パスセレクト情報119の書き込み、前
    記トレース結果および復号出力を得ることを繰り
    返して行なうように構成したことを特徴とするビ
    タビ復号器。 2 位置情報出力手段131において、前記新た
    なトレース位置を表すトレース位置情報129を
    出力する条件は、前記トレース位置が前記パスセ
    レクト情報の書き込み位置と一致する場合である
    ように構成されたことを特徴とする特許請求の範
    囲第1項記載のビタビ復号器。
JP16875986A 1986-02-24 1986-07-17 ビタビ復号器 Granted JPS6326036A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP16875986A JPS6326036A (ja) 1986-07-17 1986-07-17 ビタビ復号器
CA000530386A CA1260143A (en) 1986-02-24 1987-02-23 Path trace viterbi decoder
DE8787102612T DE3775576D1 (de) 1986-02-24 1987-02-24 Annaeherungspfad fuer einen viterbi-dekoder.
EP87102612A EP0234558B1 (en) 1986-02-24 1987-02-24 Path trace viterbi decoder
US07/018,272 US4777636A (en) 1986-02-24 1987-02-24 Path trace viterbi decoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16875986A JPS6326036A (ja) 1986-07-17 1986-07-17 ビタビ復号器

Publications (2)

Publication Number Publication Date
JPS6326036A JPS6326036A (ja) 1988-02-03
JPH0361376B2 true JPH0361376B2 (ja) 1991-09-19

Family

ID=15873906

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16875986A Granted JPS6326036A (ja) 1986-02-24 1986-07-17 ビタビ復号器

Country Status (1)

Country Link
JP (1) JPS6326036A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007232257A (ja) * 2006-02-28 2007-09-13 Misawa Homes Co Ltd 換気塔付き建物

Also Published As

Publication number Publication date
JPS6326036A (ja) 1988-02-03

Similar Documents

Publication Publication Date Title
US4777636A (en) Path trace viterbi decoder
US6324226B1 (en) Viterbi decoder
KR100538730B1 (ko) 비터비디코딩장치및비터비디코딩방법
US4015238A (en) Metric updater for maximum likelihood decoder
KR100528424B1 (ko) 비터비디코딩장치및비터비디코딩방법
US5928378A (en) Add-compare-select processor in Viterbi decoder
US5887007A (en) Viterbi decoding method and viterbi decoding circuit
US5878060A (en) Viterbi decoding apparatus and viterbe decoding method
US6351839B1 (en) State metric memory of viterbi decoder and its decoding method
US20070234190A1 (en) Viterbi Decoding Apparatus and Viterbi Decoding Method
JPH0361376B2 (ja)
JPH0361375B2 (ja)
KR100195004B1 (ko) 비트시리얼 비터비 디코더의 가산/비교/선택 어레이
KR0155516B1 (ko) 비터비 복호기에서 한개의 메모리를 사용한 상태 매트릭 메모리 운용방법 및 그 장치
US20070230606A1 (en) Viterbi traceback
KR0183116B1 (ko) 비터비 디코터의 패스 메모리의 제어회로 및 방법
KR20040031323A (ko) 비터비 복호기의 경로 메트릭 저장 장치 및 방법
KR0148060B1 (ko) Viterbi 복호기의 ACS를 위한 메모리 최적 구조
KR100277467B1 (ko) 비터비 디코더
JP2001186025A (ja) ビタビ復号装置
JPH11186915A (ja) ビタビ復号装置
JP2001257603A (ja) ビタビ復号装置および方法
CN114531161A (zh) 一种多模列表维特比实现方法及译码器
JPH0361374B2 (ja)
KR20010054996A (ko) 비터비 디코더의 어드레스 발생기

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees