JPH0345085U - - Google Patents
Info
- Publication number
- JPH0345085U JPH0345085U JP10406589U JP10406589U JPH0345085U JP H0345085 U JPH0345085 U JP H0345085U JP 10406589 U JP10406589 U JP 10406589U JP 10406589 U JP10406589 U JP 10406589U JP H0345085 U JPH0345085 U JP H0345085U
- Authority
- JP
- Japan
- Prior art keywords
- capacitor
- switch
- power source
- charging power
- input charging
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 9
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Dc-Dc Converters (AREA)
Description
第1図aは本考案のスイツチトキヤパシタ方式
昇圧回路の一実施例の基本的な構成図、第1図b
は第1図aの実施例におけるスイツチング動作説
明図、第2図は第1図の実施例における出力電圧
とキヤパシタの接続状態を示す説明図、第3図a
は第1図の実施例においてN=4とした場合の実
際的な構成例を示す回路図、第3図bは第3図a
のスイツチング動作説明図、第4図は従来のスイ
ツチトキヤパシタ方式昇圧回路の構成図である。 1〜9……スイツチ素子、S1,S2…S3N
−2……スイツチ、C1,C2…CN−1,CN
……キヤパシタ、Ф1,Ф2…Ф7……スイツチ
ング入力。
昇圧回路の一実施例の基本的な構成図、第1図b
は第1図aの実施例におけるスイツチング動作説
明図、第2図は第1図の実施例における出力電圧
とキヤパシタの接続状態を示す説明図、第3図a
は第1図の実施例においてN=4とした場合の実
際的な構成例を示す回路図、第3図bは第3図a
のスイツチング動作説明図、第4図は従来のスイ
ツチトキヤパシタ方式昇圧回路の構成図である。 1〜9……スイツチ素子、S1,S2…S3N
−2……スイツチ、C1,C2…CN−1,CN
……キヤパシタ、Ф1,Ф2…Ф7……スイツチ
ング入力。
Claims (1)
- 入力充電電源に対して並列接続する1個のキヤ
パシタと、前記キヤパシタの2つの電極と入力充
電電源との間に接続し外部からオン・オフの制御
可能な第1および第2のスイツチおよび一端を前
記第1のスイツチとともに入力充電電源に接続し
他端を前記第2のスイツチとともに前記キヤパシ
タに接続し、外部からオン・オフ制御可能な第3
のスイツチから成る3個のスイツチとを1つの単
位とし、前記単位を(N−1)個入力充電電源に
対してカスケードに接続したうえ外部からオン・
オフ制御可能なスイツチを介して出力キヤパシタ
に接続し、前記各単位の有する第1乃至第3のス
イツチのオン・オフ動作を制御して入力充電電源
の電圧を1乃至2N−1倍の範囲の任意の整数倍
に昇圧して取り出すことを特徴とするスイツチト
キヤパシタ方式昇圧回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10406589U JPH0345085U (ja) | 1989-09-04 | 1989-09-04 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10406589U JPH0345085U (ja) | 1989-09-04 | 1989-09-04 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0345085U true JPH0345085U (ja) | 1991-04-25 |
Family
ID=31652874
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10406589U Pending JPH0345085U (ja) | 1989-09-04 | 1989-09-04 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0345085U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101024630B1 (ko) * | 2004-08-31 | 2011-03-25 | 매그나칩 반도체 유한회사 | 부스터 회로 |
-
1989
- 1989-09-04 JP JP10406589U patent/JPH0345085U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101024630B1 (ko) * | 2004-08-31 | 2011-03-25 | 매그나칩 반도체 유한회사 | 부스터 회로 |