JPH0329866Y2 - - Google Patents

Info

Publication number
JPH0329866Y2
JPH0329866Y2 JP2143785U JP2143785U JPH0329866Y2 JP H0329866 Y2 JPH0329866 Y2 JP H0329866Y2 JP 2143785 U JP2143785 U JP 2143785U JP 2143785 U JP2143785 U JP 2143785U JP H0329866 Y2 JPH0329866 Y2 JP H0329866Y2
Authority
JP
Japan
Prior art keywords
timer
signal
external device
circuit
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP2143785U
Other languages
Japanese (ja)
Other versions
JPS61137289U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP2143785U priority Critical patent/JPH0329866Y2/ja
Publication of JPS61137289U publication Critical patent/JPS61137289U/ja
Application granted granted Critical
Publication of JPH0329866Y2 publication Critical patent/JPH0329866Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)
  • Electromechanical Clocks (AREA)
  • Electronic Switches (AREA)

Description

【考案の詳細な説明】 (産業上の利用分野) 本考案は、設定時刻になると外部機器に電源を
供給してオン・オフ制御するタイマの作動を確認
するための装置に関するものである。
[Detailed Description of the Invention] (Industrial Application Field) The present invention relates to a device for checking the operation of a timer that supplies power to an external device and controls on/off control at a set time.

(従来の技術) 従来から、タイマを使用して外部機器を設定時
刻にオン及びオフ制御することが行なわれている
が、このオンまたはオフする時刻には使用者が不
在あるいは就寝している場合がほとんどであり、
実際に外部機器がオン又はオフ制御されたかどう
か使用者にはわからなかつた。
(Prior Art) Conventionally, a timer has been used to control external devices to turn on and off at set times, but if the user is absent or asleep at the time of turning on or turning off, Most of the time,
The user could not know whether the external device was actually turned on or off.

従来このような欠点を克服するために案出され
たものとして、特開昭58−7732号公報に開示され
ているものがある。これはタイマの負荷側に接続
された外部機器に通電可能であるかどうかをタイ
マセツト時に報知するものであつた。
As a conventional method devised to overcome such drawbacks, there is a method disclosed in Japanese Patent Application Laid-open No. 7732/1983. This was to notify when the timer was set whether or not the external equipment connected to the load side of the timer could be energized.

(考案が解決しようとする課題) 上記従来例は、タイマセツト時に外部機器に通
電できるか否かを報知するものであり、実際にタ
イマが作動して外部機器を作動させることができ
たかどうかを確認することはできなかつた。従つ
て、タイマセツト後に何等かの原因により外部機
器が動作しなかつた場合にはその異常を報知する
ことはできなかつた。
(Problem to be solved by the invention) The above conventional example notifies whether or not the external device can be energized when the timer is set, and it is checked whether the timer is actually activated and the external device can be activated. I couldn't do it. Therefore, if the external device fails to operate for some reason after the timer is set, it is not possible to notify of the abnormality.

本考案の目的は、上記従来例の欠点を解決し、
タイマが実際に作動したか否かを表示してその動
作確認を確実かつ容易に行なうことができるタイ
マ作動報知装置を提供することにある。
The purpose of the present invention is to solve the drawbacks of the above conventional examples,
To provide a timer operation notification device that can display whether or not a timer has actually operated, and can surely and easily confirm the operation.

(課題を解決するための手段) 本考案のタイマ作動報知装置は、タイマからの
オン信号に応答して外部機器に電源を供給するス
イツチ部と、このスイツチ部が作動したことを検
出して作動信号を出力するタイマオン作動検出回
路と、スイツチ部が外部機器に電源を供給してい
ないときにこれを検出し更にタイマオン作動検出
回路が作動信号を出力しているときにのみオフ検
出信号を出力するタイマオフ作動検出回路と、こ
れら両検出回路からの検出信号を入力した時に動
作制御が終了したことを表示する終了表示回路
と、から構成されている。
(Means for Solving the Problems) The timer operation notification device of the present invention includes a switch section that supplies power to an external device in response to an ON signal from a timer, and a switch section that detects that the switch section is activated. A timer-on operation detection circuit outputs a signal, detects when the switch section is not supplying power to an external device, and outputs an off-detection signal only when the timer-on operation detection circuit outputs an operation signal. It consists of a timer-off operation detection circuit and an end display circuit that indicates that the operation control has ended when the detection signals from both of these detection circuits are input.

(作用) 本考案のタイマ作動報知装置においては、タイ
マオンとタイマオフをそれぞれタイマオン作動検
出回路とタイマオフ作動検出回路で検出し、両検
出回路がタイマのオン・オフを検出すると終了表
示が表示され、タイマが実際に作動したことを表
示するものである。
(Function) In the timer operation notification device of the present invention, timer-on and timer-off are detected by the timer-on operation detection circuit and the timer-off operation detection circuit, respectively, and when both detection circuits detect the timer on or off, an end display is displayed, and the timer This indicates that the system has actually operated.

(実施例) 第1図は本考案の一実施例を示す回路図であ
る。
(Embodiment) FIG. 1 is a circuit diagram showing an embodiment of the present invention.

1は電源コンセントに接続される電源プラグ、
2は外部機器6のプラグ8が接続されるコンセン
トである。
1 is a power plug connected to a power outlet,
2 is an outlet to which a plug 8 of an external device 6 is connected.

3はスイツチ部であり、リレースイツチ4aと
励磁コイル4bとからなるリレー4と、ベースに
タイマ回路(図示せず)からのタイマ信号Aが印
加されコレクタが励磁コイル4bの一端に接続さ
れエミツタが接地されているトランジスタ28
と、から構成されている。
3 is a switch section, which includes a relay 4 consisting of a relay switch 4a and an excitation coil 4b, a timer signal A from a timer circuit (not shown) is applied to the base, a collector is connected to one end of the excitation coil 4b, and an emitter is connected to one end of the excitation coil 4b. Grounded transistor 28
It is composed of and.

コンセント2は、電源プラグ1からの一方の電
源線1aに接続されかつリレースイツチ4aを介
して電源プラグ1からの他方の電源線1bに接続
されており、リレースイツチ4aのオン・オフに
より通電・非通電される。
The outlet 2 is connected to one power line 1a from the power plug 1 and to the other power line 1b from the power plug 1 via a relay switch 4a, and is turned on and off by turning on and off the relay switch 4a. De-energized.

5はタイマオン作動検出回路であり、励磁コイ
ル4aとトランジスタ28のコレクタの接続点か
らの信号Cを反転してセツト入力Sに入力すると
共に外部操作部材から又はタイマの時刻をセツト
する際にタイマ回路から出力される信号Bをリセ
ツト入力Rに入力するフリツプフロツプ30から
構成されている。
5 is a timer-on operation detection circuit, which inverts the signal C from the connection point of the excitation coil 4a and the collector of the transistor 28 and inputs it to the set input S, and also outputs the signal C from the external operation member or when setting the timer time to the timer circuit. It consists of a flip-flop 30 which inputs the signal B output from the circuit to the reset input R.

7はタイマオフ作動検出回路であり、電源線1
a,1b間に互いに直列に接続された抵抗10、
ダイオード12、発光ダイオード14、抵抗16
及びトランジスタ18と、ダイオード12の出力
端と電源線1bとの間に互いに並列に接続された
ツエナーダイオード20及びコンデンサ22と、
トランジスタ18のベースとリレースイツチ4a
の接点P2との間に互いに直列に接続されたダイ
オード24及び抵抗26と、フオトカプラにより
発光ダイオード14とカツプリングされ更に抵抗
34を介してコレクタがHレベルに接続され又エ
ミツタ接地されているフオトトランジスタ32
と、そのコレクタ側の信号をインバータ36を介
して入力すると共にフリツプフロツプ30の出力
Qからの信号Dも入力するアンドゲート38と、
その出力信号Hと信号Bをそれぞれセツト入力S
とリセツト入力Rに入力するフリツプフロツプ4
0と、から構成されている。
7 is a timer off operation detection circuit, and power line 1
A resistor 10 connected in series between a and 1b,
Diode 12, light emitting diode 14, resistor 16
and the transistor 18, a Zener diode 20 and a capacitor 22 connected in parallel with each other between the output terminal of the diode 12 and the power supply line 1b,
Base of transistor 18 and relay switch 4a
A diode 24 and a resistor 26 are connected in series between the contact point P2 of 32
and an AND gate 38 which inputs the signal on the collector side thereof via the inverter 36 and also inputs the signal D from the output Q of the flip-flop 30.
Set the output signal H and signal B respectively to input S.
and the flip-flop 4 input to the reset input R.
It is composed of 0 and .

9は終了表示回路であり、フリツプフロツプ3
0,40からの信号D,Iを入力するアンドゲー
ト42と、その出力信号Jを入力してタイマがオ
ン・オフ作動したことを表示する表示器44と、
から構成されている。
9 is an end display circuit, and flip-flop 3
an AND gate 42 which inputs signals D and I from 0 and 40, and a display 44 which inputs the output signal J and displays whether the timer is on or off;
It consists of

次に上記構成からなる本実施例の動作を第2図
に示すタイムチヤートを用いて説明する。
Next, the operation of this embodiment having the above configuration will be explained using the time chart shown in FIG.

はじめに、タイマ設定時刻になる前には、タイ
マ信号AはLレベルであり、トランジスタ28は
非導通状態に保たれている。このため、励磁コイ
ル4bは励磁されておらず、リレー4はオフ状
態、即ちリレースイツチ4aが接点P2に接触す
る状態になつている。このときトランジスタ18
のベースには、電源から得られた周波数信号Eが
印加され、オン・オフをくり返している。
First, before the timer set time comes, the timer signal A is at L level and the transistor 28 is kept non-conductive. Therefore, the excitation coil 4b is not excited, and the relay 4 is in an off state, that is, the relay switch 4a is in contact with the contact P2 . At this time, the transistor 18
A frequency signal E obtained from a power supply is applied to the base of the power supply, and the frequency signal E obtained from the power supply is repeatedly turned on and off.

このような状態のときに、タイマ回路からのタ
イマ信号AがHレベルに立ち上がると、これをベ
ースに入力するトランジスタ28は導通状態にな
り、リレー4の励磁コイル4bに通電する。この
励磁コイル4bが通電されて励磁されると、リレ
ースイツチ4aはオン状態、即ち接点P1に接触
し、電源プラグ1からの電源線1a,1bは共に
コンセント2に接続され、プラグ8を介して外部
機器6に電源が接続される。尚、このときにリレ
ースイツチ4aが切り換わつたことにより、トラ
ンジスタ18は非導通状態に保たれている。
In such a state, when the timer signal A from the timer circuit rises to H level, the transistor 28 which inputs this signal to its base becomes conductive, and the excitation coil 4b of the relay 4 is energized. When this excitation coil 4b is energized and excited, the relay switch 4a is in the on state, that is, it contacts the contact point P1 , and the power wires 1a and 1b from the power plug 1 are both connected to the outlet 2 and are connected through the plug 8. A power source is connected to the external device 6. Note that at this time, the transistor 18 is maintained in a non-conductive state because the relay switch 4a is switched.

一方、このようにタイマ信号Aによりトランジ
スタ28が導通状態になると、トランジスタ28
のコレクタの電位は低下し、信号CはLレベルに
なる。この信号CがLレベルになると、これをセ
ツト入力Sに入力しているフリツプフロツプ30
はセツトされ、その出力Qからの信号DをHレベ
ルにする。
On the other hand, when the transistor 28 becomes conductive due to the timer signal A, the transistor 28
The potential of the collector decreases, and the signal C becomes L level. When this signal C goes to L level, the flip-flop 30 inputting it to the set input S
is set, and the signal D from its output Q goes to H level.

次に、タイマにセツトされた通電時間が経過す
ると、タイマ信号AはLレベルになり、トランジ
スタ28は非導通状態にもどる。これによつて励
磁コイル4bへの通電は遮断され、リレースイツ
チ4aはオフ状態にもどる。このため、再びトラ
ンジスタ18はオン・オフをくり返し、抵抗1
0、ダイオード12を介して発光ダイオード14
に断続的に電流が印加される。
Next, when the energization time set in the timer has elapsed, timer signal A becomes L level, and transistor 28 returns to a non-conductive state. As a result, the current to the excitation coil 4b is cut off, and the relay switch 4a returns to the off state. Therefore, the transistor 18 is turned on and off again, and the resistor 18 is turned on and off again.
0, light emitting diode 14 via diode 12
A current is applied intermittently to.

この発光ダイオード14が点滅すると、フオト
トランジスタ32はオン・オフをくり返し、イン
バータ36を介して信号Gにそのオン・オフの周
期に同期したパルスが発生する。この信号Gは、
フリツプフロツプ30がセツトされることにより
Hレベルに保たれている信号Dによりすでに開状
態となつているアンドゲート38の出力信号Hに
発生する。この信号HがHレベルに立ち上がる
と、この信号Hはセツト入力Sに入力するフリツ
プフロツプ40はセツトされ、その出力信号Iは
Hレベルに立ち上がる。
When the light emitting diode 14 blinks, the phototransistor 32 repeats on and off, and a pulse synchronized with the on/off cycle is generated in the signal G via the inverter 36. This signal G is
When the flip-flop 30 is set, the signal D maintained at the H level causes the output signal H of the AND gate 38, which is already in an open state, to be generated. When this signal H rises to the H level, the flip-flop 40 to which this signal H is input to the set input S is set, and its output signal I rises to the H level.

信号IがHレベルになると、信号DがHレベル
になることによりすでに開状態になつているアン
ドゲート42の出力信号JはHレベルに立ち上が
り、これによつて表示器44はタイマがオン・オ
フ作動したことを表示する。
When the signal I goes to the H level, the output signal J of the AND gate 42, which is already in the open state due to the signal D goes to the H level, rises to the H level, and the display 44 indicates whether the timer is on or off. Display that it is activated.

上記のように、タイマがオン作動すると、フリ
ツプフロツプ30がセツトされ、タイマがオフ作
動するとフリツプフロツプ40がセツトされ、こ
れらの出力信号D,Iを入力するアンドゲート4
2の出力信号JはHレベルになつて表示器44に
表示が点灯されるものである。
As mentioned above, when the timer turns on, the flip-flop 30 is set, and when the timer turns off, the flip-flop 40 is set, and the AND gate 4 receives these output signals D and I.
The output signal J of No. 2 becomes H level and a display is lit on the display 44.

尚、使用者が表示器44の表示を確認したとき
に操作される外部操作部材から又はタイマをセツ
トする際にタイマ回路から出力される信号Bに発
生するパルスにより、フリツプフロツプ30,4
0はリセツトされて初期状態にもどる。
The flip-flops 30 and 4 are activated by pulses generated in the signal B output from the external operation member operated when the user confirms the display on the display 44 or from the timer circuit when setting the timer.
0 is reset and returns to the initial state.

また、タイマがオン又はオフ作動しない場合に
は、前述したフリツプフロツプ30又はフリツプ
フロツプ30,40がセツトされないので、アン
ドゲート42の出力信号JはLレベルに保たれ
る。従つて、表示器44の表示は点灯せず、タイ
マが正常に作動しなかつたことがわかる。
Further, when the timer does not turn on or off, the flip-flop 30 or the flip-flops 30 and 40 described above are not set, so the output signal J of the AND gate 42 is kept at the L level. Therefore, the display on the display 44 does not light up, indicating that the timer is not operating normally.

(考案の効果) 本考案によれば、タイマのオン及びオフ作動を
検出して、その両作動が検出された場合に、タイ
マが実際に作動したことを表示するので、その動
作確認を確実かつ容易に行なうことができる。
(Effect of the invention) According to the invention, the on and off operations of the timer are detected, and when both operations are detected, it is displayed that the timer has actually operated, so that the operation can be confirmed reliably. It can be done easily.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案の一実施例を示す回路図、第2
図はタイムチヤートである。 3……スイツチ部、5……タイマオン作動検出
回路、7……タイマオフ作動検出回路、9……終
了表示回路。
Figure 1 is a circuit diagram showing one embodiment of the present invention;
The figure is a time chart. 3...Switch unit, 5...Timer-on operation detection circuit, 7...Timer-off operation detection circuit, 9...End display circuit.

Claims (1)

【実用新案登録請求の範囲】 予め設定された時刻に接続された外部機器をオ
ン及びオフ制御するタイマにおいて、 タイマのオン信号により外部機器に電源を供給
するスイツチ部と、 該スイツチ部が作動したことを検出して作動信
号を出力するタイマオン作動検出回路と、 前記スイツチ部が外部機器に電源を供給してい
ないことを検出して、前記タイマオン作動検出回
路が作動信号を出力しているときにオフ検出信号
を出力するタイマオフ作動検出回路と、 前記両検出回路からの検出信号を入力した時に
動作制御が終了したことを表示する終了表示回路
と、 を有することを特徴とするタイマ作動報知装置。
[Scope of Claim for Utility Model Registration] In a timer that turns on and off a connected external device at a preset time, there is a switch section that supplies power to the external device by the timer's on signal, and when the switch section is activated. a timer-on operation detection circuit that detects that the switch section is not supplying power to an external device and outputs an operation signal; A timer operation notification device comprising: a timer off operation detection circuit that outputs an off detection signal; and an end display circuit that indicates that operation control has ended when the detection signals from both of the detection circuits are input.
JP2143785U 1985-02-18 1985-02-18 Expired JPH0329866Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2143785U JPH0329866Y2 (en) 1985-02-18 1985-02-18

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2143785U JPH0329866Y2 (en) 1985-02-18 1985-02-18

Publications (2)

Publication Number Publication Date
JPS61137289U JPS61137289U (en) 1986-08-26
JPH0329866Y2 true JPH0329866Y2 (en) 1991-06-25

Family

ID=30512829

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2143785U Expired JPH0329866Y2 (en) 1985-02-18 1985-02-18

Country Status (1)

Country Link
JP (1) JPH0329866Y2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2526938B2 (en) * 1987-11-16 1996-08-21 オムロン株式会社 Programmable time switch

Also Published As

Publication number Publication date
JPS61137289U (en) 1986-08-26

Similar Documents

Publication Publication Date Title
KR870004347A (en) Load control system
GB2177561A (en) Electrical arc fault detector
JPH0444282B2 (en)
JPH0329866Y2 (en)
EP0083804B1 (en) An ac current detection circuit for a rotor driving supply source of a rotating anode x-ray tube
JPH04181176A (en) Detecting circuit for disconnection
JPS62287314A (en) Ac power control device
JPH0643201A (en) Open circuit detecting device for sensor
JPH0555435U (en) Output switch status detection circuit
KR100214960B1 (en) Short testing circuit of solenoid coil
JPH01189878A (en) Receptacle
JPS6225836Y2 (en)
JPS62246276A (en) Plug socket
JPH0129678Y2 (en)
JPS6455010A (en) Driving circuit malfunction detection system
JPS6349705Y2 (en)
JP2540553Y2 (en) LCD filter disconnection detector
JPS5812125Y2 (en) Alarm display circuit for gas detector
JPH0326685Y2 (en)
JPH0727840Y2 (en) Overcurrent detection device
JPS5835267Y2 (en) Flame sensor for fire extinguishing equipment
JPH0216075A (en) Abnormality detection circuit
JPS63191834U (en)
JPS61267895A (en) Centralized monitor
JPH02130183U (en)