JPH03164959A - 計算機システム構築法 - Google Patents
計算機システム構築法Info
- Publication number
- JPH03164959A JPH03164959A JP1306299A JP30629989A JPH03164959A JP H03164959 A JPH03164959 A JP H03164959A JP 1306299 A JP1306299 A JP 1306299A JP 30629989 A JP30629989 A JP 30629989A JP H03164959 A JPH03164959 A JP H03164959A
- Authority
- JP
- Japan
- Prior art keywords
- communication ports
- ports
- computer
- computer system
- necessary
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title description 3
- 238000004891 communication Methods 0.000 claims abstract description 13
- 238000010276 construction Methods 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 abstract description 3
- 230000003247 decreasing effect Effects 0.000 abstract 1
- 230000007547 defect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
Landscapes
- Computer And Data Communications (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
この発明は一対一の通信ポート間接続という形で、その
ような通信ポートを複数個内蔵した構成要素同士を必要
に応じて接続して計算機を構成することを特徴とする。
ような通信ポートを複数個内蔵した構成要素同士を必要
に応じて接続して計算機を構成することを特徴とする。
従来の計算機構成法では共通バスと称する多くの本数の
信号線に、回路基板(ボード)上に構成した多数の回路
素子からなる回路の入出力線を接続して計算機を構成し
ている。
信号線に、回路基板(ボード)上に構成した多数の回路
素子からなる回路の入出力線を接続して計算機を構成し
ている。
しかしそのような構成法では回路基板の枚数が多くなる
と相互に干渉して性能の劣化を来す。あるいは機器の構
成上、ある枚数以上は簡単には回路基板を増やせないよ
うになっていた。さらに折角側々の素子の性能が向上し
ても、共通バス上での情報の伝送能力によってシステム
全体としての処理能力が制約されてしまうきらいがあっ
た。このような制約を免れるためには信号線の本数を増
やすか、情報の転送速度を増やすしかないが、それにも
限度がある。これはいずれも情報の通り道を共通にした
ために生じた欠陥である。
と相互に干渉して性能の劣化を来す。あるいは機器の構
成上、ある枚数以上は簡単には回路基板を増やせないよ
うになっていた。さらに折角側々の素子の性能が向上し
ても、共通バス上での情報の伝送能力によってシステム
全体としての処理能力が制約されてしまうきらいがあっ
た。このような制約を免れるためには信号線の本数を増
やすか、情報の転送速度を増やすしかないが、それにも
限度がある。これはいずれも情報の通り道を共通にした
ために生じた欠陥である。
本発明はその欠点を取り除くために、情報の通り道を専
用化したものである。このためにそれぞれの計算機構成
要素毎に、ある程度規格化した通信ポートを複数個内蔵
させておく。そして情報の伝送が必要な一対の構成要素
毎にそれぞれ内蔵の通信ポート同士を接続する。伝送速
度はポート間の信号線を増やすことにより必要に応じて
高速にできる。しか一般に共通バスに較べてはるかに少
ない本数の信号線ですますことができる。もし内蔵のポ
ートの個数が不足すれば、中継用のノード素子を介在さ
せることにより、その問題を解決できる。各構成要素は
極端には一個の集積回路ですますことも可能で、全体的
に従来にくらべ、極めて簡単かつ整然とした機器構成が
可能である。集積回路の集積度が向上すれば、それぞれ
に内蔵する通信ポートのゲート数は相対的に問題になら
な(なる。
用化したものである。このためにそれぞれの計算機構成
要素毎に、ある程度規格化した通信ポートを複数個内蔵
させておく。そして情報の伝送が必要な一対の構成要素
毎にそれぞれ内蔵の通信ポート同士を接続する。伝送速
度はポート間の信号線を増やすことにより必要に応じて
高速にできる。しか一般に共通バスに較べてはるかに少
ない本数の信号線ですますことができる。もし内蔵のポ
ートの個数が不足すれば、中継用のノード素子を介在さ
せることにより、その問題を解決できる。各構成要素は
極端には一個の集積回路ですますことも可能で、全体的
に従来にくらべ、極めて簡単かつ整然とした機器構成が
可能である。集積回路の集積度が向上すれば、それぞれ
に内蔵する通信ポートのゲート数は相対的に問題になら
な(なる。
本発明は集積回路の技術が進めば進む程その意義を特徴
する
する
Claims (1)
- 通信機能をもつ一対の通信ポート間を信号線で接続する
という形で、複数の通信ポートを内蔵した構成要素同士
を必要に応じて相互に結合する計算機システム構築法
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1306299A JPH03164959A (ja) | 1989-11-24 | 1989-11-24 | 計算機システム構築法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1306299A JPH03164959A (ja) | 1989-11-24 | 1989-11-24 | 計算機システム構築法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03164959A true JPH03164959A (ja) | 1991-07-16 |
Family
ID=17955428
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1306299A Pending JPH03164959A (ja) | 1989-11-24 | 1989-11-24 | 計算機システム構築法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03164959A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0612124A (ja) * | 1992-03-12 | 1994-01-21 | Deutsche Aerospace Ag | 検査系を備えた軌道と姿勢の制御系 |
-
1989
- 1989-11-24 JP JP1306299A patent/JPH03164959A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0612124A (ja) * | 1992-03-12 | 1994-01-21 | Deutsche Aerospace Ag | 検査系を備えた軌道と姿勢の制御系 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1245305A (en) | Full-duplex one-sided cross-point switch | |
US5836785A (en) | Apparatus and method to uniquely identify similarly connected electrical devices | |
US5526497A (en) | System having switch that provides capacitive load isolation | |
US20080123552A1 (en) | Method and system for switchless backplane controller using existing standards-based backplanes | |
IE49451B1 (en) | Digital communication networks employing speed independent switches | |
US9363203B2 (en) | Modular interconnect structure | |
US6493784B1 (en) | Communication device, multiple bus control device and LSI for controlling multiple bus | |
US4322794A (en) | Bus connection system | |
US8890600B1 (en) | Bus sharing scheme | |
US5799208A (en) | Apparatus for data communication between universal asynchronous receiver/transmitter (UART) modules and transceivers in a chip set by selectively connecting a common bus between multiplexer/demultiplexer units | |
US5202940A (en) | Modular electro-optic bus coupler system | |
US5754777A (en) | Apparatus and method for distributed arbitration of shared resources | |
JPH03164959A (ja) | 計算機システム構築法 | |
JPS6347106Y2 (ja) | ||
US7360007B2 (en) | System including a segmentable, shared bus | |
EP1415234B1 (en) | High density severlets utilizing high speed data bus | |
US5185833A (en) | Modular active fiber optic coupler system | |
CN219811188U (zh) | 桥接电路、桥接电路集成装置及硅基板 | |
CN100525153C (zh) | 多任务器结构的基础组件及对应多任务器组件 | |
KR0181117B1 (ko) | 비-버스 입출력부에서 직접 메모리 접근부를 사용한 직렬통신 장치 | |
KR0162760B1 (ko) | 대단위 병렬 컴퓨터의 상호 연결망 구성방법 | |
TW202241093A (zh) | 縮放網路結構的系統 | |
WO2024102915A1 (en) | Pcie retimer providing failover to redundant endpoint using inter-die data interface | |
CN116340245A (zh) | 桥接电路、桥接电路集成装置及硅基板 | |
CN118656335A (zh) | 具有连接板的计算系统 |