JPH0282124U - - Google Patents
Info
- Publication number
- JPH0282124U JPH0282124U JP16087388U JP16087388U JPH0282124U JP H0282124 U JPH0282124 U JP H0282124U JP 16087388 U JP16087388 U JP 16087388U JP 16087388 U JP16087388 U JP 16087388U JP H0282124 U JPH0282124 U JP H0282124U
- Authority
- JP
- Japan
- Prior art keywords
- switching transistor
- output signal
- muting circuit
- generating
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Control Of Amplification And Gain Control (AREA)
Description
第1図は本考案の一実施例を示すブロツク図、
第2図は従来例を示すブロツク図である。 7……全波整流回路、9……スイツチング回路
。
第2図は従来例を示すブロツク図である。 7……全波整流回路、9……スイツチング回路
。
Claims (1)
- 出力回路にスイツチングトランジスタを接続し
、該スイツチングトランジスタをオンオフさせ出
力信号をミユーテイングするミユーテイング回路
において、上記出力信号のレベルに応じた直流電
圧を発生する手段と、該直流電圧を上記スイツチ
ングトランジスタの入力電極に加えて上記スイツ
チングトランジスタの動作電流を制御することを
特徴とするミユーテイング回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16087388U JPH0282124U (ja) | 1988-12-13 | 1988-12-13 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16087388U JPH0282124U (ja) | 1988-12-13 | 1988-12-13 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0282124U true JPH0282124U (ja) | 1990-06-25 |
Family
ID=31443321
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16087388U Pending JPH0282124U (ja) | 1988-12-13 | 1988-12-13 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0282124U (ja) |
-
1988
- 1988-12-13 JP JP16087388U patent/JPH0282124U/ja active Pending