JPH02241061A - Cmos gate array - Google Patents

Cmos gate array

Info

Publication number
JPH02241061A
JPH02241061A JP6256389A JP6256389A JPH02241061A JP H02241061 A JPH02241061 A JP H02241061A JP 6256389 A JP6256389 A JP 6256389A JP 6256389 A JP6256389 A JP 6256389A JP H02241061 A JPH02241061 A JP H02241061A
Authority
JP
Japan
Prior art keywords
wiring
gate
potential wiring
channel mos
ground potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP6256389A
Other languages
Japanese (ja)
Other versions
JP2786467B2 (en
Inventor
Satoshi Tanoi
聡 田野井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP1062563A priority Critical patent/JP2786467B2/en
Publication of JPH02241061A publication Critical patent/JPH02241061A/en
Application granted granted Critical
Publication of JP2786467B2 publication Critical patent/JP2786467B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Logic Circuits (AREA)

Abstract

PURPOSE:To obtain a bypass capacitor having a large capacity with a small region by connecting the source, drain of a PMOS of an unused basic cell to a power source potential wiring, a gate to a ground potential wiring, the source, drain of NMOS to a ground potential wiring, and a gate to a power source potential wiring. CONSTITUTION:In a CMOS gate array in which a plurality of basic cells each made of p-channel MOS transistor and N-channel MOS transistor are arranged, sources and drains 10a-10c of P-channel MOS transistors 11, 12 of P-channel MOS transistors 11, 12 and N-channel MOS transistors 21, 22 of unused basic cell are connected to power source potential wirings Vcc, gates 11G, 12G are connected to ground potential wiring GND, sources and drains 20a-20c of the transistors 21, 22 are connected to the wiring GND, and the gates 21C, 22G are connected to the wiring Vcc to constitute a bypass capacitor.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、マスタースライス方式の半導体集積回路に用
いられるCMOSゲートアレイに関し、特に電源電位と
接地電位間にノイズ吸収用のバイパス・コンデンサを備
えたCMOSゲートアレイに関するものである。
Detailed Description of the Invention (Field of Industrial Application) The present invention relates to a CMOS gate array used in a master slice type semiconductor integrated circuit, and in particular to a CMOS gate array that is provided with a bypass capacitor for noise absorption between a power supply potential and a ground potential. The present invention relates to a CMOS gate array.

(従来の技術) CMOSゲートアレイにおいて、論理スイッチングに起
因する集積回路(例えば、LSI>内部の電源線上のノ
イズを吸収する目的で、電源電位vCCと接地電位GN
D間にバイパス・コンデンサを設ける技術が、例えば特
開昭61−219151号公報(文献1)及び特開昭6
1−61437号公報(文献2)等に記載されている。
(Prior Art) In a CMOS gate array, for the purpose of absorbing noise on the internal power supply line of an integrated circuit (for example, LSI) caused by logic switching, the power supply potential vCC and the ground potential GN are
A technique for providing a bypass capacitor between
It is described in Publication No. 1-61437 (Document 2).

文献1の技術は、層間絶縁膜をはさんだ第1層目の金属
配線と第2層目の金属配線とにより、基本セルの領域の
ほぼ全面を覆う、いわゆる平行平板型の容量を設けるも
のである。また文献2の技術は、基本セルにおけるトラ
ンジスタすべてのソースとドレインが相互に接続され、
それらとゲートとの間にMOSキャパシタを形成するも
のである。
The technology in Document 1 provides a so-called parallel plate type capacitor that covers almost the entire area of the basic cell using a first layer of metal wiring and a second layer of metal wiring that sandwich an interlayer insulating film. be. Further, in the technology of Document 2, the sources and drains of all transistors in the basic cell are connected to each other,
A MOS capacitor is formed between them and the gate.

両者とも、ユーザの論理機能に使われていない未使用の
基本セル上に、バイパス・コンデンサを形成することに
より、チップ面積の増大等の不都合を招くことなく、ノ
イズ源に近接してバイパス・コンデンサを設けることが
でき、それによってノイズの吸収が可能であった。
In both cases, by forming a bypass capacitor on an unused basic cell that is not used for the user's logic function, the bypass capacitor can be placed close to the noise source without incurring disadvantages such as an increase in chip area. could be provided, thereby making it possible to absorb noise.

(発明が解決しようとする課題) しかしながら、上記構成のCMOSゲートアレイにおけ
るバイパス・コンデンサでは、次のような課題があった
(Problems to be Solved by the Invention) However, the bypass capacitor in the CMOS gate array having the above configuration has the following problems.

一般に、未使用の基本セルの領域は、論理回路等の形式
のための大域配線に用いられるため、文献1の技術のよ
うに、2層分の金属配線層を基本セル領域いっばいに使
用してバイパス・コンデンサを形成する構成では、大域
配線を妨げ、LSI等の実現を極めて困難なものにする
という問題が存在する。
In general, the unused basic cell area is used for global wiring for logic circuits, etc., so two metal wiring layers are used in the basic cell area, as in the technology of Reference 1. In a configuration in which a bypass capacitor is formed using a bypass capacitor, there is a problem in that it obstructs global wiring and makes it extremely difficult to realize an LSI or the like.

これに対して文献2の構成のものは、第1層の金属配線
のみでバイパス・コンデンサを実現できるという点で、
文献1のものより優れているといえる。しかし、こり文
献2の構成では、基本セルの全てのMoSトランジスタ
のゲートを共通に接続しているため、Pチャネル型MO
Sトランジスタ(以下、PMO3という)あるいはNチ
ャネル型MOSトランジスタ(以下、NMo3という)
のいずれか一方の伝導型のトランジスタ(文献2ではP
MO3側)のゲートと基板とが同電位となり、オフ状態
となっている。このようなオフ状態のトランジスタにお
いて、バイパス・コンダンサに寄与する容量は、接合容
量のみとなり、MO3容量は寄与しない。そのため、文
献2の技術では、充分大きな容量のバイパス・コンデン
サが得られなかった。即ち、バイパス・コンデンサは未
使用の基本セルの領域に配置されるものであるが、その
配置後の大域配線に割り当てられる領域が必要なことも
考慮すると、そのバイパス・コンデンサを無制限に設け
ることができないため、大容量のバイパス・コンデンサ
を得ることが困難であった。
On the other hand, the structure of Document 2 has the advantage that a bypass capacitor can be realized only with the first layer of metal wiring.
It can be said that this is superior to that in Document 1. However, in the configuration of Reference 2, since the gates of all MoS transistors in the basic cell are connected in common, P-channel type MOS
S transistor (hereinafter referred to as PMO3) or N-channel type MOS transistor (hereinafter referred to as NMo3)
A transistor of one of the conduction types (in reference 2, P
The gate on the MO3 side) and the substrate are at the same potential and are in an off state. In such an off-state transistor, the capacitance that contributes to the bypass capacitor is only the junction capacitance, and the MO3 capacitance does not contribute. Therefore, with the technique of Document 2, a bypass capacitor with a sufficiently large capacity could not be obtained. In other words, bypass capacitors are placed in unused basic cell areas, but considering the need for an area to be allocated to global wiring after the bypass capacitors are placed, it is possible to provide an unlimited number of bypass capacitors. Therefore, it was difficult to obtain large-capacity bypass capacitors.

本発明は前記従来技術が持っていた課題として、大域配
線を妨げることなく、少ない領域で大きな容量のバイパ
ス・コンデンサを得ることが困難である点について解決
したCMOSゲートアレイを提供するものである。
The present invention provides a CMOS gate array that solves the problem of the prior art, which is that it is difficult to obtain a large capacitance bypass capacitor in a small area without interfering with global wiring.

(課題を解決するための手段) 本発明は前記課題を解決するために、1MO8及びNM
o3からなる基本セルを複数配列してなるCMOSゲー
トアレイにおいて、未使用の基本セルの1MO8及びN
Mo5のうち、1MO8(7)ソース及びドレインを電
源電位配線に接続すると共にゲートを接地電位配線に接
続し、NMo3のソース及びドレインを接地電位配線に
接続すると共にゲートを電源電位配線に接続してバイパ
ス・コンデンサを構成したものである。
(Means for Solving the Problems) In order to solve the above problems, the present invention provides 1MO8 and NM
In a CMOS gate array formed by arranging a plurality of basic cells consisting of O3, unused basic cells 1MO8 and N
Among Mo5, 1MO8 (7) whose source and drain are connected to the power supply potential wiring and whose gate is connected to the ground potential wiring, and whose source and drain of NMo3 are connected to the ground potential wiring and whose gate is connected to the power supply potential wiring. This constitutes a bypass capacitor.

(作 用) 本発明によれば、以上のようにCMOSゲートアレイを
構成したので、バイパス・コンデンサを構成する全ての
PMO3及びNMo3はオン状態となり、それら全ての
PMO3及びNMo3のMOS容」がバイパス・コンデ
ンサの容量となり、受領域でのコンデンサ容量の増大化
が図れる。従って、前記課題を解決することができるの
である。
(Function) According to the present invention, since the CMOS gate array is configured as described above, all the PMO3 and NMo3 that constitute the bypass capacitor are in the on state, and the MOS capacitors of all these PMO3 and NMo3 are bypassed.・It becomes the capacitance of the capacitor, and the capacitor capacity in the receiving area can be increased. Therefore, the above problem can be solved.

(実施例) 第1図(a>、(b)、(c)は本発明の実施例のバイ
パス・コンデンサを示すもので、同図(a)は配線図、
同図(b)は同図(b)の等価回路図、及び同図(C)
は同図(b)の回路図を整理した等価回路図である。ま
た、第2図(a)。
(Embodiment) Fig. 1 (a>, (b), and (c) shows a bypass capacitor according to an embodiment of the present invention, and Fig. 1 (a) shows a wiring diagram,
The same figure (b) is an equivalent circuit diagram of the same figure (b), and the same figure (C)
is an equivalent circuit diagram organized from the circuit diagram in FIG. Also, FIG. 2(a).

(b)は本発明の実施例におけるCMOSゲートアレイ
の未使用の基本セルの一例を示すもので、同図(a)は
パターン図、及び同図(b)は同図(a)の等価回路図
である。なお、第1図及び第2図中、同一の要素には同
一の符号が付されている。
(b) shows an example of an unused basic cell of a CMOS gate array in an embodiment of the present invention, (a) is a pattern diagram, and (b) is an equivalent circuit of (a). It is a diagram. Note that the same elements in FIG. 1 and FIG. 2 are given the same reference numerals.

先ず、第2図(a)、(b)に示す未使用の基本セルの
構成を説明すると、この基本セルは、同一基板上に形成
された2個のPMO311,12と2個のNMo321
と22とで構成されている。
First, the configuration of the unused basic cell shown in FIGS. 2(a) and 2(b) will be explained. This basic cell consists of two PMOs 311 and 12 and two NMos 321 formed on the same substrate.
and 22.

2個のPMO311,12は、P 拡散領域のソースも
しくはドレイン10a、10b、10cと、それらの上
に形成されたゲート11G1.11G2、’12G1.
12G2とで構成され、そのPM0S11と12とが共
通のソースもしくはドレイン10bを介して直列に接続
されている。、2個のNMO321,22は、N 拡散
領域のソースもしくはドレイン20a、20b、20c
と、それらの上に形成されたゲート21G1.21G2
゜22G1.22G2とで構成され、そのNMO821
と22が共通のソースもしくはドレイン20bを介して
直列に接続されている。
The two PMOs 311, 12 are connected to the sources or drains 10a, 10b, 10c of the P diffusion region and the gates 11G1, 11G2, '12G1.
PM0S11 and PM0S12 are connected in series via a common source or drain 10b. , the two NMOs 321, 22 are the sources or drains 20a, 20b, 20c of the N diffusion region.
and gates 21G1 and 21G2 formed on them.
Composed of ゜22G1.22G2, its NMO821
and 22 are connected in series through a common source or drain 20b.

なお、第2図では、省略したが、使用、不使用を問わず
、各基本セルのPMO3’l ’l、12・・・及びN
MO321,22・・・の例えば中央付近には、第1層
金属による電源電位(VCC)配線及び接地電位(GN
D)配線がそれぞれ設けられている。
Note that although omitted in FIG.
For example, near the center of MO321, 22, etc., power supply potential (VCC) wiring and ground potential (GN
D) Wiring is provided respectively.

第2図に示す未使用の基本セルに配線を施すことにより
、バイパス・コンデンサが構成され、それが第1図(a
)、(b)、(C)に示されている。
By wiring the unused basic cells shown in Figure 2, a bypass capacitor is constructed, which is then connected to Figure 1 (a).
), (b), and (C).

第1図において、PMO311,12のゲート10G1
.12G1はコンタクト30を介して接地電位(GND
)配線32に、ソース/ドレイン10a、10b、10
cはコンダクト30を介して電源電位(VCC)配線3
1にそれぞれ接続されており、各PMO311,12共
にオン状態となっている。また、NMO821,22の
ゲート21G1.22G1は電源電位配線31に、ソー
ス/ドレイン20a、20b、20cは接地電位配線3
2にそれぞれ接続され、各NMO821゜22ともオン
状態になっている。
In FIG. 1, the gate 10G1 of PMO311, 12
.. 12G1 is connected to the ground potential (GND) through the contact 30.
) In the wiring 32, the source/drain 10a, 10b, 10
c is the power supply potential (VCC) wiring 3 via the conductor 30
1, and both PMOs 311 and 12 are in an on state. Furthermore, the gates 21G1 and 22G1 of the NMOs 821 and 22 are connected to the power supply potential wiring 31, and the sources/drains 20a, 20b, and 20c are connected to the ground potential wiring 3.
2, and each NMO 821 and 22 are in an on state.

第3図は、第1図中のPMO311の概略断面図である
FIG. 3 is a schematic cross-sectional view of the PMO 311 in FIG. 1.

このPMO311は、N−ウェル40内に形成され、ド
レイン/ソース10a、10bともに電源電位vCCに
接続サレ、ゲート11G1.11G2が接地電位GND
に接続されているため、ソース/ドレイン10a、10
b間に反転層41が生じ、ドレイン/ソース10a、1
0b間が導通することから、薄いゲート酸化膜42によ
る大きなMO8容ff1coxが反転層41とゲート4
2間に得られる。
This PMO 311 is formed in the N-well 40, the drain/source 10a and 10b are both connected to the power supply potential VCC, and the gates 11G1 and 11G2 are connected to the ground potential GND.
source/drain 10a, 10
An inversion layer 41 is formed between drain/source 10a, 1
Since conduction occurs between 0b and 0b, a large MO8 volume ff1cox due to the thin gate oxide film 42 connects the inversion layer 41 and gate 4.
Obtained within 2 hours.

第3図に示すように、PMO311がオン状態でドレイ
ン/ソース10a、10bが同電位である時、MO8容
量C8Xは 但し、真空の誘電率ε=8.85xlOr12(F/m
>酸化膜の比率誘電率ε、=4 ゲート長L=1μm ゲート幅−10μm となる。ここで、ゲート酸化膜厚t。x=200人と仮
定すると、(1)式により、Cox=W0.018pF
となる。
As shown in FIG. 3, when the PMO 311 is on and the drains/sources 10a and 10b are at the same potential, the MO8 capacitance C8X is
>Specific dielectric constant ε of oxide film = 4 Gate length L = 1 μm Gate width −10 μm. Here, the gate oxide film thickness t. Assuming x=200 people, Cox=W0.018pF by equation (1)
becomes.

次に、従来のものと比較するため、オフ状態のPMO8
の容量について概算する。この場合、前記文献2に記載
されているように、PMO3のドレイン及びソースが接
地電位GNDに接続され、ゲートが電源電位VCCに接
続されている。PMO8の基板(N−ウェル)電位は当
然VCCと等しいから、バイパス・コンデンサに寄与す
る容量は、逆バイアス時のP+N−ダイオードの接合容
IICjxのみとなる。ここで、接合が充分浅く、接合
の側面の影響が無視できるとすると、接合容量Cjxは
次式のようになる。
Next, in order to compare with the conventional one, PMO8 in the off state
Estimate the capacity of In this case, as described in Document 2, the drain and source of PMO3 are connected to ground potential GND, and the gate is connected to power supply potential VCC. Since the substrate (N-well) potential of PMO 8 is naturally equal to VCC, the only capacitance contributing to the bypass capacitor is the junction capacitance IICjx of the P+N- diode during reverse bias. Here, assuming that the junction is sufficiently shallow and the influence of the side surfaces of the junction can be ignored, the junction capacitance Cjx is expressed by the following equation.

AS  1 Pb 但し、AS:各接合の面積 VB3:基板・ソース間電圧 基板接合のビルドイン電圧Pb# 0.89V シリコンの比誘電率ε、。=12 電子の電荷量q=1.6 xID−19C基板の不純物
濃度N sub 、4; i、 8 X1015(cm
−3) (2)式において、基板・ソース間電圧VBSとしては
、Vcc/GND間の電圧がそのまま逆バイアスとなる
ことから、v8s=−5vとなる。ここで、各接合の面
積ASを例えば、 AWxA L=10.czmx 3 μm=30μm2
・・・(3) 但し、AW:第1図(a)中のドレイン/ソース20a
の縦方向の長さ AL:第1図(a)中のドレイン/ ソース20aの横方向の長さ と仮定すると、(2)式より c、x=o、 oo 15 pF を得る。なお、(3)式において、AW=10μmはゲ
ート幅W=10μmに合わせ、AL=3μmについては
ゲートアレイの基本セルとして常識的なトランジスタ形
状となるように選んだ数値である。
AS 1 Pb However, AS: Area of each junction VB3: Substrate-source voltage Build-in voltage of substrate junction Pb# 0.89V Relative dielectric constant ε of silicon. =12 Electron charge q=1.6 x ID-19C substrate impurity concentration N sub , 4; i, 8 X1015 (cm
-3) In equation (2), the substrate-source voltage VBS is v8s=-5v since the voltage between Vcc and GND becomes a reverse bias as it is. Here, the area AS of each junction is, for example, AWxA L=10. czmx 3μm=30μm2
...(3) However, AW: drain/source 20a in FIG. 1(a)
Assuming that the vertical length AL is the horizontal length of the drain/source 20a in FIG. 1(a), c, x=o, oo 15 pF is obtained from equation (2). Note that in equation (3), AW=10 μm is a value selected to match the gate width W=10 μm, and AL=3 μm is a value selected to provide a common transistor shape as a basic cell of a gate array.

第2図に示すような形状の基本セルでは、PMO811
,12側においてMO3容量は2組(ゲート電極の数)
、接合容量は3組(ドレイン、ソースの数)あるので、
結局 MO3O3容量計T1>接合容量の合計T2・・・(4
) 但し、T 1 = CoxX 2 =0.041)FT
 2 = Cjヶ×3と0.05pFとなる。つまり、
オン状態のMoSトランジスタによる方が、オフ状態の
ものより1桁大きな容量を得ることができるのである。
In the basic cell of the shape shown in Fig. 2, PMO811
, 2 sets of MO3 capacitance on the 12 side (number of gate electrodes)
, there are three sets of junction capacitance (the number of drains and sources), so
In the end, MO3O3 capacitance meter T1 > total junction capacitance T2...(4
) However, T 1 = CoxX 2 = 0.041) FT
2 = Cj months x 3 and 0.05pF. In other words,
An on-state MoS transistor can provide an order of magnitude larger capacitance than an off-state MoS transistor.

従って、本実施例では全てのMOSトランジスタがオン
状態となるようにしたので、従来のものより容量の大き
なバイパス・コンデンサを得ることができる。
Therefore, in this embodiment, all the MOS transistors are turned on, so that a bypass capacitor with a larger capacitance than the conventional one can be obtained.

また、本実施例では、第1図(a)に示すように、PM
O311,12とNMO321,22(7)それぞれの
中央を、基本セルの使用、未使用にかかわらず配設され
た電源電位配線31及び接地電位配線32を利用するこ
とで、第1層の金属配線のみで無理無くバイパス・コン
デンサを構成できる。従って、前記文献1のように大域
配線を著しく妨げるという問題はない。その上水実施例
においては、PMO311,12及びNMO821゜2
2のゲート11G1.11G2.11G2.12G2.
21G1.21G2.22G1.2202の電位と、そ
の上方に形成された第1層金属による電源電位線31及
び接地電位線32の電位とが、互いに逆電位となる。例
えば、PMO311゜12のゲート11G1.11G2
・・・は接地電位配線32と接続され、その上方を電源
電位配線31が通る。このような電源電位配線31及び
接地電位配線32は、一般に信号線よりも幅が広く、従
って、ゲートと第1層金属配線との間の容量をもバイパ
ス・コンデンサの容量として加味できる。
In addition, in this example, as shown in FIG. 1(a), PM
By using the power supply potential wiring 31 and the ground potential wiring 32 arranged in the center of each of O311, 12 and NMO321, 22 (7), regardless of whether the basic cell is used or not, the first layer metal wiring You can easily configure a bypass capacitor using only Therefore, there is no problem of significantly interfering with global wiring as in Document 1. In its tap water example, PMO 311,12 and NMO 821°2
2 gate 11G1.11G2.11G2.12G2.
The potential of 21G1.21G2.22G1.2202 and the potential of the power supply potential line 31 and the ground potential line 32 made of the first layer metal formed above are opposite potentials. For example, gate 11G1.11G2 of PMO311°12
... are connected to the ground potential wiring 32, and the power supply potential wiring 31 passes above them. Such power supply potential wiring 31 and ground potential wiring 32 are generally wider than the signal line, and therefore, the capacitance between the gate and the first layer metal wiring can also be taken into account as the capacitance of the bypass capacitor.

さらに、第1図の配線パターンの一例を示す第4図のよ
うに、第1層金属による電源電位配線31及び接地電位
配線32の一部分31a、32aを、ゲート方向にれぞ
れ延設することにより、より大きな容量を加味すること
も可能である。
Furthermore, as shown in FIG. 4 showing an example of the wiring pattern of FIG. 1, portions 31a and 32a of the power supply potential wiring 31 and the ground potential wiring 32 made of the first layer metal are respectively extended in the gate direction. It is also possible to add a larger capacity.

なお、本発明は図示の実施例に限定されず、例えば第1
図及び第2図の基本セルを他の構成にしたり、それに応
じて電源電位配線31及び接地電位配線32を第1図及
び第4図以外の配線パターンにする等、種々の変形が可
能である。
Note that the present invention is not limited to the illustrated embodiment; for example, the first embodiment
Various modifications are possible, such as changing the basic cells shown in the figures and FIGS. 2 to other configurations, or changing the power supply potential wiring 31 and the ground potential wiring 32 to wiring patterns other than those shown in FIGS. 1 and 4 accordingly. .

(発明の効果) 以上詳細に説明したように、本発明によれば、未使用の
基本セルのPMO3及びNMO8が、全てオン状態とな
るような条件でMO3容量を得るバイパス・コンデンサ
を構成したので、従来のように一方の伝導型のMOSト
ランジスタの容量のみをもっばら用いる構成のものに対
して、約2倍の大きな容量を得ることができる。その上
、例えば第1層の金属配線のみで無理なく構成できるこ
とから、従来の2層分の金属配線を用いることによる大
域配線の妨げという問題を、簡易、的確に改善できる。
(Effects of the Invention) As explained above in detail, according to the present invention, a bypass capacitor is configured to obtain MO3 capacity under the condition that PMO3 and NMO8 of unused basic cells are all turned on. , it is possible to obtain a capacitance approximately twice as large as that of a conventional configuration in which only the capacitance of a MOS transistor of one conduction type is used. Furthermore, since it can be reasonably constructed using only the first layer of metal wiring, for example, the problem of hindering global wiring caused by using two layers of metal wiring can be easily and accurately improved.

【図面の簡単な説明】[Brief explanation of drawings]

第1図(a)、(b)、(c)は本発明の実施例のバイ
パス・コンデンサを示すもので、同図(a)は配線図、
同図(b)、(C)は等価回路図、第2図(a)、(b
)は本発明の実施例の基本セルを示すもので、同図(a
)はパターン図、同図(b)は等価回路図、第3図は第
1図中の1MO3の概略断面図、第4図は第1図の配線
パターン図である。 10a、10b、10c、20a、20b、20C・・
・・・・ドレイン/ソース、11,12・・・・・・1
MO3,11G1.11G2.12G1.12G2゜2
1G1.21G2.22G1.22G2・・・・・・ゲ
ート、31・・・・・・電源電位配線、32・・・・・
・接地電位配線。
FIGS. 1(a), (b), and (c) show bypass capacitors according to embodiments of the present invention, and FIG. 1(a) is a wiring diagram,
Figures (b) and (C) are equivalent circuit diagrams, Figures 2 (a) and (b)
) shows the basic cell of the embodiment of the present invention, and (a
) is a pattern diagram, FIG. 3(b) is an equivalent circuit diagram, FIG. 3 is a schematic sectional view of 1MO3 in FIG. 1, and FIG. 4 is a wiring pattern diagram of FIG. 1. 10a, 10b, 10c, 20a, 20b, 20C...
...Drain/source, 11, 12...1
MO3, 11G1.11G2.12G1.12G2゜2
1G1.21G2.22G1.22G2... Gate, 31... Power supply potential wiring, 32...
・Ground potential wiring.

Claims (1)

【特許請求の範囲】[Claims] Pチャネル型MOSトランジスタ及びNチャネル型MO
Sトランジスタからなる基本セルを複数配列してなるC
MOSゲートアレイにおいて、未使用の基本セルのPチ
ャネル型MOSトランジスタ及びNチャネル型MOSト
ランジスタのうち、Pチャネル型MOSトランジスタの
ソース及びドレインを電源電位配線に接続すると共にゲ
ートを接地電位配線に接続し、Nチャネル型MOSトラ
ンジスタのソース及びドレインを接地電位配線に接続す
ると共にゲートを電源電位配線に接続してバイパス・コ
ンデンサを構成したことを特徴とするCMOSゲートア
レイ。
P-channel type MOS transistor and N-channel type MO
C formed by arranging multiple basic cells consisting of S transistors
In the MOS gate array, among the P-channel MOS transistors and N-channel MOS transistors of unused basic cells, the source and drain of the P-channel MOS transistor are connected to the power supply potential wiring, and the gate is connected to the ground potential wiring. A CMOS gate array, characterized in that the source and drain of an N-channel MOS transistor are connected to a ground potential wiring, and the gate is connected to a power supply potential wiring to form a bypass capacitor.
JP1062563A 1989-03-15 1989-03-15 CMOS semiconductor integrated circuit Expired - Fee Related JP2786467B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1062563A JP2786467B2 (en) 1989-03-15 1989-03-15 CMOS semiconductor integrated circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1062563A JP2786467B2 (en) 1989-03-15 1989-03-15 CMOS semiconductor integrated circuit

Publications (2)

Publication Number Publication Date
JPH02241061A true JPH02241061A (en) 1990-09-25
JP2786467B2 JP2786467B2 (en) 1998-08-13

Family

ID=13203876

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1062563A Expired - Fee Related JP2786467B2 (en) 1989-03-15 1989-03-15 CMOS semiconductor integrated circuit

Country Status (1)

Country Link
JP (1) JP2786467B2 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04147674A (en) * 1990-10-09 1992-05-21 Nec Ic Microcomput Syst Ltd Cmos gate array device
JP2001516955A (en) * 1997-09-11 2001-10-02 テレフオンアクチーボラゲツト エル エム エリクソン Electric device and manufacturing method thereof
EP1326344A2 (en) * 2001-12-21 2003-07-09 NEC Electronics Corporation Universal logic module and ASIC using the same
JP2006086331A (en) * 2004-09-16 2006-03-30 Matsushita Electric Ind Co Ltd Standard cell, semiconductor device provided therewith, and method of forming layout thereof
US7638821B2 (en) 2005-08-31 2009-12-29 Nec Electronics Corporation Integrated circuit incorporating decoupling capacitor under power and ground lines

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6161437A (en) * 1984-09-03 1986-03-29 Toshiba Corp Semiconductor integrated circuit device
JPS61248551A (en) * 1985-04-24 1986-11-05 シ−メンス、アクチエンゲゼルシヤフト Cmos structure cell
JPS6474737A (en) * 1987-09-17 1989-03-20 Sanyo Electric Co Master slice type semiconductor device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6161437A (en) * 1984-09-03 1986-03-29 Toshiba Corp Semiconductor integrated circuit device
JPS61248551A (en) * 1985-04-24 1986-11-05 シ−メンス、アクチエンゲゼルシヤフト Cmos structure cell
JPS6474737A (en) * 1987-09-17 1989-03-20 Sanyo Electric Co Master slice type semiconductor device

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04147674A (en) * 1990-10-09 1992-05-21 Nec Ic Microcomput Syst Ltd Cmos gate array device
JP2001516955A (en) * 1997-09-11 2001-10-02 テレフオンアクチーボラゲツト エル エム エリクソン Electric device and manufacturing method thereof
JP2012028782A (en) * 1997-09-11 2012-02-09 Telefon Ab L M Ericsson Electric device
JP2014039043A (en) * 1997-09-11 2014-02-27 Telefon Ab L M Ericsson Electric device
EP1326344A2 (en) * 2001-12-21 2003-07-09 NEC Electronics Corporation Universal logic module and ASIC using the same
EP1326344A3 (en) * 2001-12-21 2007-03-21 NEC Electronics Corporation Universal logic module and ASIC using the same
JP2006086331A (en) * 2004-09-16 2006-03-30 Matsushita Electric Ind Co Ltd Standard cell, semiconductor device provided therewith, and method of forming layout thereof
US7638821B2 (en) 2005-08-31 2009-12-29 Nec Electronics Corporation Integrated circuit incorporating decoupling capacitor under power and ground lines

Also Published As

Publication number Publication date
JP2786467B2 (en) 1998-08-13

Similar Documents

Publication Publication Date Title
US7638821B2 (en) Integrated circuit incorporating decoupling capacitor under power and ground lines
JP2927463B2 (en) Semiconductor storage device
US8166440B1 (en) Basic cell architecture for structured application-specific integrated circuits
US7378702B2 (en) Vertical memory device structures
JP3089570B2 (en) Integrated circuit comprising a plurality of transistor structures with shared electrodes
US4849801A (en) Semiconductor memory device having increased capacitance for the storing nodes of the memory cells
US6479905B1 (en) Full CMOS SRAM cell
JPH0997885A (en) Gate array
US7990756B2 (en) Semiconductor memory device and method for manufacturing same
KR100305440B1 (en) Semiconductor integrated circuit device
JPH0770624B2 (en) Semiconductor integrated circuit
US6734573B2 (en) Semiconductor memory having access transistors formed in a single well and driver transistors formed in wells different from the single well
US6737685B2 (en) Compact SRAM cell layout for implementing one-port or two-port operation
JPH02241061A (en) Cmos gate array
WO2004075297A1 (en) Semiconductor storage device
US6347048B2 (en) Semiconductor memory device
JPS586157A (en) Cmos master slice lsi
US6538338B2 (en) Static RAM semiconductor memory device having reduced memory
JPH0438146B2 (en)
US20040203196A1 (en) Semiconductor integrated circuit
JP2840239B2 (en) Master slice type semiconductor device
JP2689940B2 (en) Static memory cell
JPH0821688B2 (en) Semiconductor memory device
JP2555870B2 (en) Semiconductor memory device
JP3186059B2 (en) Semiconductor device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees