JPH02117591U - - Google Patents
Info
- Publication number
- JPH02117591U JPH02117591U JP2608989U JP2608989U JPH02117591U JP H02117591 U JPH02117591 U JP H02117591U JP 2608989 U JP2608989 U JP 2608989U JP 2608989 U JP2608989 U JP 2608989U JP H02117591 U JPH02117591 U JP H02117591U
- Authority
- JP
- Japan
- Prior art keywords
- bank
- mode
- selection
- determination circuit
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010586 diagram Methods 0.000 description 2
Description
第1図は本考案の一実施例の回路構成を表すブ
ロツク図、第2図はこの実施例によるバンクの使
用状況を示すアドレスマツプ、第3図は従来の回
路構成を示すブロツク図、第4図はこの従来技術
によるバンクの使用状況を示すアドレスマツプで
ある。 1……CRTコントローラ、2,3……VRA
M、11……バンクセレクタ、12……バンク選
択フリツプフロツプ、13……モード決定フリツ
プフロツプ、14,15,16,17……AND
回路、18,19……OR回路。
ロツク図、第2図はこの実施例によるバンクの使
用状況を示すアドレスマツプ、第3図は従来の回
路構成を示すブロツク図、第4図はこの従来技術
によるバンクの使用状況を示すアドレスマツプで
ある。 1……CRTコントローラ、2,3……VRA
M、11……バンクセレクタ、12……バンク選
択フリツプフロツプ、13……モード決定フリツ
プフロツプ、14,15,16,17……AND
回路、18,19……OR回路。
Claims (1)
- CRT画面表示のコントロールを示うCRTコ
ントローラと、CRT画面への表示データを記憶
する複数バンクに分割されたデイスプレイメモリ
と、このメモリバンクを選択して使用バンクを決
定するバンクセレクタとから成り、このバンクセ
レクタは、前記メモリバンクを選択する選択信号
を出力するバンク選択回路と、このバンクセレク
タのモードを決定するモード信号を出力するモー
ド決定回路と、これら選択信号とモード信号とを
入力してバンクを決定するバンク決定回路とから
構成されることを特徴とするデイスプレイメモリ
のアクセス制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1989026089U JPH0738947Y2 (ja) | 1989-03-09 | 1989-03-09 | デイスプレイメモリのアクセス制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1989026089U JPH0738947Y2 (ja) | 1989-03-09 | 1989-03-09 | デイスプレイメモリのアクセス制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH02117591U true JPH02117591U (ja) | 1990-09-20 |
JPH0738947Y2 JPH0738947Y2 (ja) | 1995-09-06 |
Family
ID=31247397
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1989026089U Expired - Lifetime JPH0738947Y2 (ja) | 1989-03-09 | 1989-03-09 | デイスプレイメモリのアクセス制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0738947Y2 (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56154784A (en) * | 1980-04-30 | 1981-11-30 | Fujitsu Ltd | Monochromatic imaginary picture system |
JPS61145589A (ja) * | 1984-12-19 | 1986-07-03 | 株式会社ピーエフユー | メモリ制御装置 |
-
1989
- 1989-03-09 JP JP1989026089U patent/JPH0738947Y2/ja not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56154784A (en) * | 1980-04-30 | 1981-11-30 | Fujitsu Ltd | Monochromatic imaginary picture system |
JPS61145589A (ja) * | 1984-12-19 | 1986-07-03 | 株式会社ピーエフユー | メモリ制御装置 |
Also Published As
Publication number | Publication date |
---|---|
JPH0738947Y2 (ja) | 1995-09-06 |