JPH02112030U - - Google Patents
Info
- Publication number
- JPH02112030U JPH02112030U JP2121889U JP2121889U JPH02112030U JP H02112030 U JPH02112030 U JP H02112030U JP 2121889 U JP2121889 U JP 2121889U JP 2121889 U JP2121889 U JP 2121889U JP H02112030 U JPH02112030 U JP H02112030U
- Authority
- JP
- Japan
- Prior art keywords
- phase
- loop circuit
- controlled oscillator
- voltage controlled
- main loop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010408 sweeping Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 1
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
第1図は本考案に係る位相同期ループ回路の一
実施例を示す構成ブロツク図、第2図は第1図装
置の位相比較器2の特性曲線図、第3図は第1図
装置の動作を示す図、第4図は位相同期ループ回
路の従来例を示す構成ブロツク図、第5図は第4
図装置の動作を示す図である。 2……第1の位相比較部、4,12……スイツ
チ手段、5……演算増幅器、6……電圧制御発振
器、10……第2の位相比較部、13……オフセ
ツト電圧回路、C……積分用キヤパシタ、S1…
…第1の基準信号、S3……第2の基準信号、f
0……出力周波数、−V……オフセツト電圧。
実施例を示す構成ブロツク図、第2図は第1図装
置の位相比較器2の特性曲線図、第3図は第1図
装置の動作を示す図、第4図は位相同期ループ回
路の従来例を示す構成ブロツク図、第5図は第4
図装置の動作を示す図である。 2……第1の位相比較部、4,12……スイツ
チ手段、5……演算増幅器、6……電圧制御発振
器、10……第2の位相比較部、13……オフセ
ツト電圧回路、C……積分用キヤパシタ、S1…
…第1の基準信号、S3……第2の基準信号、f
0……出力周波数、−V……オフセツト電圧。
Claims (1)
- 電圧制御発振器の出力に基づく信号と第1の基
準信号との位相差を第1の位相比較部で検出し前
記第1の位相比較部の出力を積分器を介して前記
電圧制御発振器の入力に帰還する主ループ回路と
、前記電圧制御発振器の出力に基づく信号と第2
の基準信号との位相差を第2の位相比較部で検出
し前記第2の位相比較部の出力を前記積分器を介
して前記電圧制御発振器の入力に帰還し前記主ル
ープ回路よりも大きなキヤプチヤレンジを有する
プリチユーンループ回路とを具備し、前記プリチ
ユーンループ回路と前記主ループ回路とをスイツ
チ手段で切換えることにより前記電圧制御発振器
の出力周波数を前記主ループのキヤプチヤレンジ
内の周波数にロツクする位相同期ループ回路にお
いて、前記積分器にオフセツト電圧を入力する手
段を備え、前記電圧制御発振器の出力周波数が前
記プリチユーンループ回路により前記主ループの
キヤプチヤレンジより大きい分解能でロツクし、
主ループ動作時に前記オフセツト電圧の積分によ
る掃引で前記主ループのキヤプチヤレンジ内に制
御されるように構成したことを特徴とする位相同
期ループ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2121889U JPH0718188Y2 (ja) | 1989-02-23 | 1989-02-23 | 位相同期ループ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2121889U JPH0718188Y2 (ja) | 1989-02-23 | 1989-02-23 | 位相同期ループ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH02112030U true JPH02112030U (ja) | 1990-09-07 |
JPH0718188Y2 JPH0718188Y2 (ja) | 1995-04-26 |
Family
ID=31238257
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2121889U Expired - Lifetime JPH0718188Y2 (ja) | 1989-02-23 | 1989-02-23 | 位相同期ループ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0718188Y2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0645931A (ja) * | 1992-03-11 | 1994-02-18 | Matsushita Electric Ind Co Ltd | 周波数シンセサイザ |
JP2010081247A (ja) * | 2008-09-25 | 2010-04-08 | Panasonic Corp | 周波数シンセサイザ及び無線送信装置 |
JP2015008408A (ja) * | 2013-06-25 | 2015-01-15 | アンリツ株式会社 | Pllシンセサイザ、それを用いた信号分析装置及び信号発生装置、並びに校正方法 |
JP2016111650A (ja) * | 2014-12-10 | 2016-06-20 | アンリツ株式会社 | 電圧設定装置、それを備えたpllシンセサイザ、信号分析装置及び信号発生装置並びに電圧設定方法 |
-
1989
- 1989-02-23 JP JP2121889U patent/JPH0718188Y2/ja not_active Expired - Lifetime
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0645931A (ja) * | 1992-03-11 | 1994-02-18 | Matsushita Electric Ind Co Ltd | 周波数シンセサイザ |
JP2010081247A (ja) * | 2008-09-25 | 2010-04-08 | Panasonic Corp | 周波数シンセサイザ及び無線送信装置 |
JP2015008408A (ja) * | 2013-06-25 | 2015-01-15 | アンリツ株式会社 | Pllシンセサイザ、それを用いた信号分析装置及び信号発生装置、並びに校正方法 |
JP2016111650A (ja) * | 2014-12-10 | 2016-06-20 | アンリツ株式会社 | 電圧設定装置、それを備えたpllシンセサイザ、信号分析装置及び信号発生装置並びに電圧設定方法 |
Also Published As
Publication number | Publication date |
---|---|
JPH0718188Y2 (ja) | 1995-04-26 |