JPH0196029U - - Google Patents
Info
- Publication number
- JPH0196029U JPH0196029U JP19225387U JP19225387U JPH0196029U JP H0196029 U JPH0196029 U JP H0196029U JP 19225387 U JP19225387 U JP 19225387U JP 19225387 U JP19225387 U JP 19225387U JP H0196029 U JPH0196029 U JP H0196029U
- Authority
- JP
- Japan
- Prior art keywords
- key
- input
- priority encoder
- mentioned
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003111 delayed effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Input From Keyboards Or The Like (AREA)
Description
第1図はこの考案に係るキー入力回路の構成の
一例を示すブロツク線図、第2図は動作説明用の
タイミング図、第3図及び第4図は従来装置のブ
ロツク線図である。 図中、1はキー操作部、2はプライオリテイエ
ンコーダ、3は入力ポート、4は遅延回路、5は
単安定マルチバイブレータ、6はフリツプフロツ
プ、7はCPUである。
一例を示すブロツク線図、第2図は動作説明用の
タイミング図、第3図及び第4図は従来装置のブ
ロツク線図である。 図中、1はキー操作部、2はプライオリテイエ
ンコーダ、3は入力ポート、4は遅延回路、5は
単安定マルチバイブレータ、6はフリツプフロツ
プ、7はCPUである。
Claims (1)
- 【実用新案登録請求の範囲】 キー操作部のスイツチを押すことにより発せら
れるキー信号を受け、該キー信号が入力したこと
を表す状態信号を送出するとともに上記押された
スイツチに対するデータを形成して入力ポートに
加えるプライオリテイエンコーダと、 該プライオリテイエンコーダからの上記状態信
号により所定時間遅れたラツチ用信号を形成して
上記入力ポートに与え、上記プライオリテイエン
コーダから入力したデータをCPUへ送出可能に
保持させる遅延回路とを備えていることを特徴と
するキー入力回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19225387U JPH0196029U (ja) | 1987-12-18 | 1987-12-18 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19225387U JPH0196029U (ja) | 1987-12-18 | 1987-12-18 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0196029U true JPH0196029U (ja) | 1989-06-26 |
Family
ID=31483120
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19225387U Pending JPH0196029U (ja) | 1987-12-18 | 1987-12-18 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0196029U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03210620A (ja) * | 1990-01-16 | 1991-09-13 | Anritsu Corp | キー入力装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54111230A (en) * | 1978-02-21 | 1979-08-31 | Toshiba Corp | Input control system |
-
1987
- 1987-12-18 JP JP19225387U patent/JPH0196029U/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54111230A (en) * | 1978-02-21 | 1979-08-31 | Toshiba Corp | Input control system |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03210620A (ja) * | 1990-01-16 | 1991-09-13 | Anritsu Corp | キー入力装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0196029U (ja) | ||
JPS6095602U (ja) | 制御回路の安全回路 | |
JPS58114631U (ja) | チヤタリング除去回路 | |
JPS6451322U (ja) | ||
JPS60126853U (ja) | 割り込み信号制御回路 | |
JPS6055125U (ja) | 反転信号発生回路 | |
JPS60180169U (ja) | 電話機 | |
JPS58155029U (ja) | キ−ボ−ド装置 | |
JPS648853U (ja) | ||
JPS60649U (ja) | マルチcpuシステムの同期装置 | |
JPS58124895U (ja) | アラ−ム信号保持回路 | |
JPS5977202U (ja) | 操作摘子装置 | |
JPS58171754U (ja) | メモリ付き間欠ワイパ | |
JPS58101235U (ja) | キ−ボ−ドエンコ−ダ | |
JPS5942658U (ja) | 識別信号発生回路 | |
JPS58158581U (ja) | パルス符号式遠方監視制御装置 | |
JPS5837234U (ja) | インピ−ダンス回路の制御回路 | |
JPS60144333U (ja) | ワイヤレス非常呼出装置 | |
JPS6116628U (ja) | インタフエ−ス回路 | |
JPS58149878U (ja) | 電卓付リモ−トコントロ−ル送信機 | |
JPH0268541U (ja) | ||
JPS5877943U (ja) | 多数点サンプリング回路 | |
JPS59111349U (ja) | 受信機におけるデ−タ誤り防止回路 | |
JPS59118380U (ja) | 遠方監視制御装置 | |
JPS63111723U (ja) |