JPH01260977A - Clamp circuit - Google Patents
Clamp circuitInfo
- Publication number
- JPH01260977A JPH01260977A JP63087277A JP8727788A JPH01260977A JP H01260977 A JPH01260977 A JP H01260977A JP 63087277 A JP63087277 A JP 63087277A JP 8727788 A JP8727788 A JP 8727788A JP H01260977 A JPH01260977 A JP H01260977A
- Authority
- JP
- Japan
- Prior art keywords
- clamp
- signal
- converter
- level
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000002131 composite material Substances 0.000 claims abstract description 5
- 238000012935 Averaging Methods 0.000 claims description 9
- 238000000926 separation method Methods 0.000 abstract description 4
- 238000006243 chemical reaction Methods 0.000 abstract description 3
- 230000010354 integration Effects 0.000 abstract 2
- 238000010586 diagram Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 1
- 238000007792 addition Methods 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- NJPPVKZQTLUDBO-UHFFFAOYSA-N novaluron Chemical compound C1=C(Cl)C(OC(F)(F)C(OC(F)(F)F)F)=CC=C1NC(=O)NC(=O)C1=C(F)C=CC=C1F NJPPVKZQTLUDBO-UHFFFAOYSA-N 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 239000011701 zinc Substances 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
Landscapes
- Picture Signal Circuits (AREA)
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、コンポジフトビデオ信号を入力してシンクト
ップ(水平同期信号先端)をクランプするクランプ回路
に関する。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a clamp circuit that receives a composite video signal and clamps a sync top (horizontal synchronizing signal tip).
テレビ信号を扱う場合、レベル変動を防止するために、
アナログのビデオ信号に対してはその入力部でシンクト
ップ或いはペデスタルクランプの処理を行って直流再生
している。ところが、テレビ信号の高精細化が進むと、
デジタル処理が不可欠となってくる。When dealing with television signals, to prevent level fluctuations,
Analog video signals are processed with a sync top or pedestal clamp at the input section for DC reproduction. However, as the definition of television signals progresses,
Digital processing will become essential.
このようなデジタル処理の場合には、A/D変換を行う
処理の前段においてアナログ信号を如何にクランプする
かによって、画質が大きく左右されてくることはもとよ
り、同期分離等を含めたタイミングの抽出が大きな影響
を受ける。つまりA/D変換部の入力レベル範囲を最大
に利用しなけばならない。特に、全デジタル化した場合
には、A/D変換部の入力信号がうまくクランプされて
いなけば、クランプ用のパルスの検出は不可能である。In the case of such digital processing, the image quality is greatly affected by how the analog signal is clamped before the A/D conversion process, as well as timing extraction, including synchronization separation, etc. is greatly affected. In other words, the input level range of the A/D converter must be utilized to the maximum. In particular, in the case of full digitalization, it is impossible to detect clamping pulses unless the input signal to the A/D converter is properly clamped.
本発明の目的は、A/D変換器への入力信号を特定の電
圧にレベルにクランプさせ、A/D変換部の入力範囲を
有効に利用できるようにして、ダイナミックレンジいっ
ばいの入力信号を処理でき、S/Nが向上し、安定なデ
ジタル同期分離を可能とすることである。An object of the present invention is to clamp the input signal to the A/D converter to a specific voltage level, so that the input range of the A/D converter can be effectively used, and the input signal with the full dynamic range can be processed. The objective is to enable stable digital synchronization separation with improved signal-to-noise ratio.
このために本発明は、入力するアナログのコンポジット
ビデオ信号を所定のクランプレベルでシンクトップクラ
ンプするクランプ部と、該クランプ部でクランプされた
ビデオ信号をデジタル信号に変換するA/D変換器と、
該A/D変換器からのデジタル信号を基準レベルと水平
同期信号期間だけ比較する比較器と、該比較器からの比
較出力を積分し平均化する積分平均回路と、該積分平均
回路からの出力を水平走査期間保持する保持手段と、該
保持手段からの出力をアナログ信号に変換して上記クラ
ンプ部のクランプレベルに印加する手段とで構成した。To this end, the present invention includes: a clamp section that clamps an input analog composite video signal at a predetermined clamp level; an A/D converter that converts the video signal clamped by the clamp section into a digital signal;
a comparator that compares the digital signal from the A/D converter with a reference level for a horizontal synchronization signal period; an integral averaging circuit that integrates and averages the comparison output from the comparator; and an output from the integral averaging circuit. The holding means holds the signal for a horizontal scanning period, and means converts the output from the holding means into an analog signal and applies it to the clamp level of the clamp section.
以下、本発明の実施例について説明する。第1図はその
一実施例のクランプ回路を示す図である。Examples of the present invention will be described below. FIG. 1 is a diagram showing a clamp circuit of one embodiment.
入力端子1に入力するアナログのコンポジットビデオ信
号は、レベル調整器2でレベル調整され、コンデンサ3
で直流カットされた後に、クランプレベル設定器4でク
ランプレベルが設定された増幅器5でクランプされてか
ら、A/D変換器6に入力する。そして、このA/D変
換器6でサンプリングクロックfsでA/D変換処理さ
れ遅延部7で所定時間遅延を受けた後に、信号処理部(
図示せず)に出力する。The analog composite video signal input to input terminal 1 is level-adjusted by level adjuster 2, and capacitor 3
After the direct current is cut at , the signal is clamped by an amplifier 5 whose clamp level is set by a clamp level setter 4 , and then input to an A/D converter 6 . Then, after being subjected to A/D conversion processing using the sampling clock fs in this A/D converter 6 and being delayed by a predetermined time in the delay unit 7, the signal processing unit (
(not shown).
一方、上記した増幅器5からの出力信号は増幅器8で増
幅され、ローパスフィルタ9でビデオ信号成分が除去さ
れた同期信号成分のみが取り出され(第2図(b)参照
)、リミッタ10でその同期成分がリミット処理される
(第2図(C))。On the other hand, the output signal from the amplifier 5 described above is amplified by the amplifier 8, and only the synchronization signal component from which the video signal component has been removed is extracted by the low-pass filter 9 (see FIG. 2(b)). The components are subjected to limit processing (FIG. 2(C)).
そして、上記した遅延回路7からのデジタルビデオ信号
は、比較器11で予めデジスイッチ等の基準レベル設定
器1・2で設定された基準レベル(基準シンクトップレ
ベル)と比較され、その比較結果が積分平均回路13に
出力する。この積分平均回路13はリミッタ10からの
同期信号(この同期信号と比較器11からの出力信号と
は遅延回路7でタイミングが合わされている。)を受け
て、その信号期間だけ比較出力を積分し平均処理を行う
。The digital video signal from the delay circuit 7 described above is compared in a comparator 11 with a reference level (reference sync top level) set in advance with reference level setters 1 and 2 such as a digital switch, and the comparison result is It is output to the integral averaging circuit 13. This integrating/averaging circuit 13 receives a synchronizing signal from the limiter 10 (this synchronizing signal and the output signal from the comparator 11 are synchronized in timing by the delay circuit 7), and integrates the comparison output for the period of the signal. Perform averaging processing.
そして、この積分平均回路13から出力する同期信号成
分は、ラッチ14でIH期間(水平走査期間)保持され
、D/A変換器15でアナログ信号に変換された後、予
めオフセント設定器16でオフセット電圧が設定された
増幅器17で増幅されて、上記クランプレベル設定器4
に補正電圧として印加する。The synchronizing signal component output from the integrating and averaging circuit 13 is held in a latch 14 for an IH period (horizontal scanning period), converted into an analog signal by a D/A converter 15, and then offset by an offset setting device 16 in advance. The voltage is amplified by the set amplifier 17 and output to the clamp level setter 4.
is applied as a correction voltage.
よって、例えば第2(k(a)に示すようなビデオ信号
が入力する場合には、基準レベル設定器12によって設
定された基準レベルaに対して水平同期信号すのトップ
(下端)がずれている場合に、その差分に相当する比較
出力が比較器11から出力する。そして、この比較出力
が積分平均化される。Therefore, for example, when a video signal as shown in the second (k(a)) is input, the top (lower end) of the horizontal synchronizing signal may deviate from the reference level a set by the reference level setter 12. If so, a comparison output corresponding to the difference is output from the comparator 11. Then, this comparison output is integrated and averaged.
この積分平均化は、その比較出力を累計加算或いは減算
し加算或いは減算回数で除算することにより行う。除算
をシフトレジスタで行う場合には、2″回となる。This integral averaging is performed by cumulatively adding or subtracting the comparison output and dividing it by the number of additions or subtractions. When division is performed using a shift register, the number of divisions is 2''.
以上より、増幅器17から出力する電圧V′は比較出力
に比例しているので、クンンプ部におけるジンクトップ
のクランプが高速でしかも精度良く行われる。As described above, since the voltage V' outputted from the amplifier 17 is proportional to the comparison output, the clamping of the zinc top in the clamp section is performed at high speed and with high precision.
このようなシンクトップクランプを行うことにより、A
/D変換器6の入力レベルが完全に補正され、ダイナミ
ックレンジいっばいの入力信号を処理できるようになる
(第3図参照)。よって、S/Nが向上し安定な全デジ
タル同期分離が可能となり、特に高精細化テレビジョン
の場合には同期信号、映像信号ともに高精度、高安定な
信号として得ることができる。また、同期信号部分を適
当な値でスライスすることも可能となり、更に入力信号
のダイナミックレンジ拡大もできる。By performing such a sink top clamp, A
The input level of the /D converter 6 is completely corrected, making it possible to process input signals with a wide dynamic range (see FIG. 3). Therefore, the S/N ratio is improved and stable all-digital synchronization separation becomes possible, and especially in the case of high-definition television, both the synchronization signal and the video signal can be obtained as highly accurate and highly stable signals. Furthermore, it becomes possible to slice the synchronization signal portion by an appropriate value, and it is also possible to expand the dynamic range of the input signal.
以上から本発明によれば、所期の目的を効果的に達成す
ることができる。As described above, according to the present invention, the intended purpose can be effectively achieved.
第1図は本発明の一実施例のクランプ回路の回路図、第
2図(a)〜(C)、第3図はその動作説明用の信号波
形図である。
1・・・入力端子、2・・・レベル調整器、3・・・直
流カット用コンデンサ、4・・・クランプレベル設定器
、5・・・増幅器、6・・・A/D変換器、7・・・遅
延回路、8・・・増幅器、9・・・ローパスフィルタ、
10・・・リミッタ、11・・・比較器、12・・・基
準レベル設定器、13・・・積分平均回路、14・・・
ラッチ、15・・・D/A変換器、16・・・オフセッ
ト設定器、17・・・増幅器。
代理人 弁理士 長 尾 常 明FIG. 1 is a circuit diagram of a clamp circuit according to an embodiment of the present invention, and FIGS. 2(a) to 3(C) and 3 are signal waveform diagrams for explaining its operation. DESCRIPTION OF SYMBOLS 1... Input terminal, 2... Level adjuster, 3... DC cut capacitor, 4... Clamp level setter, 5... Amplifier, 6... A/D converter, 7 ...Delay circuit, 8...Amplifier, 9...Low pass filter,
10... Limiter, 11... Comparator, 12... Reference level setter, 13... Integrating average circuit, 14...
Latch, 15...D/A converter, 16...Offset setter, 17...Amplifier. Agent Patent Attorney Tsuneaki Nagao
Claims (1)
所定のクランプレベルでシンクトップクランプするクラ
ンプ部と、該クランプ部でクランプされたビデオ信号を
デジタル信号に変換するA/D変換器と、該A/D変換
器からのデジタル信号を基準レベルと水平同期信号期間
だけ比較する比較器と、該比較器からの比較出力を積分
し平均化する積分平均回路と、該積分平均回路からの出
力を水平走査期間保持する保持手段と、該保持手段から
の出力をアナログ信号に変換して上記クランプ部のクラ
ンプレベルに印加する手段とで構成したことを特徴とす
るクランプ回路。(1) a clamp section that clamps an input analog composite video signal at a predetermined clamp level; an A/D converter that converts the video signal clamped by the clamp section into a digital signal; A comparator that compares the digital signal from the D converter with the reference level for only the horizontal synchronization signal period, an integral averaging circuit that integrates and averages the comparison output from the comparator, and a horizontal scanning circuit that horizontally scans the output from the integral averaging circuit. 1. A clamp circuit comprising: a holding means for holding for a period of time; and means for converting an output from the holding means into an analog signal and applying it to the clamp level of the clamp section.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63087277A JPH01260977A (en) | 1988-04-11 | 1988-04-11 | Clamp circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63087277A JPH01260977A (en) | 1988-04-11 | 1988-04-11 | Clamp circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01260977A true JPH01260977A (en) | 1989-10-18 |
Family
ID=13910282
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63087277A Pending JPH01260977A (en) | 1988-04-11 | 1988-04-11 | Clamp circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01260977A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0462804A2 (en) * | 1990-06-18 | 1991-12-27 | Victor Company Of Japan, Ltd. | Video signal clamper |
-
1988
- 1988-04-11 JP JP63087277A patent/JPH01260977A/en active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0462804A2 (en) * | 1990-06-18 | 1991-12-27 | Victor Company Of Japan, Ltd. | Video signal clamper |
EP0462804A3 (en) * | 1990-06-18 | 1992-02-26 | Victor Company Of Japan, Ltd. | Video signal clamper |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2000031967A1 (en) | Clamping device and clamping method | |
JPH02276371A (en) | Clamping circuit for video signal | |
US4651213A (en) | Clamping apparatus for a video signal | |
JP2568425B2 (en) | Timing corrector for component television | |
JPH01260977A (en) | Clamp circuit | |
US5341173A (en) | Automatic gain control circuit | |
US6441871B1 (en) | Method for correcting amplitude of synchronizing signal of composite video signal and device therefor | |
JPS63176070A (en) | Video signal clamping device | |
JPS6149561A (en) | A/d converter device | |
JPS63157571A (en) | Synchronizing signal sampling circuit | |
JPS60145729A (en) | Signal clamping method | |
KR100230272B1 (en) | Automatic gain control circuit | |
JPH04360473A (en) | Correlation duplicate sampling circuit | |
JP3271290B2 (en) | Sync separation circuit | |
JPH0210970A (en) | Clamping circuit | |
JPH03102974A (en) | Video signal processor | |
JPH0341891A (en) | Digital type phase locked loop circuit | |
KR0119485Y1 (en) | Gamma correction circuit for video camera system | |
JPH0657052B2 (en) | Sync signal remover | |
JPH0269079A (en) | Video signal input circuit | |
KR100207471B1 (en) | Dual sampling method and apparatus for improving sampling noise | |
JPH02241181A (en) | Level correcting device for semiconductor image sensor | |
JPH0362732A (en) | Synchronizing signal level detector and pedestal level detector | |
JPH0244972A (en) | Bipolar synchronizing signal separator circuit | |
JPH06133186A (en) | Image pickup device |