JPH01238383A - 光電変換装置 - Google Patents

光電変換装置

Info

Publication number
JPH01238383A
JPH01238383A JP63065295A JP6529588A JPH01238383A JP H01238383 A JPH01238383 A JP H01238383A JP 63065295 A JP63065295 A JP 63065295A JP 6529588 A JP6529588 A JP 6529588A JP H01238383 A JPH01238383 A JP H01238383A
Authority
JP
Japan
Prior art keywords
circuit
output
outputs
scan
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63065295A
Other languages
English (en)
Inventor
Tatsuo Furukawa
達生 古川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP63065295A priority Critical patent/JPH01238383A/ja
Publication of JPH01238383A publication Critical patent/JPH01238383A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Facsimile Scanning Arrangements (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は光電変換装置に係り、特に端子数の減少および
外部回路の簡略化を企図した光電変換装置に関する。
[従来技術] 第:S図(Alは、従来の光電変換装置の概略的回路図
、第3図(B)は、その動作を説明するための信号波形
図である。
同図(A)において、光センサ7は複数個配列されてお
り、読出し動作時には各センサ出力が一す。
コンデンサ6に各々蓄積される。そして、スイッチング
トランジスタ5がシフトレジスタ1からの走査パルスに
従って順次ONとなり、各センサ出力が順次読み出され
る。
その際、同図(83に示すように、暗出力基準ビットの
センサ出力(以ド、「暗基準出力」という。)を読み出
すダイミン、グで、トリがパルスが切換回路2およびサ
ンプルホールド回路3に入力する。これによって、切換
回路2が切り換わり、暗基準出力はサンプルホールド回
路3に保持される。そして、トリがパルスが立ドがると
、切換回路2は差動増幅器4に接続した状態に復帰する
続いて、有効画素ピットのセンサ出力(以下、「有効画
素出力」という。)が読出され、差動増幅器4によって
暗基準出力の成分が除去されて、iE確な画像信号8と
して出力される。
[発明が解決しようとする問題点] しかしながら、上記回路を内蔵する従来の光電変換装置
では、暗基準出力をサンプルホールド回路3に保持しよ
うとすると、暗基準ビットの読出しタイミングに合わせ
て別個のトリがパルスを外部から供給する必要がある。
このために、シスデム全体として端子数の増大や外部回
路の複雑化を招来し、コスト的にも不利になるという問
題点を有していた。
E問題点を解決するための手段] 本発明による光電変換装置は、 複数個配列された光電変換素子と、該光電変換素子の出
力を読み出すための走査信号を出力する走査回路と、読
出された前記出力のうち所望の出力を保持する保持手段
とを内蔵し、前記走査回路の所望の走査信号によって前
記保持手段の保持動作を行うことを特徴とする。
[作用] このように上記走査回路の走査信号を利用して上記保持
手段を動作させることによって、外部から別個の信号を
導入することなく保持動作を行うことができ、端子数の
減少および外部回路の簡略化を達成できる。
[実施例] 以ト、本発明の実施例を図面を参照しながら詳細に説明
する。
第1図は1本発明による光電変換装置の第1実施例の概
略的回路図である。
同図において、各光センサ7の出力端子は一時蓄積用の
コンデンサ6に各々接続され、更にスイ・・ノチングト
ランジスタ5を介して出力ライン9へ接続されている。
出力ライン9は切換回路2に接続され、切換回路2は走
査パルス10に従って出力ライン9をサンプルホールド
回路3又は差動増幅器4の非反転端rのいずれか一方に
接続する。サンプルホールド回路3は、走査パルスio
のタイミングで入力信号を保持し、保持した信号を差動
増幅器4の反転端子へ出力する。
各スイッチングトランジスタ5のゲート端子には、シフ
トレジスタ1から走査パルスが順次入力し、そのタイミ
ングでトランジスタ5は順次ONとなる。
また、暗出力基準ビットに対応するトランジスタ5のゲ
ート端fに人力する走査パルス!0は、前記切換回路2
およびサンプルホールド回路:3へ制御信号として人力
する。
次に1本実施例の動作を説明する。
まず、各光センサ7に光が入射し、その光−1に対応し
た電圧がコンデンサ6に各々蓄積されているものとする
この状態で、シフトレジスタlから走査パルスが順次出
力され、読出し動作が行われる。まず第1の走査パルス
が出力されると、第1のトランジスタ5がONとなり、
暗基準出力が対応するコンデンサ6から出力ライン9へ
読出される。
これと同時に、第1の走査パルスによって、切換回路2
は出力ライン9をサンプルホールド回路3へ接続する状
態となり、サンプルホールド回路3は保持動作状態とな
る。
したがって、暗基準出力は切換回路2を通してサンプル
ホールド回路3に保持される。
第1の走査パルスが立ドがると、第1のトランジスタ5
は01” Fとなり、切換回路2は出力ライン9を差動
増幅器4に接続する状態となり、史にサンプルホールド
回路3は保持状態を維持し、暗基準出力を差動増幅器4
の反転端子へ出力する。
続いて、有効画素ビットに対応する走査パルスが順次シ
フトレジスタlから出力され、有効画素出力が順次出力
ライン9へ読出される。これによって、有効画素出力が
差動増幅器4の非反転端rに順次入力し、暗基準出力の
成分が除去された画像15号8として差動増幅器4から
出力される。
第2図は、本発明の第2実施例の概略的回路図である。
本実施例では、暗基準出力を読出す出力ライン9aと有
効画素出力を読出す出力ライン9bとを別個に設けるこ
とで、第1実施例における切換回路2の省略を可能にし
ている。
すなわち、同図に示すように、第1のコンデンサ6に蓄
積された暗基準出力はシフトレジスタlからの第1の走
査パルスによってトランジスタ5を介して出力ライン9
aに読出される。また同時に、第1の走査パルスによっ
てサンプルホールド回路3は保持動作状態となるために
、暗基準出力はサンプルホールド回路:3に保持される
続いて、シフトレジスタ1からの走査パルスによって有
効画素出力が出力ライン9bに順次読出され、差動増幅
器4によってサンプルホールド回路3に保持された暗基
準出力の成分が除去され、差動増幅器4から画像信号8
として出力される。
なお、L記名実施例では第1の光センサを暗出力基準ビ
ットとしたが、これに限定されるものではなく、シフト
レジスタ1の走査パルスを適用に選択してサンプルホー
ルド回路3の制御信号とすれば、任意のビットの出力を
サンプルホールドすることが可能である。
また、1−記名実施例における光センサ7は一般に光電
変換を行う素子であればよく、光導電型、MOS型、S
 I−1’型、ベース蓄積型専を含むものである。また
1本発明は、ラインセンサおよびエリアセンサを問わず
適用可能である。
[5’?!明の効果〕 以[゛、詳細に説明したように、本発明による光電変換
装置は、走査回路の走査信号を利用して保持手段を動作
させるために、外部から別個の信号を導入することなく
保持動作を行うことができ、端子数の減少および外部回
路の簡略化を達成できる。
【図面の簡単な説明】
第1図は、本発明による光電変換装置の第1実施例の概
略的回路図、 第2図は、本発明の第2実施例の概略的回路図、 第3図(^)は、従来の光電変換装置の概略的回路図、
第3図+B)は、その動作を説明するための信号波形図
である。 l・・・シフトレジスタ 2・・・切換回路 3・・・サンプルホールド回路 4・・・差動増幅器 5・・・スイッチングトランジスタ 6・・・蓄積用コンデンサ 7・・・光センサ 8・・・画像信号 9.9a、9b・・・出力ライン 10・・・走査パルス 代理人  弁理」二 山 −ト 穣 1′−第 1 図 u 第2 N

Claims (2)

    【特許請求の範囲】
  1. (1)複数個配列された光電変換素子と、該光電変換素
    子の出力を読み出すための走査信号を出力する走査回路
    と、読出された前記出力のうち所望の出力を保持する保
    持手段とを内蔵し、前記走査回路の所望の走査信号によ
    って前記保持手段の保持動作を行うことを特徴とする光
    電変換装置。
  2. (2)上記光電変換素子の出力のうち上記保持手段に保
    持されるものは、暗出力基準信号であることを特徴とす
    る特許請求の範囲第1項記載の光電変換装置。
JP63065295A 1988-03-18 1988-03-18 光電変換装置 Pending JPH01238383A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63065295A JPH01238383A (ja) 1988-03-18 1988-03-18 光電変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63065295A JPH01238383A (ja) 1988-03-18 1988-03-18 光電変換装置

Publications (1)

Publication Number Publication Date
JPH01238383A true JPH01238383A (ja) 1989-09-22

Family

ID=13282790

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63065295A Pending JPH01238383A (ja) 1988-03-18 1988-03-18 光電変換装置

Country Status (1)

Country Link
JP (1) JPH01238383A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105962922A (zh) * 2016-04-19 2016-09-28 矽力杰半导体技术(杭州)有限公司 光电传感器、光电检测方法以及应用其的心率检测设备

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105962922A (zh) * 2016-04-19 2016-09-28 矽力杰半导体技术(杭州)有限公司 光电传感器、光电检测方法以及应用其的心率检测设备

Similar Documents

Publication Publication Date Title
US5296696A (en) Solid state image pickup apparatus and driving method
US6999374B2 (en) CMOS image sensor having row decoder capable of shutter timing control
US7154548B2 (en) Multiplexed and pipelined column buffer for use with an array of photo sensors
JPH1084507A (ja) 能動画素イメージセンサ及びその製造方法
JP2001128070A (ja) 自己補償型相関二重サンプリング回路
KR20040030972A (ko) 열에 병렬로 아날로그 디지털 변환기들을 구비한 cmos센서의 속도 2배화
US4600843A (en) Photoelectric conversion apparatus
US4413283A (en) Solid-state imaging device
KR100886034B1 (ko) 이미지 센서
US6429413B1 (en) Image sensor having unit light receiving circuit with sample-and-hold means
JPH0462225B2 (ja)
US6553437B1 (en) Addressing and communication for multiple-chip optical sensor arrays
JP4047028B2 (ja) イメージセンサー
US7372489B2 (en) Signal processing circuit and solid-state image pickup device
JPH01238383A (ja) 光電変換装置
JP3444906B2 (ja) 光電変換装置
JPH0787406A (ja) 信号読み出し回路とその駆動方式
JPH05227487A (ja) 固体撮像装置
JP3808928B2 (ja) 固体撮像装置
JP4551588B2 (ja) 撮像装置および撮像システム
JPH05183143A (ja) 多素子光センサ装置
JP2002204336A (ja) 光電変換装置
US6545776B1 (en) Image sensor IC, facsimile apparatus and image scanner apparatus using the image sensor ICS
JPS6361560A (ja) イメ−ジセンサ−の駆動回路
US20050139749A1 (en) Image sensor with improved sensitivity and method for driving the same