JPH0122773B2 - - Google Patents
Info
- Publication number
- JPH0122773B2 JPH0122773B2 JP23821783A JP23821783A JPH0122773B2 JP H0122773 B2 JPH0122773 B2 JP H0122773B2 JP 23821783 A JP23821783 A JP 23821783A JP 23821783 A JP23821783 A JP 23821783A JP H0122773 B2 JPH0122773 B2 JP H0122773B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- digital
- analog
- processing circuit
- signal processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000012545 processing Methods 0.000 claims description 60
- 238000012546 transfer Methods 0.000 claims description 24
- 238000006243 chemical reaction Methods 0.000 claims description 17
- 238000010586 diagram Methods 0.000 description 12
- 238000000034 method Methods 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 230000010354 integration Effects 0.000 description 4
- 230000003321 amplification Effects 0.000 description 3
- 238000003199 nucleic acid amplification method Methods 0.000 description 3
- 238000011045 prefiltration Methods 0.000 description 3
- 125000004122 cyclic group Chemical group 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000009466 transformation Effects 0.000 description 2
- 230000003044 adaptive effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
Landscapes
- Networks Using Active Elements (AREA)
Description
【発明の詳細な説明】
〔発明の属する技術分野〕
本発明は、デイジタル信号処理回路を利用し
て、通信回線あるいは回路網の終端インピーダン
スとして所望の二端子インピーダンスを発生させ
るに適する二端子インピーダンス回路の構成に関
するものである。特に、本発明は同一発明者およ
び同一出願人による先願(特願昭58−41327、昭
和58年3月11日出願、特開昭59−167109号)の発
明の改良に関するものである。[Detailed Description of the Invention] [Technical Field to which the Invention Pertains] The present invention provides a two-terminal impedance circuit suitable for generating a desired two-terminal impedance as the terminal impedance of a communication line or circuit network using a digital signal processing circuit. This is related to the configuration of the . In particular, the present invention relates to an improvement of the invention of a previous application filed by the same inventor and applicant (Japanese Patent Application No. 58-41327, filed on March 11, 1982, Japanese Patent Application Laid-open No. 167109-1982).
二端子に現れるアナログ信号をデイジタル信号
に変換して、このデイジタル信号をデイジタル信
号処理回路により所定の伝達関数で処理し、その
出力デイジタル信号をアナログ信号に変換して、
上記二端子に帰還接続するように構成され、上記
二端子に現れるインピーダンスを利用する二端子
インピーダンス回路が知られている。例えば、特
開昭57−99828には、ライン終端インピーダンス
にマツチングされた出力インピーダンス自動デイ
ジタル合成回路がある。
The analog signal appearing at the two terminals is converted into a digital signal, this digital signal is processed by a predetermined transfer function by a digital signal processing circuit, and the output digital signal is converted into an analog signal.
A two-terminal impedance circuit is known that is configured to be feedback-connected to the two terminals and utilizes the impedance appearing at the two terminals. For example, Japanese Patent Laid-Open No. 57-99828 discloses an automatic digital synthesis circuit whose output impedance is matched to the line termination impedance.
第1図は従来例回路の構成図である。2個の端
子1および2は差動増幅回路3の入力に接続さ
れ、この出力は、プレフイルタ4を介してアナロ
グ・デイジタル変換回路5に入力される。このア
ナログ・デイジタル変換回路5の出力は、デシメ
ーシヨン・フイルタ6を介してデイジタル信号処
理回路7に与えられ、所定の伝達関数Hdに基づ
いて信号処理される。この出力デイジタル信号
は、補間フイルタ8を介してデイジタル・アナロ
グ変換回路9に入力されてアナログ信号に変換さ
れる。このアナログ信号はポストフイルタ10を
経て出力増幅回路11により上記2個の端子1お
よび2に帰還接続される。このように構成された
回路では、端子1および2の間に現れる二端子イ
ンピーダンスZ0は、デイジタル信号処理回路6の
伝達関数をHとするとき、
Z0=1/(A・gm・H) ……(1)
ただし、Aは差動増幅回路3の増幅率、gmは
出力増幅回路9の変換コンダクタンス
と表わすことができる。 FIG. 1 is a block diagram of a conventional circuit. Two terminals 1 and 2 are connected to the input of a differential amplifier circuit 3, and the output thereof is input to an analog-to-digital conversion circuit 5 via a prefilter 4. The output of this analog-to-digital conversion circuit 5 is given to a digital signal processing circuit 7 via a decimation filter 6, and is subjected to signal processing based on a predetermined transfer function Hd. This output digital signal is input to a digital-to-analog conversion circuit 9 via an interpolation filter 8 and converted into an analog signal. This analog signal passes through a post filter 10 and is feedback-connected to the two terminals 1 and 2 by an output amplifier circuit 11. In the circuit configured in this way, the two-terminal impedance Z 0 appearing between terminals 1 and 2 is Z 0 = 1/(A・gm・H), where H is the transfer function of the digital signal processing circuit 6. ...(1) However, A can be expressed as the amplification factor of the differential amplifier circuit 3, and gm can be expressed as the conversion conductance of the output amplifier circuit 9.
しかし、実際の回路では、アナログ・デイジタ
ル変換回路5、デイジタル・アナログ変換回路9
をはじめ、フイルタ4,6,10およびデイジタ
ル処理回路7には信号遅延があり、この遅延時間
をtとすれば、二端子インピーダンスは、
Z=〔1/(A・gm・H)〕・exp(j2π・t)
……(2)
となる。ここでは信号周波数である。この(2)式
からわかるように、周波数が高いほど遅延時間t
の影響は大きくなり、所望の二端子インピーダン
スZ0からのずれが大きくなり、終端として利用す
るときには不整合減衰量特性の劣化を招く欠点が
ある。 However, in the actual circuit, the analog-digital converter circuit 5 and the digital-analog converter circuit 9
There is a signal delay in the filters 4, 6, 10, and digital processing circuit 7, and if this delay time is t, the two-terminal impedance is Z = [1/(A・gm・H)]・exp (j2π・t) ...(2). Here it is the signal frequency. As can be seen from equation (2), the higher the frequency, the more the delay time t
The effect of this becomes large, and the deviation from the desired two-terminal impedance Z 0 becomes large, which has the disadvantage of causing deterioration of the mismatch attenuation characteristics when used as a termination.
具体的な例として、従来回路により終端インピ
ーダンスの一例である抵抗Rと容量Cとの直列接
続からなるインピーダンスを実現する場合を取り
上げると、このインピーダンスを形成するための
デイジタル信号処理回路の伝達関数HはS関数を
用いれば、
H=1/(R+1/SC) ……(3)
と表わされる。(3)式に双一次S−Z変換
S=2/T・1−Z-1/1+Z-1 ……(4)
ただし、Tはデイジタル信号処理周期を施す
と、
H=a0+a1Z-1/1+b1Z-1 ……(5)
ただし、
a0=2・C/T+2・C・R
a1=−2・C/T+2・C・R
b1=T−2・C・R/T+2・C・R
が得られる。この(5)式の伝達関数はデイジタルフ
イルタの伝達関数であり、これを実現するための
デイジタルフイルタの構成には、少なくとも3係
数を有するフイルタを必要とし、その一例として
は、第2図に示す3係数を有する再帰形デイジタ
ルフイルタがある。このように、多くの係数を必
要とし、さらに、デイジタル回路による遅延時間
tを少なくするために、回路の高速動作を必要と
し、消費電力が増大し、集積度が低下する欠点が
ある。 As a specific example, let us consider the case where an impedance consisting of a series connection of a resistor R and a capacitor C, which is an example of a terminal impedance, is realized using a conventional circuit.The transfer function H of the digital signal processing circuit for forming this impedance is can be expressed as H=1/(R+1/SC) (3) using the S function. (3) is subjected to bilinear S-Z transformation S=2/T・1−Z -1 /1+Z -1 ...(4) However, when T is subjected to the digital signal processing period, H=a 0 + a 1 Z -1 /1+b 1 Z -1 ...(5) However, a 0 =2・C/T+2・C・R a 1 =−2・C/T+2・C・R b 1 =T−2・C・R /T+2・C・R is obtained. The transfer function of this equation (5) is the transfer function of a digital filter, and the configuration of a digital filter to realize this requires a filter having at least three coefficients, an example of which is shown in Figure 2. There is a recursive digital filter with three coefficients. As described above, a large number of coefficients are required, and in order to reduce the delay time t due to the digital circuit, the circuit must operate at high speed, resulting in increased power consumption and reduced integration.
デイジタル回路を高速化することなく、遅延時
間の影響を少なくできる構成については、デイジ
タル処理回路7とアナログ処理回路13とを並列
に接続した構成が発明され、上記先願(特願昭58
−41327、特開昭59−167105号)により出願した。
しかし、この構成においてもデイジタル処理回路
7におけるデイジタルフイルタの構成には3係数
以上を必要とすることになり、なお回路規模を増
大させ、集積度を低下させる欠点がある。 Regarding a configuration that can reduce the influence of delay time without increasing the speed of the digital circuit, a configuration in which the digital processing circuit 7 and the analog processing circuit 13 are connected in parallel was invented, and the above-mentioned earlier patent application (Japanese Patent Application No. 1983)
-41327, JP-A-59-167105).
However, even in this configuration, the configuration of the digital filter in the digital processing circuit 7 requires three or more coefficients, which still has the disadvantage of increasing the circuit scale and reducing the degree of integration.
本発明は、上記先願をさらに改良するもので、
デイジタルフイルタの係数の数を低減し、回路規
模を小さくし、集積化に有利な二端子インピーダ
ンス回路を提供することを目的とする。
The present invention further improves the above-mentioned prior application,
It is an object of the present invention to provide a two-terminal impedance circuit that reduces the number of coefficients of a digital filter, reduces the circuit scale, and is advantageous for integration.
本発明は、所望のインピーダンス成分のうち周
波数が無限大のときのインピーダンスの実数成分
をアナログ信号処理回路で構成される第二の伝達
関数で形成することにより、第一の伝達関数を実
現するデイジタルフイルタの係数を低減すること
を特徴とする。
The present invention provides a digital system that realizes a first transfer function by forming a real number component of impedance when the frequency is infinite out of a desired impedance component with a second transfer function constituted by an analog signal processing circuit. It is characterized by reducing the coefficient of the filter.
第3図により本発明の構成および作用について
説明する。
The structure and operation of the present invention will be explained with reference to FIG.
第3図は本発明実施例回路の構成図である。2
個の端子1および2は差動増幅回路3の入力に接
続され、その出力はプレフイルタ4を介して、ア
ナログ・デイジタル変換回路5の入力に接続され
る。このアナログ・デイジタル変換回路5の出力
はデシメーシヨン・フイルタ6を介してデイジタ
ル処理回路7に加え、所定の伝達関数により処理
を実行する。その出力デイジタル信号は補間フイ
ルタ8を介して、デイジタルアナログ変換回路9
によりアナログ信号に変換し、ポストフイルタ1
0を通過させる。ポストフイルタ10は低域濾波
器であり、一連の回路で発生する雑音を除去する
ものである。ポストフイルタ10を通過した信号
は、出力増幅回路11に入力し、その差動出力は
端子1および2に帰還結合する。 FIG. 3 is a block diagram of a circuit according to an embodiment of the present invention. 2
Terminals 1 and 2 are connected to the inputs of a differential amplifier circuit 3, and the output thereof is connected to the input of an analog-to-digital conversion circuit 5 via a prefilter 4. The output of this analog-to-digital conversion circuit 5 is applied to a digital processing circuit 7 via a decimation filter 6, and processed using a predetermined transfer function. The output digital signal is passed through an interpolation filter 8 to a digital-to-analog conversion circuit 9.
is converted into an analog signal by post filter 1.
Pass 0. The post filter 10 is a low-pass filter that removes noise generated in a series of circuits. The signal passed through the post-filter 10 is input to an output amplifier circuit 11, and its differential output is feedback-coupled to terminals 1 and 2.
差動増幅回路3の出力は分岐してアナログ処理
回路13に入力され、そのアナログ処理回路13
の出力は、加算回路14で出力増幅回路11の入
力に加算される。 The output of the differential amplifier circuit 3 is branched and input to the analog processing circuit 13.
The output of is added to the input of the output amplifier circuit 11 by the adder circuit 14.
ここで本発明の特徴とするところは、このアナ
ログ処理回路13の伝達関数にある。すなわち、
本発明の回路は、きわめて高い周波数域でアナロ
グ信号処理回路13のインピーダンスが、この二
端子インピーダンス回路で発生する所望のインピ
ーダンスの実数成分と等しくなるように設定され
たことを特徴とする。この二端子インピーダンス
回路が終端インピーダンスとして使用されるなら
ば、そのアナログ処理回路13はきわめて高い周
波数域で、終端する回路の特性インピーダンス
(実数成分)と等しくなるように設定する。 Here, the feature of the present invention lies in the transfer function of this analog processing circuit 13. That is,
The circuit of the present invention is characterized in that the impedance of the analog signal processing circuit 13 is set to be equal to the real component of the desired impedance generated in this two-terminal impedance circuit in an extremely high frequency range. If this two-terminal impedance circuit is used as a terminating impedance, the analog processing circuit 13 is set to be equal to the characteristic impedance (real component) of the terminating circuit in an extremely high frequency range.
第3図において、端子1および2の間に現れる
二端子インピーダンスZは、デイジタル処理回路
7の伝達関数(第1の伝達関数)をHd、アナロ
グ処理回路の伝達関数(第2伝達関数)をHaと
するとき、
Z=1/〔A・gm・(Hd+Ha)〕 ……(6)
ただし、Aは差動増幅回路3の増幅率、gmは
出力増幅回路11の変換コンダクタンス、
と表わされる。ここで、二端子インピーダンスZ
としてはさまざまなものが考えられるが、例とし
て、第4図aに示す抵抗R1と容量C1の直列回
路または第4図bに示す抵抗R1と、容量C1と
抵抗R2と並列回路との直列インピーダンスで表
されるものが適当である。ここでは一つの実施例
として抵抗R1と容量C1との直列インピーダン
スを形成する場合について詳しく説明する。 In FIG. 3, the two-terminal impedance Z appearing between terminals 1 and 2 is determined by the transfer function (first transfer function) of the digital processing circuit 7 being Hd and the transfer function (second transfer function) of the analog processing circuit 7 being Hd. When Z=1/[A・gm・(Hd+Ha)]...(6) where A is the amplification factor of the differential amplifier circuit 3, and gm is the conversion conductance of the output amplifier circuit 11. Here, the two-terminal impedance Z
Various impedances can be considered, but as an example, the series impedance of a series circuit of resistor R1 and capacitor C1 shown in Figure 4a or a parallel circuit of resistor R1, capacitor C1, resistor R2 and The one represented by is appropriate. Here, as one example, a case where a series impedance is formed between a resistor R1 and a capacitor C1 will be described in detail.
上記(6)式において
1/A・gm・Ha
に着目すると、これはアナログ処理回路13のル
ープで形成されるインピーダンスである。いま、
このアナログ処理回路13のループで形成するイ
ンピーダンスを実数成分のみのR0に等しくなる
ように設定すると仮定すれば、アナログ処理回路
13の第2の伝達関数Haは、
Ha=1/A・gm・R0 ……(7)
で与えられる。一方、デイジタル処理回路7の第
1の伝達関数HdはS関数を用いて次式で与えら
れる。 If we pay attention to 1/A·gm·Ha in the above equation (6), this is the impedance formed by the loop of the analog processing circuit 13. now,
Assuming that the impedance formed by the loop of this analog processing circuit 13 is set equal to R0 of only the real component, the second transfer function Ha of the analog processing circuit 13 is Ha=1/A・gm・R0 ... is given by (7). On the other hand, the first transfer function Hd of the digital processing circuit 7 is given by the following equation using the S function.
Hd=−1+S・C1・(R0−R1)/A・gm.R0(1+S
・C1・R1)……(8)
この(8)式を実現するデイジタルフイルタを設計
するために、(8)式に双一次S−Z変換を施すと、
Hd(Z-1)=a0+a1・Z-1/1+b1・Z-1 ……(9)
が得られる。ここで
a0=1/A0・gm・R0
a1=C1・(R0−R1)/A・gm・R0
b1=T−2・C1・R1/T+2・C1・R1
ただし、Tはデイジタル信号処理周期、
である。この(9)式で与えられる伝達関数は第2図
に示した3係数をもつ巡回形デイジタルフイルタ
回路で構成することができる。ここで、本発明の
特徴であるアナログ処理回路13について、ルー
プで形成するインピーダンスR0を、周波数が無
限大のときのインピーダンスの実数成分R1、つ
まり第4図a,bの場合を例にあげれば
に等しくなるように第2の伝達関数Haを設定す
ると
a1=0
となるためデイジタル処理回路の第1の伝達関数
Hdは
Hd(Z-1)=a0/1+b1・Z-1 ……(10)
と簡略化され、これは第5図に示す2係数のみを
もつ巡回形デイジタルフイルタ回路で実現するこ
とができることになる。このとき第2の伝達関数
Haは
Ha=1/A・gm・R1 ……(11)
で与えられ、第6図a,bに示す利得
1/A・gm・R1
をもつ簡易な回路により実現することができる。 Hd=-1+S・C1・(R0−R1)/A・gm.R0(1+S
・C1・R1)...(8) In order to design a digital filter that realizes this equation (8), if we apply bilinear SZ transformation to equation (8), Hd (Z -1 ) = a 0 +a 1・Z -1 /1+b 1・Z -1 ...(9) is obtained. Here, a 0 = 1/A 0・gm・R0 a 1 = C1・(R0−R1)/A・gm・R0 b 1 = T−2・C1・R1/T+2・C1・R1 However, T is digital The signal processing period is . The transfer function given by equation (9) can be constructed by a cyclic digital filter circuit having three coefficients as shown in FIG. Here, regarding the analog processing circuit 13, which is a feature of the present invention, let us take as an example the case where the impedance R0 formed by the loop is the real component R1 of the impedance when the frequency is infinite, that is, the case of Fig. 4 a and b. If the second transfer function Ha is set to be equal to , a 1 =0, so the first transfer function of the digital processing circuit
Hd can be simplified as Hd (Z -1 ) = a 0 /1 + b 1 · Z -1 ...(10), which can be realized by a cyclic digital filter circuit with only two coefficients as shown in Figure 5. It will be possible. In this case, the second transfer function
Ha is given by Ha=1/A.gm.R1 (11), and can be realized by a simple circuit with a gain of 1/A.gm.R1 as shown in Fig. 6a and b.
さらに、デイジタル処理回路7の出力となるデ
イジタル・アナログ変換回路9の出力とアナログ
処理回路13の出力とを加算する加算回路14に
第7図に示すような加算増幅回路を用い、デイジ
タル処理回路の出力を利得
−1/A・gm・R1
に増幅することにより、第1の伝達関数を実現す
るデイジタルフイルタの係数は第8図に示すよう
にb1の1係数のみで構成することができ、デイジ
タル処理回路の大幅な簡易化が図れることにな
る。 Furthermore, an addition amplifier circuit as shown in FIG. 7 is used as the addition circuit 14 that adds the output of the digital-to-analog conversion circuit 9 and the output of the analog processing circuit 13, which are the outputs of the digital processing circuit 7. By amplifying the output to a gain of −1/A・gm・R1, the coefficients of the digital filter that realizes the first transfer function can be composed of only one coefficient of b 1 as shown in FIG. The digital processing circuit can be significantly simplified.
本構成では、デイジタル処理回路7には比較的
低い周波数の成分の信号が通過するので、遅延時
間の影響は小さくなる。またアナログ処理回路1
3では原則的にその振幅周波数特性に起因する遅
延以外の余剰位相推移あるいは余剰遅延はないの
で遅延時間の影響はほとんど無視できる。このた
め、デイジタル回路での遅延時間の影響を大幅に
改善することができその低速化を図ることができ
る。 In this configuration, since a signal with a relatively low frequency component passes through the digital processing circuit 7, the influence of delay time becomes small. Also, analog processing circuit 1
3, there is basically no extra phase shift or extra delay other than the delay caused by the amplitude frequency characteristics, so the influence of delay time can be almost ignored. Therefore, the influence of delay time on the digital circuit can be significantly improved, and the speed can be reduced.
上記説明では各アナログ処理回路13につい
て、利得が固定的に設定されるように説明した
が、各回路は外部からの制御信号により、利得を
可変に設定しておくことが有用である。このため
の構成例として、第6図a,bに対して、それぞ
れ第9図a,bの回路を用いることができる。ま
た、第7図の回路に対して、第10図の回路を用
いることができる。 In the above description, the gain of each analog processing circuit 13 is fixedly set, but it is useful to set the gain of each circuit variably using an external control signal. As a configuration example for this purpose, the circuits shown in FIGS. 9a and 9b can be used for FIGS. 6a and 6b, respectively. Further, the circuit shown in FIG. 10 can be used for the circuit shown in FIG. 7.
上記実施例回路で説明したデシメーシヨンフイ
ルタ6、補間フイルタ8は、アナログ・デイジタ
ル変換回路5の変換速度とデイジタル処理回路7
の処理速度が異なるときに有用となるものであ
り、この二つのフイルタ6,8は本発明の基本動
作には直接関係ないので、これらの一方または双
方は必ずしも挿入しなくとも本発明を実施するこ
とができる。 The decimation filter 6 and interpolation filter 8 explained in the above embodiment circuit are based on the conversion speed of the analog-to-digital conversion circuit 5 and the digital processing circuit 7.
These two filters 6 and 8 are not directly related to the basic operation of the present invention, so it is possible to carry out the present invention without necessarily inserting one or both of them. be able to.
デイジタル処理回路7およびアナログ処理回路
13の各伝達関数を設定する方法については、設
計に基づいて、あるいは特定の装置への装備につ
いて、半固定的に与える方法と、可変の設定回路
を入力信号に応じて適応的に制御する方法のいず
れでもよい。さらに、自動的に制御する方法で
は、マイクロプロセツサによる制御回路を設け、
この制御回路に設定のパターンを記憶しておきこ
れを与える方法と、信号入力よりその都度演算を
実行して、設定パターンを算出する方法とがあ
る。本発明の回路は、その使用目的に応じてその
いずれの方法をも採ることができる。 There are two ways to set the transfer functions of the digital processing circuit 7 and the analog processing circuit 13, depending on the design or the equipment for a specific device. Any method of adaptive control may be used depending on the situation. Furthermore, in the automatic control method, a control circuit using a microprocessor is installed,
There are two methods: one method is to store a setting pattern in the control circuit and then give it to the control circuit, and the other is to calculate the setting pattern by performing calculations each time from signal input. The circuit of the present invention can adopt any of these methods depending on its purpose of use.
以上説明したように、本発明の構成により、デ
イジタル処理回路でデイジタル信号処理のために
生じる遅延時間の影響を小さくできるばかりでな
く、デイジタル処理回路を簡易な回路で構成でき
る二端子インピーダンス回路が実現される。特
に、デイジタル処理回路のフイルタ係数の数が低
減されるので、乗算器等に要する回路規模は小さ
くなり、また乗算を多重化して処理する場合に
は、その処理速度を低減できる利点がある。した
がつて、本発明の回路を集積回路により実現する
場合には、集積度を向上させ、回路を小型化する
ことができる。
As explained above, the configuration of the present invention realizes a two-terminal impedance circuit that not only can reduce the influence of delay time caused by digital signal processing in a digital processing circuit, but also allows the digital processing circuit to be configured with a simple circuit. be done. In particular, since the number of filter coefficients in the digital processing circuit is reduced, the circuit scale required for multipliers and the like is reduced, and when multiplication is processed by multiplexing, there is an advantage that the processing speed can be reduced. Therefore, when the circuit of the present invention is realized by an integrated circuit, the degree of integration can be improved and the circuit can be miniaturized.
第1図は従来例回路の構成図。第2図は従来例
回路におけるデイジタル処理回路の構成図。第3
図は本発明実施例回路の構成図。第4図は本発明
実施例回路で実現する二端子インピーダンスの構
成例図。第5図は本発明におけるデイジタル処理
回路の構成例図。第6図はアナログ処理回路の構
成例図。第7図はアナログ処理回路の構成例図。
第8図はデイジタル処理回路の構成例図。第9図
はアナログ処理回路の構成例図。第10図はアナ
ログ処理回路の構成例図。
1,2…端子、3…差動増幅回路、4…プレフ
イルタ、5…アナログ・デイジタル変換回路、6
…デシメーシヨンフイルタ、7…デイジタル処理
回路、8…補間フイルタ、9…デイジタル・アナ
ログ変換回路、10…ポストフイルタ、11…出
力増幅回路、12…遅延回路、13…アナログ処
理回路、14…加算回路。
FIG. 1 is a configuration diagram of a conventional circuit. FIG. 2 is a configuration diagram of a digital processing circuit in a conventional circuit. Third
The figure is a configuration diagram of a circuit according to an embodiment of the present invention. FIG. 4 is a diagram showing a configuration example of a two-terminal impedance realized by the circuit according to the embodiment of the present invention. FIG. 5 is a diagram illustrating a configuration example of a digital processing circuit according to the present invention. FIG. 6 is a diagram showing an example of the configuration of an analog processing circuit. FIG. 7 is a diagram showing an example of the configuration of an analog processing circuit.
FIG. 8 is a configuration example diagram of a digital processing circuit. FIG. 9 is a diagram showing an example of the configuration of an analog processing circuit. FIG. 10 is a diagram showing an example of the configuration of an analog processing circuit. 1, 2...terminal, 3...differential amplifier circuit, 4...prefilter, 5...analog-digital conversion circuit, 6
...Decimation filter, 7...Digital processing circuit, 8...Interpolation filter, 9...Digital/analog conversion circuit, 10...Post filter, 11...Output amplification circuit, 12...Delay circuit, 13...Analog processing circuit, 14...Addition circuit.
Claims (1)
タル信号に変換するアナログ・デイジタル変換回
路と、 このアナログ・デイジタル変換回路の出力を入
力とし、デイジタル信号処理により第一の伝達関
数で変換したデイジタル信号を出力するデイジタ
ル信号処理回路と、 このデイジタル信号処理回路の出力デイジタル
信号をアナログ信号に変換するデイジタル・アナ
ログ変換回路と を備え、 このデイジタル・アナログ変換回路の出力を上
記2個の端子に帰還接続して上記2個の端子に現
れる二端子インピーダンスを利用するように構成
され、 上記2個の端子に現れる信号を入力とし、アナ
ログ信号処理により第二の伝達関数で変換したア
ナログ信号を出力するアナログ信号処理回路と、 このアナログ信号処理回路の出力を上記デイジ
タル・アナログ変換回路の出力に加算して上記2
個の端子に帰還接続する加算回路と を備え、 上記2個の端子間の信号のうち低い周波数成分
の信号は上記デイジタル信号処理回路を通過し、
高い周波数成分の信号は上記アナログ信号処理回
路を通過するように構成された 二端子インピーダンス回路において、 上記アナログ信号処理回路は、極めて高い周波
数で、そのインピーダンスが上記二端子に現れる
所望のインピーダンスの実数成分と等しくなるよ
うに設定されたことを特徴とする 二端子インピーダンス回路。 2 デイジタル信号処理回路が、外部から制御可
能な2係数のデイジタル回路により構成された特
許請求の範囲第1項に記載の二端子インピーダン
ス回路。 3 加算回路が外部から利得制御が可能な回路で
あり、 デイジタル信号処理回路が、外部から制御可能
な1係数のデイジタル回路により構成された特許
請求の範囲第1項に記載の二端子インピーダンス
回路。 4 アナログ信号処理回路が外部から制御可能な
回路を含む特許請求の範囲第1項に記載の二端子
インピーダンス回路。[Claims] 1. Two terminals, an analog-to-digital conversion circuit that converts analog voltages appearing at these two terminals into digital signals, and an output from the analog-to-digital conversion circuit as an input for digital signal processing. a digital signal processing circuit that outputs a digital signal converted by a first transfer function; and a digital-analog conversion circuit that converts the output digital signal of the digital signal processing circuit into an analog signal. The output of the terminal is feedback-connected to the above two terminals to utilize the two-terminal impedance appearing at the above two terminals, and the signals appearing at the above two terminals are input, and the second An analog signal processing circuit that outputs an analog signal converted by a transfer function, and the output of this analog signal processing circuit is added to the output of the digital-to-analog conversion circuit to obtain the above 2.
an adder circuit that is feedback-connected to the two terminals, and a signal having a lower frequency component among the signals between the two terminals passes through the digital signal processing circuit;
In a two-terminal impedance circuit configured such that a signal with a high frequency component passes through the analog signal processing circuit, the analog signal processing circuit has a real number of desired impedances whose impedance appears at the two terminals at an extremely high frequency. A two-terminal impedance circuit characterized by being set to be equal to the component. 2. The two-terminal impedance circuit according to claim 1, wherein the digital signal processing circuit is constituted by an externally controllable two-coefficient digital circuit. 3. The two-terminal impedance circuit according to claim 1, wherein the adder circuit is a circuit whose gain can be controlled from the outside, and the digital signal processing circuit is constituted by a digital circuit with one coefficient which can be controlled from the outside. 4. The two-terminal impedance circuit according to claim 1, wherein the analog signal processing circuit includes an externally controllable circuit.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23821783A JPS60130209A (en) | 1983-12-16 | 1983-12-16 | Two-terminal impedancae circuit |
DE3408384A DE3408384C2 (en) | 1983-03-11 | 1984-03-08 | Impedance simulation circuit |
CA000449307A CA1233254A (en) | 1983-03-11 | 1984-03-09 | Two terminal impedance circuit |
US06/588,179 US4633225A (en) | 1983-03-11 | 1984-03-12 | Impedance line matching device using feedback |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23821783A JPS60130209A (en) | 1983-12-16 | 1983-12-16 | Two-terminal impedancae circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60130209A JPS60130209A (en) | 1985-07-11 |
JPH0122773B2 true JPH0122773B2 (en) | 1989-04-27 |
Family
ID=17026884
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP23821783A Granted JPS60130209A (en) | 1983-03-11 | 1983-12-16 | Two-terminal impedancae circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60130209A (en) |
-
1983
- 1983-12-16 JP JP23821783A patent/JPS60130209A/en active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS60130209A (en) | 1985-07-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5058170A (en) | Array microphone | |
JP4259626B2 (en) | Digitized signal equalizer | |
US4891841A (en) | Reciprocal, subtractive, audio spectrum equalizer | |
US3755749A (en) | Sound reenforcement equalization system | |
JPS6238621A (en) | Pcm coding and decoding device having digital balancing circuit | |
JPH0122773B2 (en) | ||
US4633225A (en) | Impedance line matching device using feedback | |
US4779217A (en) | Octave multiple filter | |
US5982907A (en) | Audio signal waveform emphasis processing device and method | |
Gooch | ADAPTIVE POLE-ZERO FILTERING: THE EQUATION-ERROR APPROACH. | |
JPH0557767B2 (en) | ||
JPS59167109A (en) | Two-terminal impedance circuit | |
JP2775570B2 (en) | Distortion adding device | |
JP2629705B2 (en) | Sound quality adjustment device | |
JP2516940B2 (en) | Waveform equalization circuit | |
JPH0738566B2 (en) | Digital Filter | |
JP2932761B2 (en) | Digital signal equalizer | |
SU1164863A1 (en) | Low-frequency amplifier | |
JPH0348716B2 (en) | ||
JPS63250209A (en) | Octave multiple filter | |
JPS62249511A (en) | Digital filter | |
JPH0770950B2 (en) | Octave multiple filter | |
JP3214634B2 (en) | Sound quality adjustment circuit | |
JPH0683378A (en) | Reverberation adding device | |
JPS6351713A (en) | Octave multiplex filter |