JPH01217650A - ソフトウェアシミュレータにおける試験実行方式 - Google Patents

ソフトウェアシミュレータにおける試験実行方式

Info

Publication number
JPH01217650A
JPH01217650A JP63043689A JP4368988A JPH01217650A JP H01217650 A JPH01217650 A JP H01217650A JP 63043689 A JP63043689 A JP 63043689A JP 4368988 A JP4368988 A JP 4368988A JP H01217650 A JPH01217650 A JP H01217650A
Authority
JP
Japan
Prior art keywords
test
monitor
execution
command
test program
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63043689A
Other languages
English (en)
Inventor
Kitsuya Tsuchiya
土屋 喫哉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63043689A priority Critical patent/JPH01217650A/ja
Publication of JPH01217650A publication Critical patent/JPH01217650A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はソフトウェアシミュレータにおける試験実行方
式に関し、特に試験プログラム自体の評価試験を行うた
めに、その試験プログラムをソフトウェアシミュレータ
上で実行している最中にシステムクラッシュが発生して
も、システムクラッシュした後の部分から自動的にその
試験プログラムの実行を再開することができる試験実行
方式に関する。
〔従来の技術〕
情報処理装置を構成する各種装置の試験を行う試験プロ
グラムを新規に開発した場合または既に開発された試験
プログラムを改造して新たな試験プログラムを作成した
場合等において、その試験プログラムが所期の機能を達
成するか否か、バグが存在しないか否かを調べる為に、
その試験プログラム自体の実行評価が行われる。このよ
うな実行評価を実施する方式としては各種の方式が知ら
れているが、その中の一つに、ソフトウェアシミュレー
タによって試験プログラムが適用される情報処理装置の
環境をシミュレーションしつつ、その試験プログラムを
実行させて行う方式がある。
そして、このようなソフトウェアシミュレータ上での試
験プログラムの評価の為の試験実行は、従来、ソフトウ
ェアシミュレータ上に試験プログラムの実行を制御する
為のモニタと試験プログラムとをロードし、試験プログ
ラムを構成する複数の試験ユニット(各試験ユニットは
各々独立した処理を行い、択一的に実行が可能である)
の最初の試験ユニットから終わりの試験ユニットまで連
続して実行する指示をモニタに与えることによって、試
験プログラムの全ての部分を連続的に実行させるように
していた。また、試験プログラム中に存在するバグ等に
より、モニタが試験プログラムの動作を継続できなくな
るようなシステムクラッシュが発生した場合、従来のソ
フトウェアシミュレータはクラッシュしたまま動作を停
止するので、人手によりソフトウェアシミュレータの再
起動を行い、且つ、試験プログラム中のシステムクラッ
シュした試験ユニットを認識してその次の試験ユニット
から最後の試験ユニットまで連続して実行させる指示を
与えることにより、評価試験の為の試験プログラムの実
行を再開していた。
〔発明が解決しようとする課題〕
ソフトウェアシミュレータ上で実行する試験プログラム
にバグがなくシステムクラッシュしなければ、ソフトウ
ェアシミュレータを一度起動するだけで試験プログラム
を最後まで実行させることができる。しかしながら、通
常は新規開発、改造に伴うバグが存在し、そのバグ等に
よりシステムクラッシュすることが少なくない、このた
め、ソフトウェアシミュレータの再起動操作、システム
クラッシュした部分以降からの再実行操作を人手により
幾度となく行わなければならず、それだけ試験プログラ
ムの試験結果の全容が判明するのに手間と時間がかかる
特に、ソフトウェアシミュレータ上で実行するソフトウ
ェア命令をシミュレーションするには一般に数百命令を
要し、ソフトウェアシミュレータはこれを実現する情報
処理装置のCPU資源をかなり使用するため、夜間のパ
ッチジョブで大半が実施されている現状にあり、無人運
転中の期待外のシステムクラッシュによる試験実行中断
は、評価期間をより一層長いものにしている。
本発明はこのような事情に鑑みて為されたものであり、
その目的は、システムクラッシュが発生しても試験プロ
グラムの残りの試験ユニットからの実行を自動的に行う
ことができるようにすることにある。
〔課題を解決するための手段〕
本発明は上記目的を達成するために、 複数の試験ユニットから構成される試験プログラムを格
納する試験プログラム格納ファイル、起動時、指令入力
要求を出して取得した指令を解析。
実行して前記試験プログラムの実行を制御すると共に、
システムクラッシュ要因の検出時、システムクラッシュ
した試験ユニットの次の試験ユニットから最後の試験ユ
ニットまでを連続して実行する旨の再起動時試験実行指
令を生成して出力するモニタを記憶する外部記憶装置と
、 前記試験プログラムと前記モニタとを実行するソフトウ
ェアシミュレータとを有し、 該ソフトウェアシミュレータは、実行開始時、前記外部
記憶装置のモニタファイルよりモニタをロードして起動
し、該起動されたモニタからの前記指令入力要求に応答
して所定の試験ユニットから最後の試験ユニットまでを
連続して実行する旨の開始時試験実行指令を前記モニタ
に通知し、システムクラッシュ発生時、前記モニタから
の前記再起幼時試験実行指令を保持した後ハードウェア
情報を初期化し、前記モニタファイルからモニタを再ロ
ードして起動し、該起動されたモニタからの前記指令入
力要求に応答して前記保持した再起幼時試験実行指令を
前記モニタに通知するように構成される。
〔作用〕
ソフトウェアシミュレータは実行の開始が指示されると
、モニタファイルからモニタをロードして起動する。起
動されたモニタは指令入力要求を出すので、これに応答
してソフトウェアシミュレータは開始時試験実行指令を
通知する。これによりモニタは、外部記憶装置の試験プ
ログラムファイルから試験プログラムをロードして指定
された試験ユニットから実行を開始する。
試験プログラムの実行中にバグ等によりシステムクラッ
シュが発生すると、モニタはシステムクラッシュした試
験ユニットの次の試験ユニットから最後の試験ユニット
までを連続して実行する旨の再起幼時試験実行指令を自
ら生成して出力する。
この再起幼時試験実行指令を受けたソフトウェアシミュ
レータはこれを保持し、ソフトウェアシミュレータのハ
ードウェア情報を初期化し、モニタファイルからモニタ
を再ロードして起動する。
起動されたモニタは指令入力要求を出すので、ソフトウ
ェアシミュレータは上記の保持した再起幼時試験実行指
令を通知する。これにより、モニタは試験プログラムを
試験プログラムファイルからロードして、上記の再起幼
時試験実行指令で指定された試験ユニットから実行を開
始する。
〔実施例〕
次に本発明の実施例について図面を参照して説明する。
第1図は本発明の一実施例の構成図であり、1はソフト
ウェアシミュレータ、2は外部記憶装置、3はデータ入
出力装置、4はソフトウェアシミュレータを実現する情
報処理装置のオペレーティング・システム(O3)であ
る。
外部記憶袋W2には、指令ファイル21.モニタファイ
ル22.試験プログラムファイル23が記憶されている
。試験プログラムファイル23には複数の試験ユニット
U1〜Unで構成される評価対象の試験プログラムが格
納され、指令ファイル21には試験プログラムの試験ユ
ニットU1から試験ユニットUnまで実行する旨の試験
実行指令(開始時試験実行指令)211.試験終了指令
212が格納されている。モニタファイル22には試験
プログラムの実行制御を行うモニタが格納される。この
モニタは、起動されると、指令人力要求を出して指令を
取得し、次にこの指令を解析。
実行して試験プログラムの実行を制御すると共に、シス
テムクラッシュ要因の検出時、システムクラッシュした
試験プログラム中の試験ユニットの次の試験ユニットか
ら最後の試験ユニットまでを連続して実行する為の再起
幼時試験実行指令を生成して出力するように構成されて
いる。
また、ソフトウニアシミニレータ1には、再起動時指令
部101を有する制御部10と、シミュレートされた各
種のモデル即ち本実施例ではメモリモデル11.CPU
モデル122周辺装置モデル13とが含まれる。メモリ
モデル11は、モニタファイル22からロードされるモ
ニタ111゜試験プログラムファイル23からロードさ
れる試験プログラム112を格納する。CPUモデル1
2はメモリモデルll上のモニタ111.試験プログラ
ム112を実行し、周辺装置モデル13はCPUモデル
12からの指令に応じた入出力動作を行う、制御部10
は、O34を介して外部記憶装置2及びデータ入出力装
置3との間の入出力。
モニタの起動、モニタから出される指令入力指示に対す
る応答、ソフトウニアシミニレータl内部のハードウェ
ア情報(図示せず)の初期化等を行う手段である。
第2図および第3図はソフトウェアシミュレータ1の制
御部lOの処理例を示す流れ図、第4図および第5図は
モニタ111の処理例の流れ図であり、以下各図を参照
して本実施例の動作を説明する。
データ入出力装置3等から試験実行開始指示をソフトウ
ェアシミュレータlに対し入力すると、ソフトウェアシ
ミュレータl内の制御部10は、第2図に示すように、
外部記憶装置2のモニタファイル22からモニタ111
を034を介してソフトウェアシミュレータ1のメモリ
モデル11にロードしく31)、このモニタ111を起
動する(S2)。
起動されたモニタ111は、第4図に示すように指令入
力要求を出力する(S21)、この指令入力要求は制御
部lOに伝達され、制御部10はその要求に応えて(3
3)、外部記憶装置2の指令ファイル21から034を
介して試験実行指令211を取り出してモニタ11.1
に通知する(S4)、なお、試験実行をTSS等により
行う場合、試験実行指令211を端末等から人力するよ
うにしても良い。
この試験実行指令211を受は取ったモニタ111は、
それを解析しく522)、指令を実行する(S23)。
従って、試験実行指令211の場合、モニタ111は制
御部lOの機能を介して外部記憶装置2の試験プログラ
ムファイル23から試験プログラム112をメモリモデ
ル11にロードし、最初の試験ユニソ)Ulから順次試
験プログラム112を実行していく。なお、各試験ユニ
ットの実行により得られた試験結果は図示しない出力装
置等に出力される。
システムクランシュが発生しない限り、一つの試験ユニ
ットの実行が終了すると、モニタlIIは次の試験ユニ
ットの実行を行う。
さて、試験プログラム112中の例えば試験ユニットU
iにバグが存在して、試験ユニフ) Ll i実行中に
システムクラッシュが発生したとする。
すると、モニタ111がそのシステムクラッシュ要因を
検出し、第5図のステップ331に示す処理を行う。即
ち、現在実行中の試験ユニットUiをスキップさせる試
験スキップ指令SP、試験ユニットTJiから試験プロ
グラム112の最後の試験ユニフ)Llnまで実行させ
る試験実行指令RRから構成される再起幼時試験実行指
令を出力する。
ここで、現在実行中の試験ユニットがTJiであること
はシステムクラッシュして停止したCPUモデル12の
内部情報およびメモリモデル11の内容等により判定す
ることができる。また、システムクラッシュした試験ユ
ニ7 トU iの次の試験ユニy ) U jからの実
行を指示する試験実行指令を生成しなかったのは、一般
に成る試験ユニットの次の試験ユニットがいずれのもの
であるかをシステムクラッシュ時に判定するのが困難で
あるという理由による。従って、例えば各試験ユニット
が連続番号により識別され成る試験ユニットの次の試験
ユニットを直前の試験ユニットから直ちに判 定できる
状況の場合は、試験スキップ指令SPを省略し、次の試
験ユニットUjから実行を開始する旨の試験実行指令だ
けで足りる。
ソフトウェアシミュレータ1の制御部10は、モニタ1
11から上記の指令SP、RRを受信すると、第3図に
示すように、受信した指令SP。
RRを再起動時指令部101に保持しく5ll)、次い
でソフトウェアシミュレータl内のハードウェア情報を
初期化しく512)、モニタファイル22からメモリモ
デル11ヘモニタ111を再ロードした後(313)、
モニタ111を起動する(314)。
モニタ111は起動されると第4図に示したように指令
入力要求を出すので(321)、これを受けた制御部1
0は再起動時指令部101に保持していた試験スキップ
指令sp、試験実行指令RRを順次にモニタ111へ渡
す(S15.516)。
モニタ111は、第4図に示すように受信した指令を解
析しく322)、指令を実行する(323)、従って、
この場合モニタ111は、制御部10の機能を介して試
験プログラムファイル23から試験プログラムをメモリ
モデル11上にロードし、試験ユニットUiから順次試
験ユニットを実行していく、但し、先の試験スキップ指
令SPによりモニタ111は試験ユニ7)Uiの実行を
スキップさせるため、実質的には試験ユニットUiの次
の試験ユニッ1IJjから最後の試験ユニットUnまで
試験プログラム112の実行が行われる。そして、実行
再開後、別の試験ユニットのバグ等によりシステムクラ
ッシュしたときは、前述と同様の処理により残りの試験
ユニットから実行が自動的に再開される。
試験プログラム112の最後の試験ユニットUnの実行
が終了すると、モニタ111はその旨を指定して指令人
力要求を出力する。この指定入力要求が出されると、制
御部10は外部記憶袋W2の指令ファイル21から試験
終了指令212を取り出してモニタ111に通知する。
モニタ111はこの試験終了指令212が通知されると
、ソフトウェアシミュレータ1の実行を終了させる。
〔発明の効果〕
以上説明したように、本発明によれば、ソフトウェアシ
ミュレータ上で試験プログラムを実行している最中にバ
グ等によりシステムクラッシュしても、ハードウェア情
報の初期化、モニタの再ロード等が行われて残りの試験
ユニットから自動的に再実行されるので、従来のように
人手によりソフトウェアシミュレータの再起動、モニタ
の再ロード、再実行指令の入力を実施する必要がなくな
る。従って、試験プログラムの評価に要する時間と労力
を軽減することが可能となる。また、ソフトウェアシミ
ュレータを一度起動するだけで済むので、夜間のバッチ
ジョブによる無人運用形態等に適したものとなる。
【図面の簡単な説明】
第1図は本発明の実施例の構成図、 第2図および第3図は制御部10の処理例の流れ図、 第4図および第5図はモニタ111の処理例の流れ図で
ある。 図において、 1・・・ソフトウェアシミュレータ 2・・・外部記憶装置 3・・・データ入出力装置 4・・・オペレーティング・システム(O3)10・・
・制御部 11・・・メモリモデル 12・・・CPUモデル 13・・・周辺装置モデル 21・・・指令ファイル 22・・・モニタファイル 23・・・試験プログラムファイル 101・・・再起動時指令部 111・・・モニタ 112・・・試験プログラム U1〜Un・・・試験ユニット sp・・・試験スキップ指令 RR・・・試験実行指令

Claims (1)

  1. 【特許請求の範囲】  複数の試験ユニットから構成される試験プログラムを
    格納する試験プログラム格納ファイル、起動時、指令入
    力要求を出して取得した指令を解析、実行して前記試験
    プログラムの実行を制御すると共に、システムクラッシ
    ュ要因の検出時、システムクラッシュした試験ユニット
    の次の試験ユニットから最後の試験ユニットまでを連続
    して実行する旨の再起動時試験実行指令を生成して出力
    するモニタを記憶する外部記憶装置と、 前記試験プログラムと前記モニタとを実行するソフトウ
    ェアシミュレータとを有し、 該ソフトウェアシミュレータは、実行開始時、前記外部
    記憶装置のモニタファイルよりモニタをロードして起動
    し、該起動されたモニタからの前記指令入力要求に応答
    して所定の試験ユニットから最後の試験ユニットまでを
    連続して実行する旨の開始時試験実行指令を前記モニタ
    に通知し、システムクラッシュ発生時、前記モニタから
    の前記再起動時試験実行指令を保持した後ハードウェア
    情報を初期化し、前記モニタファイルからモニタを再ロ
    ードして起動し、該起動されたモニタからの前記指令入
    力要求に応答して前記保持した再起動時試験実行指令を
    前記モニタに通知することを特徴とするソフトウェアシ
    ミュレータにおける試験実行方式。
JP63043689A 1988-02-26 1988-02-26 ソフトウェアシミュレータにおける試験実行方式 Pending JPH01217650A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63043689A JPH01217650A (ja) 1988-02-26 1988-02-26 ソフトウェアシミュレータにおける試験実行方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63043689A JPH01217650A (ja) 1988-02-26 1988-02-26 ソフトウェアシミュレータにおける試験実行方式

Publications (1)

Publication Number Publication Date
JPH01217650A true JPH01217650A (ja) 1989-08-31

Family

ID=12670806

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63043689A Pending JPH01217650A (ja) 1988-02-26 1988-02-26 ソフトウェアシミュレータにおける試験実行方式

Country Status (1)

Country Link
JP (1) JPH01217650A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113094274A (zh) * 2021-04-14 2021-07-09 深圳忆联信息系统有限公司 基于Python的FPGA验证方法、装置、计算机设备及存储介质
CN115250249A (zh) * 2022-09-02 2022-10-28 北京安盟信息技术股份有限公司 一种基于IPv6Ready自动化测试方法、装置、介质及设备

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113094274A (zh) * 2021-04-14 2021-07-09 深圳忆联信息系统有限公司 基于Python的FPGA验证方法、装置、计算机设备及存储介质
CN113094274B (zh) * 2021-04-14 2023-10-13 深圳忆联信息系统有限公司 基于Python的FPGA验证方法、装置、计算机设备及存储介质
CN115250249A (zh) * 2022-09-02 2022-10-28 北京安盟信息技术股份有限公司 一种基于IPv6Ready自动化测试方法、装置、介质及设备
CN115250249B (zh) * 2022-09-02 2023-02-03 北京安盟信息技术股份有限公司 一种基于IPv6Ready自动化测试方法、装置、介质及设备

Similar Documents

Publication Publication Date Title
JPH04216174A (ja) ハードウェア・アクセラレータを用いた論理シミユレーション方法および装置
CN106980597A (zh) 片上系统验证方法及验证系统
CN110209525B (zh) 操作系统还原方法及装置
JP2000020349A (ja) プログラム開発支援装置、プログラム開発支援方法及びプログラム開発支援用プログラムを記録した媒体
US7174359B1 (en) Apparatus and methods for sequentially scheduling a plurality of commands in a processing environment which executes commands concurrently
JPH01217650A (ja) ソフトウェアシミュレータにおける試験実行方式
JP2000293210A (ja) 制御プログラムの開発環境装置、制御プログラムを実行する制御装置、並びに、それらを実現するプログラムの記録媒体
JPS62249231A (ja) マイクロプログラム制御処理方式
JPH10177590A (ja) 論理回路モデルのデバッグ装置およびデバッグ方法
CN112306844A (zh) 软件开发系统的接口测试方法、装置、设备及存储介质
JP2007004516A (ja) 組込みシステムのプログラムデバッグ方法
JP4192380B2 (ja) Plcシミュレータ装置及びシミュレーションするためのプログラムとこれが記録された記録媒体
JP2001209412A (ja) シーケンスプログラムのシミュレーション装置
JPS5835648A (ja) プログラム実行制御方式
US7720665B1 (en) Method and system for realizing reset in discrete event simulation
JP4535663B2 (ja) ステートマシン制御方式およびステートマシン
JPH06295295A (ja) シミュレータ
CN112799788A (zh) 一种在仿真运行中并行行为执行冲突检测方法及存储介质
JPS6020771B2 (ja) マイクロ診断方式
JPS62126443A (ja) シミユレ−タによる試験実行方式
JPH01305441A (ja) 試験プログラム再実行方式
JPH08185341A (ja) Cpuシミュレータ
CN111258555A (zh) 软件实现装置
JPH0581039A (ja) 分散コンパイルによるロードモジユール作成方式
JPH1062500A (ja) 半導体試験装置のプログラム強制終了システム