JPH01125079A - Synchronizing signal processing circuit - Google Patents

Synchronizing signal processing circuit

Info

Publication number
JPH01125079A
JPH01125079A JP62282026A JP28202687A JPH01125079A JP H01125079 A JPH01125079 A JP H01125079A JP 62282026 A JP62282026 A JP 62282026A JP 28202687 A JP28202687 A JP 28202687A JP H01125079 A JPH01125079 A JP H01125079A
Authority
JP
Japan
Prior art keywords
signal
video
synchronization
synchronization signal
adapter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62282026A
Other languages
Japanese (ja)
Other versions
JP2659197B2 (en
Inventor
Keiichi Ikeda
恵一 池田
Tomishige Tanaka
富茂 田口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP62282026A priority Critical patent/JP2659197B2/en
Publication of JPH01125079A publication Critical patent/JPH01125079A/en
Application granted granted Critical
Publication of JP2659197B2 publication Critical patent/JP2659197B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To reproduce video signals from plural video reproducing means by selecting a vertical synchronizing signal obtained from a video signal inputted from the external or a reset signal externally inputted from other synchronizing signal processing circuit alternately, synchronizing an output means forcively, and generating a vertical synchronizing signal for video reproducing means by an output means. CONSTITUTION:When a host computer 11 outputs, for instance, a selection signal to select a reference video signal source 52, an adaptor 1 inputs a video signal from a reference video signal source 51 to generate a vertical synchronizing signal which is outputted to a video reproducer 31. Respectively adaptors receive selection signals and control signals transmitted from the host computer 11. When the reference video signal source connected to the self adaptor is not selected, a vertical synchronizing reset signal transmitted from other adaptor is connected to a vertical synchronizing signal generating circuit 5. As a result, plural video reproducers can execute video reproduction by synchronizing with reference video signals arbitrarily selected.

Description

【発明の詳細な説明】[Detailed description of the invention]

[産業上の利用分野1 本発明はビデオ再生機と接続し、ビデオ再生のための垂
直同期信号を供給する同期信号処理回路に関し、特に、
同期信号処理回路を複数個接続して複数個のビデオ再生
機の同期運転が可能な同期信号処理回路に関する。 [従来の技術1 記録画像をモニタ画面に再生するビデオ再生機複数個を
並列に接続し、ホストコンピュータの指示により任意の
再生機の組み合わせにおける再生画を切り換えるマルチ
画面再生システムが知られている。 第3図は従来例のシステム構成例を示す。 第3図において、11は再生画を切り換えるべきビデオ
再生機を選択するホストコンピュータである。21〜2
nはビデオ再生機にビデオ再生のための同期信号をビデ
オ再生機31〜3nの各々に供給する同期信号処理回路
としてのアダプタである。アダプタ31は、VTR,T
V、VHDなどのビデオ信号源12が発生するビデオ信
号から垂直同期信号(V同期信号)を分離し、他のアダ
プタ22〜2nへ、この同期信号を供給する。 アダプタ21〜2nは直列に接続されており、アダプタ
21により生成されたV同期信号を各ビデオ再生機32
〜3nに転送する。ビデオ再生機31〜3nはV同期信
号に同期してビデオ画像をモニタ41〜4nに再生を行
う。 このような構成におけるマルチ画面再生システムでは、
複数の再生画の切り換えによる画像のブレの発生を防止
するな−めに再生画の切り換えを同時に行う、このため
に、1個の基準ビデオ信号源12から送られてくるビデ
オ信号から各アダプタ21〜2nはV同期信号を生成し
、このV同期信号を各ビデオ再生機31〜3nに供給し
ている。また、ビデオ再生機31を基準ビデオ信号源1
2として用い、ビデオ再生機31から再生されたビデオ
信号により、他のビデオ再生機32〜3nのためのV同
期信号を生成するようにしたマルチ画面再生システムも
知られている。 [発明が解決しようとする問題点] ところが、このような従来のマルチ画面再生システムに
おいては基準ビデオ信号源が固定されているので、この
ようなシステムに用いられているアダプタ21〜22は
複数の基準ビデオ信号を択一的に選択したり、ビデオ再
生機31〜3nの任意のビデオ再生機の再生により得ら
れる再生ビデオ信号を他のビデオ再生機のV同期信号に
は使用できないという問題点があった。 そこで、本発明の目的はこのような問題点を解決し、汎
用性および拡張性を有する同期信号処理回路を提供する
ことにある。 E問題点を解決するための手段] このような目的を達成するために、本発明は、外部から
のリセット信号および外部映像信号から得られた垂直同
期信号のいずれかを選択する選択手段と、選択手段によ
フて選択した信号に強制同期して外部映像再生手段に垂
直同期信号を出力すると共にリセット信号を出力する出
力手段とを具えたことを特徴とする。
[Industrial Application Field 1] The present invention relates to a synchronization signal processing circuit that is connected to a video playback device and supplies a vertical synchronization signal for video playback.
The present invention relates to a synchronous signal processing circuit that can connect a plurality of synchronous signal processing circuits to operate a plurality of video playback devices synchronously. [Prior Art 1] A multi-screen playback system is known in which a plurality of video playback devices that play back recorded images on a monitor screen are connected in parallel, and the playback images of any combination of playback devices are switched according to instructions from a host computer. FIG. 3 shows an example of a conventional system configuration. In FIG. 3, numeral 11 is a host computer that selects a video playback device to which the playback image should be switched. 21-2
Reference numeral n designates an adapter as a synchronizing signal processing circuit that supplies a synchronizing signal for video reproduction to each of the video reproducing machines 31 to 3n. The adapter 31 is a VTR, T
A vertical synchronizing signal (V synchronizing signal) is separated from a video signal generated by a video signal source 12 such as V, VHD, etc., and this synchronizing signal is supplied to other adapters 22 to 2n. The adapters 21 to 2n are connected in series, and the V synchronization signal generated by the adapter 21 is transmitted to each video player 32.
~Transfer to 3n. The video playback devices 31-3n play back video images on the monitors 41-4n in synchronization with the V synchronization signal. In a multi-screen playback system with such a configuration,
In order to prevent image blurring caused by switching between a plurality of playback images, the playback images are simultaneously switched. For this purpose, each adapter 21 receives a video signal sent from one reference video signal source 12. ~2n generates a V synchronization signal and supplies this V synchronization signal to each video player 31~3n. In addition, the video player 31 is used as the reference video signal source 1.
A multi-screen playback system is also known in which a V synchronization signal for other video playback devices 32 to 3n is generated using a video signal played back from a video playback device 31. [Problems to be Solved by the Invention] However, in such conventional multi-screen playback systems, the reference video signal source is fixed, so the adapters 21 and 22 used in such systems are There is a problem in that it is not possible to selectively select a reference video signal or to use a reproduced video signal obtained by reproduction of any of the video reproducers 31 to 3n as a V synchronization signal of other video reproducers. there were. SUMMARY OF THE INVENTION An object of the present invention is to solve these problems and provide a synchronization signal processing circuit that has versatility and expandability. Means for Solving Problem E] To achieve such an object, the present invention provides selection means for selecting either an external reset signal or a vertical synchronization signal obtained from an external video signal; The present invention is characterized by comprising output means for outputting a vertical synchronization signal to the external video reproduction means and a reset signal in forced synchronization with the signal selected by the selection means.

【作 用】[For use]

本発明は、外部から入力した映像信号から得られる垂直
同期信号と、他の同期信号処理回路から外部入力したリ
セット信号とを選択手段により択一的に選択して、出力
手段を強制同期し、映像再生手段用の垂直同期信号を出
力手段により発生するので、同期信号処理回路を相互接
続してマルチ再生画面システムを構成したときに、外部
映像信号を出力する複数のビデオ信号源の中から所望の
ビデオ信号源を選択できる。さらに、この垂直同期信号
はビデオ再生手段のための同期信号になると共に、他の
同期信号処理回路に対してはγlリセット信号として出
力することができるので、選択されたビデオ信号源に同
期した複数のビデオ再生手段のビデオ再生を行うことが
できる。 【実施例] 以下、図面を参照して本発明の実施例を詳細に説明する
。 第2図は本発明実施例のシステム構成の一例を示す。 なお、第2図において、第3図の従来と同様の箇所には
同一の符号を付している。第2図において、1〜nはホ
ストコンピュータ11から出力される選択信号および制
御信号を受は付けるアダプタである。アダプタ1〜nに
は、後述のV同期信号を発生するV同期信号発生回路5
を有する。 ■同期信号発生回路5は他のアダプタから転送されるV
同期リセット信号もしくは基準ビデオ信号源51〜5n
のビデオ信号から抽出したV同期信号に同期してビデオ
再生機31〜3n用の同″期信号を発生する。 アダプタ1〜nは直列に接続され、後述のV同期リセッ
ト信号を順次転送する。61〜6nは基準信号源51〜
5nから出力されるビデオ信号を再生するモニタである
。 次に、本実施例の動作を説明する。 ホストコンピュータ11が例えば基準ビデオ信号源52
を選択する選択信号を出力すると、アダプタ1は基準ビ
デオ信号源51のビデオ信号を入力して、■同期信号を
生成し、このV同期信号をビデオ再生機31に出力する
。また、このV同期信号はアダプタ2のV同期信号発生
回路5に対するV同期リセット信号として出力される。 アダプタ2では、アダプタ1から転送されたきたV同期
リセット信号によりアダプタ2内のV同期信号発生回路
5がリセットされる。このリセットにより、■同期信号
発生回路5が新たに発生するV同期信号がビデオ再生機
32に送られる。以下、順次にV同期信号が次のアダプ
タに対するV同期リセット信号として出力される。 各アダプタでは、ホストコンピュータ11から送られて
くる選択信号および制御信号を受信し、自己のアダプタ
と接続する基準ビデオ信号源が選択されていないときは
、他のアダプタから転送されてくるV同期リセット信号
をV周期信号発生回路5に接続する。 したがって、複数のビデオ再生機は任意に選択された基
準ビデオ信号に同期してビデオ再生を行うことができる
。 第1図は第2図示のアダプタ1の構成の一例を示す。 第1図において、1−1はアダプタnから転送されるV
同期リセット信号を入力するコネクタである。 1−2は基準ビデオ信号源51から転送されるビデオ信
号を入力するコネクタである。l−3はコネクタ1−2
を介して入力されたビデオ信号からV同期信号を分離す
る同期分離回路である。1−4は他のアダプタから転送
されたV同期リセット信号と同期分離により分離された
V同期信号を択一的に選択する選択スイッチである。 1−5は接続するビデオ再生機31に供給するV同期信
号を発生するV同期信号発生回路である。■同期信号発
生回路1−5は選択スイッチ1−4により選択された信
号によりリセットされる。 1−6はV同期信号発生回路1−5にV同期信号生成の
ための基準クロックを供給するクロック発生回路である
。 1−7はクロック発生回路1−6が発生するクロック信
号に同期して作動する中央演算処理装置(CPU)であ
る、 CPUl−7はホストコンピュータ11h1ら送
信される後述の制御信号や選択信号に基き、選択スイッ
チ1−4の接続端子を指示する。 上記選択信号は、基準とすべき基準ビデオ信号源を指示
する信号である。上記制御信号は再生画を切り換えるビ
デオ再生機を指定し、かつ、再生画の切り換えを指示す
る信号で、ある。 この選択信号および制御信号はR5232Cなどのコネ
クタ10を介してCPt1l−7に人力される。なお、
例えば、アダプタ2のように他のアダプタ1から選択信
号や制御信号を受信する場合はコネクタ10を設けなく
ともよい。 1−8は他のアダプタおよび信号線J2+を介して転送
される制御信号や選択信号を受信してCPt1l−7へ
入力するコネクタである。1−9は他のアダプタに対し
て制御信号や選択信号を(:PIll−7を介して送信
するコネクタである。 1−11は■同期信号発生回路1−5が発生したV同期
信号を■同期リセット信号として次のアダプタ2へ信号
線λ2を介して出力するコネクタである。1−12はV
同期信号発生回路1−5が発生したV同期信号をビデオ
再生機31へ出力するコネクタである。 このような構成において、ホストコンピュータ11から
選択信号および制御命令がCPUl−7に送られるとC
Pt1l−7は選択信号の内容をチエツクし、自己が接
続する基準ビデオ信号源51を基準とすべき場合は、接
続端子指示信号により選択スイッチを同期分離回路1−
3側に接続を指示する。 すると、同期分離回路1−3が発生するV同期信号がV
同期信号発生回路1−5をリセットするので、■同期信
号発生回路5は新しいタイミングでV同期信号を発生す
る。このV同期信号はV同期リセット信号としてコネク
タl−11を介して次のアダプタ2の■同期信号発生回
路5をリセットする。 自己のアダプタが接続する基準ビデオ信号源51が基準
とならないとCPIII−7が判断したときは、接続端
子指示信号により選択スイッチ1−4をコネクタ1−1
側に接続を指示する。この結果、選択された基準ビデオ
信号を有するアダプタから順次転送されるV同期リセッ
ト信号により、例えば、アダプタ1の場合はアダプタn
から転送されるV同期リセット信号によりV同期信号発
生回路1−5がリセットされ、■同期信号発生回路5は
新しいタイミングでV同期信号をビデオ再生機31を出
力する。 また、ホストコンピュータ11が各々独立の基準信号源
をV同期信号の生成用に用いるよう選択信号により指示
した場合は、各CPt1l−7は接続端子指示信号によ
り選択スイッチ1−4を同期分離回路1−3側に接続す
る。したがって、全てのアダプタで他のアダプタからの
V同期リセット信号が遮断されるので、各々独自の同期
タイミングで同期信号がV同期信号発生回路1−5に−
より発生される。 このように本実施例によれば、各アダプタの選択スイッ
チ1−4の接続を指示することにより全てのビデオ再生
機の同期信号を共通にしたり、逆に各々独立の同期信号
を使用するという多様性のある制御を行うことができる
。 さらには、記録手段を有するビデオ再生機においては、
モニタから画像を同時タイミングで記録したり、各々別
個のタイミングで記録を行うことも可能となる。 [発明の効果] 以上、説明したように、本発明によれば、同期信号処理
回路に接続するビデオ信号源から得られる同期タイミン
グと他のアダプタから得られる同期タイミングを指示に
応じて選択することが可能なので、複数の同期信号処理
回路を相互接続してマルチ再生画面システムを構成した
ときに任意のビデオ信号源を全体に対する基準ビデオ信
号源としたり、各々の同期信号処理回路において独自の
ビデオ信号源を持つようにすることが可能となり、ビデ
オ再生操作を多様化、拡張化することができるという効
果が得られる。
The present invention selectively selectively selects a vertical synchronization signal obtained from an externally input video signal and a reset signal externally input from another synchronization signal processing circuit to forcibly synchronize the output means, Since the vertical synchronization signal for the video reproduction means is generated by the output means, when a multi-playback screen system is configured by interconnecting the synchronization signal processing circuits, the desired one is selected from among the multiple video signal sources that output external video signals. video signal source can be selected. Furthermore, this vertical synchronization signal becomes a synchronization signal for the video reproduction means, and can be output as a γl reset signal to other synchronization signal processing circuits, so that multiple Video playback can be performed using video playback means. [Embodiments] Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. FIG. 2 shows an example of a system configuration according to an embodiment of the present invention. In FIG. 2, the same reference numerals are given to the same parts as in the conventional example shown in FIG. In FIG. 2, 1 to n are adapters that receive and receive selection signals and control signals output from the host computer 11. Adapters 1 to n include a V synchronization signal generation circuit 5 that generates a V synchronization signal, which will be described later.
has. ■The synchronization signal generation circuit 5 uses V transferred from another adapter.
Synchronous reset signal or reference video signal source 51 to 5n
Adapters 1 to 3n are connected in series and sequentially transfer a V synchronization reset signal to be described later. 61-6n are reference signal sources 51-
This is a monitor that plays back the video signal output from the 5n. Next, the operation of this embodiment will be explained. For example, the host computer 11 may have a reference video signal source 52.
When the adapter 1 outputs a selection signal for selecting , the adapter 1 inputs the video signal of the reference video signal source 51 , generates a synchronization signal (1), and outputs this V synchronization signal to the video player 31 . Further, this V synchronization signal is outputted as a V synchronization reset signal to the V synchronization signal generation circuit 5 of the adapter 2. In the adapter 2, the V synchronization signal generation circuit 5 in the adapter 2 is reset by the V synchronization reset signal transferred from the adapter 1. As a result of this reset, (1) the V synchronization signal newly generated by the synchronization signal generation circuit 5 is sent to the video player 32; Thereafter, the V synchronization signal is sequentially outputted as a V synchronization reset signal to the next adapter. Each adapter receives the selection signal and control signal sent from the host computer 11, and when the reference video signal source to be connected to its own adapter is not selected, it receives the V synchronization reset transferred from another adapter. The signal is connected to the V periodic signal generation circuit 5. Therefore, a plurality of video playback devices can perform video playback in synchronization with an arbitrarily selected reference video signal. FIG. 1 shows an example of the configuration of the adapter 1 shown in the second diagram. In FIG. 1, 1-1 is V transferred from adapter n.
This connector inputs the synchronous reset signal. 1-2 is a connector for inputting the video signal transferred from the reference video signal source 51. l-3 is connector 1-2
This is a synchronization separation circuit that separates a V synchronization signal from a video signal input via a V synchronization signal. 1-4 is a selection switch that selectively selects the V-synchronization reset signal transferred from another adapter and the V-synchronization signal separated by synchronization separation. 1-5 is a V synchronization signal generation circuit that generates a V synchronization signal to be supplied to the video playback device 31 connected thereto. (2) The synchronizing signal generating circuit 1-5 is reset by the signal selected by the selection switch 1-4. A clock generation circuit 1-6 supplies a reference clock for generating a V synchronization signal to the V synchronization signal generation circuit 1-5. 1-7 is a central processing unit (CPU) that operates in synchronization with the clock signal generated by the clock generation circuit 1-6. Based on this, the connection terminal of the selection switch 1-4 is designated. The selection signal is a signal that indicates a reference video signal source to be used as a reference. The control signal is a signal that specifies a video playback device to switch the reproduced image and instructs the switching of the reproduced image. This selection signal and control signal are input to CPt11-7 via a connector 10 such as R5232C. In addition,
For example, when the adapter 2 receives selection signals and control signals from another adapter 1, the connector 10 may not be provided. 1-8 is a connector that receives control signals and selection signals transferred via other adapters and signal line J2+ and inputs them to CPt11-7. 1-9 is a connector that transmits control signals and selection signals to other adapters (via PIll-7). 1-11 is a connector that transmits the V synchronization signal generated by the This is a connector that outputs a synchronous reset signal to the next adapter 2 via the signal line λ2.1-12 is V
This connector outputs the V synchronization signal generated by the synchronization signal generation circuit 1-5 to the video player 31. In such a configuration, when a selection signal and a control command are sent from the host computer 11 to the CPU 1-7, the CPU 1-7
Pt1l-7 checks the content of the selection signal, and if the reference video signal source 51 to which it is connected is to be used as a reference, it switches the selection switch to the synchronization separation circuit 1-7 using the connection terminal instruction signal.
Instruct the third side to connect. Then, the V synchronization signal generated by the synchronization separation circuit 1-3 becomes V
Since the synchronization signal generation circuit 1-5 is reset, (1) the synchronization signal generation circuit 5 generates the V synchronization signal at a new timing. This V synchronization signal is used as a V synchronization reset signal to reset the synchronization signal generation circuit 5 of the next adapter 2 via the connector l-11. When the CPIII-7 determines that the reference video signal source 51 connected to its own adapter is not the reference, the selection switch 1-4 is set to the connector 1-1 by the connection terminal instruction signal.
Instruct the other side to connect. As a result, the V synchronization reset signal sequentially transferred from the adapters having the selected reference video signal causes, for example, in the case of adapter 1, adapter n
The V synchronization signal generation circuit 1-5 is reset by the V synchronization reset signal transferred from the V synchronization signal generation circuit 1-5, and the synchronization signal generation circuit 5 outputs the V synchronization signal to the video player 31 at a new timing. Further, when the host computer 11 instructs by the selection signal to use each independent reference signal source for generating the V synchronization signal, each CPt1l-7 switches the selection switch 1-4 to the synchronization separation circuit 1 by the connection terminal instruction signal. -Connect to the 3 side. Therefore, since all adapters block the V synchronization reset signal from other adapters, each adapter transmits the synchronization signal to the V synchronization signal generation circuit 1-5 at its own synchronization timing.
It is generated by In this way, according to this embodiment, by instructing the connection of the selection switches 1 to 4 of each adapter, the synchronization signal of all the video playback devices can be made common, or conversely, each can use an independent synchronization signal. It is possible to perform a certain degree of control. Furthermore, in a video player having a recording means,
It is also possible to record images from the monitors at the same time or at separate timings. [Effects of the Invention] As described above, according to the present invention, the synchronization timing obtained from the video signal source connected to the synchronization signal processing circuit and the synchronization timing obtained from another adapter can be selected according to instructions. When multiple synchronous signal processing circuits are interconnected to configure a multi-playback screen system, any video signal source can be used as the reference video signal source for the entire system, or each synchronous signal processing circuit can use its own video signal. This has the effect that video playback operations can be diversified and expanded.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明実施例のアダプタの構成の一例を示すブ
ロック図、 第2図は本発明実施例のシステム構成の一例を示すブロ
ック図、 第3図は従来例のシステム構成の一例を示すブロック図
である。 1〜n・・・アダプタ、 1−1〜1−2.1−10〜1−12−・・コネクタ、
1−3・・・同期分離回路、 1−4・・・選択スイッチ、 1−5・・・V同期信号発生回路、 1−6・・・クロック発生回路、 l−7−CPU 。 11・・・ホストコンピュータ、 21〜2n、 31〜3n・・・ビデオ再生機、13、
41〜4n、 81〜6n・・・モニタ、12、51〜
5n・・・ビデオ信号源。
FIG. 1 is a block diagram showing an example of the configuration of an adapter according to an embodiment of the present invention, FIG. 2 is a block diagram showing an example of a system configuration according to an embodiment of the present invention, and FIG. 3 is a block diagram showing an example of a conventional system configuration. It is a block diagram. 1~n...adapter, 1-1~1-2.1-10~1-12-...connector,
1-3...Synchronization separation circuit, 1-4...Selection switch, 1-5...V synchronization signal generation circuit, 1-6...Clock generation circuit, l-7-CPU. 11... host computer, 21-2n, 31-3n... video player, 13,
41~4n, 81~6n...monitor, 12, 51~
5n...Video signal source.

Claims (1)

【特許請求の範囲】 外部からのリセット信号および外部映像信号から得られ
た垂直同期信号のいずれかを選択する選択手段と、 該選択手段によって選択した信号に強制同期して外部映
像再生手段に垂直同期信号を出力すると共にリセット信
号を出力する出力手段とを具えたことを特徴とする同期
信号処理回路。
[Claims] Selection means for selecting either a reset signal from an external source or a vertical synchronization signal obtained from an external video signal; A synchronous signal processing circuit comprising output means for outputting a synchronous signal and a reset signal.
JP62282026A 1987-11-10 1987-11-10 Video synchronization control device Expired - Fee Related JP2659197B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62282026A JP2659197B2 (en) 1987-11-10 1987-11-10 Video synchronization control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62282026A JP2659197B2 (en) 1987-11-10 1987-11-10 Video synchronization control device

Publications (2)

Publication Number Publication Date
JPH01125079A true JPH01125079A (en) 1989-05-17
JP2659197B2 JP2659197B2 (en) 1997-09-30

Family

ID=17647199

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62282026A Expired - Fee Related JP2659197B2 (en) 1987-11-10 1987-11-10 Video synchronization control device

Country Status (1)

Country Link
JP (1) JP2659197B2 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61172491A (en) * 1985-01-25 1986-08-04 Sanyo Electric Co Ltd Dividing and displaying device for reproducing signal
JPS61202983U (en) * 1985-06-07 1986-12-20

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61172491A (en) * 1985-01-25 1986-08-04 Sanyo Electric Co Ltd Dividing and displaying device for reproducing signal
JPS61202983U (en) * 1985-06-07 1986-12-20

Also Published As

Publication number Publication date
JP2659197B2 (en) 1997-09-30

Similar Documents

Publication Publication Date Title
JPS62191A (en) Video information control device
KR100201743B1 (en) Editing apparatus
JPH09200673A (en) Data recording and reproducing device
JPH01125079A (en) Synchronizing signal processing circuit
JPH047996A (en) Picture signal processor
JP3050149B2 (en) Video recording and playback device
JPH11341482A (en) Frame switcher and monitoring video recording device using the frame switcher
JP3171140B2 (en) Multi-channel audio-visual processor
JPH0573312B2 (en)
JP2001186463A (en) Video output device and video storage device
JP2002190985A (en) Multi-screen image signal processor
JP3688105B2 (en) Video switching device and video switching equipment using the video switching device
JP3774295B2 (en) Information collection system
JP2626172B2 (en) Distributed multiplexer for transmitting and receiving video signals
JPH05298410A (en) Picture processor
JP4519726B2 (en) Broadcast material signal switching transmission device and switching control device
JPH01115282A (en) Synchronizing signal processor
JPH0513090Y2 (en)
JP3364934B2 (en) Magnetic recording / reproducing device
JPH0444479A (en) Hard copy equipment having plural channel input function
JP2550251Y2 (en) Digital audio mixer
JP2004326215A (en) Signal processor and signal processing method
JPH11317908A (en) Video changeover device
JPH05159537A (en) Magnetic recording/playback apparatus
JPS59186477A (en) Image pickup system

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees