JPH01110274A - Test circuit - Google Patents

Test circuit

Info

Publication number
JPH01110274A
JPH01110274A JP62267696A JP26769687A JPH01110274A JP H01110274 A JPH01110274 A JP H01110274A JP 62267696 A JP62267696 A JP 62267696A JP 26769687 A JP26769687 A JP 26769687A JP H01110274 A JPH01110274 A JP H01110274A
Authority
JP
Japan
Prior art keywords
circuit block
flip
output
data
flop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62267696A
Other languages
Japanese (ja)
Inventor
Takashi Onodera
岳志 小野寺
Kazutoshi Shimizume
和年 清水目
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP62267696A priority Critical patent/JPH01110274A/en
Publication of JPH01110274A publication Critical patent/JPH01110274A/en
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Logic Circuits (AREA)

Abstract

PURPOSE:To easily test a block to be tested and the peripheral block by a reduced number of addition circuits without generating the mutual effect between said blocks, by supplying input and output signals to a plurality of three- port type FFs constituting a shift register. CONSTITUTION:A shift register 100 is constituted of eight three-port type FFs 101-108 and the output of the circuit block 10A of a front stage is connected to a circuit block 10X difficult in the setting of inherent test data and further connected to the FFs 101-108 of the shift registers 100 through bypasses 110. The output of the circuit block 10X is connected to the respective FFs 101-108. Further, the shift register 100 is connected to the shift registers 80A, 80D of front and rear stages by scanning paths 96, 97. By this constitution, the input and output data of the circuit block 10X of a ROM can be easily observed.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はLSIに好適な試験回路に関する。[Detailed description of the invention] [Industrial application field] The present invention relates to a test circuit suitable for LSI.

゛ 〔発明の概要〕 本発明は、シフトレジスタを構成する複数の3ポート型
フリップフロップの各第2及び第3のデータ入力端子に
、LSIに搭載された被試験回路ブロックの入力信号及
び出力信号をそれぞれ供給することにより、付加回路を
少なくして、被試験回路ブロック及び周辺回路ブロック
を、相互に影響なく、容易に試験することのできる試験
回路である。
゛ [Summary of the Invention] The present invention provides input signals and output signals of a circuit block under test mounted on an LSI to each second and third data input terminal of a plurality of three-port flip-flops constituting a shift register. This is a test circuit that can reduce the number of additional circuits and easily test the circuit block under test and the peripheral circuit blocks without affecting each other.

〔従来の技術〕[Conventional technology]

大規模集積回路(LSI)では、多数の単位回路が同一
チップ上に搭載されているため、その良否を判定するた
めの試験が難しくなる。
In large-scale integrated circuits (LSIs), a large number of unit circuits are mounted on the same chip, making it difficult to perform tests to determine whether they are good or bad.

そこで、LSIの内部を複数の回路ブロックに分割し、
各ブロックごとの入出力信号を外部から設定・観測する
ことにより、LSI全体の試験を効率的に行なうブロッ
ク・アイソレーション法が提案されている。このブロッ
ク・アイソレーション法には、LSI内部にセレクタを
付加するもの、或はスキャンパスを付加するものがある
Therefore, the inside of the LSI is divided into multiple circuit blocks,
A block isolation method has been proposed that efficiently tests the entire LSI by externally setting and observing input and output signals for each block. This block isolation method includes one that adds a selector inside the LSI, and one that adds a scan path.

セレクタによるブロック・アイソレーション法では、第
3図に示すように、試験される回路ブロック(10)の
入力側にセレクタ(21)〜(28)が設けられ、図示
を省略した他の回路ブロックから入力端子(31)〜(
38)を介して供給される、例えば8ビツトの通常入力
データAo=Avと、テスト入力端子(41)〜(48
)を介して供給される、例えば8ビツトの個有テストデ
ータTo=Tvとが、端子(29)からのブロック選択
信号に基いて、セレクタ(21)〜(28)により選択
されて回路ブロック(10)に供給される。
In the block isolation method using selectors, as shown in FIG. 3, selectors (21) to (28) are provided on the input side of the circuit block (10) to be tested, and selectors (21) to (28) are provided on the input side of the circuit block (10) to be tested to isolate the circuit block from other circuit blocks (not shown). Input terminal (31) ~ (
For example, 8-bit normal input data Ao=Av supplied via the test input terminals (41) to (48)
For example, 8-bit unique test data To=Tv supplied via the circuit block ( 10).

回路ブロック(10)の個有テストデータTo〜T7に
対応する出力データは、アンドゲート(51)〜(58
)と、図示を省略した他の回路ブロックからの出力デー
タが供給されるオアゲート(61)〜(68)とを介し
て、出力端子(71)〜(78)に導出される。この出
力データが所定のデータパターンと比較されて、被試験
回路ブロック(10)の良否が判定される。
The output data corresponding to the unique test data To to T7 of the circuit block (10) is outputted from the AND gates (51) to (58).
) and OR gates (61) to (68) to which output data from other circuit blocks (not shown) are supplied, to output terminals (71) to (78). This output data is compared with a predetermined data pattern to determine whether the circuit block under test (10) is good or bad.

スキャンパスによるブロック・アイソレーション法では
、第4図に示すように、試験される複数(例えば3個)
の回路ブロック(IOA > 、  (IOB ) 。
In the block isolation method using scan paths, as shown in Figure 4, multiple (for example, three)
The circuit block (IOA > , (IOB).

(IOC)の入力側にそれぞれシフトレジスタ(80A
 ) 、  (80B > 、  (80C)が設けら
れると共に、回路ブロック(IOC)の出力側にシフト
レジスタ(800)が設けられる。シフトレジスタ(8
0A)は、例えば本出願人による特願昭61−5893
1号に記載されたような、2ポート型フリップフロップ
(81A)〜(88A )により構成される。他のシフ
トレジスタ(80B ”) 、  (80C) 、  
(ROD )も同様に構成される。
(IOC) on the input side of each shift register (80A
) , (80B > , (80C) are provided, and a shift register (800) is provided on the output side of the circuit block (IOC).
0A) is, for example, patent application No. 61-5893 filed by the present applicant.
It is composed of two-port flip-flops (81A) to (88A) as described in No. 1. Other shift registers (80B”), (80C),
(ROD) is similarly configured.

ノーマルモードでは、図示を省略したシステムクロック
が各シフトレジスタ(80A )〜(80D )に供給
されて、入力端子(31)〜(38)からの通常入力デ
ータAO〜A7が、シフトレジスタ(80A ”)の各
フリップフロップ(81A)〜(88A)を介して、回
路ブロック(IOA)に供給され、この回路ブロック(
IOA)の出力が、シフトレジスタ(80B)の各フリ
ップフロップ(81B ”)〜(88B)を介して、回
路ブロック(IOB)に供給される。以下同様にして、
回路ブロック(IOC)の出力がシフトレジスタ(80
0)を介して、出力端子(71)〜(78)に導出され
る。
In normal mode, a system clock (not shown) is supplied to each shift register (80A) to (80D), and normal input data AO to A7 from input terminals (31) to (38) are transferred to the shift register (80A). ) is supplied to the circuit block (IOA) through each flip-flop (81A) to (88A) of the circuit block (IOA).
The output of IOA) is supplied to the circuit block (IOB) via each flip-flop (81B'') to (88B) of the shift register (80B).
The output of the circuit block (IOC) is transferred to the shift register (80
0) to output terminals (71) to (78).

テストモードでは、図示を省略したテストデータが各シ
フトレジスタ(80A)〜(80口)に供給されて、テ
スト入力端子(91)からシフトレジスタ(80A >
 に供給された直列のテストデータTDは、スキャンパ
ス(92) 、  (93)及び(94)によって順次
直列に接続されたシフトレジスタ(80B)。
In the test mode, test data (not shown) is supplied to each shift register (80A) to (80 ports), and the shift register (80A>
The serial test data TD supplied to the shift register (80B) is sequentially connected in series through scan paths (92), (93) and (94).

(80C) 、  (800)を経て、出力端子(95
)に導出される。
(80C), (800), output terminal (95
) is derived.

これにより、各回路ブロック(10^)〜(IOC)の
入出力信号を外部から設定・観測することができて、被
試験回路ブロックの良否を判定することができる。
Thereby, the input/output signals of each circuit block (10^) to (IOC) can be set and observed from the outside, and the quality of the circuit block under test can be determined.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

ところが、セレクタによるブロック・アイソレーション
法では、配線量が多いという問題があると共に、被試験
回路ブロックの入出力信号の数がLSIの端子数よりも
多い場合には通用することができないという問題があっ
た。
However, the block isolation method using selectors has the problem of a large amount of wiring and is not applicable when the number of input/output signals of the circuit block under test is greater than the number of terminals of the LSI. there were.

また、スキャンパスによるブロック・アイソレーション
法では、各回路ブロックの前後に付加すべきシフトレジ
スタの回路規模が大きくなって、ハードウェア量が多い
という問題があった。
Furthermore, the block isolation method using a scan path has the problem that the circuit scale of the shift registers to be added before and after each circuit block becomes large, resulting in a large amount of hardware.

かかる点に鑑み、本発明の目的は、少ない付加回路によ
って、当該及び周辺の回路ブロックを相互に影響なく容
易に試験することのできる試験回路を提供するところに
ある。
In view of the above, an object of the present invention is to provide a test circuit that can easily test the relevant circuit block and peripheral circuit blocks without affecting each other with a small number of additional circuits.

〔問題点を解決するための手段〕[Means for solving problems]

本発明は、複数の入力端子及び出力端子を有する回路ブ
ロック(IOX)に対し、それぞれ第1、第2及び第3
のデータ入力端子D1.D2及びD3と第1、第2及び
第3のクロック端子CK1゜CK2及びCK3とを有す
る複数の3ポート型フリップフロップ(101”)〜(
10B)を配し、前段のフリップフロップの出力端子を
次段のフリップフロップの第1のデータ入力端子に接続
し、回路ブロックの各入力端子を各フリップフロップの
第2のデータ入力端子に接続し、回路ブロックの各出力
端子を各フリップフロップの第3のデータ入力端子に接
続し、各フリップフロップの第1、第2及び第3のクロ
ック端子に選択的にクロックを供給することにより、回
路ブロックの入力信号及び出力信号を複数のフリップフ
ロップの最終段の出力端子より得るようにした試験回路
である。
The present invention provides first, second, and third terminals for a circuit block (IOX) having a plurality of input terminals and output terminals, respectively.
Data input terminal D1. A plurality of 3-port flip-flops (101'') having D2 and D3 and first, second and third clock terminals CK1, CK2 and CK3.
10B), the output terminal of the previous stage flip-flop is connected to the first data input terminal of the next stage flip-flop, and each input terminal of the circuit block is connected to the second data input terminal of each flip-flop. , by connecting each output terminal of the circuit block to a third data input terminal of each flip-flop and selectively providing a clock to the first, second, and third clock terminals of each flip-flop. This test circuit obtains input and output signals from the output terminals of the final stage of a plurality of flip-flops.

〔作用〕[Effect]

かかる構成によれば、少ない付加回路を用いて、被試験
回路ブロック及び周辺回路ブロックを、相互に影響なく
、容易に試験することができる。
According to this configuration, the circuit block under test and the peripheral circuit blocks can be easily tested without affecting each other using a small number of additional circuits.

〔実施例〕〔Example〕

以下、第1図及び第2図を参照しながら、本発明による
試験回路の一実施例について説明する。
An embodiment of the test circuit according to the present invention will be described below with reference to FIGS. 1 and 2.

本発明の一実施例の構成を第1図に示す。この第1図に
おいて、前出第4図に対応する部分には同一の符号を付
して重複説明を省略する。
The configuration of one embodiment of the present invention is shown in FIG. In FIG. 1, parts corresponding to those in FIG. 4 are given the same reference numerals and redundant explanation will be omitted.

第1図において、(100)はシフトレジスタであって
、後述のように、複数(例えば8個)の3ポート型フリ
ップフロップ(101> 〜(108)から構成される
In FIG. 1, (100) is a shift register, which is composed of a plurality (for example, eight) of three-port flip-flops (101> to (108)) as described later.

前段の回路ブロック(IOA)からの通常入力データが
、例えばROMのように、個有テストデータの設定が困
難な回路ブロック(IOX)に供給されると共に、バイ
パス(110)を介して、シフトレジスタ(100)の
フリップフロップ(101)〜(10B ”)にそれぞ
れ供給される。また、このフリップフロップ(101)
〜(10B)には、テストの困難な回路ブロック(IO
X)の出力データがそれぞれ供給され、各フリップフロ
ップ(101)〜(10B)の出力データが後段の回路
ブロック(IOC)に供給される。更に、シフトレジス
タ(100)はスキャンパス(96)及び(97)によ
って前段及び後段のシフトレジスタ(80A)及び(8
0D)と直列に接続される。その余の構成は前出第4図
と同様である。
Normal input data from the previous stage circuit block (IOA) is supplied to a circuit block (IOX) in which it is difficult to set individual test data, such as a ROM, and is also supplied to a shift register via a bypass (110). (100) are respectively supplied to flip-flops (101) to (10B''). Also, this flip-flop (101)
~(10B) contains circuit blocks that are difficult to test (IO
The output data of each of the flip-flops (101) to (10B) is supplied to the subsequent circuit block (IOC). Furthermore, the shift register (100) is connected to the previous and subsequent shift registers (80A) and (80A) by scan paths (96) and (97).
0D) in series. The rest of the configuration is the same as that shown in FIG. 4 above.

シフトレジスタ(100)の詳細構成を第2図に示す。The detailed configuration of the shift register (100) is shown in FIG.

第2図において、3ポート型フリップフロップ(101
)〜(108)はそれぞれ第1、第2及び第3のデータ
入力端子D1.D2及びD3と第1、第2及び第3のク
ロック端子CKt、CK2及びCK3とを有する。
In FIG. 2, a 3-port flip-flop (101
) to (108) are the first, second and third data input terminals D1. D2 and D3, and first, second and third clock terminals CKt, CK2 and CK3.

初段のフリップフロップ(101)の出力端子Qが次段
のフリップフロップ(102)の第1のデータ入力端子
D1に接続され、以下同様にして、前段のフリップフロ
ップの出力端子が最終段のフリップフロップ(10B)
の第1のデータ入力端子D1に接続される。
The output terminal Q of the first stage flip-flop (101) is connected to the first data input terminal D1 of the next stage flip-flop (102), and in the same way, the output terminal of the previous stage flip-flop is connected to the final stage flip-flop. (10B)
is connected to the first data input terminal D1 of.

回路ブロック(IOX )の各入力データが、バイパス
(110)  (第1図参照)に接続された端子(11
1)〜(118)から各フリップフロップ(101)〜
(10B ’)の第2のデータ入力端子D2にそれぞれ
供給され、回路ブロック(IOX)の各出力データXo
=Xvが端子(121’) 〜(128)から各フリッ
プフロップ(101)〜(108)の第3のデータ入力
端子D3にそれぞれ供給される。各フリップフロップ(
101)〜(10B )の出力データがそれぞれ端子(
131)〜(138)から後段の回路ブロック(IOC
)に供給される。
Each input data of the circuit block (IOX) is connected to the terminal (11) connected to the bypass (110) (see Figure 1).
1)~(118) to each flip-flop (101)~
(10B'), and each output data Xo of the circuit block (IOX) is supplied to the second data input terminal D2 of the circuit block (IOX).
=Xv is supplied from the terminals (121') to (128) to the third data input terminal D3 of each flip-flop (101) to (108), respectively. Each flip-flop (
The output data of 101) to (10B) are respectively output to the terminal (
131) to (138) to subsequent circuit blocks (IOCs)
).

各フリップフロップ(101)〜(108)の第1、第
2及び第3のクロック端子CKs 、CK2及びCK3
には、それぞれ共通に端子(141)  、  (14
2)及び(143)からのスキャンクロックSCK、テ
ストクロックTCK及びノーマル(システム)クロック
NCKの3種のクロックが供給される。
The first, second and third clock terminals CKs, CK2 and CK3 of each flip-flop (101) to (108)
have common terminals (141) and (14
2) and (143) are supplied with three types of clocks: a scan clock SCK, a test clock TCK, and a normal (system) clock NCK.

端子(191)及び(192)はそれぞれスキャンバス
(96)及び(97)  (第1図参照)に接続され、
端子(191)が初段のフリップフロップ(101)の
第1の入力端子D1に接続されると共に、端子(192
)が終段のフリップフロップ(108)の出力端子に接
続される。
Terminals (191) and (192) are connected to scan canvases (96) and (97) (see Figure 1), respectively;
The terminal (191) is connected to the first input terminal D1 of the first stage flip-flop (101), and the terminal (192) is connected to the first input terminal D1 of the first stage flip-flop (101).
) is connected to the output terminal of the final stage flip-flop (108).

前述のように、例えばROMのような被試験回路ブロッ
ク(IOX)は、後段の回路ブロック(IOC)の個有
テストデータの設定が困難である。しかしながら、その
通常入力データは比較的容易に設定することができる。
As described above, for a circuit block under test (IOX) such as a ROM, it is difficult to set unique test data for a subsequent circuit block (IOC). However, the normal input data can be set relatively easily.

本発明はこの点に着目してなされたものであって、その
一実施例の動作は次のとおりである。
The present invention has been made with attention to this point, and the operation of one embodiment thereof is as follows.

スキャンモードでは、端子(141)からのスキャンク
ロックSCKがそれぞれの第1のクロック端子CK1に
共通に供給されて、フリップフロップ(101)〜(1
0B)は、それぞれ第1の入力端子D1に供給されるデ
ータに対するDフリップフロップとして動作する。これ
により、フリップフロップ(101”)〜(10B)が
シフトレジスタ接続となり、入力端子(191)からの
データが各フリップフロップ(101)〜(10B)を
転送され、出力端子(192)から取り出される。
In the scan mode, the scan clock SCK from the terminal (141) is commonly supplied to each first clock terminal CK1, and the flip-flops (101) to (1
0B) respectively operate as a D flip-flop for the data supplied to the first input terminal D1. As a result, the flip-flops (101'') to (10B) are connected to a shift register, and data from the input terminal (191) is transferred to each flip-flop (101) to (10B) and taken out from the output terminal (192). .

従って、スキャンモードでは、端子(191)から各フ
リップフロップ(101)〜(10B)の値を任意に設
定することができると共に、それぞれの値を端子(19
2)から観測することができる。
Therefore, in the scan mode, the values of each flip-flop (101) to (10B) can be arbitrarily set from the terminal (191), and each value can be set to the terminal (191).
It can be observed from 2).

テストモードでは、端子(142)からのテストクロッ
クTCKがそれぞれの第2のクロック端子CK2に共通
に供給されて、フリップフロップ(101)〜(10B
)は、それぞれ第2の入力端子D2に供給されるデータ
に対するDフリップフロップとして動作する。これによ
り、フリップフロップ(101”)〜(10B)には端
子(111)〜(118)から回路ブロック(IOX)
の入力データAo〜A7が取り込まれる。
In the test mode, the test clock TCK from the terminal (142) is commonly supplied to each of the second clock terminals CK2, and the flip-flops (101) to (10B
) each operate as a D flip-flop for the data supplied to the second input terminal D2. As a result, the flip-flops (101'') to (10B) are connected to the circuit block (IOX) from the terminals (111) to (118).
Input data Ao to A7 are taken in.

しかる後、スキャンモードに切り換えれば、端子(19
2)から回路ブロック(IOX)の入力データAo”/
’vを観測することができる。
After that, switch to scan mode and the terminal (19
2) to the circuit block (IOX) input data Ao”/
'v can be observed.

ノーマルモードでは、端子(143)からのシステムク
ロックNCKがそれぞれの第3のクロック端子CK3に
共通に供給されて、フリップフロップ(101)〜(1
0B)は、それぞれ第3の入力端子D3に供給されるデ
ータに対するDフリップフロップとして動作する。これ
により、フリップフロップ(101)〜(108)には
端子(121)〜(128)から回路ブロック(IOX
)の出力データXo”Xvが取り込まれる。
In normal mode, the system clock NCK from the terminal (143) is commonly supplied to each third clock terminal CK3, and the flip-flops (101) to (1
0B) each operate as a D flip-flop for the data supplied to the third input terminal D3. As a result, flip-flops (101) to (108) are connected to circuit blocks (IOX) from terminals (121) to (128).
) output data Xo''Xv is taken in.

しかる後、スキャンモードに切り換えれば、端子(19
2)から回路ブロック(IOX)の出力データXo”X
vを観測することができる。
After that, switch to scan mode and the terminal (19
2) to the output data of the circuit block (IOX)
v can be observed.

即ち、本実施例においては、1組のシフトレジスタ(1
00)の3ポート型フリツプフロ・ノブ(101)〜(
108’)をスキャンモード、テストモード及びノーマ
ルモードに適宜切換えることにより、従来の2ポート型
フリップフロップから成るシフトレジスタの2組よりも
付加回路の規模を小さくしながら、回路ブロック(IO
X )の入力信号及び出力信号の観測と、次段の回路ブ
ロック(IOC)のテスト信号としての各フリップフロ
ップ(101)〜(108)の出力信号の設定とを外部
から容易に行なうことができて、当該回路ブロック(I
OX)及び周辺回路ブロック(IOC)の試験を、相互
に影響されることなく、容易に行なうことができる。
That is, in this embodiment, one set of shift registers (1
00) 3-port flip-flop knob (101) ~ (
108') to scan mode, test mode, and normal mode, the circuit block (IO
Observation of the input and output signals of Then, the circuit block (I
OX) and peripheral circuit blocks (IOC) can be easily tested without being influenced by each other.

〔発明の効果〕〔Effect of the invention〕

以上詳述のように、本発明によれば、シフトレジスタを
構成する複数の3ポート型フリップフロツブの各第2及
び第3のデータ入力端子に、LSIに搭載された被試験
回路ブロックの入力信号及び出力信号をそれぞれ供給す
るようにしたので、付加回路を少なくしながら、被試験
回路ブロック及び周辺回路ブロックを、相互に影響なく
、容易に試験することのできる試験回路が得られる。
As described in detail above, according to the present invention, the input of the circuit block under test mounted on the LSI is input to each of the second and third data input terminals of the plurality of three-port flip-flops constituting the shift register. Since the signal and the output signal are supplied respectively, a test circuit can be obtained which can easily test the circuit block under test and the peripheral circuit blocks without affecting each other while reducing the number of additional circuits.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明による試験回路の一実施例の構成を示す
ブロック図、第2図は本発明の一実施例の要部の構成を
示すブロック図、第3図は従来の試験回路の構成例を示
すブロック図、第4図は従来の試験回路の他の構成例を
示すブロック図である。 (10) 、  (IOA ’) 、  (IOB )
 、  (IOC) 。 (IOX ’)は回路ブロック、(101) 〜(10
B )は3ポート型フリップフロップ、Dl、D2.D
3は第1、第2、第3のデータ入力端子、CK 1 。 CK2.CK3は第1、第2、第3のクロック入力端子
である。
FIG. 1 is a block diagram showing the configuration of an embodiment of a test circuit according to the present invention, FIG. 2 is a block diagram showing the configuration of main parts of an embodiment of the present invention, and FIG. 3 is a configuration of a conventional test circuit. FIG. 4 is a block diagram showing another example of the configuration of a conventional test circuit. (10), (IOA'), (IOB)
, (IOC). (IOX') is a circuit block, (101) ~ (10
B) is a 3-port flip-flop, Dl, D2. D
3 is a first, second, and third data input terminal, CK 1 . CK2. CK3 is the first, second, and third clock input terminals.

Claims (1)

【特許請求の範囲】 複数の入力端子及び出力端子を有する回路ブロックに対
し、 それぞれ第1、第2及び第3のデータ入力端子と第1、
第2及び第3のクロック端子とを有する複数の3ポート
型フリップフロップを配し、前段のフリップフロップの
出力端子を次段のフリップフロップの第1のデータ入力
端子に接続し、上記回路ブロックの各入力端子を上記各
フリップフロップの第2のデータ入力端子に接続し、上
記回路ブロックの各出力端子を上記各フリップフロップ
の第3のデータ入力端子に接続し、上記各フリップフロ
ップの第1、第2及び第3のクロック端子に選択的にク
ロックを供給することにより、上記回路ブロックの入力
信号及び出力信号を上記複数のフリップフロップの最終
段の出力端子より得るようにしたことを特徴とする試験
回路。
[Claims] For a circuit block having a plurality of input terminals and output terminals, first, second and third data input terminals and first, second and third data input terminals respectively.
A plurality of three-port flip-flops having second and third clock terminals are arranged, and the output terminal of the previous-stage flip-flop is connected to the first data input terminal of the next-stage flip-flop. Each input terminal is connected to a second data input terminal of each of the flip-flops, each output terminal of the circuit block is connected to a third data input terminal of each of the flip-flops; The input signal and the output signal of the circuit block are obtained from the output terminal of the final stage of the plurality of flip-flops by selectively supplying a clock to the second and third clock terminals. Test circuit.
JP62267696A 1987-10-23 1987-10-23 Test circuit Pending JPH01110274A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62267696A JPH01110274A (en) 1987-10-23 1987-10-23 Test circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62267696A JPH01110274A (en) 1987-10-23 1987-10-23 Test circuit

Publications (1)

Publication Number Publication Date
JPH01110274A true JPH01110274A (en) 1989-04-26

Family

ID=17448268

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62267696A Pending JPH01110274A (en) 1987-10-23 1987-10-23 Test circuit

Country Status (1)

Country Link
JP (1) JPH01110274A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5894482A (en) * 1994-08-29 1999-04-13 Matsushita Electric Industrial Co., Ltd. Semiconductor integrated circuit with a testable block
US5905737A (en) * 1996-09-03 1999-05-18 Mitsubishi Denki Kabushiki Kaisha Test circuit
KR19990057727A (en) * 1997-12-30 1999-07-15 윤종용 Integrated Circuit Increases Test Ability
US5960008A (en) * 1996-08-30 1999-09-28 Mitsubishi Denki Kabushiki Kaisha Test circuit
US6675333B1 (en) 1990-03-30 2004-01-06 Texas Instruments Incorporated Integrated circuit with serial I/O controller
DE10260426B3 (en) * 2002-12-21 2004-06-24 ThyssenKrupp Präzisionsschmiede GmbH Steering spline for automobile steering mechanism has 2 conical sections in transition zone between toothed cylindrical section and coaxial greater diameter cylindrical section

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6675333B1 (en) 1990-03-30 2004-01-06 Texas Instruments Incorporated Integrated circuit with serial I/O controller
US5894482A (en) * 1994-08-29 1999-04-13 Matsushita Electric Industrial Co., Ltd. Semiconductor integrated circuit with a testable block
US5960008A (en) * 1996-08-30 1999-09-28 Mitsubishi Denki Kabushiki Kaisha Test circuit
US5905737A (en) * 1996-09-03 1999-05-18 Mitsubishi Denki Kabushiki Kaisha Test circuit
KR19990057727A (en) * 1997-12-30 1999-07-15 윤종용 Integrated Circuit Increases Test Ability
DE10260426B3 (en) * 2002-12-21 2004-06-24 ThyssenKrupp Präzisionsschmiede GmbH Steering spline for automobile steering mechanism has 2 conical sections in transition zone between toothed cylindrical section and coaxial greater diameter cylindrical section

Similar Documents

Publication Publication Date Title
KR970011375B1 (en) Built-in self-test network
US4933575A (en) Electric circuit interchangeable between sequential and combination circuits
US5077740A (en) Logic circuit having normal input/output data paths disabled when test data is transferred during macrocell testing
JPH0560835A (en) Test circuit
JPS63243890A (en) Semiconductor integrated circuit device
JP2638281B2 (en) Scan path circuit
JPH05232196A (en) Test circuit
JP2738351B2 (en) Semiconductor integrated logic circuit
US4913557A (en) Intergrated logic circuit having testing function circuit formed integrally therewith
JPH01110274A (en) Test circuit
JP3145976B2 (en) Semiconductor integrated circuit
JPS59211146A (en) Scan-in method
KR100396096B1 (en) Test circuit for semiconductor integrated circuit
JP2699355B2 (en) Integrated circuit
JPS6319571A (en) Integrated circuit
JPH0690265B2 (en) Test circuit
JP2751382B2 (en) Shift path control system
JP2616125B2 (en) Semiconductor integrated circuit
JPH0293736A (en) Semiconductor integrated circuit logic circuit
JPH0389178A (en) Semiconductor integrated circuit
JPH02234087A (en) Test circuit for digital logical block
JPS60243578A (en) Logical integrated circuit
JPH0782071B2 (en) Logic circuit with fault diagnosis function
JPH06148291A (en) Boundary scanning register
JP2001004714A (en) Method and system for sharing test terminal of integrated circuit