JPH01105293A - Display controller - Google Patents

Display controller

Info

Publication number
JPH01105293A
JPH01105293A JP62276070A JP27607087A JPH01105293A JP H01105293 A JPH01105293 A JP H01105293A JP 62276070 A JP62276070 A JP 62276070A JP 27607087 A JP27607087 A JP 27607087A JP H01105293 A JPH01105293 A JP H01105293A
Authority
JP
Japan
Prior art keywords
palette
display
pdp
color
crt
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62276070A
Other languages
Japanese (ja)
Inventor
Hiroteru Yoshida
善田 浩輝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP62276070A priority Critical patent/JPH01105293A/en
Priority to EP88109669A priority patent/EP0295689B1/en
Priority to DE3853447T priority patent/DE3853447T2/en
Priority to US07/208,044 priority patent/US4980678A/en
Priority to KR1019880007432A priority patent/KR910005367B1/en
Publication of JPH01105293A publication Critical patent/JPH01105293A/en
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

PURPOSE: To obtain a color-to-gradation adaptive PDP which is compatible with a CRT by providing a means which performs write control over respective palettes with a common address and sets palette information for multicolor display in a 1st palette and palette information for gradation display in a 2nd palette, and performing display control over a display unit. CONSTITUTION: This display controller is provided with the 1st palette 11 characteristic of the color display unit (CRT) 20, the 2nd palette 12 characteristic of the plasma display unit (PDP), and means 14-16 which perform the write control over the respective palettes with the common address and sets the palette information for multicolor display in the 1st palette 11 and the palette information for gradation display in the 2nd palette 12. Then the CRT 20 is brought under multicolor display control with the 1st palette 11 and the PDP 20 is brought under gradation display control with the 2nd palette 12. Consequently, a gradation display can be made on the PDP 30 corresponding to colors, and the color-to-gradation adaptive PDP 30 is obtained which is compatible with the CRT 20.

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) 本発明は、例えばプラズマディスプレイユニットを標準
装備し、カラーディスプレイユニットを任意に接続可能
とした、パーソナルコンピュータ、パーソナルワークス
テーション等のコンピュータシステムを構築する際に用
いて好適な表示制御装置に関する。
[Detailed Description of the Invention] [Object of the Invention] (Industrial Application Field) The present invention relates to a personal computer, a personal workstation, etc. that are equipped with, for example, a plasma display unit as standard equipment and can optionally connect a color display unit. The present invention relates to a display control device suitable for use in constructing a computer system.

(従来の技術) 従来、プラズマディスプレイユニットを標準装備し、カ
ラーディスプレイユニットを任意ニ接続可能とした、パ
ーソナルコンピュータ、パーソナルワークステーション
等のコンビ二一タンステムに於いて、取扱うデータに色
要素をもつとき、プラズマディスプレイユニットによる
表示では色別のデータ表現が不可能であった。
(Prior art) Conventionally, in convenience systems such as personal computers and personal workstations, which are equipped with a plasma display unit as standard equipment and can optionally connect a color display unit, when the handled data has a color element. However, it was not possible to express data in different colors using a plasma display unit.

又、従来ではプラズマデイスプレィに於いて階調表示を
行なう際、表示ドツトの間引き、ブリンク等により表示
情報に階調度をもたせているが、このような所謂疑似階
調表示手段では、カラーデイスプレィに於ける色別表示
のような明確な区分表゛示ができないという問題があっ
た。
Conventionally, when displaying gradations on a plasma display, display information is given a gradation level by thinning out display dots, blinking, etc.; There was a problem in that it was not possible to clearly indicate the divisions, such as the color-coded display in .

(発明が解決しようとする問題点) このように、従来では、プラズマディスプレイユニット
を標畠装備し、カラーディスプレイユニットを任意に接
続可能としたシステムに於いて、カラーデイスプレィで
色分は表示されるデータをプラズマデイスプレィに於い
て明確に区分して表示することができないという問題が
あった。
(Problem to be Solved by the Invention) As described above, conventionally, in a system equipped with a plasma display unit and in which a color display unit can be optionally connected, colors are not displayed on the color display. There is a problem in that the data cannot be clearly divided and displayed on a plasma display.

本発明は、カラーデイスプレィで扱う色別表示要素をも
つデータをプラズマデイスプレィ上にてカラーに対応付
けて階調表示できる表示制御装置を提供することを目的
とする。
SUMMARY OF THE INVENTION An object of the present invention is to provide a display control device that can display data having color-specific display elements handled on a color display in gradation on a plasma display in association with the colors.

[発明の構成コ (問題点を解決するための手段及び作用)本発明は、例
えばプラズマディスプレイユニットを標準装備し、カラ
ーディスプレイユニットを任意に接続可能としたシステ
ムに於いて、上記カラーディスプレイユニットに固有の
第1のパレットと、上記プラズマディスプレイユニット
に固有の第2のパレットと、上記各パレットを共通のア
ドレスで書込み制御し、第1のパレットに多色表示用パ
レット情報を設定し第2のパレットに階調表示用パレッ
ト情報を設定する手段とを有して、上記第1のパレット
により上記カラーディスプレイユニットを多色表示制御
し上記第2のパレットにより上記プラズマディスプレイ
ユニットを階調表示制御する構成としたもので、これに
より、カラーデイスプレィで扱う色別表示要素をもつデ
ータをプラズマデイスプレィ上にてカラーに対応付けて
階調表示でき、カラーデイスプレィと互換性をもつ色神
階調対応のプラズマデイスプレィを実現できる。更にカ
ラーデイスプレィとプラズマデイスプレィを単一種の表
示データで同時並行して表示ドライブできるとともに、
使用デイスプレィの切替え時に於いてもパレットの書替
え処理作業を不要とし、パレット書替えの操作及び処理
にかかる負担を軽減できる。
[Structure of the Invention (Means and Effects for Solving Problems)] The present invention provides, for example, a system that is equipped with a plasma display unit as standard equipment and can optionally connect a color display unit. A first palette unique to the plasma display unit, a second palette unique to the plasma display unit, and each of the above palettes are written and controlled using a common address, multicolor display palette information is set in the first palette, and palette information for multicolor display is set in the first palette, and the second palette is unique to the plasma display unit. means for setting palette information for gradation display in a palette, the color display unit is controlled to display a multicolor display by the first palette, and the plasma display unit is controlled to display a gradation display by the second palette. As a result, data with color-specific display elements handled by a color display can be displayed in gradations in correspondence with colors on a plasma display, and it is possible to display color gradation that is compatible with color displays. A compatible plasma display can be realized. Furthermore, it is possible to drive color displays and plasma displays simultaneously using a single type of display data, and
Even when switching the display in use, the pallet rewriting process is not necessary, and the burden on pallet rewriting operations and processing can be reduced.

(実施例) 以下図面を参照して本発明の一実施例を説明する。(Example) An embodiment of the present invention will be described below with reference to the drawings.

第1図は本発明の一実施例の構成を示すブロック図であ
る。
FIG. 1 is a block diagram showing the configuration of an embodiment of the present invention.

図中、11、及び12はそれぞれシステム制御を司るC
PUの制御の下にパレットデータを貯えるI10ポート
上に置かれたパレットであり、このうち、11は多色表
示用パレットデータがセットされるカラーCRTデイス
プレィ用のパレット(以下CRT用パレットと称す)で
あり、12は色−階調変換のための階調表示用パレット
データがセットされるプラズマデイスプレィ用のパレッ
ト(以下PDP用パレットと称す)である。ここでは上
記CRT用パレット11がCRT用パレットデータに従
う[16色−64色]の色変換を行ない、PDP用パレ
ット12がPDP用パレットデータに従う[1B色→4
階調]の色−階調変換を行なう。
In the figure, 11 and 12 are respectively C in charge of system control.
These are palettes placed on the I10 port that store palette data under the control of the PU, and 11 of these are palettes for color CRT displays (hereinafter referred to as CRT palettes) in which palette data for multicolor display is set. 12 is a plasma display palette (hereinafter referred to as a PDP palette) in which gradation display palette data for color-gradation conversion is set. Here, the CRT palette 11 performs color conversion [16 colors - 64 colors] according to the CRT palette data, and the PDP palette 12 performs color conversion according to the PDP palette data [1B color → 4 colors].
gradation] color-gradation conversion is performed.

13は表示データを貯えるビデオRAM (以下V−R
AMと称す)であり、ここでは4ブレーン(18色)構
造でなる。
13 is a video RAM (hereinafter referred to as V-R) for storing display data;
AM), which here has a 4-brane (18 colors) structure.

14乃至16は上記CRT用パレット11及びPDP用
パレット12へ、共通のアドレス(ここではI10ポー
トアドレス)を用いてパレットデータを選択的に書込み
制御するためのハードウェアであり、このうち、14は
BIOS(入出カプログラム)のパレット書込み処理ル
ーチンでセット/リセット制御されるフリップフロップ
(F/F)、15及び1Bは同フリップフロップ14に
より交互に“開”制御され、対応するパレットへのパレ
ットデータ(多色表示用パレットデータ/階調表示用パ
レットデータ)の書込みを選択的に可能にする書込み制
御用ゲート(G)である。
14 to 16 are hardware for selectively writing and controlling pallet data to the CRT pallet 11 and PDP pallet 12 using a common address (here, the I10 port address); Flip-flops (F/F) 15 and 1B, which are set/reset controlled by the palette write processing routine of the BIOS (input/output program), are alternately controlled to be "open" by the same flip-flop 14, and the pallet data to the corresponding pallet is This is a write control gate (G) that selectively enables writing of (palette data for multicolor display/palette data for gradation display).

20は上記CRT用パレット11により色変換された6
ビツト単位の表示データを受けて64色のカラー表示を
行なうカラーCRTデイスプレィ装置(以下単にCRT
と称す)であり、30は上記PDP用パレット12によ
り色→階調変換された2ビット単位の表示データを受け
て4階調の階調表示を行なうプラズマデイスプレィ装置
(以下単にFDPと称す)である。
20 is 6 whose color has been converted by the above CRT palette 11.
A color CRT display device (hereinafter simply referred to as a CRT) receives display data in bits and displays 64 colors.
30 is a plasma display device (hereinafter simply referred to as FDP) which receives 2-bit unit display data converted from color to gradation by the PDP palette 12 and displays gradation in 4 gradations. It is.

第2図はシステム全体のメモリマツプ上に於ける、V−
RAM13、及びBIOSφROMを示したもので、図
中、17はCRT用パレット11に設定される多色表示
用パレットデータのデフォルト値(D・CRT)、及び
PDP用パレット12に設定される階調表示用パレット
データのデフォルト値(D−PDP)を格納したBIO
S−ROMである。
Figure 2 shows V- on the memory map of the entire system.
RAM 13 and BIOSφROM are shown. In the figure, 17 is the default value (D/CRT) of the multicolor display palette data set in the CRT palette 11, and the gradation display set in the PDP palette 12. BIO that stores the default values of palette data (D-PDP) for
It is S-ROM.

第3図は上記各パレット11.12の構成を示したもの
で、R,G、B、SR,SG、SBはCRT用パレット
11からCRT 20に送出される6ビツト(64色)
のカラー表示データであり、同データのうち、SR,S
G、SBはR,G、Bの補助ビットである。C1l、C
LはPDP用パレット12からP D P 30に送出
される2ビツト(4階調)の階調表示データである。
FIG. 3 shows the configuration of each of the above palettes 11 and 12. R, G, B, SR, SG, and SB are 6 bits (64 colors) sent from the CRT palette 11 to the CRT 20.
This is color display data of SR, S
G and SB are auxiliary bits of R, G, and B. C1l,C
L is 2-bit (4-gradation) gradation display data sent from the PDP palette 12 to the PDP 30.

第4図はP D P 30のインターフェイス回路であ
り、上記第3図に示すPDP用パレット12より出力さ
れた2ビツトのPDP用表示データ(CI。
FIG. 4 shows an interface circuit of the PDP 30, which receives 2-bit PDP display data (CI) output from the PDP palette 12 shown in FIG. 3 above.

CL)がそれぞれシリアル−パラレル変換回路(S−P
) 31.32で各4ビツト(連続する4画素単位)の
データ(PHI〜PH4、PLI〜PL4)に変換され
、8ビツトの4画素・4階調の表示データとして図示し
ない4階調表示駆動回路を介しデイスプレィパネル(F
DP本体)ニ供給される。
CL) are serial-to-parallel converter circuits (S-P
) At 31.32, each 4-bit (consecutive 4-pixel unit) data (PHI to PH4, PLI to PL4) is converted into 8-bit 4-pixel/4-gradation display data for 4-gradation display drive (not shown). Display panel (F
DP body) is supplied.

第5図は上記実施例に於ける表示処理フローを示すフロ
ーチャートである。
FIG. 5 is a flowchart showing the display processing flow in the above embodiment.

ここで上記第1図乃至第5図を参照して一実施例の動作
を説明する。
Here, the operation of one embodiment will be explained with reference to the above-mentioned FIGS. 1 to 5.

尚、本発明は、CRT20とPDP3oがそれぞれに固
有のデイスプレィコントローラをを有してなる構成、又
は、CRT20とP D P 30が単一のデイスプレ
ィコントローラ(CRTC)により選択的に表示ドライ
ブ制御される構成のいずれに於いても適用可能であるが
、ここではCRT20及びP D P 30がそれぞれ
固有のデイスプレィコントローラをもつ構成を例にとり
、CRT20又はPDP30の選択的な表示ドライブ制
御のみでなく上記各デイスプレィの同時並行表示ドライ
ブ制御を可能にしている。
Note that the present invention provides a configuration in which the CRT 20 and the PDP 3o each have their own display controller, or a configuration in which the CRT 20 and the PDP 30 are selectively controlled by a single display controller (CRTC). Although it is applicable to any configuration in which the CRT 20 and the PDP 30 have their own display controllers, we will use the configuration as an example where the CRT 20 and the PDP 30 each have their own display controllers. This enables simultaneous and parallel display drive control of each of the above-mentioned displays.

電源の投入に伴うシステム立上げ時に於いて、先ずCP
Uの制御の下に、BIOS−ROM17に格納された多
色表示用パレットデータのデフォルト値(D−CRT)
がCRT用パレット11にロードされ、続いて階調表示
用パレットデータのデフォルト値(D −FDP)がP
DP用パレット12にロードされる(第5図ステップS
L、S2)。
When starting up the system by turning on the power, first
Default value of multicolor display palette data stored in BIOS-ROM17 under the control of U (D-CRT)
is loaded into the CRT palette 11, and then the default value (D-FDP) of the gradation display palette data is loaded into the CRT palette 11.
Loaded onto the DP palette 12 (Step S in Figure 5)
L, S2).

この際の各パレット11.12へのパレットデータの書
込みは、CPUの制御の下に各パレットに共通のI10
ボートアドレスを用いて行なわれるもので、BIOSの
パレット書込み処理ルーチンで、先ずフリップフロップ
14をセットして、CRT用パレット11の書込み制御
用ゲート15を“開”、PDP用パレット12の書込み
1り御用ゲート1Bを“閉゛とし、各パレットに共通の
I10ポートアドレスにより、CRT用パレット11に
多色表示用パレットデータのデフォルト値(D−CRT
)を書込む。同パレットデータの書込み終了後、次にフ
リップフロップ14をリセットして、CRT用パレット
11の書込み制御用ゲート15を“閉″、PDP用パレ
ット12の書込み制御用ゲート1Bを“開”とし、各パ
レットに共通のI10ポートアドレスにより、PDP用
パレット12に階調表示用パレットデータのデフォルト
値(D、−PDP)t−書込む。
At this time, the writing of palette data to each palette 11.12 is carried out under the control of the CPU using the I10 common to each palette.
This is done using the boat address, and in the BIOS palette write processing routine, the flip-flop 14 is first set, the write control gate 15 of the CRT pallet 11 is opened, and the write 1 of the PDP pallet 12 is executed. By closing the control gate 1B and using the I10 port address common to each palette, the default value of the multicolor display palette data (D-CRT
). After writing the pallet data, the flip-flop 14 is reset, the write control gate 15 of the CRT pallet 11 is "closed", the write control gate 1B of the PDP pallet 12 is "open", and each The default value (D, -PDP) t- of palette data for gradation display is written to the PDP palette 12 using the I10 port address common to the palettes.

ここで、CRT20のみの選択表示が指定されていない
ときは、V−RAM13より読み出された表示データが
、PDP用パレット12に貯えられた階調表示用パレッ
トデータにより[16色−4階調〕の色−階調変換を施
された後、P D P 30に供給されてP D P 
30に階調表示される(第5図ステップS3.S4)。
Here, when the selective display of only the CRT 20 is not specified, the display data read from the V-RAM 13 is changed to [16 colors - 4 gradations] according to the gradation display palette data stored in the PDP palette 12. ] After being subjected to color-gradation conversion, it is supplied to PDP 30 and PDP
30 (steps S3 and S4 in FIG. 5).

この際は、V−RAM13より読出され、FDP用パレ
ット12により [16色−4階調]変換された第3図
に示すCHとCLの2ビツトのPDP用表不表示データ
4図に示すP D P 30のインターフェイス回路に
導かれて、それぞれシリアル−パラレル変換回路(34
P) 31.32により各4ビツト(連続する4画素単
位)のデータ(PHI〜PH4、PLI〜PL4)に変
換され、計8ビットの4画素・4階調(ディジタル・パ
ラレル)の表示データとして図示しない4階調表示駆動
回路を介しデイスプレィパネルに供給される。ここでは
、上記PDP用パレット12より出力される2ビツトの
PDP用表不表示データ)I、CL)が、“0,01の
とき、Y電極ドライブIH期間に対する放電パルス幅を
デイ−ティ比lO%と最も低くし、続いて“0,1“の
とき40%、“1.0”のとき70%、′1,1”のと
き 100%としている。
At this time, the 2-bit PDP table non-display data of CH and CL shown in FIG. Each serial-to-parallel conversion circuit (34
P) According to 31.32, each 4-bit (consecutive 4-pixel unit) data (PHI to PH4, PLI to PL4) is converted into 8-bit 4-pixel, 4-gradation (digital parallel) display data. The signal is supplied to the display panel via a four-gradation display drive circuit (not shown). Here, when the 2-bit PDP table non-display data (I, CL) output from the PDP pallet 12 is "0,01," the discharge pulse width for the Y electrode drive IH period is set to the duty ratio lO. %, followed by 40% for "0,1", 70% for "1.0", and 100% for '1,1'.

上記P D P 30を用いた表示モードに於いて、ユ
ーザの指定により、色と階調の対応関係を変更する旨の
コマンド及びパレットデータが人力されると、CPUの
制御の下にPDP用パレット12の内容が同人力データ
に従い書換えられて、以後、その書換えられたPDP用
パレットデータに従い[16色−4階調]の色−階調変
換が施される(第5図ステップS5〜S7.S4.・・
・)。
In the display mode using the above-mentioned PDP 30, when a command and palette data to change the correspondence between colors and gradations are manually inputted by the user, the PDP palette is displayed under the control of the CPU. 12 is rewritten according to the doujinshi data, and thereafter, color-gradation conversion of [16 colors - 4 gradations] is performed according to the rewritten PDP palette data (steps S5 to S7 in FIG. 5). S4...
・).

又、P D P 30のみの選択表示が指定されていな
いときは、V−RAM13より読み出された表示データ
が、CRT用パレット11に貯えられた多色表示用パレ
ットデータに従い[1fi色→64色]の色変換を施さ
れた後、CRT 20に送られ、CR7画面上に多色表
示される(第5図ステップS7゜S8)。
In addition, when the selection display of only PDP 30 is not specified, the display data read from the V-RAM 13 is changed according to the multicolor display palette data stored in the CRT palette 11 [1fi color → 64 After being subjected to color conversion, the image is sent to the CRT 20 and displayed in multiple colors on the CR7 screen (steps S7 to S8 in FIG. 5).

このCRT20による表示モードに於いて、ユーザの指
定により、[16色神64色コの色の対応関係を変更す
る旨のパレットカラーの変更指示コマンド及びパレット
選択指定情報が入力されると、CPUの制御の下にアプ
リケーションソフトウェアによるCRT用パレット11
の書換え処理が実行され、以後、その書換えられたCR
T用パレットデータのパレットカラーに従い[16色神
84色]の色変換が施される(第5図ステップS9.S
IO。
In this CRT 20 display mode, when a palette color change instruction command and palette selection designation information are input to change the correspondence between colors of 16 colors and 64 colors, the CPU Pallet 11 for CRT by application software under control
The rewriting process is executed, and from then on, the rewritten CR
Color conversion of [16 colors and 84 colors] is performed according to the palette colors of the T palette data (steps S9 and S in Figure 5).
I.O.

S3.S8.  ・・・)。S3. S8. ...).

又、P D P 30のみの選択表示が指定されている
ときは、PDP用パレット12を用いたP D P 3
0の階調表示ドライブのみが選択的に実行され(第5図
ステップS7.S4.・・・)、CRT20のみの選択
表示が指定されているときは、CRT用パレット11を
用いたCRT20の多色表示ドライブのみが選択的に実
行される(第5図ステップS3.S8゜・・・)。
In addition, when the selection display of only PDP 30 is specified, the PDP 3 using PDP palette 12 is specified.
When only the 0 gradation display drive is selectively executed (steps S7, S4, etc. in FIG. 5) and the selective display of only the CRT 20 is specified, the multiple display drive of the CRT 20 using the CRT palette 11 is executed. Only the color display drive is selectively executed (steps S3, S8, . . . in FIG. 5).

このように、CRT20とP D P 30の双方、又
はそのいずれか一方が任意選択的に表示ドライブされ、
この際、CRT20には、CRT用パレット11に設定
された多色表示用パレットデータに従い[16色−64
色コの色変換されたデータが表示出力され、F D P
 30には、PDP用パレット12に設定された階調表
示用パレットデータでCRT 20上の色別表示と色→
階調の対応をとった多階調のデータが表示出力される。
In this way, the CRT 20 and/or the PDP 30 are optionally display driven;
At this time, the CRT 20 displays [16 colors - 64 colors] according to the multicolor display palette data set in the CRT palette 11.
The color-converted data of Iroko is displayed and output, and F D P
30, the color-by-color display and color on the CRT 20 using the gradation display palette data set in the PDP palette 12 →
Multi-gradation data with corresponding gradations is displayed and output.

尚、上記実施例では、CRT 20とP D P 30
にそれぞれ固有のデイスプレィコントローラをもつ構成
を例にとったが、CRT20とP D P 30を共通
のデイスプレィコントローラ(CRTC)で表示ドライ
ブする構成に於いても、CRT 20又はPDP30を
選択的にドライブ制御して、P D P 30に上記同
様の色→階調の対応をとった多階調のデータを表示出力
することが可能であり、この際の構成及び作用は上記実
施例から容易に理解できるので、ここではその詳細な説
明を省略する。
In the above embodiment, the CRT 20 and the PDP 30
Although we have taken as an example a configuration in which each CRT 20 and PDP 30 have their own display controller, it is also possible to selectively drive the CRT 20 or PDP 30 in a configuration in which a common display controller (CRTC) is used to drive the display. By controlling the drive, it is possible to display and output multi-gradation data with the same color to gradation correspondence as described above on the PDP 30, and the configuration and operation in this case can be easily understood from the above embodiment. Since it is easy to understand, detailed explanation will be omitted here.

又、上記実施例では[1B色→4階調コの色神階調変換
例を示したが、他の色−階調変換であっても上記同様に
カラーCRTデイスプレィで扱う色別表示要素をもつデ
ータをプラズマデイスプレィ(FDP)上にてカラーに
対応付けて階調表示できる。
In addition, in the above embodiment, an example of color/gradation conversion from 1B color to 4 gradations was shown, but in the case of other color/gradation conversions, color-specific display elements handled on a color CRT display can be used in the same manner as above. Data can be displayed in gradation on a plasma display (FDP) in association with color.

又、上記実施例ではCRT用パレット、及びPDP用パ
レットをI10ポート上に設けた構成としているが、例
えば内部メモリ内の特定領域にCRT表示用のパレット
データ(6ビツト単位)とFDP表示用のパレットデー
タ(2ビット単位)を対にして書込み、いずれか一方の
みのパレットデータを更新するときは、他方のパレット
データをマスク処理する手段を用いることにより、内部
メモリ内にCRT用パレット、及びPDP用パレットを
置くことも可能である。
Furthermore, in the above embodiment, a CRT palette and a PDP palette are provided on the I10 port, but for example, palette data for CRT display (in 6-bit units) and palette data for FDP display are stored in a specific area in the internal memory. When writing pallet data (in units of 2 bits) in pairs and updating only one of the pallet data, a means for masking the other pallet data is used to store the CRT pallet and PDP pallet in the internal memory. It is also possible to place a pallet.

[発明の効果コ 以上詳記したように本発明の表示制御装置によれば、プ
ラズマディスプレイユニットを標準装備し、カラーディ
スプレイユニットを任意に接続可能としたシステムに於
いて、上記カラーディスプレイユニットに固有の第1の
パレットと、上記プラズマディスプレイユニットに固有
の第2のパレットと、上記各パレットを共通のアドレス
で書込み制御し、第1のパレットに多色表示用パレット
情報を設定し第2のパレットに階調表示用パレット情報
を設定する手段とを有して、上記第1のパレットにより
上記カラーディスプレイユニットを多色表示制御し上記
第2のパレットにより上記プラズマディスプレイユニッ
トを階調表示制御する構成としたことにより、カラーデ
イスプレィで扱う色別表示要素をもつデータをプラズマ
デイスプレィ上にてカラーに対応付けて階調表示でき、
カラーデイスプレィと互換性をもつ色−階調対応のプラ
ズマデイスプレィを実現できる。又、カラーデイスプレ
ィとプラズマデイスプレィを選択的に同時並行して表示
ドライブできるとともに、使用デイスプレィの選択切替
え時に於いてもパレットの書替え処理作業を不要とし、
パレット書替えの操作及び処理にかかる負担を軽減でき
る。
[Effects of the Invention] As detailed above, according to the display control device of the present invention, in a system that is equipped with a plasma display unit as standard and can optionally connect a color display unit, A first palette, a second palette unique to the plasma display unit, and each of the above palettes are written and controlled using a common address, multicolor display palette information is set in the first palette, and the second palette is and a means for setting palette information for gradation display, the first palette controls the color display unit to display a multicolor display, and the second palette controls the plasma display unit to display a gradation display. By doing this, data with color-specific display elements handled by a color display can be displayed in gradation on a plasma display in association with the color.
It is possible to realize a color-gradation compatible plasma display that is compatible with color displays. In addition, it is possible to selectively drive a color display and a plasma display simultaneously, and there is no need to rewrite the palette when switching the display to be used.
The burden of pallet rewriting operations and processing can be reduced.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例の構成を示すブロック図、第
2図は上記実施例に於けるシステム上のメモリマツプを
示す図、第3図は上記実施例に於けるパレットの構成を
示す図、第4図は上記実施例に於けるFDPインターフ
ェイス回路の構成を示すブロック図、第5図は上記実施
例に於ける表示処理フローを示すフローチャートである
。 11・・・CRT用パレット、12・・・PDP用パレ
ット、13・・・ビデオRAM (V−RAM) 、1
4・・・フリップフロップ、15.16・・・書込み制
御用ケゲート、17・・・B IO3−ROM、20・
・・カラーCRTデイスプレィ装置f (CRT) 、
30・・・プラズマデイスプレィ装置(FDP) 、3
1.32・・・シリアル−パラレル変換回路(S4P)
 、D @FDP・・・PDP用パレットのデフォルト
値、D・CRT・・・CRT用パレットのデフォルト値
、CH,CL・・・PDP用表不表示デー タ願人代理人 弁理士 鈴 江 武 彦第 1 図 第2図 ^                    へ寸−C
STA            1Q        
           ンの
FIG. 1 is a block diagram showing the configuration of an embodiment of the present invention, FIG. 2 is a diagram showing a memory map on the system in the above embodiment, and FIG. 3 is a diagram showing the pallet structure in the above embodiment. 4 is a block diagram showing the configuration of the FDP interface circuit in the above embodiment, and FIG. 5 is a flowchart showing the display processing flow in the above embodiment. 11... Palette for CRT, 12... Palette for PDP, 13... Video RAM (V-RAM), 1
4...Flip-flop, 15.16...Write control gate, 17...B IO3-ROM, 20.
・・Color CRT display device f (CRT),
30...Plasma display device (FDP), 3
1.32...Serial-parallel conversion circuit (S4P)
, D @FDP...Default value of PDP palette, D・CRT...Default value of CRT palette, CH, CL...Table hidden data for PDP Patent attorney Patent attorney Takehiko Suzue 1 Figure 2 ^ Dimension-C
STA 1Q
of

Claims (5)

【特許請求の範囲】[Claims] (1)、プラズマディスプレイユニットを標準装備し、
カラーディスプレイユニットを任意に接続可能としたシ
ステムに於いて、上記カラーディスプレイユニットに固
有の第1のパレットと、上記プラズマディスプレイユニ
ットに固有の第2のパレットと、上記各パレットを共通
のアドレスで書込み制御し、第1のパレットに多色表示
用パレット情報を設定し第2のパレットに階調表示用パ
レット情報を設定する手段とを具備してなることを特徴
とする表示制御装置。
(1) Equipped with a plasma display unit as standard,
In a system in which color display units can be connected arbitrarily, a first palette specific to the color display unit, a second palette specific to the plasma display unit, and each of the above palettes are written to a common address. 1. A display control device comprising means for controlling a first palette to set multicolor display palette information and to set a gradation display palette information to a second palette.
(2)、上記第1、第2のパレットは特定のI/Oポー
ト上に設けられる特許請求の範囲第1項記載の表示制御
装置。
(2) The display control device according to claim 1, wherein the first and second pallets are provided on specific I/O ports.
(3)、上記第1、第2のパレットは内部メモリ内の特
定の領域に設けられる特許請求の範囲第1項記載の表示
制御装置。
(3) The display control device according to claim 1, wherein the first and second palettes are provided in specific areas within the internal memory.
(4)、上記第1、第2のパレットはいずれか一方のみ
が選択的に用いられる特許請求の範囲第1項記載の表示
制御装置。
(4) The display control device according to claim 1, wherein only one of the first and second palettes is selectively used.
(5)、上記第1、第2のパレットは同時並行して用い
られる特許請求の範囲第1項記載の表示制御装置。
(5) The display control device according to claim 1, wherein the first and second pallets are used in parallel.
JP62276070A 1987-06-19 1987-10-31 Display controller Pending JPH01105293A (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP62276070A JPH01105293A (en) 1987-06-19 1987-10-31 Display controller
EP88109669A EP0295689B1 (en) 1987-06-19 1988-06-16 Display controller for CRT/plasma display apparatus
DE3853447T DE3853447T2 (en) 1987-06-19 1988-06-16 Display control unit for a cathode ray tube / plasma display unit.
US07/208,044 US4980678A (en) 1987-06-19 1988-06-17 Display controller for CRT/flat panel display apparatus
KR1019880007432A KR910005367B1 (en) 1987-06-19 1988-06-18 Display controller for crt/plasma display apparatus

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP62-152702 1987-06-19
JP15270287 1987-06-19
JP62276070A JPH01105293A (en) 1987-06-19 1987-10-31 Display controller

Publications (1)

Publication Number Publication Date
JPH01105293A true JPH01105293A (en) 1989-04-21

Family

ID=26481549

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62276070A Pending JPH01105293A (en) 1987-06-19 1987-10-31 Display controller

Country Status (1)

Country Link
JP (1) JPH01105293A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06318060A (en) * 1991-07-31 1994-11-15 Toshiba Corp Display controller

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06318060A (en) * 1991-07-31 1994-11-15 Toshiba Corp Display controller

Similar Documents

Publication Publication Date Title
KR910005367B1 (en) Display controller for crt/plasma display apparatus
EP0195203A2 (en) Display controller
JP2001154636A (en) Liquid crystal display device
JPH0455890A (en) Image data controller and display system
JPH0359595A (en) Matrix display device
JPH01105293A (en) Display controller
US6580410B1 (en) Liquid crystal display
JPH0616227B2 (en) Display controller
JPH0616228B2 (en) Display controller
JP2656267B2 (en) Display control device
JPH01105295A (en) Display controller
JPH1144872A (en) Semiconductor device for driving liquid crystal
JPH03168797A (en) Gradation converting circuit
JPH0375694A (en) Image coloring device
JPH0754423B2 (en) Color conversion circuit
JPH01147493A (en) Smearing of color graphic screen
JPH0419694A (en) Display control method
JPH03166591A (en) Display method
JPH02277124A (en) Display controller
JPH02204781A (en) Device for composing color signal
JPH01137289A (en) Color information conversion circuit
JPH01303488A (en) Display controller and method and circuit for decreasing number of display colors
JPS63220194A (en) Color graphics display device
JPH0395591A (en) Picture signal processing device
JPH0219894A (en) Displaying color expanding device