JP7101274B2 - 物理ネットワーク要素ノードの仮想化方法、装置、機器及び記憶媒体 - Google Patents
物理ネットワーク要素ノードの仮想化方法、装置、機器及び記憶媒体 Download PDFInfo
- Publication number
- JP7101274B2 JP7101274B2 JP2020572830A JP2020572830A JP7101274B2 JP 7101274 B2 JP7101274 B2 JP 7101274B2 JP 2020572830 A JP2020572830 A JP 2020572830A JP 2020572830 A JP2020572830 A JP 2020572830A JP 7101274 B2 JP7101274 B2 JP 7101274B2
- Authority
- JP
- Japan
- Prior art keywords
- virtual
- node
- link
- layer
- network element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 40
- 239000010410 layer Substances 0.000 claims description 101
- 230000003044 adaptive effect Effects 0.000 claims description 66
- 239000011229 interlayer Substances 0.000 claims description 61
- 239000011159 matrix material Substances 0.000 claims description 36
- 238000005457 optimization Methods 0.000 claims description 25
- 238000004364 calculation method Methods 0.000 claims description 22
- 238000013507 mapping Methods 0.000 claims description 18
- 230000003111 delayed effect Effects 0.000 claims description 13
- 230000003287 optical effect Effects 0.000 claims description 12
- 238000004590 computer program Methods 0.000 claims description 9
- 230000006978 adaptation Effects 0.000 claims description 6
- 238000001914 filtration Methods 0.000 claims 1
- 230000006870 function Effects 0.000 description 15
- 238000004422 calculation algorithm Methods 0.000 description 14
- 238000005516 engineering process Methods 0.000 description 12
- 230000001934 delay Effects 0.000 description 7
- 239000013307 optical fiber Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 239000000835 fiber Substances 0.000 description 6
- 230000001186 cumulative effect Effects 0.000 description 5
- 238000004891 communication Methods 0.000 description 3
- 238000010295 mobile communication Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000006855 networking Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L45/00—Routing or path finding of packets in data switching networks
- H04L45/12—Shortest path evaluation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/12—Discovery or management of network topologies
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/08—Configuration management of networks or network elements
- H04L41/0895—Configuration of virtualised networks or elements, e.g. virtualised network function or OpenFlow elements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/14—Network analysis or design
- H04L41/145—Network analysis or design involving simulating, designing, planning or modelling of a network
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/40—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks using virtualisation of network functions or resources, e.g. SDN or NFV entities
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/50—Network service management, e.g. ensuring proper service fulfilment according to agreements
- H04L41/5003—Managing SLA; Interaction between SLA and QoS
- H04L41/5019—Ensuring fulfilment of SLA
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/70—Virtual switches
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W28/00—Network traffic management; Network resource management
- H04W28/16—Central resource management; Negotiation of resources or communication parameters, e.g. negotiating bandwidth or QoS [Quality of Service]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/08—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
- H04L43/0852—Delays
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L45/00—Routing or path finding of packets in data switching networks
- H04L45/64—Routing or path finding of packets in data switching networks using an overlay routing layer
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Quality & Reliability (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Description
トラフィックが前記物理ネットワーク要素ノードを通過するときに対応するスイッチング層にスケジューリングされ得るリンクである前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延リンク構造を確立するステップと、
前記スイッチング遅延リンク構造に基づいて、前記物理ネットワーク要素ノードの仮想化遅延モデルを生成するステップと、を含む物理ネットワーク要素ノードの仮想化方法を提供する。
トラフィックが前記物理ネットワーク要素ノードを通過するときに対応するスイッチング層にスケジューリングされ得るリンクである前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延リンク構造を確立するように構成されているスケジューリングリンクマッピングモジュールと、
前記スイッチング遅延リンク構造に基づいて、前記物理ネットワーク要素ノードの仮想化遅延モデルを生成するように構成されている生成モジュールと、を備える物理ネットワーク要素ノードの仮想化装置を提供する。
トラフィックが前記物理ネットワーク要素ノードを通過するときに対応するスイッチング機能にスケジューリングされ得るリンクである前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延リンク構造を確立するステップS101と、
前記スイッチング遅延リンク構造に基づいて、前記物理ネットワーク要素ノードの仮想化遅延モデルを生成するステップS102と、を含む物理ネットワーク要素ノードの仮想化方法を提供する。
前記物理ネットワーク要素ノードが中間ノードである場合、2つずつの物理リンクの間に、前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延行列を確立するステップと、を含む。
前記物理ネットワーク要素ノードのオープンシステム相互接続OSIモデル層に基づいて、複数の仮想層を確立するステップと、
前記スケジューリングリンクに基づいて、前記複数の仮想層の間に層間適応遅延リンクを確立するステップと、
前記複数の仮想層及び前記層間適応遅延リンクに基づいて、前記スイッチング遅延行列を確立するステップと、を含む。
前記第1の仮想層と前記第2の仮想層の間に第1の層間適応遅延リンクを確立するステップと、
前記第2の仮想層と前記第1の仮想サブ層の間に第2の層間適応遅延リンクを確立するステップと、
前記第1の仮想層と前記第2の仮想サブ層の間に第3の層間適応遅延リンクを確立するステップと、を含む。
前記物理ネットワーク要素ノードが先頭ノード又は末尾ノードである場合、図4に示すように、前記OSIモデル層に基づいて、それぞれ1つの仮想層を構成する複数の仮想ノードを確立するステップと、
前記物理ネットワーク要素ノードが中間ノードである場合、図5~図7に示すように、前記OSIモデル層に基づいて、それぞれ仮想ノードペアから構成される複数の仮想層を確立し、前記各仮想層の仮想ノードペアの間に層間適応遅延リンクを確立するステップと、を含む。
前記任意の2つの仮想層の第1の仮想ノードの間に前記第1の層間適応遅延リンクを確立し、前記任意の2つの仮想層の第2の仮想ノードの間に前記第2の層間適応遅延リンクを確立するステップをさらに含む。
1、ネットワーク機器の意味での物理ネットワーク要素ノードに対応し、点線による範囲内の仮想化遅延モデルに抽象化される。
2、リンク(Link)1、Link2......Linknは自ネットワーク要素ノードが外部トポロジーと接続する物理光ファイバリンクに対応する物理リンクを表す。
3、ノードA'0、A'1、A'2、A'2'は、それぞれ、このハイブリッドスケジューリングノードのL0、L1、L2、L2に対応する仮想層(第1の仮想層、第2の仮想層、第1の仮想サブ層、第2の仮想サブ層)を表し、A'2'は、A'2のミラーリングを表すことができる。
4、L'01は、L0層とL1層の間の層間適応遅延リンクを表し、遅延が600nsであり、L'12は、L1層とL2層の間の層間適応遅延リンクを表し、遅延が500nsであり、L'02は、L0層とL2層の間の適応リンクであり、遅延が400nsである。ここで、各層間適応遅延リンクは、遅延値を予め設定されてもよい。
1、ネットワーク機器の意味での物理ノードに対応し、点線による範囲内の仮想化遅延モデルに抽象化される。
2、Link1、Link2は、自ノードが外部トポロジーと接続する物理光ファイバリンクに対応する物理リンクを表し、Link1、Link2に対応する物理リンク遅延値は外部転送距離などの要因に依存し、ここでは示さない。
3、さらに、このネットワーク要素ノードの仮想化遅延モデル構造は、合計4つの仮想ノードペア、4つのノード内部スイッチング遅延リンク、3対のノード内部層間適合遅延リンクを含み、各仮想ノードペアは、対応するスイッチングレベルの入力端又は出力端を表し、各スイッチング遅延リンクには、当該スイッチングレベルにおける当該機器ノードのスイッチング遅延値がマークされており、各内部層間適応遅延リンクにも、適応遅延値がマークされており、ここで、内部スイッチング遅延リンク(すなわち、層間適応遅延リンク)の詳細については、次のように説明する。
L0層スイッチングに対応する仮想化ノードペア:入力端又は出力端ノードA'01、A'02であって、両方の間のスイッチング遅延リンクL'00のスイッチング遅延値の一例は500nsであるもの。
L1層スイッチングに対応する仮想化ノードペア:入力端又は出力端ノードA'11、A'12であって、両方の間のスイッチング遅延リンクL'11のスイッチング遅延値の一例は5usであるもの。
L2層スイッチング機能を備えた仮想化ノードペア:入力端及び出力端A'21、A'22であって、両方の間のスイッチング遅延リンクL'22のスイッチング遅延値の一例は10usであるもの。
L0層とL1層の間の対応する層間適応遅延リンクペア:L'01及びL'10であって、遅延値の一例はすべて1usであるもの。
L1層とL2層の間の対応する層間適応遅延リンクペア:L'12及びL'21であって、遅延値の一例はすべて3usであるもの。
A'2'1'、A'2'2':このノードペアはそれぞれA'21、A'22のミラーノードである。L'2'2'は、L'22のミラーリングスイッチング遅延リンクであり、その遅延値が、必ずL'22と同じであり、L'02及びL'20は、L0層とL2層の間の適応遅延リンクペアであり、その遅延値がすべて2usであり、ノードペアA'2'1'、A'2'2'及びそれらの間のスイッチング遅延リンクL'2'2'、ならびに適応遅延リンクペアL'02及びL'20は、L1層を介さないL0-L2xL2-L0のトラフィックスケジューリングタイプを記述することに用いられる。
前記第1の仮想層が1つの仮想ノードから構成されている場合、前記物理ネットワーク要素ノードの物理リンクを前記仮想ノード上に設定するステップと、
前記第1の仮想層が仮想ノードペアから構成されている場合、前記物理ネットワーク要素ノードの物理リンクを前記仮想ノードペアの2つの仮想ノードに設定するか、又は、前記物理ネットワーク要素ノードの各物理ポートに対応する外付け仮想ノードを確立し、各外付け仮想ノード上に前記物理ネットワーク要素ノードの物理リンクを確立し、対応する外付け仮想ノードを接続するための内付け仮想リンクを前記仮想ノードペアの2つの仮想ノードのそれぞれに設定するステップを含む。
1、ネットワーク機器の意味での物理ノードに対応し、大きな点線の円による範囲内の仮想化モデル構造に抽象化される。
2、Link1、Link2、及びLink3は、自ノードが外部トポロジーに接続する物理光ファイバリンクに対応する物理リンクを表し、Link1、Link2、及びLink3に対応するリンク遅延値は外部転送距離などの要因に依存するため、ここでは考慮しない。
3、本ノードの光ファイバリンクの物理ポートは、それぞれ外付け仮想ノードP'1、P'2、P'3に抽象化される。
4、任意の2つの外付け仮想ノードの間には、それぞれスイッチング遅延行列A'、B'、C'のスイッチング遅延行列が必要である。
5、LinkP'11及びLinkP'12、LinkP'21及びLinkP'22、LinkP'31及びLinkP'32は、それぞれ外付け仮想ノードP'1、P'2及びP'3がスイッチング遅延行列A'、B'、及びC'に接続される内付け仮想リンクであり、ノード仮想モデル全体の関係を表すトポロジー化された抽象記述であり、その遅延値が0usと表すことができる。
6、スイッチング遅延行列A'、B'、及びC'のモデルは、意味が同じであり、すべて、トラフィックがL0、L1、L2層を通過するときに対応する異なるスイッチングスケジューリングモデルの遅延特徴を表す。ここで、スイッチング遅延行列A'を例に説明する。スイッチング遅延行列A'は、合計4つの仮想サブノードペア、4つの行列内部スイッチング遅延リンク、及び3対の行列内部層間適応遅延リンクを含み、各仮想サブノードペアは、対応するスイッチングレベルの入力端又は出力端を表し、各スイッチング遅延リンクは、リンク属性構成によって得ることができる、対応するトラフィックの該スイッチングレベルでのスイッチング遅延値を有し、各行列内部層間適応遅延リンクも、リンク属性構成によって得ることができる、対応する適応遅延値を有する。スイッチング遅延行列A'内の各仮想サブノードとリンクは以下のように定義される。
L0層スイッチングに対応する仮想化ノードペア:入力端又は出力端ノードA'01、A'02であって、両方の間のスイッチング遅延リンクはA'L'0であるもの。
L1層スイッチングに対応する仮想化ノードペア:入力端又は出力端ノードA'11、A'12であって、両方の間のスイッチング遅延リンクはA'L'1であるもの。
L2層スイッチング機能を備えた仮想化ノードペア:入力端及び出力端ノードA'21、A'22であって、両方の間のスイッチング遅延リンクはA'L'2であるもの。
L0層とL1層の間の対応する適応遅延リンクペアA'L'01及びA'L'10。
L1層とL2層の間の対応する適応遅延リンクペアA'L'12及びA'L'21。
A'2'1'、A'2'2'であって、この仮想ノードペアは、それぞれA'21、A'22のミラーノードであり、A'L'2'はA'L'2のミラースイッチング遅延リンクであり、その遅延値が必ずA'L'2と同じであり、A'L'02及びA'L'20は、L0層とL2層の間の適応遅延リンクペアであり、仮想ノードペアA'2'1'、A'2'2'、及びそれらの間のスイッチング遅延リンクA'L'2'、ならびに適応遅延リンクペアA'L'02及びA'L'20は、L0からL2層へ、そしてL1層を介さないL0-L2xL2-L0のトラフィックスケジューリングタイプを記述することに用いられる。
1、ネットワーク機器の意味での物理ネットワーク要素ノードに対応し、大きな点線の円による範囲内の仮想化モデル構造に抽象化される。
2、点線内の破線は、該物理ノードの外部物理光ファイバリンクの数が増加することに伴う、このノードの仮想化モデルの同様の拡張を表す。
3、本図におけるスイッチング遅延行列の定義は図6の記述と同じである。
4、なお、仮想化遅延モデル内部では、光ファイバリンク物理ポートを表すための仮想ノードは、必ず2つずつペアとなり、2つの内部仮想リンクと1つのスイッチング遅延行列を介して接続される。
5、該モデル構造は、トラフィックがL2/L1/L0ハイブリッドスケジューリング能力を備えた中間ノードを通過する場合、このノードの任意の1対の入力端及び出力端光ファイバリンク物理ポートを通過する際に、必ず内部遅延スイッチング行列を通過することを確保し、これにより、トラフィックがこのノードを通過するときに生じる遅延は、このモデル構造の形で、トポロジー言語を使用して正確に表現される。
トラフィックが前記物理ネットワーク要素ノードを通過するときに対応するスイッチング層にスケジューリングされ得るリンクである物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延リンク構造を確立するステップS201と、
物理リンク及び前記スイッチング遅延リンク構造に基づいて、前記物理ネットワーク要素ノードの仮想化遅延モデルを生成するステップS202と、
前記光トランスポートネットワーク内の各物理ネットワーク要素ノードの仮想化遅延モデルに基づいて、前記光トランスポートネットワークの仮想ネットワーク遅延トポロジーマップを生成するステップS203と、
前記仮想ネットワーク遅延トポロジーマップの経路分岐をトラバースし、経路遅延最適化計算を行うステップS204と、を含む。
現在の経路の現在のトポロジーノードをトラバースする際に、前記現在のトポロジーノードのネクストホップトポロジーノードが前記現在のトポロジーノードと同じ物理ネットワーク要素ノードに属し、かつ異なるスイッチング遅延行列に属する場合、前記ネクストホップトポロジーノードをフィルタリングし、他のネクストホップトポロジーノードをトラバースし続けるステップを含む。
ステップ2では、遅延最適化を目的関数として、アルゴリズムエンジンにより、ノードB'とD'の間の遅延最適化経路を計算する。
ステップ3では、Dijkstraアルゴリズム又はKSPアルゴリズムを実行して経路分岐をトラバースする際に、あるトポロジー内のノードを通過したとき、そのネクストホップノード属性を判定する。
ステップ4では、ネクストホップトポロジーノードが、この経路が通過したトポロジーノードと同じ物理ネットワーク要素ノード(右側のノードAによって示される点線内)の範囲に属し、かつ異なるスイッチング遅延行列に属する場合、このトポロジーノードを省略し(このステップは、「アルゴリズムの計算中に、同じ物理ノードに属する仮想トポロジー内で経路がセルループを形成することを防止するため)、例えば、図11に示すように、トポロジーノードA2'の「×」を付いたネクストホップ分岐が省略され、「√」を付いたネクストホップ分岐がアルゴリズムによって選択され、そうではない場合、ノードB'とD'の間の遅延経路は、Aに対応する仮想トポロジー内でループを形成する。
ステップ5では、ステップ4の条件を満たさないネクストホップノードが見つかるまで、そのノードの他のネクストホップノードをトラバースし続ける。
ステップ6では、Dijkstraアルゴリズム又はKSPアルゴリズムの処理機構に従って計算処理を継続する。
トラフィックが前記物理ネットワーク要素ノードを通過するときに対応するスイッチング層にスケジューリングされ得るリンクである前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延リンク構造を確立するように構成されているスケジューリングリンクマッピングモジュール1201と、
前記スイッチング遅延リンク構造に基づいて、前記物理ネットワーク要素ノードの仮想化遅延モデルを生成するように構成されている生成モジュール1202と、を備える物理ネットワーク要素ノードの仮想化装置を提供する。
前記物理ネットワーク要素ノードが先頭ノード又は末尾ノードである場合、前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延行列を確立し、
前記物理ネットワーク要素ノードが中間ノードである場合、2つずつの物理リンクの間に、前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延行列を確立するように構成されている。
Claims (18)
- 物理ネットワーク要素ノードの仮想化方法であって、
トラフィックが前記物理ネットワーク要素ノードを通過するときに対応するスイッチング層にスケジューリングされ得るリンクである前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延リンク構造を確立するステップと、
前記スイッチング遅延リンク構造に基づいて、前記物理ネットワーク要素ノードの仮想化遅延モデルを生成するステップと、を含み、
前記スイッチング遅延リンク構造は、1つ又は複数のスイッチング遅延行列であり、
前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延リンク構造を確立する前記ステップは、
前記物理ネットワーク要素ノードが先頭ノード又は末尾ノードである場合、前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延行列を確立するステップと、
前記物理ネットワーク要素ノードが中間ノードである場合、2つずつの物理リンクの間に、前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延行列を確立するステップと、を含む物理ネットワーク要素ノードの仮想化方法。 - 前記スイッチング層は、オープンシステム相互接続OSIモデル層であり、
前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延行列を確立する前記ステップは、
前記物理ネットワーク要素ノードのオープンシステム相互接続OSIモデル層に基づいて、複数の仮想層を確立するステップと、
前記スケジューリングリンクに基づいて、前記複数の仮想層の間に、層間適応遅延リンクを確立するステップと、
前記複数の仮想層及び前記層間適応遅延リンクに基づいて、前記スイッチング遅延行列を確立するステップと、を含む、請求項1に記載の方法。 - 前記OSIモデル層は、L0層、L1層、及びL2層を含み、前記複数の仮想層は、前記L0層に対応する第1の仮想層と、前記L1層に対応する第2の仮想層と、前記L2層に対応する第3の仮想層とを含む、請求項2に記載の方法。
- 前記第3の仮想層は、第1の仮想サブ層と第2の仮想サブ層を含み、前記複数の仮想層の間に層間適応遅延リンクを確立する前記ステップは、
前記第1の仮想層と前記第2の仮想層の間に第1の層間適応遅延リンクを確立するステップと、
前記第2の仮想層と前記第1の仮想サブ層の間に第2の層間適応遅延リンクを確立するステップと、
前記第1の仮想層と前記第2の仮想サブ層の間に第3の層間適応遅延リンクを確立するステップと、を含む、請求項3に記載の方法。 - 前記物理ネットワーク要素ノードのオープンシステム相互接続OSIモデル層に基づいて複数の仮想層を確立する前記ステップは、
前記物理ネットワーク要素ノードが先頭ノード又は末尾ノードである場合、前記OSIモデル層に基づいて、それぞれ1つの仮想層を構成する複数の仮想ノードを確立するステップと、
前記物理ネットワーク要素ノードが中間ノードである場合、前記OSIモデル層に基づいて、それぞれ仮想ノードペアから構成される複数の仮想層を確立し、前記各仮想層の仮想ノードペアの間に層間適応遅延リンクを確立するステップと、を含む、請求項2に記載の方法。 - 前記仮想ノードペアは、第1の仮想ノードと第2の仮想ノードを含み、任意の2つの仮想層の間の層間適応遅延リンクは、第1の層間適応遅延リンクと第2の層間適応遅延リンクを含み、前記複数の仮想層の間に層間適応遅延リンクを確立する前記ステップは、
前記任意の2つの仮想層の第1の仮想ノードの間に前記第1の層間適応遅延リンクを確立し、前記任意の2つの仮想層の第2の仮想ノードの間に前記第2の層間適応遅延リンクを確立するステップをさらに含む、請求項5に記載の方法。 - 前記第1の仮想層が1つの仮想ノードから構成されている場合、前記物理ネットワーク要素ノードの物理リンクを前記仮想ノード上に設定するステップと、
前記第1の仮想層が仮想ノードペアから構成されている場合、前記物理ネットワーク要素ノードの物理リンクを前記仮想ノードペアの2つの仮想ノード上に設定するか、又は、前記物理ネットワーク要素ノードの各物理ポートに対応する外付け仮想ノードを確立し、前記物理ネットワーク要素ノードの物理リンクを各外付け仮想ノード上に設定し、対応する外付け仮想ノードを接続するための内付け仮想リンクを前記仮想ノードペアの2つの仮想ノードのそれぞれに設定するステップと、をさらに含む、請求項3又は4に記載の方法。 - 前記スイッチング遅延リンク構造に基づいて、前記物理ネットワーク要素ノードの仮想化遅延モデルを生成する前記ステップの後、
光トランスポートネットワーク内の各物理ネットワーク要素ノードの仮想化遅延モデルに基づいて、前記光トランスポートネットワークの仮想ネットワーク遅延トポロジーマップを生成するステップと、
前記仮想ネットワーク遅延トポロジーマップの経路分岐をトラバースし、経路遅延最適化計算を行うステップと、を含む、請求項1~6のいずれか1項に記載の方法。 - 前記スイッチング遅延リンク構造は、1つ又は複数のスイッチング遅延行列であり、
経路遅延最適化計算を行う前記ステップは、
現在の経路の現在のトポロジーノードをトラバースする際に、前記現在のトポロジーノードのネクストホップトポロジーノードが前記現在のトポロジーノードと同じ物理ネットワーク要素ノードに属し、かつ異なるスイッチング遅延行列に属する場合、前記ネクストホップトポロジーノードをフィルタリングし、他のネクストホップトポロジーノードをトラバースし続けるステップを含む、請求項8に記載の方法。 - 物理ネットワーク要素ノードの仮想化装置であって、
トラフィックが前記物理ネットワーク要素ノードを通過するときに対応するスイッチング層にスケジューリングされ得るリンクである前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延リンク構造を確立するように構成されているスケジューリングリンクマッピングモジュールと、
前記スイッチング遅延リンク構造に基づいて、前記物理ネットワーク要素ノードの仮想化遅延モデルを生成するように構成されている生成モジュールと、を備え、
前記スイッチング遅延リンク構造は、1つ又は複数のスイッチング遅延行列であり、
前記スケジューリングリンクマッピングモジュールは、さらに、
前記物理ネットワーク要素ノードが先頭ノード又は末尾ノードである場合、前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延行列を確立し、
前記物理ネットワーク要素ノードが中間ノードである場合、2つずつの物理リンクの間に、前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延行列を確立するように構成されている物理ネットワーク要素ノードの仮想化装置。 - 前記スイッチング層は、オープンシステム相互接続OSIモデル層であり、
前記スケジューリングリンクマッピングモジュールは、前記物理ネットワーク要素ノードのスケジューリングリンクに対応するスイッチング遅延行列を確立する際に、前記物理ネットワーク要素ノードのオープンシステム相互接続OSIモデル層に基づいて、複数の仮想層を確立し、前記スケジューリングリンクに基づいて、前記複数の仮想層の間に、層間適応遅延リンクを確立し、前記複数の仮想層及び前記層間適応遅延リンクに基づいて、前記スイッチング遅延行列を確立するように構成されている、請求項10に記載の装置。 - 前記OSIモデル層は、L0層、L1層、及びL2層を含み、前記複数の仮想層は、前記L0層に対応する第1の仮想層と、前記L1層に対応する第2の仮想層と、前記L2層に対応する第3の仮想層とを含む、請求項11に記載の装置。
- 前記第3の仮想層は、第1の仮想サブ層と第2の仮想サブ層を含み、前記スケジューリングリンクマッピングモジュールは、
前記複数の仮想層の間に層間適応遅延リンクを確立する際に、前記第1の仮想層と前記第2の仮想層の間に第1の層間適応遅延リンクを確立し、前記第2の仮想層と前記第1の仮想サブ層の間に第2の層間適応遅延リンクを確立し、前記第1の仮想層と第2の仮想サブ層の間に第3の層間適応遅延リンクを確立するように構成されている、請求項12に記載の装置。 - 前記スケジューリングリンクマッピングモジュールは、前記物理ネットワーク要素ノードのオープンシステム相互接続OSIモデル層に基づいて、複数の仮想層を確立する際に、前記物理ネットワーク要素ノードが先頭ノード又は末尾ノードである場合、前記OSIモデル層に基づいて、それぞれ1つの仮想層を構成する複数の仮想ノードを確立し、前記物理ネットワーク要素ノードが中間ノードである場合、前記OSIモデル層に基づいて、それぞれ仮想ノードペアから構成される複数の仮想層を確立し、前記各仮想層の仮想ノードペアの間に層間適応遅延リンクを確立するように構成されている、請求項11に記載の装置。
- 前記仮想ノードペアは、第1の仮想ノードと第2の仮想ノードを含み、任意の2つの仮想層の間の層間適応遅延リンクは、第1の層間適応遅延リンクと第2の層間適応遅延リンクを含み、前記スケジューリングリンクマッピングモジュールは、前記複数の仮想層の間に層間適応遅延リンクを確立する際に、さらに、前記任意の2つの仮想層の第1の仮想ノードの間に前記第1の層間適応遅延リンクを確立し、前記任意の2つの仮想層の第2の仮想ノードの間に前記第2の層間適応遅延リンクを確立するように構成されている、請求項14に記載の装置。
- 前記第1の仮想層が1つの仮想ノードから構成されている場合、前記物理ネットワーク要素ノードの物理リンクを前記仮想ノード上に設定し、前記第1の仮想層が仮想ノードペアから構成されている場合、前記物理ネットワーク要素ノードの物理リンクを前記仮想ノードペアの2つの仮想ノード上に設定するか、又は、前記物理ネットワーク要素ノードの各物理ポートに対応する外付け仮想ノードを確立し、各外付け仮想ノード上に前記物理ネットワーク要素ノードの物理リンクを確立し、対応する外付け仮想ノードを接続するための内付け仮想リンクを前記仮想ノードペアの2つの仮想ノードのそれぞれに設定するように構成されている物理リンクマッピングモジュールをさらに備える、請求項12又は13に記載の装置。
- 物理ネットワーク要素ノードの仮想化コンピュータプログラムを記憶したメモリと、前記コンピュータプログラムを実行することで、請求項1~9のいずれか1項に記載の方法のステップを実現するように構成されているプロセッサとを備える物理ネットワーク要素ノード機器。
- 少なくとも1つのプロセッサによって実行されることで、請求項1~9のいずれか1項に記載の方法のステップを実現する物理ネットワーク要素ノードの仮想化コンピュータプログラムを記憶したコンピュータ読み取り可能な記憶媒体。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810695749.0A CN110661633B (zh) | 2018-06-29 | 2018-06-29 | 物理网元节点的虚拟化方法、装置、设备及存储介质 |
CN201810695749.0 | 2018-06-29 | ||
PCT/CN2019/088967 WO2020001220A1 (zh) | 2018-06-29 | 2019-05-29 | 物理网元节点的虚拟化方法、装置、设备及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021530893A JP2021530893A (ja) | 2021-11-11 |
JP7101274B2 true JP7101274B2 (ja) | 2022-07-14 |
Family
ID=68985434
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020572830A Active JP7101274B2 (ja) | 2018-06-29 | 2019-05-29 | 物理ネットワーク要素ノードの仮想化方法、装置、機器及び記憶媒体 |
Country Status (4)
Country | Link |
---|---|
EP (1) | EP3813303B1 (ja) |
JP (1) | JP7101274B2 (ja) |
CN (1) | CN110661633B (ja) |
WO (1) | WO2020001220A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112104438B (zh) * | 2020-08-20 | 2023-05-05 | 武汉光迅科技股份有限公司 | 一种roadm设备的配置方法、装置、电子设备及存储介质 |
CN114125595A (zh) | 2020-08-31 | 2022-03-01 | 中兴通讯股份有限公司 | Otn网络资源优化方法、装置、计算机设备和介质 |
CN115412463B (zh) * | 2021-05-28 | 2024-06-04 | 中国移动通信有限公司研究院 | 时延测量方法、装置及数字孪生网络 |
CN113938434A (zh) * | 2021-10-12 | 2022-01-14 | 上海交通大学 | 大规模高性能RoCEv2网络构建方法和系统 |
US20240276361A1 (en) * | 2022-03-30 | 2024-08-15 | Rakuten Mobile, Inc. | Communication route determination system and communication route determination method |
CN115514657B (zh) * | 2022-11-15 | 2023-03-24 | 阿里云计算有限公司 | 网络建模方法、网络问题分析方法及相关设备 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1475089A (zh) | 2000-12-11 | 2004-02-11 | ��˹��ŵ�� | 配置通信网络中的数据传输接口 |
JP2012015668A (ja) | 2010-06-30 | 2012-01-19 | Hitachi Ltd | 遅延を管理するトランスポート制御サーバ、ネットワークシステム及びトランスポート制御方法 |
CN102783078A (zh) | 2010-03-05 | 2012-11-14 | 三星电子株式会社 | 通过用于通信系统的通信层和子层之间的交互来进行精确时钟同步的方法和系统 |
US20160165558A1 (en) | 2014-12-05 | 2016-06-09 | Qualcomm Incorporated | Techniques for synchronizing timing of wireless streaming transmissions to multiple sink devices |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101841420B (zh) * | 2010-05-24 | 2011-11-23 | 中国人民解放军国防科学技术大学 | 面向片上网络的低延迟路由器结构 |
US9276838B2 (en) * | 2012-10-05 | 2016-03-01 | Futurewei Technologies, Inc. | Software defined network virtualization utilizing service specific topology abstraction and interface |
CN104486235B (zh) * | 2014-11-26 | 2017-12-26 | 北京华力创通科技股份有限公司 | 一种afdx网络时延降低方法 |
US10419152B2 (en) * | 2015-03-25 | 2019-09-17 | Tevetron, Llc | Communication network employing network devices with packet delivery over pre-assigned optical channels |
EP3121997B3 (en) * | 2015-07-20 | 2024-04-10 | Koninklijke KPN N.V. | Service provisioning in a communication network |
CN106713141B (zh) * | 2015-11-18 | 2020-04-28 | 华为技术有限公司 | 用于获得目标传输路径的方法和网络节点 |
CN107888425B (zh) * | 2017-11-27 | 2019-12-06 | 北京邮电大学 | 移动通信系统的网络切片部署方法和装置 |
-
2018
- 2018-06-29 CN CN201810695749.0A patent/CN110661633B/zh active Active
-
2019
- 2019-05-29 EP EP19824449.3A patent/EP3813303B1/en active Active
- 2019-05-29 WO PCT/CN2019/088967 patent/WO2020001220A1/zh unknown
- 2019-05-29 JP JP2020572830A patent/JP7101274B2/ja active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1475089A (zh) | 2000-12-11 | 2004-02-11 | ��˹��ŵ�� | 配置通信网络中的数据传输接口 |
US20040071094A1 (en) | 2000-12-11 | 2004-04-15 | Maunu Holma | Configuring a data transmission interface in a communication network |
CN102783078A (zh) | 2010-03-05 | 2012-11-14 | 三星电子株式会社 | 通过用于通信系统的通信层和子层之间的交互来进行精确时钟同步的方法和系统 |
JP2013521692A (ja) | 2010-03-05 | 2013-06-10 | サムスン エレクトロニクス カンパニー リミテッド | 通信システムでの通信階層とサブ階層との相互作用を介した通信システムの正確なクロック同期化のための方法及びシステム |
JP2012015668A (ja) | 2010-06-30 | 2012-01-19 | Hitachi Ltd | 遅延を管理するトランスポート制御サーバ、ネットワークシステム及びトランスポート制御方法 |
US20160165558A1 (en) | 2014-12-05 | 2016-06-09 | Qualcomm Incorporated | Techniques for synchronizing timing of wireless streaming transmissions to multiple sink devices |
CN107005557A (zh) | 2014-12-05 | 2017-08-01 | 高通股份有限公司 | 用于同步到多个宿设备的无线流式传输的时序的技术 |
JP2018505576A (ja) | 2014-12-05 | 2018-02-22 | クアルコム,インコーポレイテッド | 複数のシンクデバイスへのワイヤレスストリーミング伝送のタイミングを同期する技法 |
Also Published As
Publication number | Publication date |
---|---|
WO2020001220A1 (zh) | 2020-01-02 |
JP2021530893A (ja) | 2021-11-11 |
EP3813303A1 (en) | 2021-04-28 |
EP3813303B1 (en) | 2024-07-31 |
CN110661633B (zh) | 2022-03-15 |
CN110661633A (zh) | 2020-01-07 |
EP3813303A4 (en) | 2021-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7101274B2 (ja) | 物理ネットワーク要素ノードの仮想化方法、装置、機器及び記憶媒体 | |
US11082262B2 (en) | Flow entry generating method and apparatus | |
CN105743794B (zh) | 针对多层网络的管理设备和管理方法 | |
US11463313B2 (en) | Topology-aware controller associations in software-defined networks | |
US9602387B2 (en) | Network topology optimization | |
US9686176B2 (en) | Constrained and viable path computation systems and methods | |
CN104685838B (zh) | 利用服务特定拓扑抽象和接口的软件定义网络虚拟化 | |
US10554500B2 (en) | Modeling access networks as trees in software-defined network controllers | |
US8854997B2 (en) | Shortest path routing systems and methods for networks with non-fully meshed vertices | |
CN108809794B (zh) | 基于sdn的传送网虚拟网络创建方法和装置及传送网络系统 | |
CN109672621B (zh) | 一种为vpn业务选择传输路径的方法和设备 | |
WO2019218649A1 (zh) | 软件定义网络的路由获取方法、装置及存储介质 | |
US11252076B2 (en) | Data forwarding method and apparatus | |
CN101459589B (zh) | 分配网络资源的方法和装置 | |
WO2016004752A1 (zh) | 一种确定端到端路由的方法及装置 | |
CN105530119B (zh) | 用于多层网络抽象的控制器到控制器接口 | |
WO2016095610A1 (zh) | 一种恢复光层业务的方法和系统 | |
CN107181694B (zh) | 一种运用多线程技术实现的路由频谱分配方法 | |
JP2018182648A (ja) | ネットワーク設計装置およびネットワーク設計方法 | |
US12068923B2 (en) | Path computation with direct enforcement of non-local constraints | |
CN116017210A (zh) | 路径计算方法、业务开通方法、电子设备、可读存储介质 | |
CN113938534B (zh) | 协同方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20201225 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20201225 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220124 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220222 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220513 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220607 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220704 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7101274 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: R3D02 |