JP6837994B2 - モデム装置及び通信システム - Google Patents

モデム装置及び通信システム Download PDF

Info

Publication number
JP6837994B2
JP6837994B2 JP2017557032A JP2017557032A JP6837994B2 JP 6837994 B2 JP6837994 B2 JP 6837994B2 JP 2017557032 A JP2017557032 A JP 2017557032A JP 2017557032 A JP2017557032 A JP 2017557032A JP 6837994 B2 JP6837994 B2 JP 6837994B2
Authority
JP
Japan
Prior art keywords
cyclic prefix
processing component
modem device
component
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017557032A
Other languages
English (en)
Other versions
JP2018517343A (ja
JP2018517343A5 (ja
Inventor
ピーター ムチチカ キブツ,
ピーター ムチチカ キブツ,
ノーマン ジョン ビーミッシュ,
ノーマン ジョン ビーミッシュ,
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
U Blox AG
Original Assignee
U Blox AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by U Blox AG filed Critical U Blox AG
Publication of JP2018517343A publication Critical patent/JP2018517343A/ja
Publication of JP2018517343A5 publication Critical patent/JP2018517343A5/ja
Application granted granted Critical
Publication of JP6837994B2 publication Critical patent/JP6837994B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/2605Symbol extensions, e.g. Zero Tail, Unique Word [UW]
    • H04L27/2607Cyclic extensions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2668Details of algorithms
    • H04L27/2673Details of algorithms characterised by synchronisation parameters
    • H04L27/2676Blind, i.e. without using known symbols
    • H04L27/2678Blind, i.e. without using known symbols using cyclostationarities, e.g. cyclic prefix or postfix
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2689Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation
    • H04L27/2695Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation with channel estimation, e.g. determination of delay spread, derivative or peak tracking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/38Demodulator circuits; Receiver circuits
    • H04L27/3818Demodulator circuits; Receiver circuits using coherent demodulation, i.e. using one or more nominally phase synchronous carriers
    • H04L27/3827Demodulator circuits; Receiver circuits using coherent demodulation, i.e. using one or more nominally phase synchronous carriers in which the carrier is recovered using only the demodulated baseband signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)

Description

本発明は、例えば、直交周波数分割多重通信法に従う様に構成されたベースバンド処理コンポーネント及び無線周波数処理コンポーネントを含むタイプのモデム装置に関する。本発明は、例えば、ベースバンド処理コンポーネントと無線周波数処理コンポーネントとの間がデジタルでインタフェースするタイプのサイクリックプレフィクスの処理方法にも関する。
例えば、しばしば4G通信システムとしても参照される、ロングタームエボリューション(LTE)通信システムといった、直交周波数分割多重法による通信システムは、ユーザ装置(UE)ユニットと通信でき、発展型ノードB(eNode B)としてしばしば参照される基地局を利用することが知られている。UEユニットは、典型的には、ネットワークインフラストラクチャにより提供される1つ以上のセルラ通信サービスの加入者により使用され、ネットワークインフラストラクチャは、UEのために、地理的領域に渡る無線通信カバレッジを提供する、複数の概念的なセルそれぞれをサポートする、複数のeNode Bを有する。eNode B及びUEは、モデムを備えた通信装置の例である。幾つかのアプリケーションにおいて、設計に対する多くの自由度を達成するため、個別の無線周波数(RF)集積回路(IC)と動作可能に接続されるベースバンドICを使用してモデムを実現することが望まれる。
UEユニットにおいて、ベースバンドIC及びRF ICは、共に、上りリンク及び下りリンク通信それぞれに使用される直交周波数分割多重(OFDM)通信法の様々な変形に従う動作をサポートする、送信チェイン及び受信チェインを有する送受信機アーキテクチャをサポートする。典型的に、受信信号は、RF ICによりダウンコンバートされ、ベースバンド周波数の範囲内の周波数を中心として、ベースバンドICに伝達される。同様に、送信されるデジタル信号は、ベースバンド周波数の範囲内の周波数を中心として、ベースバンドICで生成され、RF ICに伝達され、そこで、キャリア周波数のキャリア信号に変調される。ベースバンドIC及びRF ICとの間において、通信される信号は、デジタルインタフェースを介し伝達される。
しかしながら、LTE、特に、LTEアドバンス変形は、例えば、多入力多出力(MIMO)及びキャリアアグリゲーションといった、無線通信データレート及び/又は信頼性を増加させる多くの方法を利用している。その様な最適化は、デジタルインタフェースが、そこを横切る通信においてサポートする必要があるデータ量を増加させる結果となる。デジタルインタフェースに関するデータスループットの増加は、例えば、デジタルインタフェースに起因する電力消費の増加、ベースバンドIC及びRF IC間のデータ通信をサポートするための物理ピン数の増加要求によるデジタルインタフェースの複雑さの増加といった、望ましくない結果をもたらす。実際、より厳しい帯域幅要求、消費電力要求を積極的にサポートし、IC間の信号干渉の最小化を試みるために、デジタルインタフェースのデザインは、常に最適化されてきた。しかしながら、上述した様に、ある種の最適化は、金銭上、負の影響をしばしば有する関連する技術的なコストを伴う。
米国特許出願公開第2013/3315288号明細書も、デジタルインタフェースを介して送信されるデータ量の削減に努力している。しかしながら、データスループットの削減は、受信信号のデジタルサンプルのワード長を制御することにより達成されている。
本発明の第1態様によると、直交周波数分割多重通信法に従う無線ネットワークアクセスを提供する様に構成されたモデム装置が提供され、前記装置は、直交周波数分割多重通信法に従い構成され、ベースバンド処理コンポーネントと無線周波数処理コンポーネントとを含むハードウェアサブシステムを有し、ベースバンド処理コンポーネントは、直交周波数分割多重通信法に従い時間ドメインと周波数ドメインとの間での変換を行う様に構成された第1変換器コンポーネントと、パラレルデータフォーマットとシリアルデータフォーマットとの間での変換を行う様に構成され、第1変換器と動作可能に結合される第2変換器コンポーネントと、を有し、無線周波数処理コンポーネントは、制御情報に応答するサイクリックプレフィクス処理コンポーネントを有し、前記装置は、ベースバンド処理コンポーネントとRF処理コンポーネントとの間に配置され、第2変換器とサイクリックプレフィクス処理コンポーネントに動作可能に結合されるデジタルインタフェースを備えている。
無線周波数処理コンポーネントは、第3変換器コンポーネントを有し、サイクリックプレフィクス処理コンポーネントは、第3変換器コンポーネントとデジタルインタフェースとの間に配置される。第3変換器コンポーネントは、デジタル−アナログ変換器であり得る。
第3変換器コンポーネントは、アナログ−デジタル変換器であり得る。
第1変換器は、高速フーリエ変換ユニットを含み得る。第1変換器は、高速逆フーリエ変換ユニットを、追加的、又は、代わりに含み得る。第2変換器は、パラレル−シリアル変換器を含み得る。第2変換器は、シリアル−パラレル変換器を、追加的、又は、代わりに含み得る。
ハードウェアサブシステムは、送受信機を含み、送受信機は、無線周波数処理コンポーネント、ベースバンド処理コンポーネント及びデジタルインタフェースを含み得る。
無線周波数処理コンポーネント、ベースバンド処理コンポーネント及びデジタルインタフェースは、送信機チェインをサポートする様に構成され得る。
無線周波数処理コンポーネント、ベースバンド処理コンポーネント及びデジタルインタフェースは、受信機チェインをサポートする様に構成され得る。
ハードウェアサブシステムは、制御情報からタイミングデータを抽出する様に構成され、サイクリックプレフィクス処理コンポーネントは、受信シンボル信号のサイクリックプレフィクスの位置を計算する様に構成され得る。
ベースバンド処理コンポーネントは、タイミング誤差トラッキングコンポーネントを含み、タイミング誤差トラッキングコンポーネントは、制御情報を無線周波数処理コンポーネントに通信する様に構成され得る。制御情報は、タイミングデータを含み得る。
タイミング誤差トラッキングコンポーネントは、タイミング誤差の変化を識別し、タイミング誤差の変化の検出に応答して、更新されたタイミングデータを無線周波数処理コンポーネントに通信する様に構成され得る。
タイミング誤差トラッキングコンポーネントは、チャネル遅延プロファイルデータ及び/又は基準信号を使用してタイミング誤差を判定し得る。
タイミング誤差トラッキングコンポーネントは、無線通信システムのサブフレーム当たり、少なくとも1回の割合で、タイミングデータをサイクリックプレフィクス処理コンポーネントに通信する様に構成され得る。
タイミング誤差トラッキングコンポーネントは、サブフレーム境界で、タイミングデータを通信する様に構成され得る。
ベースバンド処理コンポーネントから無線周波数処理コンポーネントへ通信されるシンボルは複数のサンプルを含み、第2変換器は、シンボルの最後のNサンプルを、当該シンボルの残りのサンプルの通信前に、無線周波数処理コンポーネントに通信する様に構成され得る。
最後のNサンプルは、シンボルに適用されたサイクリックプレフィクスに対応し得る。
無線周波数処理コンポーネントは、直交周波数分割多重通信法でサポートされるサイクリックプレフィクスの最大可能長に対応するサイズのバッファを含み得る。
サイクリックプレフィクス処理コンポーネントは、バッファを含み、バッファは、デジタルインタフェースのデータチャネルと動作可能に結合され、ベースバンド処理コンポーネントにより無線周波数処理コンポーネントに通信される、所定数の受信サンプルを格納する様に構成され、サンプルの所定数は、現在使用されているサイクリックプレフィクスの長さに対応し得る。
サイクリックプレフィクス処理コンポーネントは、バッファにアクセスする様に構成され、バッファに格納されているサンプルを、格納されているサンプルの元のシンボルの残りのサンプルに追加し得る。
サイクリックプレフィクスコンポーネントは、第1サイクリックプレフィクス長及び第2サイクリックプレフィクス長の使用に従い動作する様に構成され、サイクリックプレフィクスコンポーネントは、制御情報に応答し、制御情報の少なくとも部分に応答して、第1サイクリックプレフィクス長及び第2サイクリックプレフィクス長の1つを選択する様に構成され得る。
制御情報は、サイクリックプレフィクス長の設定を含み得る。
サイクリックプレフィクス長の設定は、タイミングアドバンスコマンドの受信に応答して更新され得る。
ハードウェアサブシステムは、ロングタームエボリューション無線通信標準に従う直交周波数分割多重をサポートし得る。
本発明の第2態様によると、本発明の第1態様に関して上述したモデム装置を含む通信装置が提供される。
本発明の第3態様によると、本発明の第2態様に関して上述した通信装置を含むユーザ装置ユニットが提供される。
本発明の第4態様によると、本発明の第1態様に関して上述したモデムを含む通信システムが提供される。
本発明の第5態様によると、直交周波数分割多重通信法に従う無線ネットワークアクセスを提供する様に構成されたモデム装置においてサイクリックプレフィクスを処理する方法が提供され、方法は、ベースバンド処理コンポーネントが、直交周波数分割多重通信法に従い時間ドメイン及び周波数ドメインとの間で信号を変換することと、ベースバンド処理コンポーネントが、パラレルデータフォーマットとシリアルデータフォーマットとの間でデータを変換することと、無線周波数処理コンポーネントが、制御情報に応答してサイクリックプレフィクスを処理することと、パラレルデータフォーマットとシリアルデータフォーマットとの間の変換に関連付けられたノードと、サイクリックプレフィクスの処理に関連付けられたノードとの間でデータを通信するため、デジタルインタフェースが、ベースバンド処理コンポーネントと無線周波数処理コンポーネントとの間をインタフェースすることと、を含む。
この様に、ベースバンドIC及びRF ICとの間のデジタルインタフェースを通過するデータ転送を減らす、装置、方法及びシステムを提供することが可能になる。データ転送の減少は、7%であり得る。よって、これは、デジタルインタフェースに起因する電力消費とデジタルインタフェースでの遅延を減少させる。個別のベースバンドIC及びRF ICを維持することにより、ベースバンドIC及びRF IC及びモジュラ構造の個別の製品開発をサポートすることもできる。その様なアプローチは、幾つかのアプリケーションのために個別のRF ICの利用をサポートすることができる。さらに、上述したアプローチは、無線送信機、受信機及び/又は送受信機のウエハーの"面積"要求を緩和する。
例示目的で、本発明の少なくとも1つの実施形態について、添付の図面を参照して以下に説明する。
通信ネットワークの部分として動作するユーザ装置ユニットの構成図。 本発明の一実施形態を構成する、図1のユーザス装置デバイスの構成図。 本発明の更なる実施形態を構成する、モデム装置のハードウェアサブアセンブリの送信パスを示す図。 図3のサブアセンブリの詳細を示す図。 図3のモデム装置により利用されるサイクリックプレフィクスの処理方法のフロー図。 本発明の他の実施形態を構成する、モデム装置のハードウェアサブアセンブリの受信パスを示す図。 図3のサブアセンブリの詳細を示す図。 図3のモデム装置により利用されるサイクリックプレフィクスの処理方法のフロー図。
以下の説明において、同一の参照符号は、同様の部分を示すために使用される。
図1を参照すると、例えば、ロングタームエボリューション(LTE)通信システム100といった、無線通信システムにおいて、通信ネットワークは、地理的領域に渡り、無線通信アクセスを提供する様に構成された複数のセルによりサポートされている。この例において、説明を簡潔にし、かつ簡略化するため、1つのセルのみが示されている。しかしながら、当業者は、通信ネットワークには多数のセルが通常配置されることを理解する。このように、セル102は、LTE通信システム100では発展型ノードB(eNode B)として参照される基地局によりサポートされる。eNode B104は、エアインタフェースを介して、例えば、ユーザ装置(UE)ユニット106といった通信装置と、無線で通信できる。eNode B104は、発展型パケットコア(EPC)108と動作可能に結合(接続)される。しかしながら、説明を簡潔にし、かつ簡略化するため、UEユニット106に関して設定した本例において、無線通信ネットワークインフラストラクチャの更なる詳細をここでは述べない。さらに、ここで設定した例は、LTE通信システム100の文脈で述べられるが、当業者は、この例を、例えば、WiMAX(Worldwide Interoperability for Mircowave Acess)通信標準及びWiFi標準(IEEE 802.11)に従い動作する通信ネットワークといった、直交周波数分割(OFDM)通信法に従い動作する他の種類の通信ネットワークに適用可能であることを理解する。
図2によると、LTE通信システムで動作するユーザ装置(UE)デバイス106/200は、処理リソース202を有し、この例において、処理リソース202は、セルラ通信端末のチップセットである。処理リソース202は、送信機チェイン204と、受信機チェイン206に結合され、送信機チェイン204及び受信機チェイン206は、デュプレクス装置208に結合される。デュプレクス装置208は、アンテナ210に結合される。
UEユニット200は、例えば、RAM212といった揮発性メモリと、例えば、ROM214といった不揮発性メモリも有し、それぞれは、処理リソース202に結合される。処理リソース202は、マイクロフォン216、スピーカユニット218、キーパッド220及びディスプレイ222にも結合される。上述したUEユニット200のアーキテクチャが、例えば、複数のアンテナといった、他の要素を含むことを当業者は理解するが、説明を簡潔にし、かつ簡略化することを維持するため、その様な追加の要素の詳細については記載しない。
送信機チェイン204及び受信機チェイン206は、ハードウェアサブシステムによりサポートされる。幾つかの応用例において、送信機チェイン204又は受信機チェイン206のみが利用され得る。しかしながら、本例において、ハードウェアサブシステムは、UEユニット200のモデムの部分である送受信機をサポートする。モデムは、例えば、LTE標準で定義される、OFDM通信法に従う無線ネットワークアクセスを提供する様に構成される。ここで設定した例において、用語モデムは、OFDM法に従う動作をサポートできる、任意の適切な変調及び/又は復調装置を含むものとして理解されるべきである。ハードウェアサブシステムは、他のサブシステムと共に、送信機チェイン204及び/又は受信機チェイン206に寄与する、ハードウェア要素及び/又はソフトウェア要素の集合である。
図3を参照すると、OFDM通信法に従う様に構成されたハードウェアサブシステム300は、送信機チェイン204をサポートする、ベースバンド集積回路(IC)302及び無線周波数(RF)IC304を有する。デジタルインタフェース306は、ベースバンドIC302及びRF IC304との間の通信のため、それらの間に配置される。ベースバンドIC302は、ベース処理コンポーネントの例であり、RF IC304は、RF処理コンポーネントの例である。これらは、段階的に配置された機能コンポーネントである。受信機チェインのため、これらベースバンド処理コンポーネントは、中心がキャリア周波数からベースバンド領域の周波数に変換された後、つまり、キャリア周波数が除去された周波数領域に変換された後の入力OFDM信号を処理する。送信機チェインのためにその逆が適用、つまり、アナログドメインに変換され、キャリア周波数にアップコンバートされる前において、これらのコンポーネントによりベースバンド領域の周波数の信号が処理される。受信機チェインにおいて、RF処理コンポーネントは、受信したOFDM信号をベースベンド領域の周波数にダウンコンバートするステージに配置された機能コンポーネントである。送信機チェインにおいて、これらは、キャリア信号を、受信した、中心がベースバンド領域の周波数にあるデジタル信号で変調する様に構成された機能コンポーネントである。デジタルインタフェース306は、ベースバンド処理コンポーネントとRF処理コンポーネントとの間のインタフェースであり、LTE標準下において最小規格の対象であり、例えば、OFDM通信法をサポートするベースバンド処理部とRF処理部との間で、デジタルデータを通信するために提供される。
LTE通信システムで規定される、シングルキャリア周波数分割多重アクセス波形のための送信機チェイン204は、ベースバンドIC302、RF IC304及びデジタルインタフェース306により、以下の様にサポートされる。ベースバンドIC302は、上流ベースバンド処理ユニット308での、上流ベースバンド処理を含み、とりわけ、サイクリックリダンダンシィ(CRC)符号化、チャネル符号化、レート適合化、シリアル−パラレル変換、変調コンポーネント及びデジタルフーリエ変換(DFT)を含む、上流ベースバンド処理を含む。送信機チェイン204のこれらコンポーネント及び残りの他のコンポーネントは、LTE標準で設定され、いずれにしても、当業者には容易に理解され、ここで設定した例において述べられる発明の概念の理解には関係がなく、ここでは詳細な説明は行わない。しかしながら、全体を見せるため、これらの要素は、図3に関して述べる。上流ベースバンド処理ユニット308の出力は、サブキャリアマッピングユニット310の入力に動作可能に結合される。サブキャリアマッピングユニット310の出力は、未使用サブキャリアゼロパディングユニット312の入力と動作可能に結合され、未使用サブキャリアゼロパディングユニット312は、例えば、Nポイント高速逆フーリエ変換(IFFT)ユニット314の入力といった、SC−FDMA通信法に従い、時間ドメインと周波数ドメインとの間での信号の変換をサポートする様に構成された第1変換器と動作可能に結合される出力を有する。IFFTユニット314の出力は、それぞれ、上述した第1変換器とは異なる第2変換器と動作可能に結合され、第2変換器は、パラレルデータフォーマットとシリアルデータフォーマットとの間の信号変換をサポートする様に構成される。例えば、IFFTユニット314は、パラレル−シリアル変換器316の複数の入力と動作可能に結合される。サブキャリアマッピングユニット310及びサブキャリアゼロパディングユニット312に関し、当業者は、LTE標準、3GPP LT 36.211,5.3に従い、これらユニットの機能は、リソースエレメントマッパーユニット(図示せず)により実行され得ることを理解する。
この例において、RF IC304は、例えば、プレフィクスデータ格納部又はバッファ(図示せず)を含むサイクリックプレフィクス追加ユニット318といった、サイクリックプレフィクス処理ユニットを備えている。バッファは、デジタルインタフェース306のデータチャネル(図示せず)と動作可能に結合され、バッファのサイズは、OFDM通信法によりサポートされるサイクリックプレフィクスの最大可能長を格納するのに十分である。サイクリックプレフィクス付加ユニット318の出力は、例えば、デジタル−アナログ変換器ユニット320といった第3変換器ユニットの入力と動作可能に結合され、第3変換器ユニットは、RF IC304のRF処理回路322の、アップコンバージョンコンポーネント及び関連する増幅コンポーネントを含む残りの部分と動作可能に結合される出力を有する。RF処理回路322のこれら及び残りのコンポーネントは、当業者には容易に理解され、ここで設定した例の理解には関係しないため、ここでは詳細な説明は行わない。
ベースバンドIC302のパラレル−シリアル変換器316の出力は、RF ICユニット304のサイクリックプレフィクス付加ユニット318に、デジタルインタフェース306を介してデータを通信でき、サイクリックプレフィクス処理ユニットは、デジタルインタフェース306と第3変換器ユニットとの間に配置される。
図4に戻り、RF IC304は、上りリンク通信のため、UEユニット106により使用される、サイクリックプレフィクス長を格納する、上りリンクサイクリックプレフィクスレジスタ400も含んでいる。プレフィクス付加ユニット318は、必要に応じて上りリンクサイクリックプレフィクスレジスタ400にアクセスすることができる。ハードウェアサブシステム300は、デジタルインタフェース306の上りリンク/下りリンク制御データインタフェース404を介して、上りリンクサイクリックプレフィクスレジスタ400に書き込みを行うことができるプロトコルソフトウェアコンポーネント402を含む。プロトコルソフトウェアコンポーネント402は、物理下りリンク共用チャネル(PDSCH)と動作可能に結合される。
動作中(図5)、Mデータビットのブロックは、ベースバンドIC302の上流ベースバンド処理ユニット308のデータマッパ(図示せず)及び波形生成器(図示せず)を使用し、中心周波数が零のキャリア信号上で直交振幅変調(QAM)される。上流ベースバンド処理ユニット308は、LTE標準に従い、M×15kHzの帯域幅を占有するQAM波形に対応する振幅及び位相の、M個の均等間隔で隣接するサブキャリアの集合を生成するため、デジタルフーリエ変換ユニット(図示せず)により、変調されたキャリア信号を離散フーリエ変換(ステップ502)の対象とする。隣接するサブキャリアの集合は、サブキャリアマッピングユニット(310)により、LTE標準の全帯域幅に渡る、Nサブキャリアのより大きな集合の部分にマッピングされる(ステップ504)。マッピング後、Nサブキャリアの全集合は、FFTサイズ要求に適合させるため、サブキャリアゼロパディングユニット312による未使用サブキャリアゼロパディング処理(ステップ506)の対象とされ、パディング処理されたサブキャリアは、パラレル時間ドメインデジタル波形を生成するため、IFFTユニット314による高速逆フーリエ変換(ステップ508)の対象となる。デジタル時間ドメイン波形は、デジタルインタフェース306を介してRF IC304に通信されるシリアルデジタル波形を生成するため、パラレル−シリアル変換器ユニット316によりパラレルフォーマットからシリアルフォーマットに変換(ステップ510)される。サイクリックプレフィクスは、RF IC304に送信されるシリアルデジタル波形の最後のNサンプルから生成される必要があるため、サイクリックプレフィクスを生成するために使用されるデータは、パラレルーシリアル変換器316から読み出され、最初に、つまり、シリアルデジタル波形の残りの前に、ベースバンドIC302からRF IC304に送信される。続いて、シリアルデジタル波形の残りのサイクリックプレフィクスに関連しないデータが、ベースバンドIC302からRF IC304に送信される。シリアルデジタル波形の最後のNサンプルは、よって、RF IC304によって、シリアルデジタル波形のサンプルの残りの前に受信され、サイクリックプレフィクス付加ユニット318によって処理される。この点に関し、LTE標準は、2つ以上のサイクリックプレフィクスの長さをサポートしているので、シリアルデジタル波形のサンプルの上述した処理を実行するために使用される上りリンクサイクリックプレフィクスの長さをサイクリックプレフィクス付加ユニット318に提供する必要がある。結果、プロトコルソフトウェアコンポーネント402は、PDSCHを介するシステム情報ブロックデータ、特に、SystemInformationBlockType2に対するアクセスを有し、そこから、プロトコルソフトウェアコンポーネント402は、使用される上りリンクサイクリックプレフィクスの長さを抽出する。プロトコルソフトウェアコンポーネント402は、上りリンク/下りリンク制御データインタフェース404を介して上りリンクサイクリックプレフィクスレジスタ400に、使用される上りリンクサイクリックプレフィクスの長さを書き込む。使用される上りリンクサイクリックプレフィクスの長さは、サイクリックプレフィクス付加ユニット318により、上りリンクサイクリックプレフィクスレジスタ400から読み出される(ステップ512)。サイクリックプレフィクス付加ユニット318は、シンボル毎に、受信した所定シンボルのシリアルデジタル波形の最後のNサンプルの各コピーをバッファに格納し、格納されるデータ量は、上りリンクサイクリックプレフィクスレジスタ400から読み出された上りリンクサイクリックプレフィクスの長さに従い選択される。その後、ベースバンドIC302から送信されたサンプルがRF IC304により完全に受信されると、受信シンボルの格納された部分が、サイクリックプレフィクス付加ユニット318によりバッファから読み出され、所定シンボルを完成させるため、所定シンボルに関して受信した最後のサンプルの終わり部分に付加される(ステップ514)。この例において、シンボルのサンプルが、サイクリックプレフィクス付加ユニット318により受信されると、サンプルは、デジタル−アナログ変換器320によりデジタルドメインからアナログドメインに変換され(ステップ516)、アナログ信号出力は、RF信号を形成するため、RF処理回路322の残りの部分に関連して上述したアップコンバータによりアップコンバートされる(ステップ518)。結果、本例において、サンプルが、最後のNサンプルとは別に、下流側に向けてデジタル−アナログ変換器320及び他の処理コンポーネントに渡されると、バッファに格納された最後のNサンプルは、サンプルストリームに効果的に付加され、シンボルに関する先行サンプルと同様にデジタル−アナログ変換器に渡されるので、シンボルは再構成され、"オンザフライ"でさらに処理される。よって、これは、ベースバンドIC302とRF IC304との間でサイクリックプレフィクスサンプルが2度送信されることを効果的に防ぎ、よって、デジタルインタフェース306を横切るデータ帯域幅の利用を減少させる。もちろん、他の実装の可能性も考慮でき、例えば、バッファは、シンボルの総てのサンプルを格納する様に拡張でき、サイクリックプレフィクス付加ユニット318は、まず、シンボルの開始及び終わりに関するバッファ格納位置の点で最後のNサンプルを格納する様に構成され、その後、サイクリックプレフィクス付加ユニット318により受信される残りのサンプルに対して、最後のNサンプルの2つの位置間で格納位置を調整する。その後、付加したサイクリックプレフィクスを含むシンボルが再構成されると、サンプルは、デジタル−アナログ変換器320によりデジタルドメインからアナログドメインに変換され(ステップ516)、その後、アナログ信号出力は、RF信号を形成するため、RF処理回路322の残りの部分に関連して上述したアップコンバータによりアップコンバートされる(ステップ518)。アップコンバートされたRF信号は、アンテナ210による放射前のデュプレクサ208に適用される前に、RF処理回路322の残りの部分に関連して上述した電力増幅器により増幅される(ステップ520)。
eNodeB間でのハンドオーバが指示されると、プロトコルソフトウェコンポーネント402は、ハンドオーバ手順のターゲットeNodeBに関してのサイクリックプレフィクス長情報を抽出し、サイクリックプレフィクス長情報は、UEユニット200とターゲットeNodeB間の同期手順の間に取得されることに留意すべきである。上述したのと同様の方法で、ターゲットeNodeBで使用される上りリンクサイクリックプレフィクスの長さは、上りリンク/下りリンク制御データインタフェース404を介して、上りリンクサイクリックプレフィクスレジスタ400に書き込まれる。
現在のLTE標準では、複数の長さのサイクリックプレフィクスが存在し、選択されるサイクリックプレフィクスは、伝搬を考慮して決定される。この例において、サイクリックプレフィクス処理ユニットは、データ送信にモデムが使用すべきである可能なサイクリックプレフィクス長の指示を含む、上りリンクサイクリックプレフィクスレジスタ400のコンテンツに応答する。シンボルの最後のNサンプルは、ベースバンドIC302により前もって送信され、(シンボルのサンプルの前につけることに加えて)受信シンボルの残りのサンプルの最後に付加する必要があるので、サイクリックプレフィクス処理ユニットは、シンボルを完成させるために使用されるデータをバッファに格納する。
上りサイクリックプレフィクスレジスタ400に格納されたサイクリックプレフィクスが最新であることを確実にするため、プロトコルソフトウェアコポーネント402は、UEユニット200による現在のeNodeBからのタイミングアドバンスコマンドの受信に応答して、上りサイクリックプレフィクスレジスタ400に格納されたサイクリックプレフィクス長情報をリフレッシュする様に構成され得る。
図6を参照すると、受信機チェイン206は、ベースバンドIC302、RF IC304及びデジタルインタフェース306により以下の様にサポートされる。RF IC304は、上流RF処理ユニット600による、フィルタリング、増幅、周波数変換及びゲイン制御を含む上流RF処理を含む。上流RF処理ユニット600のこれら及び残りのコンポーネントは、当業者には容易に理解され、ここで設定した例の理解には関係しないため、ここでは詳細な説明は行わない。上流RF処理ユニット600は、例えば、第3変換器の他の例であるアナログ−デジタル変換器602と動作可能に結合され、アナログ−デジタル変換器602は、例えば、サイクリックプレフィクス除去ユニット604であるサイクリックプレフィクス処理ユニットと動作可能に結合される出力を有する。この例において、サイクリックプレフィクスの上りリンク及び下りリンク処理は、サイクリックプレフィクス処理ユニットにより実行されるが、当業者は、これら処理を個別の処理要素で実行できることを理解する。
ベースバンドIC302は、パラレルデータフォーマットとシリアルデータフォーマットとの間での変換を行う様に構成された第2変換器の他の例であるシリアル−パラレル変換器ユニット606を有し、シリアル−パラレル変換器ユニット606は、OFDM通信法に従い時間ドメインと周波数ドメインとの間での変換を行う様に構成された第1変換器の他の例である、例えば、高速フーリエ変換(FFT)ユニット608の入力と動作可能に結合される出力を有する。FFTユニット608の出力は、サブキャリア抽出ユニット610の入力と動作可能に結合される。サブキャリア抽出ユニット610の出力は、サブキャリアディマッピングユニット612の入力と動作可能に結合され、サブキャリアディマッピングユニット612の出力は、LTE標準に従い構成された受信チェイン614の残りと動作可能に結合され、そのうちの幾つかの詳細については後述する。サブキャリア抽出ユニット610及びサブキャリアディマッピングユニット612に関し、当業者は、LTE標準、3GPP LT 36.211,6.3に従い、これらユニットの機能は、リソースエレメントディマッパーユニット(図示せず)により実行され得ることを理解する。
サイクリックプレフィクス除去ユニット604の出力は、デジタルインタフェース306を介してシリアル−パラレル変換器ユニット606の入力と通信可能である。この点、デジタルインタフェース306は、サイクリックプレフィクス除去ユニット604とシリアル−パラレル変換器ユニット606との間、つまり、RF IC304とベースバンドIC302との間に配置されている。さらに、サイクリックプレフィクス処理ユニットは、デジタルインタフェース306と第3変換器ユニットとの間に配置されている。
図7に戻り、受信機チェイン614の残りは、サブキャリアディマッピングユニット612の出力と動作可能に結合される入力を有する、チャネル推定ユニット700を有する。チャネル推定ユニット700の第1出力は、チャネル等化ユニット702の入力と動作可能に結合され、チャネル等化ユニット702の出力は、復調、シリアルーパラレル変換器、ディレート整合及びチャネル復号を含む、受信機チェイン206の他の機能コンポーネントと動作可能に結合される。受信機チェイン614のこれら及び残りのコンポーネントは、当業者には容易に理解され、ここで設定した本発明の概念の理解には関係しないため、ここでは詳細な説明は行わない。チャネル推定ユニット700の第2出力は、タイミング誤差トラッキングユニット704の第1入力と動作可能に結合される。タイミング誤差トラッキングユニット704は、本例ではサイクリックプレフィクス除去ユニット604であるサイクリックプレフィクス処理ユニットと、デジタルインタフェース306の上りリンク/下りリンク制御データインタフェース404を介して通信できる。RF IC304は、サイクリックプレフィクス除去ユニット604がアクセスできる下りリンクサイクリックプレフィクスレジスタ706を有する。ベースバンドIC 302のセルサーチモジュール708は、例えば、ベースバンドIC302の入力において、デジタルインタフェース306のデータチャネルと動作可能に結合され、セルサーチモジュール708は、タイミング誤差トラッキングユニット704と動作可能に結合される。さらに、セルサーチモジュール708は、デジタルインタフェース306の上りリンク/下りリンク制御データインタフェース404を介して、下りリンクサイクリックプレフィクスレジスタ706に書き込みを行うことができる。下りリンクサイクリックプレフィクスレジスタ706は、FFTユニット608のサイズも格納する。
動作において(図8)、UEユニット200のアンテナ210及びデュプレクサ208を介して受信した(ステップ800)RF信号は、RF IC304の上流処理ユニット600によりアナログベースバンド信号にダウンコンバート(ステップ802)され、アナログベースバンド信号は、アナログベースバンド信号をデジタルドメインに変換(ステップ804)するため、アナログ−デジタル変換器602に通信される。アナログ−デジタル変換器602は、よって、受信したアナログベースバンド信号に応答してデジタル信号を生成し、このデジタル信号は、LTE標準で定義されたフレーム構造に従い構成されたシンボル列を構成し、各フレームは、複数のシンボルを含む。LTE標準によると、シンボルは、それぞれ、サイクリックプレフィクスが前に置かれ、サイクリックプレフィクスは、ガードインターバルを提供し、シンボル間干渉の影響を低減させる。デジタル信号処理の一部として、LTE標準によると、サイクリックプレフィクスは除去(ステップ806)を要する。
この点、サイクリックプレフィクス除去ユニット604は、下りリンクサイクリックプレフィクスの長さを判定するために、下りリンクサイクリックプレフィクスレジスタ706にアクセスする。しかしながら、下りリンクサイクリックプレフィクスレジスタ706は、サイクリックプレフィクスの除去に使用する下りリンクサイクリックプレフィクスの長さを含む必要がある。この点、セルサーチモジュール708は、デジタルインタフェース306のデータインタフェースを介してRF IC304とベースバンドIC302との間に通信される下りリンクデータを受信する。セルサーチモジュール708は、LTE標準に従いセルサーチ手順を開始する。特に、本実施形態のこの下りリンク態様に関し、セルサーチモジュール708は、プライマリ同期信号を見つけ、その後、プライマリ同期信号内のセカンダリ同期信号を見つけるために、下りリンク同期チャネルを使用し、使用されている下りリンクサイクリックプレフィクスの長さを検出する。一旦検出すると、下りリンクサイクリックプレフィクスの長さは、セルサーチモジュール708により、上りリンク/下りリンク制御データインタフェース404を介して、下りリンクサイクリックプレフィクスレジスタ706に書き込まれる。
サイクリックプレフィクス除去ユニット604は、タイミング誤差トラッキングユニット704から制御データを受信し、制御データは、タイミングデータを構成するサンプル位置番号データを含む。サイクリックプレフィクス除去ユニット604は、n番目のサンプルといった、サンプル位置番号の点で、先行するシンボルからのシンボル間干渉の存在のもと、サイクリックプレフィクスに関する信号エネルギの開始の最適位置を正確に位置づけるために、このタイミングデータを使用する。この点、このサンプル位置番号データ、FFTユニット608に格納されるサイズ、及び、下りリンクサイクリックプレフィクスのアクセスされる長さは、ベースバンドICで使用される任意の適切なサイクリックプレフィクス除去アルゴリズムと共に、RF IC304において使用され、サイクリックプレフィクス除去ユニット604としてサービス提供される。サイクリックプレフィクス除去ユニット604は、この様に、サンプル位置番号データ、FFTサイズデータ、及び、下りリンクサイクリックプレフィクスの長さを、例えば、サイクリックプレフィクスをベースバンドIC302に通信することを故意に無視する等、サイクリックプレフィクスを除去するために使用する。サイクリックプレフィクスの除去に伴う(ステップ806)、前が取り除かれたシンボルは、デジタルインタフェース306を介してベースバンドICに通信(ステップ808)される。シンボルは、ベースバンドIC302でシリアルデータストリームとして受信されるので、シリアルシンボルは、FFTユニット608に通信される前に、シリアル−パラレル変換器606で、パラレルデータに変換(ステップ810)される。FFTユニット608は、その後、時間ドメインである信号のシンボルに対して高速フーリエ変換アルゴリズムを適用し(ステップ812)、時間ドメイン信号を周波数ドメイン信号に変換、つまり、周波数信号を生成する。FFTユニット608の出力は、その後、LTE標準に従い、未使用ガードキャリアを除去(ステップ814)するために、サブキャリア抽出ユニット610に通信される。その後、サブキャリア抽出ユニット610が出力する信号は、UEユニット200が復号するために必要とするサブキャリアリソースエレメントを抽出するため、サブキャリアのディマッピング(ステップ816)を実行する、サブキャリアディマッピングユニット612に通信される。ディマッピングされた信号は、その後、受信チェイン614の残りの部分に渡され、そこでは、タイミング誤差トラッキングユニット704が、シンボルの信号エネルギの開始の識別での任意の誤差を判定する(ステップ820)。この誤差は、多くの方法で計算され得る。例えば、セルサーチモジュール708によりシンボルの開始の粗い推定が生成され、タイミング誤差トラッキングユニット704に通信される。初期推定が、タイミング誤差トラッキングユニット704によりサイクリックプレフィクス除去ユニット604に、サンプル位置番号で通信される。初期推定の精度は、任意の適切な公知技術を用いて改良され得る。例えば、タイミング誤差トラッキングユニット704は、サブキャリアディマッピングユニット612の出力から、直接得た基準信号を使用することができ、基準信号は、初期推定されたサンプル位置番号の使用により得られる。代わりに、この例で利用する様に、初期推定の精度は、タイミング誤差トラッキングユニット704が、チャネル推定ユニット700を介してサブキャリアディマッピングユニット612から、チャネル推定ユニット700により生成されたチャネル遅延プロフィルデータと共に、基準信号を取得することにより改良され得る。タイミング誤差トラッキングユニット704は、その後、修正したサンプル位置番号を判定する。一旦計算されると、サンプル位置番号データは、下りリンクサイクリックプレフィクスレジスタ706に格納され、使用される制御情報として、サイクリックプレフィクス処理ユニット604に通信(ステップ822)される。本例において、タイミング誤差トラッキングユニット704は、LTEシステムのサブフレーム当たり、少なくとも1つの割合で、サンプル位置番号データをサイクリックプレフィクス処理ユニットに通信する。本例において、サンプル位置番号は、サブフレーム境界と同期して、つまり、サブフレーム間の境界と同期して通信される。
チャネル推定ユニット700の出力は、受信機チェイン614の残りの部分による受信信号に対する更なる処理前に、チャネル等化ユニット702によるチャネル等化(ステップ824)の対象にもなる。上記処理(ステップ800から824)は、受信RF信号の連続処理のため、RF信号が受信されている間、繰り返される。
上記からわかる様に、サイクリックプレフィクス処理ユニット604は、ベースバンドIC302ではなく、RF IC304に配置され、後者は、サイクリックプレフィクス処理のための位置である。よって、これにより、デジタルインタフェース306を介してのサイクリックプレフィクスの送信を避け、よって、デジタルインタフェース306を横切るデータ帯域幅の利用を減少させる。
当業者は、上述した実装が、添付の特許請求の範囲の範囲内で考えられる様々な実装の単なる例であることを理解する。実際、当業者は、送信機チェイン204及び受信機チェイン206の組み合わせでのここでの記載が、モデムが送信機チェイン204及び受信機チェイン206のみを含むことに限定することを意図したものではないことを理解し、送信機チェイン204と受信機チェイン206のいずれかを含むモデムや、他のものを含むものを考えることができる。
同様に、"変換器"ユニットに対する様々な参照をここでは行った。この用語の正確な意味は、特定の文脈により異なる。しかしながら、一般的なレベルにおいて、変換器ユニットは、例えば、アナログ−デジタル変換器の様な、アナログドメインからデジタルドメインといった、第1ドメインから第2ドメインに入力を変換するユニットである。変換器コンポーネントの他の例は、デジタル−アナログ変換器である。しかしながら、フォーマットも"ドメイン"と見なすべきであり、例えば、パラレルデータフォーマット及びシリアルデータフォーマットもドメインと見做され、この点において、パラレル−シリアル変換器及びシリアル−パラレル変換器もこれらドメイン間の"変換"の例である。ドメインのさらなる例は、周波数ドメイン及び時間ドメインであり、この点において、FFTユニット及びIFFTユニットは、周波数ドメインと時間ドメインとの間での"変換"の例である。
上述した例においては、LTE標準で定義されている様に、2つのサイクリックプレフィクス長さについて述べていた。例えば、サイクリックプレフィクスの3つ以上の異なる長さといった、2つ以上のプレフィクス長を使用する通信標準を、制御情報がサポートできることを理解すべきである。代わりに、通信システムにおいて単一のサイクリックプレフィクスが使用される場合、サイクリックプレフィクス長は、BB IC302からの特別な通信の必要性無しに、RF IC304に局所的に格納することができる。
デジタルインタフェースに関し、機能レベルにおいて、デジタルインタフェースは、ベースバンド処理コンポーネントと無線周波数処理コンポーネントとの間をインタフェースして、送信チェインへの参照であるか、受信機チェインへの参照であるかに応じて、パラレル−シリアル変換器又はシリアル−パラレル変換器に関連付けられた概念的なノードと、サイクリックプレフィクス処理ユニットの入力又は出力に関連付けられた概念的にノードとの間のデータの通信をサポートする。
上述した説明を通じで、用語"ユニット"は、ベースバンドIC302及びRF IC304のコンポーネントに関して使用した。しかしながら、当業者は、用語"ユニット"及び"コンポーネント"が相互に交換可能であることを理解する。
誤解を避けるために述べると、用語"下りリンク"の使用は、eNodeBからUEユニットへの通信を参照している。UEユニット200は、よって、ここで設定した例において、下りリンク受信機チェインを有する。同様に、用語"上りリンク"の使用は、UEからeNodeBへの通信を参照している。UEユニット200は、よって、ここで設定した例において、上りリンク送信機チェインを有する。
上述した実施形態のシステム及び方法は、上述した構造的コンポーネント及びユーザの相互作用に加えて、コンピュータシステム(特に、コンピュータハードウェア又はコンピュータソフトウェア)に実装され、或いは、特別に製造された、或いは、適合された集積回路に実装され得る。
上述した実施形態の方法は、コンピュータプログラム、コンピュータプログラム製品、又は、コンピュータプログラムを担持するコンピュータ可読記憶媒体として提供され、コンピュータプログラムは、コンピュータ又は他のプロセッサにより実行されると、上述した方法を実行する。
用語"コンピュータ可読記憶媒体"は、限定なく、コンピュータ又はコンピュータシステムにより直接アクセスされ、読み出される任意の媒体を含む。媒体は、フロッピィディスク、ハードディスク格納媒体及び磁気テープの様な磁気格納媒体、光ディスク又はCD−ROMの様な光格納媒体、RAM、ROM及びフラッシュメモリを含むメモリの様な電気格納媒体、及び、磁気/光格納媒体の様な、上記のハイブリッド及び組み合わせを含みえるが、それらに限定されない。
本発明の特定の例について説明したが、当業者は、多くの等価な修正及び変形が可能であることを理解する。よって、上述した本発明の例示的な実施形態は、説明を目的とし、限定しないものと見做される。上記実施形態への種々の変更が、本発明の精神及び範囲から逸脱することなくなされ得る。

Claims (18)

  1. 直交周波数分割多重通信法に従う無線ネットワークアクセスを提供する様に構成されたモデム装置であって、
    前記直交周波数分割多重通信法に従い構成され、ベースバンド処理コンポーネントと無線周波数処理コンポーネントと、を含むハードウェアサブシステムを含み、
    前記ベースバンド処理コンポーネントは、
    前記直交周波数分割多重通信法に従い時間ドメインと周波数ドメインとの間での変換を行う様に構成された第1変換器コンポーネントと、
    パラレルデータフォーマットとシリアルデータフォーマットとの間での変換を行う様に構成され、前記第1変換器と動作可能に結合される第2変換器コンポーネントと、
    を有し、
    前記無線周波数処理コンポーネントは、制御情報に応答してサイクリックプレフィクスデータを処理するためのサイクリックプレフィクス処理コンポーネントを、有し、 前記モデム装置は、
    前記ベースバンド処理コンポーネントと前記RF処理コンポーネントとの間に配置され、前記第2変換器と前記サイクリックプレフィクス処理コンポーネントに動作可能に結合されるデジタルインタフェースと、を備え、
    前記ハードウェアサブシステムは、前記制御情報からタイミングデータを抽出する様に構成され、前記サイクリックプレフィクス処理コンポーネントは、受信シンボル信号のサイクリックプレフィクスの位置を計算する様に構成され、
    前記ベースバンド処理コンポーネントは、前記無線周波数処理コンポーネントに前記制御情報を通信する様に構成されたタイミング誤差トラッキングコンポーネントを有し、前記制御情報は、前記タイミングデータを有し、
    前記タイミング誤差トラッキングコンポーネントは、タイミング誤差の変化を識別し、前記タイミング誤差の前記変化の検出に応答して、更新されたタイミングデータを前記無線周波数処理コンポーネントに通信する様に構成され、
    前記タイミング誤差トラッキングコンポーネントは、無線通信システムのサブフレーム当たり、少なくとも1回の割合で、前記タイミングデータを前記サイクリックプレフィクス処理コンポーネントに通信する様に構成され、
    前記タイミング誤差トラッキングコンポーネントは、サブフレーム境界で、前記タイミングデータを通信する様に構成される、モデム装置。
  2. 請求項1に記載のモデム装置であって、
    前記無線周波数処理コンポーネントは、第3変換器コンポーネントを有し、前記サイクリックプレフィクス処理コンポーネントは、前記第3変換器コンポーネントと前記デジタルインタフェースとの間に配置される、モデム装置。
  3. 請求項2に記載のモデム装置であって、
    前記第3変換器コンポーネントは、デジタル−アナログ変換器である、モデム装置。
  4. 請求項2に記載のモデム装置であって、
    前記第3変換器コンポーネントは、アナログ−デジタル変換器である、モデム装置。
  5. 請求項1から4のいずれか1項に記載のモデム装置であって、
    前記ハードウェアサブシステムは、前記無線周波数処理コンポーネント、前記ベースバンド処理コンポーネント及び前記デジタルインタフェースを有する送受信機を備えている、モデム装置。
  6. 請求項1から5のいずれか1項に記載のモデム装置であって、
    前記無線周波数処理コンポーネント、前記ベースバンド処理コンポーネント及び前記デジタルインタフェースは、送信機チェインをサポートする様に構成されている、モデム装置。
  7. 請求項1から6のいずれか1項に記載のモデム装置であって、
    前記無線周波数処理コンポーネント、前記ベースバンド処理コンポーネント及び前記デジタルインタフェースは、受信機チェインをサポートする様に構成されている、モデム装置。
  8. 請求項6に記載のモデム装置であって、
    前記ベースバンド処理コンポーネントから前記無線周波数処理コンポーネントに通信されるシンボルは、複数のサンプルを含み、
    前記第2変換器は、前記シンボルの最後のNサンプルを、前記シンボルの残りのサンプルの通信前に、前記無線周波数処理コンポーネントに通信する様に構成される、モデム装置。
  9. 請求項6に記載のモデム装置であって、
    前記無線周波数処理コンポーネントは、前記直交周波数分割多重通信法でサポートされるサイクリックプレフィクスの最大可能長に対応するサイズのバッファを含む、モデム装置。
  10. 請求項9に記載のモデム装置であって、
    前記サイクリックプレフィクス処理コンポーネントは、前記バッファを含み、前記バッファは、前記デジタルインタフェースのデータチャネルと動作可能に結合され、前記ベースバンド処理コンポーネントにより前記無線周波数処理コンポーネントに通信される、所定数の受信サンプルを格納する様に構成され、サンプルの前記所定数は、現在使用されているサイクリックプレフィクスの長さに対応する、モデム装置。
  11. 請求項9に記載のモデム装置であって、
    前記サイクリックプレフィクス処理コンポーネントは、前記バッファにアクセスし、前記バッファに格納されているサンプルを、前記格納されているサンプルの元のシンボルの残りのサンプルに追加する、モデム装置。
  12. 請求項1から11のいずれか1項に記載のモデム装置であって、
    前記サイクリックプレフィクス処理コンポーネントは、第1サイクリックプレフィクス長及び第2サイクリックプレフィクス長の使用に従い動作する様に構成され、
    前記サイクリックプレフィクス処理コンポーネントは、前記制御情報に応答し、前記制御情報の少なくとも部分に応答して、前記第1サイクリックプレフィクス長及び前記第2サイクリックプレフィクス長の1つを選択する様に構成される、モデム装置。
  13. 請求項12に記載のモデム装置であって、
    前記制御情報は、サイクリックプレフィクス長の設定を含む、モデム装置。
  14. 請求項6に従属する請求項13に記載のモデム装置であって、
    前記サイクリックプレフィクス長の設定は、タイミングアドバンスコマンドの受信に応答して更新される、モデム装置。
  15. 請求項1から14のいずれか1項に記載のモデム装置であって、
    前記ハードウェアサブシステムは、ロングタームエボリューション無線通信標準に従う直交周波数分割多重をサポートする、モデム装置。
  16. 請求項1から15のいずれか1項に記載のモデム装置を含む通信装置。
  17. 請求項16に記載の通信装置を含むユーザ装置ユニット。
  18. 請求項1から15のいずれか1項に記載のモデム装置を含む通信システム。
JP2017557032A 2015-06-11 2015-06-11 モデム装置及び通信システム Active JP6837994B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/EP2015/063064 WO2016198114A1 (en) 2015-06-11 2015-06-11 Modem apparatus, communications system and method of processing a cyclic prefix

Publications (3)

Publication Number Publication Date
JP2018517343A JP2018517343A (ja) 2018-06-28
JP2018517343A5 JP2018517343A5 (ja) 2018-09-27
JP6837994B2 true JP6837994B2 (ja) 2021-03-03

Family

ID=53540718

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017557032A Active JP6837994B2 (ja) 2015-06-11 2015-06-11 モデム装置及び通信システム

Country Status (5)

Country Link
US (1) US10250423B2 (ja)
EP (1) EP3308512A1 (ja)
JP (1) JP6837994B2 (ja)
CN (1) CN107710708B (ja)
WO (1) WO2016198114A1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11431386B1 (en) 2004-08-02 2022-08-30 Genghiscomm Holdings, LLC Transmit pre-coding
JP6629427B2 (ja) * 2015-08-25 2020-01-15 ユー−ブロックス、アクチエンゲゼルシャフトu−blox AG モデム装置、通信システム及びサブキャリアの処理方法
JP6527492B2 (ja) * 2016-08-26 2019-06-05 日本電信電話株式会社 通信システム
US10637705B1 (en) 2017-05-25 2020-04-28 Genghiscomm Holdings, LLC Peak-to-average-power reduction for OFDM multiple access
US11917604B2 (en) * 2019-01-25 2024-02-27 Tybalt, Llc Orthogonal multiple access and non-orthogonal multiple access
US11483105B2 (en) 2019-11-27 2022-10-25 Electronics And Telecommunications Research Institute Method and apparatus for generating baseband transmission signal in mobile communication system supporting multiple component carriers
WO2021165729A1 (en) * 2020-02-18 2021-08-26 Zeku Inc. Weighted overlap-and-add implementation on streamed symbols
WO2021042092A2 (en) * 2020-02-27 2021-03-04 Zeku, Inc. Digital interface for frequency domain data transfer between baseband and radiofrequency modules
WO2021171084A1 (en) * 2020-02-27 2021-09-02 Zeku Inc. Bus-traffic reduction mechanism and related methods of operation

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6754170B1 (en) * 2000-09-29 2004-06-22 Symbol Technologies, Inc. Timing synchronization in OFDM communications receivers
US7876806B2 (en) * 2005-03-24 2011-01-25 Interdigital Technology Corporation Orthogonal frequency division multiplexing-code division multiple access system
WO2006125343A1 (fr) * 2005-05-25 2006-11-30 Shanghai Institute Of Microsystem And Information Technology Emetteur, recepteur et procedes de multiplexage orthogonal a repartition frequentielle et temporelle
US8279943B2 (en) * 2005-07-20 2012-10-02 Entropic Communications, Inc. Method for reception of DVB-H signals and DVB-H receiver
US7463871B2 (en) * 2005-12-09 2008-12-09 Broadcom Corporation Processing received digital data signals based on a received digital data format
KR100965675B1 (ko) * 2006-12-28 2010-06-24 삼성전자주식회사 직교 주파수 분할 다중 시스템에서 심볼 변조 방법 및장치와 이를 이용한 송신 장치
US8379738B2 (en) * 2007-03-16 2013-02-19 Samsung Electronics Co., Ltd. Methods and apparatus to improve performance and enable fast decoding of transmissions with multiple code blocks
US8199739B2 (en) * 2008-03-29 2012-06-12 Qualcomm Incorporated Return link time adjustments in FDD OFDMA or SC-FDM systems
WO2010003370A1 (en) * 2008-07-07 2010-01-14 Mediatek Inc. Methods for transceiving data in multi-band orthogonal frequency division multiple access communications system and communications apparatuses utilizing the same
KR101571566B1 (ko) * 2008-08-11 2015-11-25 엘지전자 주식회사 무선 통신 시스템에서 제어신호 전송 방법
EP2159979A1 (en) * 2008-08-29 2010-03-03 Nokia Siemens Networks OY In-band ripple compensation
JP5237214B2 (ja) * 2009-07-15 2013-07-17 株式会社日立製作所 送信装置、受信装置、または無線通信の処理方法
TWI403135B (zh) * 2009-10-22 2013-07-21 Univ Nat Taiwan 傳送機、接收機與載波頻率飄移偵測與補償方法
US8908617B2 (en) * 2009-12-31 2014-12-09 Samsung Electronics Co., Ltd. Uplink demodulation reference signal design for MIMO transmission
WO2012016353A1 (en) * 2010-08-04 2012-02-09 Nec (China) Co., Ltd. Signal for transmission in single-carrier communication system
EP2628339B1 (en) * 2010-10-12 2016-07-13 Telefonaktiebolaget LM Ericsson (publ) Micro sleep mode control for a receiver
US8989088B2 (en) * 2011-01-07 2015-03-24 Integrated Device Technology Inc. OFDM signal processing in a base transceiver system
US10411775B2 (en) * 2011-07-15 2019-09-10 Samsung Electronics Co., Ltd. Apparatus and method for beam locking in a wireless communication system
US8824535B2 (en) 2012-05-22 2014-09-02 Blackberry Limited System and method for transmitting data through a digital interface
JP2015076700A (ja) * 2013-10-08 2015-04-20 株式会社Nttドコモ 無線装置、無線制御装置及び通信制御方法
US9806926B2 (en) * 2013-11-04 2017-10-31 Samsung Electronics Co., Ltd. Multistage beamforming of multiple-antenna communication system
US10749724B2 (en) * 2014-11-20 2020-08-18 Futurewei Technologies, Inc. System and method for setting cyclic prefix length
US9918302B2 (en) * 2014-12-12 2018-03-13 Qualcomm Incorporated Techniques for managing transmissions in an unlicensed radio frequency spectrum band
US10367732B2 (en) * 2014-12-17 2019-07-30 Futurewei Technologies, Inc. Route control for internet exchange point

Also Published As

Publication number Publication date
EP3308512A1 (en) 2018-04-18
JP2018517343A (ja) 2018-06-28
WO2016198114A1 (en) 2016-12-15
CN107710708B (zh) 2021-05-07
US10250423B2 (en) 2019-04-02
CN107710708A (zh) 2018-02-16
US20180123846A1 (en) 2018-05-03

Similar Documents

Publication Publication Date Title
JP6837994B2 (ja) モデム装置及び通信システム
US10805930B2 (en) Device, method, and program
KR102340267B1 (ko) 밀리미터-파 무선 통신을 위해 ofdm 및 사이클릭 프리픽스 기반 싱글 캐리어를 결합하는 하이브리드 파형 설계
US11212025B2 (en) Transmitting apparatus, receiving apparatus, method, and recording medium
CN104937873A (zh) 无线通信系统中的方法和节点
AU2019280050B2 (en) Device and method
JP2018517343A5 (ja)
WO2022087569A1 (en) Reference signal for wireless communication systems
JP6629427B2 (ja) モデム装置、通信システム及びサブキャリアの処理方法
CN115398799A (zh) 数字预失真器训练
US11706072B2 (en) Apparatus and method for filtering a bit stream and providing guard bands
US11190381B2 (en) Apparatus and method
WO2017190272A1 (zh) 一种干扰消除方法及基站
WO2022257032A1 (en) Method and apparatus for transmitting reference signal using single-carrier offset-qam
US9209923B2 (en) Method and apparatus for transmitting of OFDM signal

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180611

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20180611

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180625

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180801

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20180921

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190320

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190419

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190718

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20200107

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200507

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20200507

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20200519

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20200522

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200728

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20201028

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201130

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210115

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210210

R150 Certificate of patent or registration of utility model

Ref document number: 6837994

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250