JP6798532B2 - 撮像素子及び撮像装置 - Google Patents
撮像素子及び撮像装置 Download PDFInfo
- Publication number
- JP6798532B2 JP6798532B2 JP2018139664A JP2018139664A JP6798532B2 JP 6798532 B2 JP6798532 B2 JP 6798532B2 JP 2018139664 A JP2018139664 A JP 2018139664A JP 2018139664 A JP2018139664 A JP 2018139664A JP 6798532 B2 JP6798532 B2 JP 6798532B2
- Authority
- JP
- Japan
- Prior art keywords
- transfer
- photoelectric conversion
- transistor
- unit
- control line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000006243 chemical reaction Methods 0.000 claims description 166
- 238000009792 diffusion process Methods 0.000 claims description 42
- 238000003384 imaging method Methods 0.000 description 23
- 230000003321 amplification Effects 0.000 description 14
- 238000003199 nucleic acid amplification method Methods 0.000 description 14
- 230000003287 optical effect Effects 0.000 description 11
- 230000035945 sensitivity Effects 0.000 description 9
- 238000010586 diagram Methods 0.000 description 8
- 238000005070 sampling Methods 0.000 description 8
- 229920006395 saturated elastomer Polymers 0.000 description 6
- 230000006835 compression Effects 0.000 description 2
- 238000007906 compression Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 238000005096 rolling process Methods 0.000 description 2
- 241001146209 Curio rowleyanus Species 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000011514 reflex Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Images
Landscapes
- Transforming Light Signals Into Electric Signals (AREA)
Description
前記3つ以上の前記画素ブロックの第1のノードと前記3つ以上の第2のノードとの間を、それぞれ電気的に接続及び切断する3つ以上の第1のスイッチ部と、前記3つ以上の第2のノードを接続し、各々が2つの前記第2のノード間を電気的に接続及び切断する複数の第2のスイッチ部と、を備えたものである。
前記課題を解決するための手段として、以下の各態様も提示する。第1の面による撮像素子は、複数の光電変換部からの電荷が転送される第1ノードと、前記第1ノードとは異なる位置に配置される第2ノードと、前記第1ノードと前記第2ノードとを接続する第1スイッチと、を有する複数の画素ブロックと、前記複数の画素ブロックのうち、列方向において並んで配置される第1画素ブロック、第2画素ブロックおよび第3画素ブロックがそれぞれ有する前記第2ノードをそれぞれ接続する複数の第2スイッチと、を備えるものである。
第2の面による撮像素子は、前記第1の面による撮像素子において、前記第2ノードは、配線を含むものである。
第3の面による撮像素子は、前記第1又は第2の面による撮像素子において、前記第1スイッチを制御するための制御信号が出力される第1制御線と、前記第2スイッチを制御するための制御信号が出力される前記第1制御線とは異なる第2制御線と、を備えるものである。
第4の面による撮像素子は、前記第3の面による撮像素子において、前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含むものである。
第5の面による撮像素子は、前記第1の面から第4の面のいずれかの一つの面による撮像素子において、前記第1画素ブロックは、光を電荷に変換する第1光電変換部と、光を電荷に変換する第2光電変換部と、前記第1光電変換部の電荷を転送するための第1転送部と、前記第2光電変換部の電荷を転送するための第2転送部と、を少なくとも有し、前記第2画素ブロックは、光を電荷に変換する第3光電変換部と、光を電荷に変換する第4光電変換部と、前記第3光電変換部の電荷を転送するための第3転送部と、前記第4光電変換部の電荷を転送するための第4転送部と、を少なくとも有し、前記第3画素ブロックは、光を電荷に変換する第5光電変換部と、光を電荷に変換する第6光電変換部と、前記第5光電変換部の電荷を転送するための第5転送部と、前記第6光電変換部の電荷を転送するための第6転送部と、を有するものである。
第6の面による撮像素子は、前記第5の面による撮像素子において、前記第1転送部は、前記第1転送部を制御するための制御信号が出力される第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、前記第2転送部は、前記第2転送部を制御するための制御信号が出力される第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、前記第3転送部は、前記第3転送部を制御するための制御信号が出力される第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、前記第4転送部は、前記第4転送部を制御するための制御信号が出力される第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、前記第5転送部は、前記第5転送部を制御するための制御信号が出力される第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、前記第6転送部は、前記第6転送部を制御するための制御信号が出力される第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置され、前記第3転送ゲート及び前記第4転送ゲートは、前記列方向において互いに向かい合って配置され、前記第5転送ゲート及び前記第6転送ゲートは、前記列方向において互いに向かい合って配置されるものである。
第7の面による撮像素子は、複数の光電変換部からの電荷が転送されるノードと、前記ノードに接続される第1スイッチと、を有する複数の画素ブロックと、前記複数の画素ブロックのうち第1画素ブロックの前記第1スイッチに接続される第1配線と、前記複数の画素ブロックのうち、列方向において前記第1画素ブロックと隣り合って配置される第2画素ブロックの前記第1スイッチと接続される第2配線と、前記複数の画素ブロックのうち、前記列方向において前記第2画素ブロックと隣り合って配置される第3画素ブロックの前記第1スイッチと接続される第3配線と、前記第1配線、前記第2配線および前記第3配線をそれぞれ接続する複数の第2スイッチと、を備えるものである。
第8の面による撮像素子は、前記第7の面による撮像素子において、前記第1スイッチを制御するための制御信号が出力される第1制御線と、前記第2スイッチを制御するための制御信号が出力される第2制御線と、を備えるものである。
第9の面による撮像素子は、前記第8の面による撮像素子において、前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含むものである。
第10の面による撮像素子は、前記第7の面から第9の面のいずれかの一つの面による撮像素子において、前記第1画素ブロックは、光を電荷に変換する第1光電変換部と、光を電荷に変換する第2光電変換部と、前記第1光電変換部の電荷を転送するための第1転送部と、前記第2光電変換部の電荷を転送するための第2転送部と、を有し、前記第2画素ブロックは、光を電荷に変換する第3光電変換部と、光を電荷に変換する第4光電変換部と、前記第3光電変換部の電荷を転送するための第3転送部と、前記第4光電変換部の電荷を転送するための第4転送部と、を有し、前記第3画素ブロックは、光を電荷に変換する第5光電変換部と、光を電荷に変換する第6光電変換部と、前記第5光電変換部の電荷を転送するための第5転送部と、前記第6光電変換部の電荷を転送するための第6転送部と、を有するものである。
第11の面による撮像素子は、前記第10の面による撮像素子において、前記第1転送部は、前記第1転送部を制御するための制御信号が出力される第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、前記第2転送部は、前記第2転送部を制御するための制御信号が出力される第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、前記第3転送部は、前記第3転送部を制御するための制御信号が出力される第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、前記第4転送部は、前記第4転送部を制御するための制御信号が出力される第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、前記第5転送部は、前記第5転送部を制御するための制御信号が出力される第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、前記第6転送部は、前記第6転送部を制御するための制御信号が出力される第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置され、前記第3転送ゲート及び前記第4転送ゲートは、前記列方向において互いに向かい合って配置され、前記第5転送ゲート及び前記第6転送ゲートは、前記列方向において互いに向かい合って配置されるものである。
第12の面による撮像素子は、列方向において3つ以上並んで配置される複数の画素ブロックを備える撮像素子であって、前記画素ブロックは、複数の光電変換部と、前記複数の光電変換部からの電荷が転送される第1ノードと、前記第1ノードとは異なる位置に配置される第2ノードと、前記第1ノードと前記第2ノードとを接続する第1スイッチと、前記第2ノードに接続される第2スイッチと、を有し、前記第2スイッチは、並んで配置される他の画素ブロックが有する前記第2ノードに接続されるものである。
第13の面による撮像素子は、前記第12の面による撮像素子において、前記第2ノードは、配線を含むものである。
第14の面による撮像素子は、前記第12又は第13の面による撮像素子において、前記第1スイッチを制御するための制御信号が出力される第1制御線と、前記第2スイッチを制御するための制御信号が出力される前記第1制御線とは異なる第2制御線と、を備えるものである。
第15の面による撮像素子は、前記第14の面による撮像素子において、前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含むものである。
第16の面による撮像素子は、前記第12の面から第15の面のいずれかの一つの面による撮像素子において、前記画素ブロックは、前記複数の光電変換部のうち第1光電変換部の電荷を転送するための第1転送部と、前記複数の光電変換部のうち第2光電変換部の電荷を転送するための第2転送部と、を有するものである。
第17の面による撮像素子は、前記第16の面による撮像素子において、前記第1転送部は、前記第1転送部を制御するための制御信号が出力される第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、前記第2転送部は、前記第2転送部を制御するための制御信号が出力される第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置されるものである。
第18の面による撮像素子は、光を電荷に変換する第1光電変換部と、列方向において前記第1光電変換部と並んで配置され、光を電荷に変換する第2光電変換部と、前記列方向において前記第2光電変換部と並んで配置され、光を電荷に変換する第3光電変換部と、前記列方向において前記第3光電変換部と並んで配置され、光を電荷に変換する第4光電変換部と、前記列方向において前記第4光電変換部と並んで配置され、光を電荷に変換する第5光電変換部と、前記列方向において前記第5光電変換部と並んで配置され、光を電荷に変換する第6光電変換部と、前記第1光電変換部と前記第2光電変換部とに接続される第1拡散領域と、前記第3光電変換部と前記第4光電変換部とに接続される第2拡散領域と、前記第5光電変換部と前記第6光電変換部とに接続される第3拡散領域と、前記第1拡散領域に接続されるスイッチを有する第1接続部と、前記第2拡散領域に接続されるスイッチを有する第2接続部と、前記第3拡散領域に接続されるスイッチを有する第3接続部と、前記第1接続部に接続される第1配線と、前記第2接続部に接続される第2配線と、前記第3接続部に接続される第3配線と、前記第1配線と前記第2配線とを接続するスイッチを有する第4接続部と、前記第2配線と前記第3配線とを接続するスイッチを有する第5接続部と、を備えるものである。
第19の面による撮像素子は、前記第18の面による撮像素子において、前記第1接続部のスイッチを制御するための制御信号が出力される第1制御線と、前記第2接続部のスイッチを制御するための制御信号が出力される第2制御線と、前記第3接続部のスイッチを制御するための制御信号が出力される第3制御線と、前記第4接続部のスイッチを制御するための制御信号が出力される第4制御線と、前記第5接続部のスイッチを制御するための制御信号が出力される第5制御線と、を備えるものである。
第20の面による撮像素子は、前記第19の面による撮像素子において、前記第1接続部のスイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、前記第2接続部のスイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含み、前記第3接続部のスイッチは、前記第3制御線に接続されるゲートを有するトランジスタを含み、前記第4接続部のスイッチは、前記第4制御線に接続されるゲートを有するトランジスタを含み、前記第5接続部のスイッチは、前記第5制御線に接続されるゲートを有するトランジスタを含むものである。
第21の面による撮像素子は、前記第18の面から第21の面のいずれかの一つの面による撮像素子において、前記第1光電変換部の電荷を前記第1拡散領域に転送するための第1転送部と、前記第2光電変換部の電荷を前記第1拡散領域に転送するための第2転送部と、前記第3光電変換部の電荷を前記第2拡散領域に転送するための第3転送部と、前記第4光電変換部の電荷を前記第2拡散領域に転送するための第4転送部と、前記第5光電変換部の電荷を前記第3拡散領域に転送するための第5転送部と、前記第6光電変換部の電荷を前記第3拡散領域に転送するための第6転送部と、を備えるものである。
第22の面による撮像素子は、前記第21の面による撮像素子において、前記第1転送部は、前記第1転送部を制御するための制御信号が出力される第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、前記第2転送部は、前記第2転送部を制御するための制御信号が出力される第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、前記第3転送部は、前記第3転送部を制御するための制御信号が出力される第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、前記第4転送部は、前記第4転送部を制御するための制御信号が出力される第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、前記第5転送部は、前記第5転送部を制御するための制御信号が出力される第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、前記第6転送部は、前記第6転送部を制御するための制御信号が出力される第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置され、前記第3転送ゲート及び前記第4転送ゲートは、前記列方向において互いに向かい合って配置され、前記第5転送ゲート及び前記第6転送ゲートは、前記列方向において互いに向かい合って配置されるものである。
第23の面による撮像装置は、前記第1の面から第22の面のいずれかの一つの面による撮像素子を備えるものである。
図1は、本発明の第1の実施の形態による電子カメラ1を模式的に示す概略ブロック図である。
図9は、本発明の第2の実施の形態による電子カメラの固体撮像素子84の概略構成を示す回路図であり、図2に対応している。図9において、図2中の要素と同一又は対応する要素には同一符号を付し、その重複する説明は省略する。
BL 画素ブロック
PX 画素
PD フォトダイオード
TXA,TXB 転送トランジスタ
Pa 第1のノード
Pb 第2のノード
AMP 増幅トランジスタ
SWA 第1のトランジスタ
SWB 第2のトランジスタ
Claims (23)
- 複数の光電変換部からの電荷が転送される第1ノードと、前記第1ノードとは異なる位置に配置される第2ノードと、前記第1ノードと前記第2ノードとを接続する第1スイッチと、を有する複数の画素ブロックと、
前記複数の画素ブロックのうち、列方向において並んで配置される第1画素ブロック、第2画素ブロックおよび第3画素ブロックがそれぞれ有する前記第2ノードをそれぞれ接続する複数の第2スイッチと、
を備える撮像素子。 - 請求項1に記載の撮像素子において、
前記第2ノードは、配線を含む撮像素子。 - 請求項1または請求項2に記載の撮像素子において、
前記第1スイッチを制御するための制御信号が出力される第1制御線と、
前記第2スイッチを制御するための制御信号が出力される前記第1制御線とは異なる第2制御線と、
を備える撮像素子。 - 請求項3に記載の撮像素子において、
前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、
前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含む撮像素子。 - 請求項1から請求項4のいずれか一項に記載の撮像素子において、
前記第1画素ブロックは、光を電荷に変換する第1光電変換部と、光を電荷に変換する第2光電変換部と、前記第1光電変換部の電荷を転送するための第1転送部と、前記第2光電変換部の電荷を転送するための第2転送部と、を少なくとも有し、
前記第2画素ブロックは、光を電荷に変換する第3光電変換部と、光を電荷に変換する第4光電変換部と、前記第3光電変換部の電荷を転送するための第3転送部と、前記第4光電変換部の電荷を転送するための第4転送部と、を少なくとも有し、
前記第3画素ブロックは、光を電荷に変換する第5光電変換部と、光を電荷に変換する第6光電変換部と、前記第5光電変換部の電荷を転送するための第5転送部と、前記第6光電変換部の電荷を転送するための第6転送部と、を有する撮像素子。 - 請求項5に記載の撮像素子において、
前記第1転送部は、前記第1転送部を制御するための制御信号が出力される第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、
前記第2転送部は、前記第2転送部を制御するための制御信号が出力される第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、
前記第3転送部は、前記第3転送部を制御するための制御信号が出力される第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、
前記第4転送部は、前記第4転送部を制御するための制御信号が出力される第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、
前記第5転送部は、前記第5転送部を制御するための制御信号が出力される第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、
前記第6転送部は、前記第6転送部を制御するための制御信号が出力される第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、
前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置され、
前記第3転送ゲート及び前記第4転送ゲートは、前記列方向において互いに向かい合って配置され、
前記第5転送ゲート及び前記第6転送ゲートは、前記列方向において互いに向かい合って配置される撮像素子。 - 複数の光電変換部からの電荷が転送されるノードと、前記ノードに接続される第1スイッチと、を有する複数の画素ブロックと、
前記複数の画素ブロックのうち第1画素ブロックの前記第1スイッチに接続される第1配線と、
前記複数の画素ブロックのうち、列方向において前記第1画素ブロックと隣り合って配置される第2画素ブロックの前記第1スイッチと接続される第2配線と、
前記複数の画素ブロックのうち、前記列方向において前記第2画素ブロックと隣り合って配置される第3画素ブロックの前記第1スイッチと接続される第3配線と、
前記第1配線、前記第2配線および前記第3配線をそれぞれ接続する複数の第2スイッチと、
を備える撮像素子。 - 請求項7に記載の撮像素子において、
前記第1スイッチを制御するための制御信号が出力される第1制御線と、
前記第2スイッチを制御するための制御信号が出力される第2制御線と、
を備える撮像素子。 - 請求項8に記載の撮像素子において、
前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、
前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含む撮像素子。 - 請求項7から請求項9のいずれか一項に記載の撮像素子において、
前記第1画素ブロックは、光を電荷に変換する第1光電変換部と、光を電荷に変換する第2光電変換部と、前記第1光電変換部の電荷を転送するための第1転送部と、前記第2光電変換部の電荷を転送するための第2転送部と、を有し、
前記第2画素ブロックは、光を電荷に変換する第3光電変換部と、光を電荷に変換する第4光電変換部と、前記第3光電変換部の電荷を転送するための第3転送部と、前記第4光電変換部の電荷を転送するための第4転送部と、を有し、
前記第3画素ブロックは、光を電荷に変換する第5光電変換部と、光を電荷に変換する第6光電変換部と、前記第5光電変換部の電荷を転送するための第5転送部と、前記第6光電変換部の電荷を転送するための第6転送部と、を有する撮像素子。 - 請求項10に記載の撮像素子において、
前記第1転送部は、前記第1転送部を制御するための制御信号が出力される第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、
前記第2転送部は、前記第2転送部を制御するための制御信号が出力される第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、
前記第3転送部は、前記第3転送部を制御するための制御信号が出力される第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、
前記第4転送部は、前記第4転送部を制御するための制御信号が出力される第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、
前記第5転送部は、前記第5転送部を制御するための制御信号が出力される第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、
前記第6転送部は、前記第6転送部を制御するための制御信号が出力される第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、
前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置され、
前記第3転送ゲート及び前記第4転送ゲートは、前記列方向において互いに向かい合って配置され、
前記第5転送ゲート及び前記第6転送ゲートは、前記列方向において互いに向かい合って配置される撮像素子。 - 列方向において3つ以上並んで配置される複数の画素ブロックを備える撮像素子であって、
前記画素ブロックは、複数の光電変換部と、前記複数の光電変換部からの電荷が転送される第1ノードと、前記第1ノードとは異なる位置に配置される第2ノードと、前記第1ノードと前記第2ノードとを接続する第1スイッチと、前記第2ノードに接続される第2スイッチと、を有し、
前記第2スイッチは、並んで配置される他の画素ブロックが有する前記第2ノードに接続される撮像素子。 - 請求項12に記載の撮像素子において、
前記第2ノードは、配線を含む撮像素子。 - 請求項12または請求項13に記載の撮像素子において、
前記第1スイッチを制御するための制御信号が出力される第1制御線と、
前記第2スイッチを制御するための制御信号が出力される前記第1制御線とは異なる第2制御線と、
を備える撮像素子。 - 請求項14に記載の撮像素子において、
前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、
前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含む撮像素子。 - 請求項12から請求項15のいずれか一項に記載の撮像素子において、
前記画素ブロックは、前記複数の光電変換部のうち第1光電変換部の電荷を転送するための第1転送部と、前記複数の光電変換部のうち第2光電変換部の電荷を転送するための第2転送部と、を有する撮像素子。 - 請求項16に記載の撮像素子において、
前記第1転送部は、前記第1転送部を制御するための制御信号が出力される第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、
前記第2転送部は、前記第2転送部を制御するための制御信号が出力される第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、
前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置される撮像素子。 - 光を電荷に変換する第1光電変換部と、
列方向において前記第1光電変換部と並んで配置され、光を電荷に変換する第2光電変換部と、
前記列方向において前記第2光電変換部と並んで配置され、光を電荷に変換する第3光電変換部と、
前記列方向において前記第3光電変換部と並んで配置され、光を電荷に変換する第4光電変換部と、
前記列方向において前記第4光電変換部と並んで配置され、光を電荷に変換する第5光電変換部と、
前記列方向において前記第5光電変換部と並んで配置され、光を電荷に変換する第6光電変換部と、
前記第1光電変換部と前記第2光電変換部とに接続される第1拡散領域と、
前記第3光電変換部と前記第4光電変換部とに接続される第2拡散領域と、
前記第5光電変換部と前記第6光電変換部とに接続される第3拡散領域と、
前記第1拡散領域に接続されるスイッチを有する第1接続部と、
前記第2拡散領域に接続されるスイッチを有する第2接続部と、
前記第3拡散領域に接続されるスイッチを有する第3接続部と、
前記第1接続部に接続される第1配線と、
前記第2接続部に接続される第2配線と、
前記第3接続部に接続される第3配線と、
前記第1配線と前記第2配線とを接続するスイッチを有する第4接続部と、
前記第2配線と前記第3配線とを接続するスイッチを有する第5接続部と、
を備える撮像素子。 - 請求項18に記載の撮像素子において、
前記第1接続部のスイッチを制御するための制御信号が出力される第1制御線と、
前記第2接続部のスイッチを制御するための制御信号が出力される第2制御線と、
前記第3接続部のスイッチを制御するための制御信号が出力される第3制御線と、
前記第4接続部のスイッチを制御するための制御信号が出力される第4制御線と、
前記第5接続部のスイッチを制御するための制御信号が出力される第5制御線と、
を備える撮像素子。 - 請求項19に記載の撮像素子において、
前記第1接続部のスイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、
前記第2接続部のスイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含み、
前記第3接続部のスイッチは、前記第3制御線に接続されるゲートを有するトランジスタを含み、
前記第4接続部のスイッチは、前記第4制御線に接続されるゲートを有するトランジスタを含み、
前記第5接続部のスイッチは、前記第5制御線に接続されるゲートを有するトランジスタを含む撮像素子。 - 請求項18から請求項20のいずれか一項に記載の撮像素子において、
前記第1光電変換部の電荷を前記第1拡散領域に転送するための第1転送部と、
前記第2光電変換部の電荷を前記第1拡散領域に転送するための第2転送部と、
前記第3光電変換部の電荷を前記第2拡散領域に転送するための第3転送部と、
前記第4光電変換部の電荷を前記第2拡散領域に転送するための第4転送部と、
前記第5光電変換部の電荷を前記第3拡散領域に転送するための第5転送部と、
前記第6光電変換部の電荷を前記第3拡散領域に転送するための第6転送部と、
を備える撮像素子。 - 請求項21に記載の撮像素子において、
前記第1転送部は、前記第1転送部を制御するための制御信号が出力される第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、
前記第2転送部は、前記第2転送部を制御するための制御信号が出力される第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、
前記第3転送部は、前記第3転送部を制御するための制御信号が出力される第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、
前記第4転送部は、前記第4転送部を制御するための制御信号が出力される第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、
前記第5転送部は、前記第5転送部を制御するための制御信号が出力される第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、
前記第6転送部は、前記第6転送部を制御するための制御信号が出力される第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、
前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置され、
前記第3転送ゲート及び前記第4転送ゲートは、前記列方向において互いに向かい合って配置され、
前記第5転送ゲート及び前記第6転送ゲートは、前記列方向において互いに向かい合って配置される撮像素子。 - 請求項1から請求項22のいずれか一項に記載の撮像素子を備える撮像装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018139664A JP6798532B2 (ja) | 2018-07-25 | 2018-07-25 | 撮像素子及び撮像装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018139664A JP6798532B2 (ja) | 2018-07-25 | 2018-07-25 | 撮像素子及び撮像装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013238439A Division JP6375614B2 (ja) | 2013-11-18 | 2013-11-19 | 固体撮像素子及び撮像装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020191558A Division JP7136168B2 (ja) | 2020-11-18 | 2020-11-18 | 撮像素子及び撮像装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018164313A JP2018164313A (ja) | 2018-10-18 |
JP6798532B2 true JP6798532B2 (ja) | 2020-12-09 |
Family
ID=63861187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018139664A Active JP6798532B2 (ja) | 2018-07-25 | 2018-07-25 | 撮像素子及び撮像装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6798532B2 (ja) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5885403B2 (ja) * | 2011-06-08 | 2016-03-15 | キヤノン株式会社 | 撮像装置 |
JP5915031B2 (ja) * | 2011-08-31 | 2016-05-11 | ソニー株式会社 | 撮像装置および撮像方法、並びに電子機器 |
JP5851339B2 (ja) * | 2012-05-14 | 2016-02-03 | 三菱電機株式会社 | 放射線モニタ |
-
2018
- 2018-07-25 JP JP2018139664A patent/JP6798532B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2018164313A (ja) | 2018-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7978240B2 (en) | Enhancing image quality imaging unit and image sensor | |
JP5821315B2 (ja) | 電子機器、電子機器の駆動方法 | |
KR102146231B1 (ko) | 고체 촬상 소자 및 촬상 장치 | |
JP6413401B2 (ja) | 固体撮像素子 | |
US10425605B2 (en) | Image sensor and image capturing apparatus | |
JP6702371B2 (ja) | 撮像素子及び撮像装置 | |
JP6825675B2 (ja) | 撮像素子及び撮像装置 | |
JP6217338B2 (ja) | 固体撮像素子及び撮像装置 | |
JP6256054B2 (ja) | 固体撮像素子及び撮像装置 | |
JP6798532B2 (ja) | 撮像素子及び撮像装置 | |
JP7439772B2 (ja) | 撮像素子及び撮像装置 | |
JP7136168B2 (ja) | 撮像素子及び撮像装置 | |
JP6760907B2 (ja) | 撮像素子及び撮像装置 | |
JP6375613B2 (ja) | 固体撮像素子及び撮像装置 | |
JP7468594B2 (ja) | 撮像素子及び撮像装置 | |
JP6863355B2 (ja) | 撮像素子および撮像装置 | |
JP6375614B2 (ja) | 固体撮像素子及び撮像装置 | |
JP6579186B2 (ja) | 撮像素子及び撮像装置 | |
JP7247975B2 (ja) | 撮像素子及び撮像装置 | |
JP2016039406A (ja) | 固体撮像素子及び撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180727 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190621 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A132 Effective date: 20190716 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20190913 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191113 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200407 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200504 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20201020 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201102 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6798532 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |