JP6702371B2 - 撮像素子及び撮像装置 - Google Patents
撮像素子及び撮像装置 Download PDFInfo
- Publication number
- JP6702371B2 JP6702371B2 JP2018139722A JP2018139722A JP6702371B2 JP 6702371 B2 JP6702371 B2 JP 6702371B2 JP 2018139722 A JP2018139722 A JP 2018139722A JP 2018139722 A JP2018139722 A JP 2018139722A JP 6702371 B2 JP6702371 B2 JP 6702371B2
- Authority
- JP
- Japan
- Prior art keywords
- transfer
- control line
- switch
- transistor
- photoelectric conversion
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000003384 imaging method Methods 0.000 title claims description 97
- 238000006243 chemical reaction Methods 0.000 claims description 214
- 238000009792 diffusion process Methods 0.000 claims description 127
- 230000001276 controlling effect Effects 0.000 description 30
- 230000000875 corresponding effect Effects 0.000 description 20
- 238000010586 diagram Methods 0.000 description 18
- 230000003321 amplification Effects 0.000 description 17
- 238000003199 nucleic acid amplification method Methods 0.000 description 17
- 230000000052 comparative effect Effects 0.000 description 13
- 239000003990 capacitor Substances 0.000 description 12
- 230000003287 optical effect Effects 0.000 description 12
- 230000008878 coupling Effects 0.000 description 8
- 238000010168 coupling process Methods 0.000 description 8
- 238000005859 coupling reaction Methods 0.000 description 8
- 230000035945 sensitivity Effects 0.000 description 8
- 238000005070 sampling Methods 0.000 description 7
- 229920006395 saturated elastomer Polymers 0.000 description 7
- 239000000470 constituent Substances 0.000 description 3
- 230000006835 compression Effects 0.000 description 2
- 238000007906 compression Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 238000005096 rolling process Methods 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 231100000628 reference dose Toxicity 0.000 description 1
- 230000011514 reflex Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Landscapes
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
前記課題を解決するための手段として、以下の各態様も提示する。第1の面による撮像素子は、複数の光電変換部と、前記複数の光電変換部からの電荷が転送されるノードと、を有する複数の画素ブロックと、前記複数の画素ブロックのうち、列方向において隣り合って配置される第1画素ブロックと第2画素ブロックとにおいて、前記第1画素ブロックの前記ノードと前記第2画素ブロックの前記ノードとに接続される第1接続部と、前記複数の画素ブロックのうち、前記列方向において隣り合って配置される前記第2画素ブロックと第3画素ブロックとにおいて、前記第2画素ブロックの前記ノードと前記第3画素ブロックの前記ノードとに接続される第2接続部と、を備え、前記第1接続部は、前記第1画素ブロックの前記ノードと前記第2画素ブロックの前記ノードとの間において3つ以上のスイッチを有し、前記第2接続部は、前記第2画素ブロックの前記ノードと前記第3画素ブロックの前記ノードとの間において3つ以上のスイッチを有するものである。
第2の面による撮像素子は、前記第1の面による撮像素子において、前記第1接続部は、前記第1画素ブロックの前記ノードと前記第2画素ブロックの前記ノードとの間において直列に接続される3つのスイッチを有し、前記第2接続部は、前記第2画素ブロックの前記ノードと前記第3画素ブロックの前記ノードとの間において直列に接続される3つのスイッチを有するものである。
第3の面による撮像素子は、前記第1又は第2の面による撮像素子において、前記第1接続部は、前記第1画素ブロックの前記ノードと前記第2画素ブロックの前記ノードとの間において第1スイッチ、第2スイッチおよび第3スイッチを有し、前記1スイッチは、前記第1画素ブロックの前記ノードまでの距離が、前記第1スイッチから前記第2スイッチまでの距離よりも短い位置に配置され、前記第2接続部は、前記第2画素ブロックの前記ノードと前記第3画素ブロックの前記ノードとの間において第4スイッチ、第5スイッチおよび第6スイッチを有し、前記4スイッチは、前記第2画素ブロックの前記ノードまでの距離が、前記第4スイッチから前記第5スイッチまでの距離よりも短い位置に配置されるものである。
第4の面による撮像素子は、前記第3の面による撮像素子において、前記第1スイッチを制御するための制御信号が出力される第1制御線と、前記第2スイッチを制御するための制御信号が出力される前記第1制御線とは異なる第2制御線と、前記第3スイッチを制御するための制御信号が出力される前記第1制御線および前記第2制御線とは異なる第3制御線と、前記第4スイッチを制御するための制御信号が出力される第4制御線と、前記第5スイッチを制御するための制御信号が出力される前記第4制御線とは異なる第5制御線と、前記第6スイッチを制御するための制御信号が出力される前記第4制御線および前記第5制御線とは異なる第6制御線と、を備えるものである。
第5の面による撮像素子は、前記第4の面による撮像素子において、前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含み、前記第3スイッチは、前記第3制御線に接続されるゲートを有するトランジスタを含み、前記第4スイッチは、前記第4制御線に接続されるゲートを有するトランジスタを含み、前記第5スイッチは、前記第5制御線に接続されるゲートを有するトランジスタを含み、前記第6スイッチは、前記第6制御線に接続されるゲートを有するトランジスタを含むものである。
第6の面による撮像素子は、前記第3の面から第5の面のいずれかの一つの面による撮像素子において、前記第1接続部は、前記第1スイッチと前記第2スイッチとを接続する第1配線を有し、前記第2接続部は、前記第4スイッチと前記第5スイッチとを接続する第2配線を有するものである。
第7の面による撮像素子は、前記第1の面から第6の面のいずれかの一つの面による撮像素子において、前記第1画素ブロックは、光を電荷に変換する第1光電変換部と、光を電荷に変換する第2光電変換部と、前記第1光電変換部の電荷を転送するための第1転送部と、前記第2光電変換部の電荷を転送するための第2転送部と、を少なくとも有し、前記第2画素ブロックは、光を電荷に変換する第3光電変換部と、光を電荷に変換する第4光電変換部と、前記第3光電変換部の電荷を転送するための第3転送部と、前記第4光電変換部の電荷を転送するための第4転送部と、を少なくとも有し、前記第3画素ブロックは、光を電荷に変換する第5光電変換部と、光を電荷に変換する第6光電変換部と、前記第5光電変換部の電荷を転送するための第5転送部と、前記第6光電変換部の電荷を転送するための第6転送部と、を少なくとも有するものである。
第8の面による撮像素子は、前記第7の面による撮像素子において、前記第1転送部に接続され、前記第1転送部を制御するための制御信号が出力される第1転送制御線と、前記第2転送部に接続され、前記第2転送部を制御するための制御信号が出力される第2転送制御線と、前記第3転送部に接続され、前記第3転送部を制御するための制御信号が出力される第3転送制御線と、前記第4転送部に接続され、前記第4転送部を制御するための制御信号が出力される第4転送制御線と、前記第5転送部に接続され、前記第5転送部を制御するための制御信号が出力される第5転送制御線と、前記第6転送部に接続され、前記第6転送部を制御するための制御信号が出力される第6転送制御線と、を備えるものである。
第9の面による撮像素子は、前記第8の面による撮像素子において、前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、前記第3転送部は、前記第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、前記第4転送部は、前記第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、前記第5転送部は、前記第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、前記第6転送部は、前記第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置され、前記第3転送ゲート及び前記第4転送ゲートは、前記列方向において互いに向かい合って配置され、前記第5転送ゲート及び前記第6転送ゲートは、前記列方向において互いに向かい合って配置されるものである。
第10の面による撮像素子は、前記第8の面による撮像素子において、前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、前記第3転送部は、前記第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、前記第4転送部は、前記第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、前記第5転送部は、前記第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、前記第6転送部は、前記第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、前記第1転送ゲートの中央位置から前記第2転送ゲートの中央位置までの距離は、前記第1光電変換部の中央位置から前記第2光電変換部の中央位置までの距離よりも短く、前記第3転送ゲートの中央位置から前記第4転送ゲートの中央位置までの距離は、前記第3光電変換部の中央位置から前記第4光電変換部の中央位置までの距離よりも短く、前記第5転送ゲートの中央位置から前記第6転送ゲートの中央位置までの距離は、前記第5光電変換部の中央位置から前記第6光電変換部の中央位置までの距離よりも短いものである。
第11の面による撮像素子は、光を電荷に変換する第1光電変換部と、列方向において前記第1光電変換部の隣りに配置され、光を電荷に変換する第2光電変換部と、前記列方向において前記第2光電変換部の隣りに配置され、光を電荷に変換する第3光電変換部と、前記列方向において前記第3光電変換部の隣りに配置され、光を電荷に変換する第4光電変換部と、前記列方向において前記第4光電変換部の隣りに配置され、光を電荷に変換する第5光電変換部と、前記列方向において前記第5光電変換部の隣りに配置され、光を電荷に変換する第6光電変換部と、前記第1光電変換部からの電荷と前記第2光電変換部からの電荷とが転送される第1拡散領域と、前記第3光電変換部からの電荷と前記第4光電変換部からの電荷とが転送される第2拡散領域と、前記第5光電変換部からの電荷と前記第6光電変換部からの電荷とが転送される第3拡散領域と、前記第1拡散領域と前記第2拡散領域とに接続される第1接続部と、前記第2拡散領域と前記第3拡散領域とに接続される第2接続部と、を備え、前記第1接続部は、前記第1拡散領域と前記第2拡散領域との間において3つ以上のスイッチを有し、前記第2接続部は、前記第2拡散領域と前記第3拡散領域との間において3つ以上のスイッチを有するものである。
第12の面による撮像素子は、前記第11の面による撮像素子において、前記第1接続部は、前記第1拡散領域と前記第2拡散領域との間において直列に接続される3つのスイッチを有し、前記第2接続部は、前記第2拡散領域と前記第3拡散領域との間において直列に接続される3つのスイッチを有するものである。
第13の面による撮像素子は、前記第11又は第12の面による撮像素子において、前記第1接続部は、前記第1拡散領域と前記第2拡散領域との間において第1スイッチ、第2スイッチおよび第3スイッチを有し、前記1スイッチは、前記第1拡散領域までの距離が、前記第1スイッチから前記第2スイッチまでの距離よりも短い位置に配置され、前記第2接続部は、前記第2拡散領域と前記第3拡散領域との間において第4スイッチ、第5スイッチおよび第6スイッチを有し、前記4スイッチは、前記第2拡散領域までの距離が、前記第4スイッチから前記第5スイッチまでの距離よりも短い位置に配置されるものである。
第14の面による撮像素子は、前記第13の面による撮像素子において、前記第1スイッチを制御するための制御信号が出力される第1制御線と、前記第2スイッチを制御するための制御信号が出力される前記第1制御線とは異なる第2制御線と、前記第3スイッチを制御するための制御信号が出力される前記第1制御線および前記第2制御線とは異なる第3制御線と、前記第4スイッチを制御するための制御信号が出力される第4制御線と、前記第5スイッチを制御するための制御信号が出力される前記第4制御線とは異なる第5制御線と、前記第6スイッチを制御するための制御信号が出力される前記第4制御線および前記第5制御線とは異なる第6制御線と、を備えるものである。
第15の面による撮像素子は、前記第14の面による撮像素子において、前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含み、前記第3スイッチは、前記第3制御線に接続されるゲートを有するトランジスタを含み、前記第4スイッチは、前記第4制御線に接続されるゲートを有するトランジスタを含み、前記第5スイッチは、前記第5制御線に接続されるゲートを有するトランジスタを含み、前記第6スイッチは、前記第6制御線に接続されるゲートを有するトランジスタを含むものである。
第16の面による撮像素子は、前記第13の面から第15の面のいずれかの一つの面による撮像素子において、前記第1接続部は、前記第1スイッチと前記第2スイッチとを接続する第1配線を有し、前記第2接続部は、前記第4スイッチと前記第5スイッチとを接続する第2配線を有するものである。
第17の面による撮像素子は、前記第11の面から第16の面のいずれかの一つの面による撮像素子において、前記第1光電変換部の電荷を前記第1拡散領域に転送するための第1転送部と、前記第2光電変換部の電荷を前記第1拡散領域に転送するための第2転送部と、前記第3光電変換部の電荷を前記第2拡散領域に転送するための第3転送部と、前記第4光電変換部の電荷を前記第2拡散領域に転送するための第4転送部と、前記第5光電変換部の電荷を前記第3拡散領域に転送するための第5転送部と、前記第6光電変換部の電荷を前記第3拡散領域に転送するための第6転送部と、備えるものである。
第18の面による撮像素子は、前記第17の面による撮像素子において、前記第1転送部に接続され、前記第1転送部を制御するための制御信号が出力される第1転送制御線と、前記第2転送部に接続され、前記第2転送部を制御するための制御信号が出力される第2転送制御線と、前記第3転送部に接続され、前記第3転送部を制御するための制御信号が出力される第3転送制御線と、前記第4転送部に接続され、前記第4転送部を制御するための制御信号が出力される第4転送制御線と、前記第5転送部に接続され、前記第5転送部を制御するための制御信号が出力される第5転送制御線と、前記第6転送部に接続され、前記第6転送部を制御するための制御信号が出力される第6転送制御線と、を備えるものである。
第19の面による撮像素子は、前記第18の面による撮像素子において、前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、前記第3転送部は、前記第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、前記第4転送部は、前記第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、前記第5転送部は、前記第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、前記第6転送部は、前記第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置され、前記第3転送ゲート及び前記第4転送ゲートは、前記列方向において互いに向かい合って配置され、前記第5転送ゲート及び前記第6転送ゲートは、前記列方向において互いに向かい合って配置されるものである。
第20の面による撮像素子は、前記第18の面による撮像素子において、前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、前記第3転送部は、前記第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、前記第4転送部は、前記第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、前記第5転送部は、前記第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、前記第6転送部は、前記第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、前記第1転送ゲートの中央位置から前記第2転送ゲートの中央位置までの距離は、前記第1光電変換部の中央位置から前記第2光電変換部の中央位置までの距離よりも短く、前記第3転送ゲートの中央位置から前記第4転送ゲートの中央位置までの距離は、前記第3光電変換部の中央位置から前記第4光電変換部の中央位置までの距離よりも短く、前記第5転送ゲートの中央位置から前記第6転送ゲートの中央位置までの距離は、前記第5光電変換部の中央位置から前記第6光電変換部の中央位置までの距離よりも短いものである。
第21の面による撮像素子は、列方向において3つ以上並んで配置され、複数の光電変換部からの電荷が転送されるノードを有する複数の画素ブロックと、
前記複数の画素ブロックのうち、互いに隣り合って配置される画素ブロックがそれぞれ有する前記ノードに接続される複数の接続部と、を備え、
前記接続部は、前記複数の画素ブロックのうち、互いに隣り合って配置される画素ブロックがそれぞれ有する前記ノードの間において3つ以上のスイッチを有するものである。
第22の面による撮像素子は、前記第21の面による撮像素子において、前記接続部は、前記複数の画素ブロックのうち、互いに隣り合って配置される画素ブロックがそれぞれ有する前記ノードの間において直列に接続される、第1スイッチ、第2スイッチおよび第3スイッチを有するものである。
第23の面による撮像素子は、前記第22の面による撮像素子において、前記第1スイッチを制御するための制御信号が出力される第1制御線と、前記第2スイッチを制御するための制御信号が出力される前記第1制御線とは異なる第2制御線と、前記第3スイッチを制御するための制御信号が出力される前記第1制御線および前記第2制御線とは異なる第3制御線と、を備えるものである。
第24の面による撮像素子は、前記第23の面による撮像素子において、前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含み、前記第3スイッチは、前記第3制御線に接続されるゲートを有するトランジスタを含むものである。
第25の面による撮像素子は、前記第22の面から第24の面のいずれかの一つの面による撮像素子において、前記接続部は、前記第1スイッチと前記第2スイッチとを接続する第1配線を有するものである。
第26の面による撮像素子は、前記第21の面から第25の面のいずれかの一つの面による撮像素子において、前記画素ブロックは、光を電荷に変換する第1光電変換部と、光を電荷に変換する第2光電変換部と、前記第1光電変換部の電荷を転送するための第1転送部と、前記第2光電変換部の電荷を転送するための第2転送部と、を少なくとも有するものである。
第27の面による撮像素子は、前記第26の面による撮像素子において、前記第1転送部に接続され、前記第1転送部を制御するための制御信号が出力される第1転送制御線と、前記第2転送部に接続され、前記第2転送部を制御するための制御信号が出力される第2転送制御線と、を備えるものである。
第28の面による撮像素子は、前記第27の面による撮像素子において、前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置されるものである。
第29の面による撮像素子は、前記第27の面による撮像素子において、前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、前記第1転送ゲートの中央位置から前記第2転送ゲートの中央位置までの距離は、前記第1光電変換部の中央位置から前記第2光電変換部の中央位置までの距離よりも短いものである。
第30の面による撮像装置は、前記第1の面から第29の面のいずれかの一つの面による撮像素子を備えるものである。
図1は、本発明の第1の実施の形態による電子カメラ1を模式的に示す概略ブロック図である。
図11は、本発明の第2の実施の形態による電子カメラの固体撮像素子の3つの画素ブロックBLの付近を示す回路図であり、図3に対応している。図12は、図9に示す3つの画素ブロックBLの付近を模式的に示す概略平面図であり、図4及び図5に対応している。図11及び図12において、図3、図4及び図5中の要素と同一又は対応する要素には同一符号を付し、その重複する説明は省略する。
図13は、本発明の第3の実施の形態による電子カメラの固体撮像素子84の概略構成を示す回路図であり、図2に対応している。図13において、図2中の要素と同一又は対応する要素には同一符号を付し、その重複する説明は省略する。
図14は、本発明の第4の実施の形態による電子カメラの固体撮像素子94の概略構成を示す回路図であり、図2に対応している。図15は、図14中の列方向に順次並んだ4つの画素ブロックBLの付近を拡大して示す回路図であり、図3に対応している。図14及び図15において、図2及び図3中の要素と同一又は対応する要素には同一符号を付し、その重複する説明は省略する。本実施の形態が前記第1の実施の形態と異なる所は、以下に説明する点である。
図21は、本発明の第5の実施の形態による電子カメラの固体撮像素子104の概略構成を示す回路図であり、図14に対応している。図21において、図14中の要素と同一又は対応する要素には同一符号を付し、その重複する説明は省略する。
BL 画素ブロック
PX 画素
PD フォトダイオード
TXA,TXB 転送トランジスタ
P ノード
AMP 増幅トランジスタ
SWa,SWb 連結トランジスタ
Claims (30)
- 複数の光電変換部と、前記複数の光電変換部からの電荷が転送されるノードと、を有する複数の画素ブロックと、
前記複数の画素ブロックのうち、列方向において隣り合って配置される第1画素ブロックと第2画素ブロックとにおいて、前記第1画素ブロックの前記ノードと前記第2画素ブロックの前記ノードとに接続される第1接続部と、
前記複数の画素ブロックのうち、前記列方向において隣り合って配置される前記第2画素ブロックと第3画素ブロックとにおいて、前記第2画素ブロックの前記ノードと前記第3画素ブロックの前記ノードとに接続される第2接続部と、を備え、
前記第1接続部は、前記第1画素ブロックの前記ノードと前記第2画素ブロックの前記ノードとの間において3つ以上のスイッチを有し、
前記第2接続部は、前記第2画素ブロックの前記ノードと前記第3画素ブロックの前記ノードとの間において3つ以上のスイッチを有する撮像素子。 - 請求項1に記載の撮像素子において、
前記第1接続部は、前記第1画素ブロックの前記ノードと前記第2画素ブロックの前記ノードとの間において直列に接続される3つのスイッチを有し、
前記第2接続部は、前記第2画素ブロックの前記ノードと前記第3画素ブロックの前記ノードとの間において直列に接続される3つのスイッチを有する撮像素子。 - 請求項1又は請求項2に記載の撮像素子において、
前記第1接続部は、前記第1画素ブロックの前記ノードと前記第2画素ブロックの前記ノードとの間において第1スイッチ、第2スイッチおよび第3スイッチを有し、
前記1スイッチは、前記第1画素ブロックの前記ノードまでの距離が、前記第1スイッチから前記第2スイッチまでの距離よりも短い位置に配置され、
前記第2接続部は、前記第2画素ブロックの前記ノードと前記第3画素ブロックの前記ノードとの間において第4スイッチ、第5スイッチおよび第6スイッチを有し、
前記4スイッチは、前記第2画素ブロックの前記ノードまでの距離が、前記第4スイッチから前記第5スイッチまでの距離よりも短い位置に配置される撮像素子。 - 請求項3に記載の撮像素子において、
前記第1スイッチを制御するための制御信号が出力される第1制御線と、
前記第2スイッチを制御するための制御信号が出力される前記第1制御線とは異なる第2制御線と、
前記第3スイッチを制御するための制御信号が出力される前記第1制御線および前記第2制御線とは異なる第3制御線と、
前記第4スイッチを制御するための制御信号が出力される第4制御線と、
前記第5スイッチを制御するための制御信号が出力される前記第4制御線とは異なる第5制御線と、
前記第6スイッチを制御するための制御信号が出力される前記第4制御線および前記第5制御線とは異なる第6制御線と、
を備える撮像素子。 - 請求項4に記載の撮像素子において、
前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、
前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含み、
前記第3スイッチは、前記第3制御線に接続されるゲートを有するトランジスタを含み、
前記第4スイッチは、前記第4制御線に接続されるゲートを有するトランジスタを含み、前記第5スイッチは、前記第5制御線に接続されるゲートを有するトランジスタを含み、
前記第6スイッチは、前記第6制御線に接続されるゲートを有するトランジスタを含む撮像素子。 - 請求項3から請求項5のいずれか一項に記載の撮像素子において、
前記第1接続部は、前記第1スイッチと前記第2スイッチとを接続する第1配線を有し、
前記第2接続部は、前記第4スイッチと前記第5スイッチとを接続する第2配線を有する撮像素子。 - 請求項1から請求項6のいずれか一項に記載の撮像素子において、
前記第1画素ブロックは、光を電荷に変換する第1光電変換部と、光を電荷に変換する第2光電変換部と、前記第1光電変換部の電荷を転送するための第1転送部と、前記第2光電変換部の電荷を転送するための第2転送部と、を少なくとも有し、
前記第2画素ブロックは、光を電荷に変換する第3光電変換部と、光を電荷に変換する第4光電変換部と、前記第3光電変換部の電荷を転送するための第3転送部と、前記第4光電変換部の電荷を転送するための第4転送部と、を少なくとも有し、
前記第3画素ブロックは、光を電荷に変換する第5光電変換部と、光を電荷に変換する第6光電変換部と、前記第5光電変換部の電荷を転送するための第5転送部と、前記第6光電変換部の電荷を転送するための第6転送部と、を少なくとも有する撮像素子。 - 請求項7に記載の撮像素子において、
前記第1転送部に接続され、前記第1転送部を制御するための制御信号が出力される第1転送制御線と、
前記第2転送部に接続され、前記第2転送部を制御するための制御信号が出力される第2転送制御線と、
前記第3転送部に接続され、前記第3転送部を制御するための制御信号が出力される第3転送制御線と、
前記第4転送部に接続され、前記第4転送部を制御するための制御信号が出力される第4転送制御線と、
前記第5転送部に接続され、前記第5転送部を制御するための制御信号が出力される第5転送制御線と、
前記第6転送部に接続され、前記第6転送部を制御するための制御信号が出力される第6転送制御線と、
を備える撮像素子。 - 請求項8に記載の撮像素子において、
前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、
前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、
前記第3転送部は、前記第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、
前記第4転送部は、前記第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、
前記第5転送部は、前記第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、
前記第6転送部は、前記第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、
前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置され、
前記第3転送ゲート及び前記第4転送ゲートは、前記列方向において互いに向かい合って配置され、
前記第5転送ゲート及び前記第6転送ゲートは、前記列方向において互いに向かい合って配置される撮像素子。 - 請求項8に記載の撮像素子において、
前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、
前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、
前記第3転送部は、前記第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、
前記第4転送部は、前記第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、
前記第5転送部は、前記第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、
前記第6転送部は、前記第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、
前記第1転送ゲートの中央位置から前記第2転送ゲートの中央位置までの距離は、前記第1光電変換部の中央位置から前記第2光電変換部の中央位置までの距離よりも短く、
前記第3転送ゲートの中央位置から前記第4転送ゲートの中央位置までの距離は、前記第3光電変換部の中央位置から前記第4光電変換部の中央位置までの距離よりも短く、
前記第5転送ゲートの中央位置から前記第6転送ゲートの中央位置までの距離は、前記第5光電変換部の中央位置から前記第6光電変換部の中央位置までの距離よりも短い撮像素子。 - 光を電荷に変換する第1光電変換部と、
列方向において前記第1光電変換部の隣りに配置され、光を電荷に変換する第2光電変換部と、
前記列方向において前記第2光電変換部の隣りに配置され、光を電荷に変換する第3光電変換部と、
前記列方向において前記第3光電変換部の隣りに配置され、光を電荷に変換する第4光電変換部と、
前記列方向において前記第4光電変換部の隣りに配置され、光を電荷に変換する第5光電変換部と、
前記列方向において前記第5光電変換部の隣りに配置され、光を電荷に変換する第6光電変換部と、
前記第1光電変換部からの電荷と前記第2光電変換部からの電荷とが転送される第1拡散領域と、
前記第3光電変換部からの電荷と前記第4光電変換部からの電荷とが転送される第2拡散領域と、
前記第5光電変換部からの電荷と前記第6光電変換部からの電荷とが転送される第3拡散領域と、
前記第1拡散領域と前記第2拡散領域とに接続される第1接続部と、
前記第2拡散領域と前記第3拡散領域とに接続される第2接続部と、を備え、
前記第1接続部は、前記第1拡散領域と前記第2拡散領域との間において3つ以上のスイッチを有し、
前記第2接続部は、前記第2拡散領域と前記第3拡散領域との間において3つ以上のスイッチを有する撮像素子。 - 請求項11に記載の撮像素子において、
前記第1接続部は、前記第1拡散領域と前記第2拡散領域との間において直列に接続される3つのスイッチを有し、
前記第2接続部は、前記第2拡散領域と前記第3拡散領域との間において直列に接続される3つのスイッチを有する撮像素子。 - 請求項11又は請求項12に記載の撮像素子において、
前記第1接続部は、前記第1拡散領域と前記第2拡散領域との間において第1スイッチ、第2スイッチおよび第3スイッチを有し、
前記1スイッチは、前記第1拡散領域までの距離が、前記第1スイッチから前記第2スイッチまでの距離よりも短い位置に配置され、
前記第2接続部は、前記第2拡散領域と前記第3拡散領域との間において第4スイッチ、第5スイッチおよび第6スイッチを有し、
前記4スイッチは、前記第2拡散領域までの距離が、前記第4スイッチから前記第5スイッチまでの距離よりも短い位置に配置される撮像素子。 - 請求項13に記載の撮像素子において、
前記第1スイッチを制御するための制御信号が出力される第1制御線と、
前記第2スイッチを制御するための制御信号が出力される前記第1制御線とは異なる第2制御線と、
前記第3スイッチを制御するための制御信号が出力される前記第1制御線および前記第2制御線とは異なる第3制御線と、
前記第4スイッチを制御するための制御信号が出力される第4制御線と、
前記第5スイッチを制御するための制御信号が出力される前記第4制御線とは異なる第5制御線と、
前記第6スイッチを制御するための制御信号が出力される前記第4制御線および前記第5制御線とは異なる第6制御線と、
を備える撮像素子。 - 請求項14に記載の撮像素子において、
前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、
前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含み、
前記第3スイッチは、前記第3制御線に接続されるゲートを有するトランジスタを含み、
前記第4スイッチは、前記第4制御線に接続されるゲートを有するトランジスタを含み、
前記第5スイッチは、前記第5制御線に接続されるゲートを有するトランジスタを含み、
前記第6スイッチは、前記第6制御線に接続されるゲートを有するトランジスタを含む撮像素子。 - 請求項13から請求項15のいずれか一項に記載の撮像素子において、
前記第1接続部は、前記第1スイッチと前記第2スイッチとを接続する第1配線を有し、
前記第2接続部は、前記第4スイッチと前記第5スイッチとを接続する第2配線を有する撮像素子。 - 請求項11から請求項16のいずれか一項に記載の撮像素子において、
前記第1光電変換部の電荷を前記第1拡散領域に転送するための第1転送部と、
前記第2光電変換部の電荷を前記第1拡散領域に転送するための第2転送部と、
前記第3光電変換部の電荷を前記第2拡散領域に転送するための第3転送部と、
前記第4光電変換部の電荷を前記第2拡散領域に転送するための第4転送部と、
前記第5光電変換部の電荷を前記第3拡散領域に転送するための第5転送部と、
前記第6光電変換部の電荷を前記第3拡散領域に転送するための第6転送部と、
を備える撮像素子。 - 請求項17に記載の撮像素子において、
前記第1転送部に接続され、前記第1転送部を制御するための制御信号が出力される第1転送制御線と、
前記第2転送部に接続され、前記第2転送部を制御するための制御信号が出力される第2転送制御線と、
前記第3転送部に接続され、前記第3転送部を制御するための制御信号が出力される第3転送制御線と、
前記第4転送部に接続され、前記第4転送部を制御するための制御信号が出力される第4転送制御線と、
前記第5転送部に接続され、前記第5転送部を制御するための制御信号が出力される第5転送制御線と、
前記第6転送部に接続され、前記第6転送部を制御するための制御信号が出力される第6転送制御線と、
を備える撮像素子。 - 請求項18に記載の撮像素子において、
前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、
前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、
前記第3転送部は、前記第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、
前記第4転送部は、前記第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、
前記第5転送部は、前記第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、
前記第6転送部は、前記第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、
前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置され、
前記第3転送ゲート及び前記第4転送ゲートは、前記列方向において互いに向かい合って配置され、
前記第5転送ゲート及び前記第6転送ゲートは、前記列方向において互いに向かい合って配置される撮像素子。 - 請求項18に記載の撮像素子において、
前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、
前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、
前記第3転送部は、前記第3転送制御線に接続される第3転送ゲートを有するトランジスタを含み、
前記第4転送部は、前記第4転送制御線に接続される第4転送ゲートを有するトランジスタを含み、
前記第5転送部は、前記第5転送制御線に接続される第5転送ゲートを有するトランジスタを含み、
前記第6転送部は、前記第6転送制御線に接続される第6転送ゲートを有するトランジスタを含み、
前記第1転送ゲートの中央位置から前記第2転送ゲートの中央位置までの距離は、前記第1光電変換部の中央位置から前記第2光電変換部の中央位置までの距離よりも短く、
前記第3転送ゲートの中央位置から前記第4転送ゲートの中央位置までの距離は、前記第3光電変換部の中央位置から前記第4光電変換部の中央位置までの距離よりも短く、
前記第5転送ゲートの中央位置から前記第6転送ゲートの中央位置までの距離は、前記第5光電変換部の中央位置から前記第6光電変換部の中央位置までの距離よりも短い撮像素子。 - 列方向において3つ以上並んで配置され、複数の光電変換部からの電荷が転送されるノードを有する複数の画素ブロックと、
前記複数の画素ブロックのうち、互いに隣り合って配置される画素ブロックがそれぞれ有する前記ノードに接続される複数の接続部と、を備え、
前記接続部は、前記複数の画素ブロックのうち、互いに隣り合って配置される画素ブロックがそれぞれ有する前記ノードの間において3つ以上のスイッチを有する撮像素子。 - 請求項21に記載の撮像素子において、
前記接続部は、前記複数の画素ブロックのうち、互いに隣り合って配置される画素ブロックがそれぞれ有する前記ノードの間において直列に接続される、第1スイッチ、第2スイッチおよび第3スイッチを有する撮像素子。 - 請求項22に記載の撮像素子において、
前記第1スイッチを制御するための制御信号が出力される第1制御線と、
前記第2スイッチを制御するための制御信号が出力される前記第1制御線とは異なる第2制御線と、
前記第3スイッチを制御するための制御信号が出力される前記第1制御線および前記第2制御線とは異なる第3制御線と、
を備える撮像素子。 - 請求項23に記載の撮像素子において、
前記第1スイッチは、前記第1制御線に接続されるゲートを有するトランジスタを含み、
前記第2スイッチは、前記第2制御線に接続されるゲートを有するトランジスタを含み、
前記第3スイッチは、前記第3制御線に接続されるゲートを有するトランジスタを含む撮像素子。 - 請求項22から請求項24のいずれか一項に記載の撮像素子において、
前記接続部は、前記第1スイッチと前記第2スイッチとを接続する第1配線を有する撮像素子。 - 請求項21から請求項25のいずれか一項に記載の撮像素子において、
前記画素ブロックは、光を電荷に変換する第1光電変換部と、光を電荷に変換する第2光電変換部と、前記第1光電変換部の電荷を転送するための第1転送部と、前記第2光電変換部の電荷を転送するための第2転送部と、を少なくとも有する撮像素子。 - 請求項26に記載の撮像素子において、
前記第1転送部に接続され、前記第1転送部を制御するための制御信号が出力される第1転送制御線と、
前記第2転送部に接続され、前記第2転送部を制御するための制御信号が出力される第2転送制御線と、
を備える撮像素子。 - 請求項27に記載の撮像素子において、
前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、
前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、
前記第1転送ゲート及び前記第2転送ゲートは、前記列方向において互いに向かい合って配置される撮像素子。 - 請求項27に記載の撮像素子において、
前記第1転送部は、前記第1転送制御線に接続される第1転送ゲートを有するトランジスタを含み、
前記第2転送部は、前記第2転送制御線に接続される第2転送ゲートを有するトランジスタを含み、
前記第1転送ゲートの中央位置から前記第2転送ゲートの中央位置までの距離は、前記第1光電変換部の中央位置から前記第2光電変換部の中央位置までの距離よりも短い撮像素子。 - 請求項1から請求項29のいずれか一項に記載の撮像素子を備える撮像装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018139722A JP6702371B2 (ja) | 2018-07-25 | 2018-07-25 | 撮像素子及び撮像装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018139722A JP6702371B2 (ja) | 2018-07-25 | 2018-07-25 | 撮像素子及び撮像装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013238067A Division JP6375613B2 (ja) | 2013-11-18 | 2013-11-18 | 固体撮像素子及び撮像装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020079870A Division JP7156330B2 (ja) | 2020-04-29 | 2020-04-29 | 撮像素子及び撮像装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2018198441A JP2018198441A (ja) | 2018-12-13 |
JP2018198441A5 JP2018198441A5 (ja) | 2019-07-04 |
JP6702371B2 true JP6702371B2 (ja) | 2020-06-03 |
Family
ID=64662597
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018139722A Active JP6702371B2 (ja) | 2018-07-25 | 2018-07-25 | 撮像素子及び撮像装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6702371B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020145699A (ja) * | 2020-04-29 | 2020-09-10 | 株式会社ニコン | 固体撮像素子及び撮像装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5885403B2 (ja) * | 2011-06-08 | 2016-03-15 | キヤノン株式会社 | 撮像装置 |
JP2013157883A (ja) * | 2012-01-31 | 2013-08-15 | Sony Corp | 固体撮像素子およびカメラシステム |
-
2018
- 2018-07-25 JP JP2018139722A patent/JP6702371B2/ja active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020145699A (ja) * | 2020-04-29 | 2020-09-10 | 株式会社ニコン | 固体撮像素子及び撮像装置 |
JP7156330B2 (ja) | 2020-04-29 | 2022-10-19 | 株式会社ニコン | 撮像素子及び撮像装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2018198441A (ja) | 2018-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102146231B1 (ko) | 고체 촬상 소자 및 촬상 장치 | |
JP6413401B2 (ja) | 固体撮像素子 | |
JP6702371B2 (ja) | 撮像素子及び撮像装置 | |
JP6825675B2 (ja) | 撮像素子及び撮像装置 | |
JP6217338B2 (ja) | 固体撮像素子及び撮像装置 | |
JP6256054B2 (ja) | 固体撮像素子及び撮像装置 | |
JP6375613B2 (ja) | 固体撮像素子及び撮像装置 | |
JP7156330B2 (ja) | 撮像素子及び撮像装置 | |
JP7160129B2 (ja) | 撮像素子および撮像装置 | |
JP7439772B2 (ja) | 撮像素子及び撮像装置 | |
JP6760907B2 (ja) | 撮像素子及び撮像装置 | |
JP7136168B2 (ja) | 撮像素子及び撮像装置 | |
JP6798532B2 (ja) | 撮像素子及び撮像装置 | |
JP6579186B2 (ja) | 撮像素子及び撮像装置 | |
JP6375614B2 (ja) | 固体撮像素子及び撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180727 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190528 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190621 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190716 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20190913 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191113 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200407 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200420 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6702371 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |