JP6777198B2 - Semiconductor device - Google Patents
Semiconductor device Download PDFInfo
- Publication number
- JP6777198B2 JP6777198B2 JP2019124100A JP2019124100A JP6777198B2 JP 6777198 B2 JP6777198 B2 JP 6777198B2 JP 2019124100 A JP2019124100 A JP 2019124100A JP 2019124100 A JP2019124100 A JP 2019124100A JP 6777198 B2 JP6777198 B2 JP 6777198B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- column
- semiconductor device
- surface side
- ratio
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 90
- 239000012535 impurity Substances 0.000 claims description 91
- 230000007423 decrease Effects 0.000 claims description 6
- 230000000052 comparative effect Effects 0.000 description 35
- 238000005468 ion implantation Methods 0.000 description 25
- 238000000034 method Methods 0.000 description 21
- 238000009792 diffusion process Methods 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 7
- 150000002500 ions Chemical class 0.000 description 6
- 230000003247 decreasing effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000003292 diminished effect Effects 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 238000001802 infusion Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 238000003892 spreading Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
本発明は、半導体装置に関する。 The present invention relates to a semiconductor device.
従来、スーパージャンクション構造を有する半導体装置において、不純物濃度を深さに応じて変化させることが知られている(例えば、特許文献1〜4)。また、スーパージャンクション構造を有する半導体装置において、P型カラム及びN型カラムに段差を設けることが知られている(例えば、特許文献5参照)。
[先行技術文献]
[特許文献]
特許文献1 特開2006−66421号公報
特許文献2 国際公開第2011/093473号
特許文献3 特開2008−91450号公報
特許文献4 特開2004−72068号公報
特許文献5 特開2007−300034号公報
Conventionally, in a semiconductor device having a super junction structure, it is known that the impurity concentration is changed according to the depth (for example, Patent Documents 1 to 4). Further, in a semiconductor device having a super junction structure, it is known that a step is provided on a P-type column and an N-type column (see, for example, Patent Document 5).
[Prior art literature]
[Patent Document]
Patent Document 1 Japanese Patent Application Laid-Open No. 2006-66421 Patent Document 2 International Publication No. 2011/093473 Patent Document 3 Japanese Patent Application Laid-Open No. 2008-91450 Patent Document 4 Japanese Patent Application Laid-Open No. 2004-72068
しかしながら、従来のスーパージャンクション構造では、PNばらつき(n型カラムのn型不純物の総量とp型カラムのp型不純物の総量のばらつき)に対する耐圧と単位面積当たりのオン抵抗のトレードオフを十分に改善することができない。 However, in the conventional super junction structure, the trade-off between the withstand voltage and the on-resistance per unit area for PN variation (variation between the total amount of n-type impurities in the n-type column and the total amount of p-type impurities in the p-type column) is sufficiently improved. Can not do it.
本発明の第1の態様においては、第1導電型カラムと第2導電型カラムで構成されたスーパージャンクション構造を有する半導体装置において、スーパージャンクション構造の第1面側から第2面側に向けてPN比が増加するスーパージャンクション構造の第1領域と、第1領域と接し、且つ、半導体装置のチャネル領域に隣接するスーパージャンクション構造の第2領域とを備え、第2領域におけるPN比が、第1領域の第2面側の端部におけるPN比よりも小さく、且つ、第2領域の厚さは、第1領域の厚さよりも薄い半導体装置を提供する。 In the first aspect of the present invention, in a semiconductor device having a super junction structure composed of a first conductive column and a second conductive column, the superjunction structure is directed from the first surface side to the second surface side. A first region of the super junction structure in which the PN ratio increases and a second region of the super junction structure in contact with the first region and adjacent to the channel region of the semiconductor device are provided, and the PN ratio in the second region is the second region. Provided is a semiconductor device which is smaller than the PN ratio at the end on the second surface side of one region and the thickness of the second region is thinner than the thickness of the first region.
なお、上記の発明の概要は、本発明の特徴の全てを列挙したものではない。また、これらの特徴群のサブコンビネーションもまた、発明となりうる。 The outline of the above invention does not list all the features of the present invention. Sub-combinations of these feature groups can also be inventions.
以下、発明の実施の形態を通じて本発明を説明するが、以下の実施形態は特許請求の範囲にかかる発明を限定するものではない。また、実施形態の中で説明されている特徴の組み合わせの全てが発明の解決手段に必須であるとは限らない。 Hereinafter, the present invention will be described through embodiments of the invention, but the following embodiments do not limit the inventions claimed in the claims. Also, not all combinations of features described in the embodiments are essential to the means of solving the invention.
(実施例1)
図1は、実施例1に係る半導体装置100の構造の断面の一例を示す。半導体装置100は、スーパージャンクション領域10、ドレイン領域20、チャネル領域30及びゲート・ソース領域40を備える。ドレイン領域20、チャネル領域30及びゲート・ソース領域40は、あくまで一例であり、本例の構造に限られない。
(Example 1)
FIG. 1 shows an example of a cross section of the structure of the semiconductor device 100 according to the first embodiment. The semiconductor device 100 includes a super junction region 10, a drain region 20, a channel region 30, and a gate / source region 40. The drain region 20, the channel region 30, and the gate / source region 40 are merely examples, and are not limited to the structure of this example.
スーパージャンクション領域10は、ドレイン領域20とチャネル領域30との間に設けられる。スーパージャンクション領域10には、カラム傾斜領域13及び段差領域14が含まれる。また、スーパージャンクション領域10には、n型カラム11及びp型カラム12が設けられる。スーパージャンクション領域10のPN比は全体で1となるように設定されてよい。スーパージャンクション領域10のPN比とは、スーパージャンクション領域10におけるn型不純物の総量に対するp型不純物の総量の比を指す。スーパージャンクション領域10のPN比が全体で1の場合、スーパージャンクション領域10を擬似的にノンドープ層とみなすことができるので耐圧が高くなる。 The super junction region 10 is provided between the drain region 20 and the channel region 30. The super junction region 10 includes a column inclination region 13 and a step region 14. Further, an n-type column 11 and a p-type column 12 are provided in the super junction region 10. The PN ratio of the super junction region 10 may be set to be 1 as a whole. The PN ratio of the super junction region 10 refers to the ratio of the total amount of p-type impurities to the total amount of n-type impurities in the super junction region 10. When the PN ratio of the super junction region 10 is 1 as a whole, the super junction region 10 can be regarded as a pseudo non-doped layer, so that the withstand voltage becomes high.
n型カラム11及びp型カラム12は、電流経路に対して水平方向に交互に並列して形成される。半導体装置100がオンした時、n型カラム11には、ドレイン領域20側からチャネル領域30側に向けて電流が流れる。このため、半導体装置100のオン抵抗は、n型カラム11の形状と不純物濃度に大きく依存する。一方、半導体装置100がオフしている時、p型カラム12から広がる空乏層によって、n型カラム11には電流が流れなくなる。スーパージャンクション領域10の空乏化の態様は、スーパージャンクション領域10のPN比に応じて変化する。 The n-type column 11 and the p-type column 12 are formed alternately in parallel in the horizontal direction with respect to the current path. When the semiconductor device 100 is turned on, a current flows through the n-type column 11 from the drain region 20 side toward the channel region 30 side. Therefore, the on-resistance of the semiconductor device 100 largely depends on the shape of the n-type column 11 and the impurity concentration. On the other hand, when the semiconductor device 100 is off, the depletion layer spreading from the p-type column 12 prevents current from flowing through the n-type column 11. The mode of depletion of the super junction region 10 changes according to the PN ratio of the super junction region 10.
ここで、スーパージャンクション領域10の耐圧は、スーパージャンクション領域10のn型カラム11のn型不純物の総量とp型カラム12のp型不純物の総量のばらつきを示すPNばらつきにより変動する。信頼性を向上させるため、スーパージャンクション領域10のPN比を制御して、PNばらつきに対する耐圧マージンを高くする。例えば、スーパージャンクション領域10の全域を、それぞれの深さにおいてPN比=1で形成すると、スーパージャンクション領域10が深さ方向で均一に空乏化し、ポテンシャル分布が深さ方向に均一に分布する。このような場合に、PN比にばらつきが生じると、耐圧が大きく低下する。そこで、スーパージャンクション領域10の一部のPN比を大きくすると、PNばらつきに対する耐圧マージンが大きくなる。なお、本明細書において、単に「PN比」と称した場合、任意の深さにおけるPN比を指す。 Here, the withstand voltage of the super junction region 10 varies depending on the PN variation indicating the variation in the total amount of n-type impurities in the n-type column 11 in the super-junction region 10 and the total amount of p-type impurities in the p-type column 12. In order to improve reliability, the PN ratio of the super junction region 10 is controlled to increase the withstand voltage margin against PN variation. For example, if the entire area of the super junction region 10 is formed with a PN ratio of 1 at each depth, the super junction region 10 is uniformly depleted in the depth direction, and the potential distribution is uniformly distributed in the depth direction. In such a case, if the PN ratio varies, the withstand voltage is greatly reduced. Therefore, if the PN ratio of a part of the super junction region 10 is increased, the withstand voltage margin for PN variation becomes large. In addition, in this specification, when it is simply referred to as "PN ratio", it means the PN ratio at an arbitrary depth.
カラム傾斜領域13は、n型カラム11及びp型カラム12が厚さ方向に対してPN比が傾斜した領域である。PN比は、n型カラム11及びp型カラム12の形状を傾斜させることによって傾斜される。また、n型カラム11及びp型カラム12の不純物濃度を深さ方向に傾斜させることによって、PN比を傾斜させてよい。本例では、n型カラム11の幅が裏面側から表面側に向けて減少するのに対して、p型カラム12の幅は、裏面側から表面側に向けて増加する。これにより、PNばらつきに対する耐圧マージンを取ることができる。特に、カラムピッチが狭い場合に効果が顕著である。なお、本明細書において、表面側とはゲート・ソース領域40が形成される側の面を指し、裏面側とはドレイン領域20が形成される側の面を指す。また、カラムの厚さとは、半導体装置100の表面に対して垂直な方向の厚さを指す。カラムの幅とは、半導体装置100の表面に対して平行な方向の幅を指す。 The column tilt region 13 is a region where the n-type column 11 and the p-type column 12 have a PN ratio inclined with respect to the thickness direction. The PN ratio is tilted by tilting the shapes of the n-type column 11 and the p-type column 12. Further, the PN ratio may be inclined by inclining the impurity concentrations of the n-type column 11 and the p-type column 12 in the depth direction. In this example, the width of the n-type column 11 decreases from the back surface side to the front surface side, while the width of the p-type column 12 increases from the back surface side to the front surface side. This makes it possible to obtain a withstand voltage margin for PN variation. The effect is particularly remarkable when the column pitch is narrow. In the present specification, the front surface side refers to the surface on the side where the gate / source region 40 is formed, and the back surface side refers to the surface on the side where the drain region 20 is formed. The column thickness refers to the thickness in the direction perpendicular to the surface of the semiconductor device 100. The width of the column refers to the width in the direction parallel to the surface of the semiconductor device 100.
段差領域14では、n型カラム11及びp型カラム12が段差形状を有する。段差領域14のn型カラム11及びp型カラム12の幅は一定である。段差領域14は、カラム傾斜領域13に接し、且つ、チャネル領域30に隣接して形成される。ドレイン領域20に隣接するとは、段差領域14とチャネル領域30とが必ずしも接している場合でなくてよい。但し、段差領域14とチャネル領域30とは、互いに接していることが好ましい。段差領域14のp型カラム12は、カラム傾斜領域13に対して側面がくぼんだ形状を有する。即ち、段差領域14は、カラム傾斜領域13に比べてPN比の低い領域である。段差領域14の厚さは、カラム傾斜領域13の厚さよりも薄い。例えば、段差領域14の厚さは、スーパージャンクション領域10の厚さの1/4〜1/8の厚さを有する。 In the step region 14, the n-type column 11 and the p-type column 12 have a step shape. The widths of the n-type column 11 and the p-type column 12 in the step region 14 are constant. The step region 14 is formed in contact with the column inclination region 13 and adjacent to the channel region 30. Adjacent to the drain region 20 does not necessarily mean that the step region 14 and the channel region 30 are in contact with each other. However, it is preferable that the step region 14 and the channel region 30 are in contact with each other. The p-type column 12 of the step region 14 has a shape in which the side surface is recessed with respect to the column inclination region 13. That is, the step region 14 is a region having a lower PN ratio than the column tilt region 13. The thickness of the step region 14 is thinner than the thickness of the column tilt region 13. For example, the thickness of the step region 14 has a thickness of 1/4 to 1/8 of the thickness of the super junction region 10.
図2は、実施例1に係る不純物濃度及びPN比の勾配の一例を示す。縦軸は、スーパージャンクション領域10における不純物濃度及びPN比を示す。横軸は、スーパージャンクション領域10の表面側の端部からの深さを示す。なお、本明細書において、カラムの深さ方向の不純物濃度とは、各深さにおけるカラムの幅の中心に沿った不純物濃度を指す。 FIG. 2 shows an example of the gradient of the impurity concentration and the PN ratio according to Example 1. The vertical axis shows the impurity concentration and the PN ratio in the super junction region 10. The horizontal axis indicates the depth from the surface-side end of the super junction region 10. In the present specification, the impurity concentration in the depth direction of the column refers to the impurity concentration along the center of the width of the column at each depth.
深さDtは、スーパージャンクション領域10の表面側の端部、即ち段差領域14の表面側の端部を示す。深さDcは、カラム傾斜領域13と段差領域14との境界を示す。深さDbは、スーパージャンクション領域10の裏面側の端部、即ちカラム傾斜領域13の裏面側の端部を示す。つまり、深さDt〜Dcは段差領域14に対応し、深さDc〜Dbはカラム傾斜領域13に対応する。 The depth Dt indicates the surface-side end of the super junction region 10, that is, the surface-side end of the step region 14. The depth Dc indicates the boundary between the column inclination region 13 and the step region 14. The depth Db indicates the end portion on the back surface side of the super junction region 10, that is, the end portion on the back surface side of the column inclined region 13. That is, the depths Dt to Dc correspond to the step region 14, and the depths Dc to Db correspond to the column inclination region 13.
カラム傾斜領域13において、p型カラム12の不純物濃度は、スーパージャンクション領域10の裏面側から表面側に向けて増加する。一方、カラム傾斜領域13において、n型カラム11の不純物濃度は一定である。よって、カラム傾斜領域13のPN比は、裏面側から表面側に向けて増加する。カラム傾斜領域13におけるPN比の変化は連続的であっても、不連続であってもよい。カラム傾斜領域13の全領域におけるPN比が1になるように設定されてよい。この場合、カラム傾斜領域13のp型カラム12及びn型カラム11は、n型カラム11のn型不純物濃度の総量がp型カラム12におけるp型不純物濃度の総量と等しくなる。また、カラム傾斜領域13の厚さ方向の中心においてPN比が1であってよい。 In the column inclined region 13, the impurity concentration of the p-type column 12 increases from the back surface side to the front surface side of the super junction region 10. On the other hand, in the column tilt region 13, the impurity concentration of the n-type column 11 is constant. Therefore, the PN ratio of the column tilt region 13 increases from the back surface side to the front surface side. The change in the PN ratio in the column tilt region 13 may be continuous or discontinuous. The PN ratio in all regions of the column tilt region 13 may be set to 1. In this case, in the p-type column 12 and the n-type column 11 of the column inclination region 13, the total amount of the n-type impurity concentration of the n-type column 11 is equal to the total amount of the p-type impurity concentration in the p-type column 12. Further, the PN ratio may be 1 at the center of the column inclination region 13 in the thickness direction.
段差領域14において、n型カラム11及びp型カラム12の不純物濃度はそれぞれ一定である。段差領域14では、n型カラム11及びp型カラム12の不純物濃度が等しい。段差領域14のn型カラム11の不純物濃度は、カラム傾斜領域13のn型カラム11の不純物濃度よりも高い。また、段差領域14のp型カラム12の不純物濃度は、カラム傾斜領域13のp型カラム12の不純物濃度よりも高い。例えば、段差領域14におけるp型カラム12の不純物濃度は、カラム傾斜領域13におけるp型カラム12の不純物濃度の1.3倍以上である。以上の通り、段差領域14においてn型カラム11及びp型カラム12の不純物濃度が等しいので、段差領域14のPN比が1となる。また、段差領域14のPN比は、カラム傾斜領域13の裏面側の端部におけるPN比よりも大きくなる。 In the step region 14, the impurity concentrations of the n-type column 11 and the p-type column 12 are constant. In the step region 14, the impurity concentrations of the n-type column 11 and the p-type column 12 are equal. The impurity concentration of the n-type column 11 in the step region 14 is higher than the impurity concentration of the n-type column 11 in the column inclination region 13. Further, the impurity concentration of the p-type column 12 in the step region 14 is higher than the impurity concentration of the p-type column 12 in the column inclination region 13. For example, the impurity concentration of the p-type column 12 in the step region 14 is 1.3 times or more the impurity concentration of the p-type column 12 in the column inclination region 13. As described above, since the impurity concentrations of the n-type column 11 and the p-type column 12 are the same in the step region 14, the PN ratio of the step region 14 is 1. Further, the PN ratio of the step region 14 is larger than the PN ratio at the end portion of the column inclined region 13 on the back surface side.
なお、段差領域14とカラム傾斜領域13の境界におけるPN比の段差は、要求される耐圧に応じた値に設定される。境界におけるPN比の段差は、カラム傾斜領域13のPN比が1の場合、カラム傾斜領域13の表面側の端部のPN比によって決まる。例えば、400V耐圧の場合、カラム傾斜領域13の表面側の端部のPN比は、1よりも大きく、且つ、1.5以下である。また、600V耐圧の場合、カラム傾斜領域13の表面側の端部のPN比は、1よりも大きく、且つ、1.3以下であってよい。つまり、耐圧が大きくなる程、段差領域14とカラム傾斜領域13の境界におけるPN比の段差を小さくすればよい。 The step of the PN ratio at the boundary between the step region 14 and the column inclination region 13 is set to a value according to the required withstand voltage. When the PN ratio of the column inclined region 13 is 1, the step of the PN ratio at the boundary is determined by the PN ratio of the end portion of the column inclined region 13 on the surface side. For example, in the case of a withstand voltage of 400 V, the PN ratio of the end portion on the surface side of the column inclined region 13 is larger than 1 and 1.5 or less. Further, in the case of 600V withstand voltage, the PN ratio of the end portion of the column inclined region 13 on the surface side may be larger than 1 and 1.3 or less. That is, the larger the withstand voltage, the smaller the step of the PN ratio at the boundary between the step region 14 and the column tilt region 13.
以上の通り、半導体装置100は、カラム傾斜領域13の表面側のPN比を高くする一方で、カラム傾斜領域13の裏面側のPN比を低くしている。そのため、PN比を一定とする場合と比較してPNばらつきマージンが大きくなる。また、半導体装置100は、段差領域14における不純物濃度を高くすることにより空乏層を広がりにくくする。よって、半導体装置100は、ターンオフ時のドレイン電圧の時間変化率(dv/dt)を下げることができる。その結果として、ターンオフ時のスイッチング損失(Eoff)とのトレードオフの関係Eoff−dv/dtを改善できる。 As described above, the semiconductor device 100 increases the PN ratio on the front surface side of the column inclined region 13, while decreasing the PN ratio on the back surface side of the column inclined region 13. Therefore, the PN variation margin becomes larger than when the PN ratio is constant. Further, the semiconductor device 100 makes it difficult for the depletion layer to spread by increasing the impurity concentration in the step region 14. Therefore, the semiconductor device 100 can reduce the time change rate (dv / dt) of the drain voltage at the time of turn-off. As a result, the trade-off relationship Eoff-dv / dt with the switching loss (Eoff) at the time of turn-off can be improved.
(比較例1)
図3は、比較例1に係る半導体装置500の構成の一例を示す。本例の半導体装置500は、n型カラム51及びp型カラム52で構成されたスーパージャンクション領域50を備える。半導体装置500において、スーパージャンクション領域50以外の構造は、基本的に半導体装置100と同様である。本例のスーパージャンクション領域50は、低濃度領域53及び高濃度領域54を有する。
(Comparative Example 1)
FIG. 3 shows an example of the configuration of the semiconductor device 500 according to Comparative Example 1. The semiconductor device 500 of this example includes a super junction region 50 composed of an n-type column 51 and a p-type column 52. In the semiconductor device 500, the structure other than the super junction region 50 is basically the same as that of the semiconductor device 100. The super junction region 50 of this example has a low concentration region 53 and a high concentration region 54.
低濃度領域53は、ドレイン領域20に隣接して形成される。低濃度領域53において、n型カラム51及びp型カラム52は同一の不純物濃度を有する。即ち、n型カラム51及びp型カラム52の幅は、低濃度領域53の全領域において傾斜がなく一定である。 The low concentration region 53 is formed adjacent to the drain region 20. In the low concentration region 53, the n-type column 51 and the p-type column 52 have the same impurity concentration. That is, the widths of the n-type column 51 and the p-type column 52 are constant with no inclination in the entire low concentration region 53.
高濃度領域54は、低濃度領域53の表面側の端部に接して形成され、且つ、チャネル領域30に隣接して形成される。高濃度領域54の不純物濃度は、低濃度領域53の不純物濃度よりも高い。また、高濃度領域54において、n型カラム51及びp型カラム52は一定の不純物濃度を有する。即ち、n型カラム51及びp型カラム52の幅は、高濃度領域54の全領域において傾斜がなく一定である。 The high-concentration region 54 is formed in contact with the surface-side end of the low-concentration region 53, and is formed adjacent to the channel region 30. The impurity concentration in the high concentration region 54 is higher than the impurity concentration in the low concentration region 53. Further, in the high concentration region 54, the n-type column 51 and the p-type column 52 have a constant impurity concentration. That is, the widths of the n-type column 51 and the p-type column 52 are constant without any inclination in all the regions of the high concentration region 54.
図4は、比較例1に係る不純物濃度及びPN比の勾配の一例を示す。縦軸は、スーパージャンクション領域50における不純物濃度及びPN比を示す。横軸は、スーパージャンクション領域50の表面側の端部からの深さを示す。 FIG. 4 shows an example of the gradient of the impurity concentration and the PN ratio according to Comparative Example 1. The vertical axis shows the impurity concentration and the PN ratio in the super junction region 50. The horizontal axis indicates the depth from the surface-side end of the super junction region 50.
深さDtは、スーパージャンクション領域50の表面側の端部、即ち高濃度領域54の表面側の端部を示す。深さDcは、低濃度領域53と高濃度領域54との境界を示す。深さDbは、スーパージャンクション領域50の裏面側の端部、即ち低濃度領域53の裏面側の端部を示す。つまり、深さDt〜Dcは高濃度領域54に対応し、深さDc〜Dbは低濃度領域53に対応する。 The depth Dt indicates the surface-side end of the super junction region 50, that is, the surface-side end of the high-concentration region 54. The depth Dc indicates the boundary between the low concentration region 53 and the high concentration region 54. The depth Db indicates the end portion on the back surface side of the super junction region 50, that is, the end portion on the back surface side of the low concentration region 53. That is, the depths Dt to Dc correspond to the high concentration region 54, and the depths Dc to Db correspond to the low concentration region 53.
低濃度領域53において、n型カラム51及びp型カラム52の不純物濃度が一定である。また、高濃度領域54においても、n型カラム51及びp型カラム52の不純物濃度が一定である。本例のスーパージャンクション領域50では、低濃度領域53及び高濃度領域54のそれぞれにおいて、n型カラム51とp型カラム52の不純物濃度が等しい。即ち、スーパージャンクション領域50の全領域においてPN比が1となる。よって、スーパージャンクション領域50の全領域において、n型カラム11のn型不純物濃度の総量がp型カラム12におけるp型不純物濃度の総量と等しくなる。例えば、高濃度領域54の不純物濃度は、低濃度領域53の不純物濃度の1.5倍となるように設定される。 In the low concentration region 53, the impurity concentrations of the n-type column 51 and the p-type column 52 are constant. Further, even in the high concentration region 54, the impurity concentrations of the n-type column 51 and the p-type column 52 are constant. In the super junction region 50 of this example, the impurity concentrations of the n-type column 51 and the p-type column 52 are equal in each of the low concentration region 53 and the high concentration region 54. That is, the PN ratio is 1 in all the regions of the super junction region 50. Therefore, in the entire region of the super junction region 50, the total amount of n-type impurity concentration in the n-type column 11 is equal to the total amount of p-type impurity concentration in the p-type column 12. For example, the impurity concentration in the high concentration region 54 is set to be 1.5 times the impurity concentration in the low concentration region 53.
以上の通り、本実施形態に係る半導体装置500は、低濃度領域53よりも表面側に設けられた高濃度領域54の濃度が高い。これにより、半導体装置500のVd/Vtが小さくなる。よって、半導体装置500は、Eoff−Vd/Vt特性を改善することができる。しかしながら、半導体装置500は、スーパージャンクション領域50の全領域においてPN比が1なので、PNばらつきに対する耐圧マージンが少なくアバランシェ耐量が低い。 As described above, in the semiconductor device 500 according to the present embodiment, the concentration of the high concentration region 54 provided on the surface side is higher than that of the low concentration region 53. As a result, the Vd / Vt of the semiconductor device 500 becomes smaller. Therefore, the semiconductor device 500 can improve the Off-Vd / Vt characteristics. However, since the semiconductor device 500 has a PN ratio of 1 in the entire region of the super junction region 50, the withstand voltage margin against PN variation is small and the avalanche withstand capability is low.
(比較例2)
図5は、比較例2に係る半導体装置500の構成の一例を示す。本例の半導体装置500は、カラム傾斜領域55を有するスーパージャンクション領域50を備える。カラム傾斜領域55では、n型カラム51及びp型カラム52の側面の形状が傾斜する。
(Comparative Example 2)
FIG. 5 shows an example of the configuration of the semiconductor device 500 according to Comparative Example 2. The semiconductor device 500 of this example includes a super junction region 50 having a column tilt region 55. In the column inclination region 55, the shapes of the side surfaces of the n-type column 51 and the p-type column 52 are inclined.
カラム傾斜領域55は、ドレイン領域20及びチャネル領域30に隣接して形成される。カラム傾斜領域55において、n型カラム51は、半導体装置500の裏面側から表面側に向けて幅が狭くなる。n型カラム51の不純物濃度は、カラム傾斜領域55において一定である。また、カラム傾斜領域55において、p型カラム52は、半導体装置500の裏面側から表面側に向けて幅が広くなる。p型カラム52の不純物濃度は、カラム傾斜領域55において半導体装置500の裏面側から表面側に向けて徐々に高くなる。 The column tilt region 55 is formed adjacent to the drain region 20 and the channel region 30. In the column inclination region 55, the width of the n-type column 51 narrows from the back surface side to the front surface side of the semiconductor device 500. The impurity concentration of the n-type column 51 is constant in the column tilt region 55. Further, in the column inclination region 55, the width of the p-type column 52 increases from the back surface side to the front surface side of the semiconductor device 500. The impurity concentration of the p-type column 52 gradually increases from the back surface side to the front surface side of the semiconductor device 500 in the column inclination region 55.
図6は、比較例2に係る不純物濃度及びPN比の勾配の一例を示す。縦軸は、スーパージャンクション領域50における不純物濃度及びPN比を示す。横軸は、スーパージャンクション領域50の表面側の端部からの深さを示す。本例では、n型カラム51の不純物濃度がp型カラム52の不純物濃度と異なる。 FIG. 6 shows an example of the gradient of the impurity concentration and the PN ratio according to Comparative Example 2. The vertical axis shows the impurity concentration and the PN ratio in the super junction region 50. The horizontal axis indicates the depth from the surface-side end of the super junction region 50. In this example, the impurity concentration of the n-type column 51 is different from the impurity concentration of the p-type column 52.
深さDtは、スーパージャンクション領域50の表面側の端部を示す。深さDbは、スーパージャンクション領域50の裏面側の端部を示す。つまり、深さDt〜Dbはカラム傾斜領域55に対応する。 Depth Dt indicates the surface-side end of the superjunction region 50. The depth Db indicates the end portion of the super junction region 50 on the back surface side. That is, the depths Dt to Db correspond to the column tilt region 55.
カラム傾斜領域55において、p型カラム52の不純物濃度は、深さDtから深さDbにかけて徐々に減少する。一方、カラム傾斜領域55において、n型カラム51の不純物濃度は、スーパージャンクション領域50のいずれの深さにおいても一定である。よって、カラム傾斜領域55のPN比は、深さDtからDbに向けて徐々に減少する。 In the column tilt region 55, the impurity concentration of the p-type column 52 gradually decreases from the depth Dt to the depth Db. On the other hand, in the column inclination region 55, the impurity concentration of the n-type column 51 is constant at any depth of the super junction region 50. Therefore, the PN ratio of the column tilt region 55 gradually decreases from the depth Dt toward Db.
以上の通り、比較例2に係る半導体装置500は、表面側のPN比を高くして、裏面側のPN比を低くすることにより、オフ状態では中心付近の電界が高くなる。よって、PNばらつきが生じた場合であっても、スーパージャンクション領域50の中心付近の電界が緩和されるので耐圧マージンを稼ぐことができる。しかしながら、比較例2に係る半導体装置500は、微細化が進み、セルピッチが狭くなると、表面側で電流経路が絞られオン抵抗が上昇する。 As described above, in the semiconductor device 500 according to Comparative Example 2, the electric field near the center becomes high in the off state by increasing the PN ratio on the front surface side and decreasing the PN ratio on the back surface side. Therefore, even when the PN variation occurs, the electric field near the center of the super junction region 50 is relaxed, so that a withstand voltage margin can be obtained. However, in the semiconductor device 500 according to Comparative Example 2, as the miniaturization progresses and the cell pitch becomes narrower, the current path is narrowed on the surface side and the on-resistance increases.
(比較例3)
図7は、比較例3に係る半導体装置500の構成の一例を示す。本例の半導体装置500は、低濃度傾斜領域56及び高濃度傾斜領域57を有するスーパージャンクション領域50を備える。比較例3に係る半導体装置500は、比較例1及び比較例2に係る構成を組み合わせたものに相当する。
(Comparative Example 3)
FIG. 7 shows an example of the configuration of the semiconductor device 500 according to Comparative Example 3. The semiconductor device 500 of this example includes a super junction region 50 having a low concentration tilt region 56 and a high concentration tilt region 57. The semiconductor device 500 according to Comparative Example 3 corresponds to a combination of the configurations according to Comparative Example 1 and Comparative Example 2.
低濃度傾斜領域56は、n型カラム51及びp型カラム52の形状が深さ方向に対して傾斜し、且つ、n型カラム51及びp型カラム52の不純物濃度が低い領域である。低濃度傾斜領域56において、n型カラム51の幅が裏面側から表面側に向けて減少するのに対して、p型カラム52の幅は、裏面側から表面側に向けて増加する。 The low concentration inclined region 56 is a region in which the shapes of the n-type column 51 and the p-type column 52 are inclined with respect to the depth direction, and the impurity concentrations of the n-type column 51 and the p-type column 52 are low. In the low concentration inclined region 56, the width of the n-type column 51 decreases from the back surface side to the front surface side, while the width of the p-type column 52 increases from the back surface side to the front surface side.
高濃度傾斜領域57は、n型カラム51及びp型カラム52の形状が深さ方向に対して傾斜し、且つ、n型カラム51及びp型カラム52の不純物濃度が低濃度傾斜領域56よりも高い領域である。高濃度傾斜領域57においても、n型カラム51の幅が裏面側から表面側に向けて減少するのに対して、p型カラム52の幅は裏面側から表面側に向けて増加する。 In the high concentration inclined region 57, the shapes of the n-type column 51 and the p-type column 52 are inclined with respect to the depth direction, and the impurity concentration of the n-type column 51 and the p-type column 52 is higher than that of the low concentration inclined region 56. It is a high area. Even in the high concentration inclined region 57, the width of the n-type column 51 decreases from the back surface side to the front surface side, while the width of the p-type column 52 increases from the back surface side to the front surface side.
図8は、比較例3に係る不純物濃度及びPN比の勾配の一例を示す。縦軸は、スーパージャンクション領域50における不純物濃度及びPN比を示す。横軸は、スーパージャンクション領域50の表面側の端部からの深さを示す。 FIG. 8 shows an example of the gradient of the impurity concentration and the PN ratio according to Comparative Example 3. The vertical axis shows the impurity concentration and the PN ratio in the super junction region 50. The horizontal axis indicates the depth from the surface-side end of the super junction region 50.
深さDtは、スーパージャンクション領域50の表面側の端部、即ち高濃度傾斜領域57の表面側の端部を示す。深さDcは、低濃度傾斜領域56と高濃度傾斜領域57との境界を示す。深さDbは、スーパージャンクション領域50の裏面側の端部、即ち低濃度傾斜領域56の裏面側の端部を示す。つまり、深さDt〜Dcは高濃度傾斜領域57に対応し、深さDc〜Dbは低濃度傾斜領域56に対応する。 The depth Dt indicates the surface-side end of the super-junction region 50, that is, the surface-side end of the high-concentration inclined region 57. The depth Dc indicates the boundary between the low concentration inclined region 56 and the high concentration inclined region 57. The depth Db indicates the end portion on the back surface side of the super junction region 50, that is, the end portion on the back surface side of the low concentration inclined region 56. That is, the depths Dt to Dc correspond to the high concentration inclined region 57, and the depths Dc to Db correspond to the low concentration inclined region 56.
低濃度傾斜領域56において、n型カラム51の不純物濃度は、スーパージャンクション領域50のいずれの深さにおいても一定である。一方、p型カラム52の不純物濃度は、低濃度傾斜領域56の裏面側から表面側に向けて徐々に増加する。よって、低濃度傾斜領域56のPN比は、低濃度傾斜領域56の裏面側から表面側に向けて徐々に増加する。なお、低濃度傾斜領域56において、低濃度傾斜領域56の中心よりも表面側の領域では、p型カラム52の不純物濃度の方がn型カラム51の不純物濃度よりも大きい。一方、低濃度傾斜領域56の中心よりも裏面側の領域では、p型カラム52の不純物濃度の方がn型カラム51の不純物濃度よりも小さい。 In the low concentration inclined region 56, the impurity concentration of the n-type column 51 is constant at any depth of the super junction region 50. On the other hand, the impurity concentration of the p-type column 52 gradually increases from the back surface side to the front surface side of the low concentration inclined region 56. Therefore, the PN ratio of the low concentration inclined region 56 gradually increases from the back surface side to the front surface side of the low concentration inclined region 56. In the low-concentration inclined region 56, the impurity concentration of the p-type column 52 is higher than the impurity concentration of the n-type column 51 in the region on the surface side of the center of the low-concentration inclined region 56. On the other hand, in the region on the back surface side of the center of the low concentration inclined region 56, the impurity concentration of the p-type column 52 is smaller than the impurity concentration of the n-type column 51.
高濃度傾斜領域57において、n型カラム51及びp型カラム52の不純物濃度は、低濃度傾斜領域56におけるn型カラム51及びp型カラム52のそれぞれの不純物濃度よりも高い。また、高濃度傾斜領域57において、p型カラム52の不純物濃度は、n型カラム51の不純物濃度よりも大きい。n型カラム51及びp型カラム52の不純物濃度がそれぞれ一定である。また、高濃度傾斜領域57において、p型カラム52の幅は裏面側から表面側に向けて増加している。つまり、高濃度傾斜領域57のPN比は、裏面側から表面側に向けて徐々に増加する。 In the high concentration inclined region 57, the impurity concentration of the n-type column 51 and the p-type column 52 is higher than the impurity concentration of each of the n-type column 51 and the p-type column 52 in the low concentration inclined region 56. Further, in the high concentration inclined region 57, the impurity concentration of the p-type column 52 is higher than the impurity concentration of the n-type column 51. The impurity concentrations of the n-type column 51 and the p-type column 52 are constant. Further, in the high concentration inclined region 57, the width of the p-type column 52 increases from the back surface side to the front surface side. That is, the PN ratio of the high concentration inclined region 57 gradually increases from the back surface side to the front surface side.
以上の通り、比較例3に係る半導体装置500は、比較例1及び比較例2に係る特徴を組み合わせている。しかしながら、比較例3では、半導体装置500の表面側において、PN比が高くなるように設定されているので、n型カラム51の表面側において空乏層が広がりやすくなる。そのため、比較例1において半導体装置500の表面側で空乏層の広がりを抑えることによりdv/dtを抑制する効果が薄れる。よって、比較例3に係る半導体装置500は、Eoff−dv/dtのトレードオフを十分に改善できなくなる。 As described above, the semiconductor device 500 according to Comparative Example 3 combines the features according to Comparative Example 1 and Comparative Example 2. However, in Comparative Example 3, since the PN ratio is set to be high on the surface side of the semiconductor device 500, the depletion layer tends to spread on the surface side of the n-type column 51. Therefore, in Comparative Example 1, the effect of suppressing dv / dt is diminished by suppressing the spread of the depletion layer on the surface side of the semiconductor device 500. Therefore, the semiconductor device 500 according to Comparative Example 3 cannot sufficiently improve the trade-off of Off-dv / dt.
図9は、PN比に対する耐圧の各構造の比較を示す。縦軸は耐圧(V)を示し、横軸はスーパージャンクション領域全体のPN比の大きさを示す。本例では、実施例1、比較例1及び比較例2の各構造の耐圧を、PN比0.9から1.1まで0.05ずつ変化させて比較した。 FIG. 9 shows a comparison of each structure of withstand voltage with respect to the PN ratio. The vertical axis shows the withstand voltage (V), and the horizontal axis shows the magnitude of the PN ratio of the entire super junction region. In this example, the withstand voltage of each structure of Example 1, Comparative Example 1 and Comparative Example 2 was changed by 0.05 from PN ratio 0.9 to 1.1 for comparison.
比較例1では、PN比0.93〜1.07(PN比の幅:0.14)において、耐圧600V以上を達成できる。比較例2では、PN比0.92〜1.1(PN比の幅:0.18)において、耐圧600V以上を達成できる。また、実施例1では、PN比0.93〜1.1(PN比の幅:0.17)において、耐圧600V以上を達成できる。よって、比較例1では、耐圧600Vを達成できるPN比の範囲が他の例に比べて狭い。比較例1では、PN比にばらつきが生じた場合の耐圧の変化が最も大きい。 In Comparative Example 1, a withstand voltage of 600 V or more can be achieved at a PN ratio of 0.93 to 1.07 (PN ratio width: 0.14). In Comparative Example 2, a withstand voltage of 600 V or more can be achieved at a PN ratio of 0.92 to 1.1 (PN ratio width: 0.18). Further, in the first embodiment, a withstand voltage of 600 V or more can be achieved at a PN ratio of 0.93 to 1.1 (PN ratio width: 0.17). Therefore, in Comparative Example 1, the range of the PN ratio that can achieve a withstand voltage of 600 V is narrower than that of the other examples. In Comparative Example 1, the change in withstand voltage is the largest when the PN ratio varies.
図10は、各構造において、耐圧に対するオン抵抗の比較を示す。本例では、スーパージャンクション領域のPN比を図9の場合と同様に変化させた場合の実施例1と比較例2とのオン抵抗(mΩcm2)及び耐圧(V)を比較する。なお、いずれの構造の場合もn型カラムとp型カラムの不純物濃度が同一になるように設定されている。 FIG. 10 shows a comparison of the on-resistance with respect to the withstand voltage in each structure. In this example, the on-resistance (mΩcm 2 ) and withstand voltage (V) of Example 1 and Comparative Example 2 when the PN ratio of the super junction region is changed in the same manner as in FIG. 9 are compared. In any structure, the impurity concentrations of the n-type column and the p-type column are set to be the same.
実施例1では、いずれのPN比の場合であっても、比較例2に対してオン抵抗が低減されている。したがって、比較例2では、実施例1と同等のPN比の範囲で耐圧600Vを達成できるもののオン抵抗が高い。以上の通り、実施例1に係る半導体装置100は、PNばらつきに対する耐圧マージンを高く維持しつつも、低いオン抵抗を達成できる。 In the first embodiment, the on-resistance is reduced as compared with the second comparative example regardless of the PN ratio. Therefore, in Comparative Example 2, although the withstand voltage of 600 V can be achieved in the range of the PN ratio equivalent to that of Example 1, the on-resistance is high. As described above, the semiconductor device 100 according to the first embodiment can achieve a low on-resistance while maintaining a high withstand voltage margin against PN variation.
(実施例2)
図11A〜図11Eは、多段エピタキシャル方式を用いた製造方法の一例を示す。図11Aは、実施例2に係る半導体装置100の構成の一例を示す。本例の半導体装置100は、多段エピタキシャル方式を用いて製造されたスーパージャンクション領域10を備える。
(Example 2)
11A to 11E show an example of a manufacturing method using the multi-stage epitaxial method. FIG. 11A shows an example of the configuration of the semiconductor device 100 according to the second embodiment. The semiconductor device 100 of this example includes a super junction region 10 manufactured by using a multi-stage epitaxial method.
スーパージャンクション領域10は、多段エピタキシャル方式を用いてドレイン領域20上に形成される。本例のスーパージャンクション領域10は、5段に分けてエピタキシャル成長される。例えば、ドレイン領域20は、高濃度シリコン基板を有する。なお、スーパージャンクション領域10とドレイン領域20との間には、バッファ層を形成してもよい。 The super junction region 10 is formed on the drain region 20 by using a multi-stage epitaxial method. The super junction region 10 of this example is epitaxially grown in five stages. For example, the drain region 20 has a high concentration silicon substrate. A buffer layer may be formed between the super junction region 10 and the drain region 20.
カラム傾斜領域13は、最初の4段のエピタキシャル成長により形成される。4段に分けて成長された領域は、それぞれ第1カラム傾斜領域13−1、第2カラム傾斜領域13−2、第3カラム傾斜領域13−3及び第4カラム傾斜領域13−4となる。例えば、第1カラム傾斜領域13−1〜第4カラム傾斜領域13−4のPN比は、それぞれ0.8、0.9、1.0、1.1である。カラム傾斜領域13の多段エピタキシャルの段数は、偶数段であっても、奇数段であってもよい。即ち、多段エピタキシャルの段数及び各層のPN比の組み合わせは、要求される耐圧の大きさによって適宜変更されてよい。 The column tilt region 13 is formed by the first four stages of epitaxial growth. The regions grown in four stages are the first column tilt region 13-1, the second column tilt region 13-2, the third column tilt region 13-3, and the fourth column tilt region 13-4, respectively. For example, the PN ratios of the first column tilted regions 13-1 to the fourth column tilted regions 13-4 are 0.8, 0.9, 1.0, and 1.1, respectively. The number of stages of the multi-stage epitaxial in the column inclination region 13 may be an even number stage or an odd number stage. That is, the combination of the number of stages of multi-stage epitaxial and the PN ratio of each layer may be appropriately changed depending on the required magnitude of withstand voltage.
段差領域14は、最後の5段目のエピタキシャル成長により形成される。段差領域14のPN比は1となるように形成される。本例の段差領域14は、1回のエピタキシャル成長により形成されるが、多段で形成されてもよい。 The step region 14 is formed by epitaxial growth in the final fifth step. The step region 14 is formed so that the PN ratio is 1. The step region 14 of this example is formed by one epitaxial growth, but may be formed in multiple stages.
図11Bは、実施例2に係る第1カラム傾斜領域13−1のイオン注入工程の一例を示す。イオン注入工程により、イオン注入領域15が形成される。 FIG. 11B shows an example of the ion implantation step of the first column inclined region 13-1 according to the second embodiment. The ion implantation step 15 forms the ion implantation region 15.
第1カラム傾斜領域13−1は、ドレイン領域20上に低濃度n型半導体層をエピタキシャル成長することにより形成される。第1カラム傾斜領域13−1の膜厚は、要求される耐圧、使用する装置等によって決定される。例えば、第1カラム傾斜領域13−1の膜厚は5μmである。カラム傾斜領域13の各段の膜厚は、各層毎に変更されてよい。 The first column inclined region 13-1 is formed by epitaxially growing a low-concentration n-type semiconductor layer on the drain region 20. The film thickness of the first column inclined region 13-1 is determined by the required pressure resistance, the equipment to be used, and the like. For example, the film thickness of the first column inclined region 13-1 is 5 μm. The film thickness of each stage of the column inclination region 13 may be changed for each layer.
イオン注入領域15は、第1カラム傾斜領域13−1の表面側に、p型不純物をイオン注入することにより形成される。イオン注入領域15は、後の拡散工程により第1カラム傾斜領域13−1のp型カラム12を形成する。基本的にp型カラム12の中心は、イオン注入領域15の中心と一致する。イオン注入領域15のドーズ量は、第1カラム傾斜領域13−1のPN比に応じて異なる。また、イオン注入領域15のパターンは、第1カラム傾斜領域13−1のPN比に応じて変更されてもよい。なお、本例では、n型半導体層をエピタキシャル成長して、p型カラム12を形成するためにイオン注入を行ったが、p型半導体層をエピタキシャル成長して、n型カラム11を形成するためにイオン注入を実施してもよい。 The ion implantation region 15 is formed by ion-implanting a p-type impurity on the surface side of the first column inclined region 13-1. The ion implantation region 15 forms the p-type column 12 of the first column tilt region 13-1 by a subsequent diffusion step. Basically, the center of the p-type column 12 coincides with the center of the ion implantation region 15. The dose amount of the ion implantation region 15 varies depending on the PN ratio of the first column tilt region 13-1. Further, the pattern of the ion implantation region 15 may be changed according to the PN ratio of the first column tilt region 13-1. In this example, the n-type semiconductor layer was epitaxially grown to form the p-type column 12, and ion injection was performed. However, the p-type semiconductor layer was epitaxially grown to form the n-type column 11. Infusion may be performed.
図11Cは、第2カラム傾斜領域13−2のイオン注入工程の一例を示す。第2カラム傾斜領域13−2は、第1カラム傾斜領域13−1よりもPN比が大きいので、第1カラム傾斜領域13−1に形成したイオン注入領域15よりも大きなドーズ量でイオン注入される。また、第2カラム傾斜領域13−2におけるイオン注入領域15のパターンは、第1カラム傾斜領域13−1におけるイオン注入領域15のパターンより大きくしてもよい。その後、同様のイオン注入工程とエピタキシャル成長工程を繰り返すことにより、第3カラム傾斜領域13−3、第4カラム傾斜領域13−4及び段差領域14が形成される。なお、段差領域14のエピタキシャル成長工程ではカラム傾斜領域13のエピタキシャル成長の場合よりも高濃度のn型不純物を含む層を形成してよい。 FIG. 11C shows an example of the ion implantation step of the second column inclined region 13-2. Since the second column tilt region 13-2 has a larger PN ratio than the first column tilt region 13-1, ions are implanted with a larger dose amount than the ion implantation region 15 formed in the first column tilt region 13-1. Ion. Further, the pattern of the ion implantation region 15 in the second column tilt region 13-2 may be larger than the pattern of the ion implantation region 15 in the first column tilt region 13-1. After that, by repeating the same ion implantation step and epitaxial growth step, the third column tilted region 13-3, the fourth column tilted region 13-4, and the stepped region 14 are formed. In the epitaxial growth step of the step region 14, a layer containing a higher concentration of n-type impurities than in the case of epitaxial growth of the column tilt region 13 may be formed.
図11Dは、実施例2に係るスーパージャンクション領域10の製造工程の一例を示す。本例のスーパージャンクション領域10では、カラム傾斜領域13及び段差領域14の各層にイオン注入領域15が形成された状態を示す。カラム傾斜領域13及び段差領域14は、形成するPN比に応じた濃度のイオン注入領域15を有する。本例のカラム傾斜領域13のそれぞれのイオン注入領域15は、裏面側から表面側に向けて徐々に不純物濃度が高くなる。段差領域14は、カラム傾斜領域13よりもn型不純物濃度が高くなるようにエピタキシャル成長される。また、段差領域14は、高濃度のイオン注入によりn型不純物濃度を高くしてよい。 FIG. 11D shows an example of the manufacturing process of the super junction region 10 according to the second embodiment. The super junction region 10 of this example shows a state in which the ion implantation region 15 is formed in each layer of the column inclination region 13 and the step region 14. The column tilt region 13 and the step region 14 have an ion implantation region 15 having a concentration corresponding to the PN ratio to be formed. In each ion implantation region 15 of the column inclination region 13 of this example, the impurity concentration gradually increases from the back surface side to the front surface side. The step region 14 is epitaxially grown so that the concentration of n-type impurities is higher than that of the column inclination region 13. Further, the step region 14 may have an n-type impurity concentration increased by implanting a high concentration of ions.
図11Eは、拡散工程後の実施例2に係る半導体装置100の構成の一例を示す。半導体装置100の拡散工程によって、n型カラム11及びp型カラム12が形成される。本例のn型カラム11及びp型カラム12の側面はおよそ線形的な傾斜を有する。即ち、n型カラム11及びp型カラム12は、必ずしも本例に記載したような構造とする必要がなく、設定された第1カラム傾斜領域13−1〜第4カラム傾斜領域13−4のPN比の組み合わせを満たすような構造を有していればよい。 FIG. 11E shows an example of the configuration of the semiconductor device 100 according to the second embodiment after the diffusion step. The n-type column 11 and the p-type column 12 are formed by the diffusion step of the semiconductor device 100. The sides of the n-type column 11 and the p-type column 12 of this example have a substantially linear inclination. That is, the n-type column 11 and the p-type column 12 do not necessarily have to have the structure as described in this example, and the PNs of the set first column inclination regions 13-1 to 4th column inclination regions 13-4. It suffices to have a structure that satisfies the combination of ratios.
(実施例3)
図12A〜図12Eは、トレンチ埋め込み方式を用いた製造方法の一例を示す。図12Aは、エピタキシャル成長後のスーパージャンクション領域10を示す。本例の半導体装置100は、トレンチ埋め込み方式を用いて製造されたスーパージャンクション領域10を備える。スーパージャンクション領域10は、1段でエピタキシャル成長される。
(Example 3)
12A to 12E show an example of a manufacturing method using the trench embedding method. FIG. 12A shows the super junction region 10 after epitaxial growth. The semiconductor device 100 of this example includes a super junction region 10 manufactured by using a trench embedding method. The super junction region 10 is epitaxially grown in one stage.
図12Bは、トレンチ形成工程後の半導体装置100の構成の一例を示す。エピタキシャル成長後のスーパージャンクション領域10を深堀りトレンチエッチングすることにより、p型カラム12の形状をしたトレンチ構造を形成する。 FIG. 12B shows an example of the configuration of the semiconductor device 100 after the trench forming step. A trench structure in the shape of a p-type column 12 is formed by deep trench etching of the super junction region 10 after epitaxial growth.
図12Cは、トレンチ埋め込み後の半導体装置100の構成の一例を示す。形成されたトレンチ構造内にp型エピタキシャル成長によりp型カラム12を形成する。p型カラム12は、一定の不純物濃度を有する。また、p型カラム12は、p型不純物濃度の傾斜を有するようにエピタキシャル成長されてよい。 FIG. 12C shows an example of the configuration of the semiconductor device 100 after embedding the trench. A p-type column 12 is formed by p-type epitaxial growth in the formed trench structure. The p-type column 12 has a constant impurity concentration. Further, the p-type column 12 may be epitaxially grown so as to have a slope of the p-type impurity concentration.
図12Dは、段差領域14におけるイオン注入工程の一例を示す。段差領域14の所定の領域において、n型カラム11形成用のn型不純物を注入する。これにより、段差領域14におけるn型カラム11を所望の形状に変化させる。 FIG. 12D shows an example of the ion implantation process in the step region 14. An n-type impurity for forming an n-type column 11 is injected into a predetermined region of the step region 14. As a result, the n-type column 11 in the step region 14 is changed to a desired shape.
図12Eは、熱拡散後の半導体装置100の構成の一例を示す。イオン注入領域15に注入されたイオンが熱拡散されることによりn型カラム11が形成される。このような製造工程を用いることにより、窪み形状を有するp型カラム12であっても、トレンチ埋め込み方式で製造できる。トレンチ埋め込み方式では、エピタキシャル成長されたn型カラム11は、同一の不純物濃度を有する。 FIG. 12E shows an example of the configuration of the semiconductor device 100 after thermal diffusion. The n-type column 11 is formed by thermally diffusing the ions implanted in the ion implantation region 15. By using such a manufacturing process, even a p-type column 12 having a recessed shape can be manufactured by a trench embedding method. In the trench embedding method, the epitaxially grown n-type column 11 has the same impurity concentration.
(実施例4)
図13A〜図13Eは、トレンチ埋め込み方式を用いた製造方法の一例を示す。本例は実施例3と段差領域14の形成方法が異なる。
(Example 4)
13A to 13E show an example of a manufacturing method using the trench embedding method. In this example, the method of forming the step region 14 is different from that of the third embodiment.
図13Aは、1段目のエピタキシャル成長後のスーパージャンクション領域10を示す。本例の半導体装置100は、トレンチ埋め込み方式を用いて製造されたスーパージャンクション領域10を備える。スーパージャンクション領域10は、2段でエピタキシャル成長される。 FIG. 13A shows the super junction region 10 after the first-stage epitaxial growth. The semiconductor device 100 of this example includes a super junction region 10 manufactured by using a trench embedding method. The super junction region 10 is epitaxially grown in two stages.
図13Bは、トレンチ形成工程後の半導体装置100の構成の一例を示す。エピタキシャル成長後のスーパージャンクション領域10を深堀りトレンチエッチングすることにより、p型カラム12の形状をしたトレンチ構造を形成する。 FIG. 13B shows an example of the configuration of the semiconductor device 100 after the trench forming step. A trench structure in the shape of a p-type column 12 is formed by deep trench etching of the super junction region 10 after epitaxial growth.
図13Cは、トレンチ埋め込み後の半導体装置100の構成の一例を示す。形成されたトレンチ構造内にp型エピタキシャル成長によりp型カラム12を形成する。p型カラム12は、一定の不純物濃度を有する。また、p型カラム12は、p型不純物濃度の傾斜を有するようにエピタキシャル成長されてよい。また、カラム傾斜領域13の上面に段差領域14となる半導体層16をエピタキシャル成長する。 FIG. 13C shows an example of the configuration of the semiconductor device 100 after embedding the trench. A p-type column 12 is formed by p-type epitaxial growth in the formed trench structure. The p-type column 12 has a constant impurity concentration. Further, the p-type column 12 may be epitaxially grown so as to have a slope of the p-type impurity concentration. Further, the semiconductor layer 16 to be the stepped region 14 is epitaxially grown on the upper surface of the column inclined region 13.
図13Dは、段差領域14におけるイオン注入工程の一例を示す。段差領域14の所定の領域において、p型カラム12形成用のp型不純物を注入する。また、必要に応じてn型カラム11形成用のn型不純物を注入してもよい。これにより、段差領域14におけるn型カラム11、およびp型カラム12を所望の形状に変化させる。 FIG. 13D shows an example of the ion implantation process in the step region 14. A p-type impurity for forming a p-type column 12 is injected into a predetermined region of the step region 14. Further, if necessary, n-type impurities for forming the n-type column 11 may be injected. As a result, the n-type column 11 and the p-type column 12 in the step region 14 are changed into a desired shape.
図13Eは、熱拡散後の半導体装置100の構成の一例を示す。イオン注入領域15に注入されたイオンが熱拡散されることによりp型カラム12が形成される。このような製造工程を用いることにより、窪み形状を有するp型カラム12であっても、トレンチ埋め込み方式で製造できる。トレンチ埋め込み方式では、エピタキシャル成長されたn型カラム11は、同一の不純物濃度を有する。なお、半導体層16は、n型カラム11と同一の不純物濃度としてもよい。 FIG. 13E shows an example of the configuration of the semiconductor device 100 after thermal diffusion. The p-type column 12 is formed by thermally diffusing the ions implanted in the ion implantation region 15. By using such a manufacturing process, even a p-type column 12 having a recessed shape can be manufactured by a trench embedding method. In the trench embedding method, the epitaxially grown n-type column 11 has the same impurity concentration. The semiconductor layer 16 may have the same impurity concentration as the n-type column 11.
以上、本発明を実施の形態を用いて説明したが、本発明の技術的範囲は上記実施の形態に記載の範囲には限定されない。上記実施の形態に、多様な変更または改良を加えることが可能であることが当業者に明らかである。その様な変更または改良を加えた形態も本発明の技術的範囲に含まれ得ることが、特許請求の範囲の記載から明らかである。 Although the present invention has been described above using the embodiments, the technical scope of the present invention is not limited to the scope described in the above embodiments. It will be apparent to those skilled in the art that various changes or improvements can be made to the above embodiments. It is clear from the description of the claims that such modified or improved forms may also be included in the technical scope of the present invention.
特許請求の範囲、明細書、および図面中において示した装置、システム、プログラム、および方法における動作、手順、ステップ、および段階等の各処理の実行順序は、特段「より前に」、「先立って」等と明示しておらず、また、前の処理の出力を後の処理で用いるのでない限り、任意の順序で実現しうることに留意すべきである。特許請求の範囲、明細書、および図面中の動作フローに関して、便宜上「まず、」、「次に、」等を用いて説明したとしても、この順で実施することが必須であることを意味するものではない。 The order of execution of operations, procedures, steps, steps, etc. in the devices, systems, programs, and methods shown in the claims, specification, and drawings is particularly "before" and "prior to". It should be noted that it can be realized in any order unless the output of the previous process is used in the subsequent process. Even if the scope of claims, the specification, and the operation flow in the drawings are explained using "first," "next," etc. for convenience, it means that it is essential to carry out in this order. It's not a thing.
10・・・スーパージャンクション領域、11・・・n型カラム、12・・・p型カラム、13・・・カラム傾斜領域、14・・・段差領域、15・・・イオン注入領域、16・・・半導体層、20・・・ドレイン領域、30・・・チャネル領域、40・・・ゲート・ソース領域、50・・・スーパージャンクション領域、51・・・n型カラム、52・・・p型カラム、53・・・低濃度領域、54・・・高濃度領域、55・・・カラム傾斜領域、56・・・低濃度傾斜領域、57・・・高濃度傾斜領域、100・・・半導体装置、500・・・半導体装置 10 ... Super junction region, 11 ... n-type column, 12 ... p-type column, 13 ... Column tilt region, 14 ... Step region, 15 ... Ion implantation region, 16 ... Semiconductor layer, 20 ... drain region, 30 ... channel region, 40 ... gate / source region, 50 ... super junction region, 51 ... n-type column, 52 ... p-type column , 53 ... low concentration region, 54 ... high concentration region, 55 ... column tilt region, 56 ... low concentration tilt region, 57 ... high concentration tilt region, 100 ... semiconductor device, 500 ... Semiconductor device
Claims (16)
前記スーパージャンクション構造の第1面側から第2面側に向けてPN比が増加する前記スーパージャンクション構造の第1領域と、
前記第1領域と接し、且つ、前記半導体装置のチャネル領域に隣接する前記スーパージャンクション構造の第2領域と、
を備え、
前記第2領域の任意の深さにおけるPN比が、前記第1領域の前記第2面側の端部におけるPN比よりも小さく、且つ、前記第2領域の厚さは、前記第1領域の厚さよりも薄く、
前記第2領域の前記第2導電型カラムの幅が、前記第1領域の前記第2面側の端部における前記第2導電型カラムの幅よりも小さく、
前記第1領域の前記第2面側の端部における前記第2導電型カラムの幅は、前記第1領域の前記第2面側の端部から前記第1面側の端部まで減少する、半導体装置。 In a semiconductor device having a super junction structure composed of a first conductive column and a second conductive column.
The first region of the super junction structure in which the PN ratio increases from the first surface side to the second surface side of the super junction structure, and
A second region of the super junction structure that is in contact with the first region and adjacent to the channel region of the semiconductor device.
With
The PN ratio at an arbitrary depth of the second region is smaller than the PN ratio at the end of the first region on the second surface side, and the thickness of the second region is that of the first region. Thinner than thickness,
The width of the second conductive column in the second region is smaller than the width of the second conductive column at the end of the first region on the second surface side.
The width of the second conductive column at the end on the second surface side of the first region decreases from the end on the second surface side of the first region to the end on the first surface side . Semiconductor device.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019124100A JP6777198B2 (en) | 2019-07-03 | 2019-07-03 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019124100A JP6777198B2 (en) | 2019-07-03 | 2019-07-03 | Semiconductor device |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015015457A Division JP6782529B2 (en) | 2015-01-29 | 2015-01-29 | Semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019192932A JP2019192932A (en) | 2019-10-31 |
JP6777198B2 true JP6777198B2 (en) | 2020-10-28 |
Family
ID=68391057
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019124100A Active JP6777198B2 (en) | 2019-07-03 | 2019-07-03 | Semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6777198B2 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113488389B (en) * | 2021-06-07 | 2022-11-11 | 西安电子科技大学 | Trench gate double-layer super-junction VDMOSFET semiconductor device and preparation method thereof |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3973395B2 (en) * | 2001-10-16 | 2007-09-12 | 株式会社豊田中央研究所 | Semiconductor device and manufacturing method thereof |
JP4304433B2 (en) * | 2002-06-14 | 2009-07-29 | 富士電機デバイステクノロジー株式会社 | Semiconductor element |
JP3634830B2 (en) * | 2002-09-25 | 2005-03-30 | 株式会社東芝 | Power semiconductor device |
CN104254920B (en) * | 2012-07-19 | 2017-03-08 | 富士电机株式会社 | Semiconductor device and the manufacture method of semiconductor device |
JP6782529B2 (en) * | 2015-01-29 | 2020-11-11 | 富士電機株式会社 | Semiconductor device |
-
2019
- 2019-07-03 JP JP2019124100A patent/JP6777198B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2019192932A (en) | 2019-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6782529B2 (en) | Semiconductor device | |
JP7111681B2 (en) | SiC-based super junction semiconductor device | |
JP4005312B2 (en) | Manufacturing method of semiconductor component | |
JP6817443B2 (en) | Power semiconductor devices with gate trenches and embedded termination structures, and related methods | |
US10325996B2 (en) | Method for producing a doped semiconductor layer | |
JP5052025B2 (en) | Power semiconductor device | |
JP2022046583A (en) | Superjunction power silicon carbide semiconductor devices formed via ion implantation channeling techniques and related methods | |
KR100485297B1 (en) | Semiconductor device and method of manufacturing the same | |
US9653595B2 (en) | Semiconductor device and semiconductor device fabrication method | |
US20080237774A1 (en) | Semiconductor device | |
JP5342752B2 (en) | Semiconductor device | |
JP2004119611A (en) | Power semiconductor device | |
JP2000040822A (en) | Superjunction semiconductor element and its manufacture | |
KR20010074945A (en) | High-voltage semiconductor component | |
US10915029B2 (en) | Particle irradiation apparatus, beam modifier device, and semiconductor device including a junction termination extension zone | |
CN112017954A (en) | Silicon carbide device with compensation region and method of manufacturing the same | |
JP2008227441A (en) | Semiconductor device and its manufacturing method | |
JP2009272397A (en) | Semiconductor device | |
JP5559232B2 (en) | Power semiconductor device | |
US11349019B2 (en) | Semiconductor device with an expanded doping concentration distribution in an accumulation region | |
JP6809071B2 (en) | Semiconductor devices and methods for manufacturing semiconductor devices | |
JP6777198B2 (en) | Semiconductor device | |
CN113745115A (en) | Super junction transistor device and method for forming super junction transistor device | |
JP2011109021A (en) | Semiconductor device | |
JP2018133476A (en) | Thyristor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190703 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190703 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200520 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200602 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200729 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200908 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200921 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6777198 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |