JP6763715B2 - Timing controller, its control method, electronic equipment using it - Google Patents

Timing controller, its control method, electronic equipment using it Download PDF

Info

Publication number
JP6763715B2
JP6763715B2 JP2016136892A JP2016136892A JP6763715B2 JP 6763715 B2 JP6763715 B2 JP 6763715B2 JP 2016136892 A JP2016136892 A JP 2016136892A JP 2016136892 A JP2016136892 A JP 2016136892A JP 6763715 B2 JP6763715 B2 JP 6763715B2
Authority
JP
Japan
Prior art keywords
clock
phase
read
data
timing controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016136892A
Other languages
Japanese (ja)
Other versions
JP2018010042A (en
Inventor
大輔 堀田
大輔 堀田
洋志 松村
洋志 松村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP2016136892A priority Critical patent/JP6763715B2/en
Priority to KR1020170086024A priority patent/KR102399389B1/en
Publication of JP2018010042A publication Critical patent/JP2018010042A/en
Application granted granted Critical
Publication of JP6763715B2 publication Critical patent/JP6763715B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Dram (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

本発明は、グラフィックコントローラからの画像データを受け、ゲートドライバ、ソースドライバに情報を伝送するタイミングコントローラに関する。 The present invention relates to a timing controller that receives image data from a graphic controller and transmits information to a gate driver and a source driver.

図1は、画像表示システムのブロック図である。画像表示システム100は、液晶パネルや有機ELパネルなどのディスプレイパネル102と、ゲートドライバ104、ソースドライバ106、グラフィックコントローラ110およびタイミングコントローラ200を備える。グラフィックコントローラ110は、ディスプレイパネル102に表示すべき画像データを生成する。この画像データに含まれるピクセル(RGB)データは、シリアル形式で、タイミングコントローラ200に伝送される。ケーブルはコネクタ112において着脱可能であってもよい。 FIG. 1 is a block diagram of an image display system. The image display system 100 includes a display panel 102 such as a liquid crystal panel or an organic EL panel, a gate driver 104, a source driver 106, a graphic controller 110, and a timing controller 200. The graphic controller 110 generates image data to be displayed on the display panel 102. The pixel (RGB) data included in the image data is transmitted to the timing controller 200 in a serial format. The cable may be detachable at the connector 112.

タイミングコントローラ200は、画像データを受け、各種、制御信号、タイミング信号(同期信号)を生成する。ゲートタイミング信号は、ゲートドライバ104に送信される。ゲートドライバ104は、ゲートタイミング信号と同期してディスプレイパネル102の走査線Lを順に選択する。またRGBデータは、それを出力すべきデータ線Lを駆動するソースドライバ106に供給される。 The timing controller 200 receives image data and generates various control signals and timing signals (synchronization signals). The gate timing signal is transmitted to the gate driver 104. The gate driver 104, in synchronization with the gate timing signal for selecting the scanning line L S of the display panel 102 in this order. The RGB data is supplied to the source driver 106 for driving the data line L D should output it.

図2は、図1のタイミングコントローラ200rのブロック図である。タイミングコントローラ200rは、入力インタフェース(レシーバ)回路202、ロジック回路204、SDRAM(Synchronous Dynamic Random Access Memory)206、出力インタフェース回路(トランスミッタ)208を備える。入力インタフェース回路202は、グラフィックコントローラ110からシリアル伝送されるビデオ入力データ(RGBデータ)を受信する。RGBデータは、ピクセルクロックCKと同期して伝送される。ピクセルクロックCKは、クロックラインを介して伝送されてもよいし、RGBデータに埋め込まれてもよい。タイミングコントローラ200は、入力インタフェース回路202が受信したピクセルクロックCKと同期して動作する。 FIG. 2 is a block diagram of the timing controller 200r of FIG. The timing controller 200r includes an input interface (receiver) circuit 202, a logic circuit 204, an SDRAM (Synchronous Dynamic Random Access Memory) 206, and an output interface circuit (transmitter) 208. The input interface circuit 202 receives video input data (RGB data) serially transmitted from the graphic controller 110. The RGB data is transmitted in synchronization with the pixel clock CK P. The pixel clock CK P may be transmitted via the clock line or may be embedded in RGB data. The timing controller 200 operates in synchronization with the pixel clock CK P received by the input interface circuit 202.

入力インタフェース回路202が受信したRGBデータは、SDRAM206にフレームデータあるいはラインデータ(以下、画像データと称する)として格納される。ロジック回路204は、SDRAM206に格納された画像データを受け、必要な信号処理を行う。信号処理を受けた画像データは、出力インタフェース回路208によって、ソースドライバ106に伝送される。 The RGB data received by the input interface circuit 202 is stored in the SDRAM 206 as frame data or line data (hereinafter referred to as image data). The logic circuit 204 receives the image data stored in the SDRAM 206 and performs necessary signal processing. The image data that has undergone signal processing is transmitted to the source driver 106 by the output interface circuit 208.

特開2000−78027号公報Japanese Unexamined Patent Publication No. 2000-78027 特開2007−96903号公報JP-A-2007-96903

図3(a)、(b)は、SDRAMからのデータ読み出しを示す図である。ロジック回路204がSDRAM206にリードアクセスすると、SDRAM206は、ロジック回路204が与えたクロックCKと同期して、データDQおよびデータストローブ信号DQSを発生する。 3 (a) and 3 (b) are diagrams showing data reading from SDRAM. When the logic circuit 204 reads and accesses the SDRAM 206, the SDRAM 206 generates the data DQ and the data strobe signal DQS in synchronization with the clock CK given by the logic circuit 204.

図3(a)は正常動作を示す。ロジック回路204は、データストローブ信号DQSを所定時間T遅延させて、リードクロックCKREADを生成し、リードクロックCKREADのエッジのタイミングで、データDQを取り込み(ラッチ)、リードデータを生成する。 FIG. 3A shows normal operation. Logic circuit 204, a data strobe signal DQS by a predetermined time T a delay, generates a read clock CK READ, at the timing of the edge of the read clock CK READ, captures data DQ (latch), and generates the read data.

ところが、急激な周波数変動や、温度、湿度等の外的要因や、遅延時間Tのばらつきによって、データDQを正しく取り込むことができない状況が生じうる。図3(b)では、SDRAM206が発生するデータDQおよびデータストローブ信号DQSの周波数(周期)が変動する様子が示されており、リードクロックCKREADのエッジが、データDQの区間の前半に位置するためセットアップ違反となり、リードデータがSDRAM206からのデータDQと不一致となる。 However, due to sudden frequency fluctuations, external factors such as temperature and humidity, and variations in the delay time Ta, a situation may occur in which the data DQ cannot be captured correctly. FIG. 3B shows how the frequencies (cycles) of the data DQ and the data strobe signal DQS generated by the SDRAM 206 fluctuate, and the edge of the read clock CK READ is located in the first half of the data DQ section. Therefore, the setup is violated, and the read data does not match the data DQ from the SDRAM 206.

本発明は係る状況に鑑みてなされたものであり、そのある態様の例示的な目的のひとつは、メモリに格納したデータを確実に取り込み可能なタイミングコントローラの提供にある。 The present invention has been made in view of such a situation, and one of an exemplary purpose of the embodiment is to provide a timing controller capable of reliably capturing data stored in a memory.

本発明のある態様は、タイミングコントローラに関する。タイミングコントローラは、画像データを構成するピクセルデータおよびそれに付随するピクセルクロックをグラフィックコントローラから受信するレシーバと、レシーバが受信したピクセルデータを保持するメモリと、メモリからピクセルデータを読み出すメモリリード回路と、メモリリード回路が読み出したピクセルデータに信号処理を施すロジック回路と、ロジック回路による信号処理を経たピクセルデータをソースドライバに送信するトランスミッタと、を備える。メモリリード回路は、ピクセルクロックにもとづいて多相クロックを発生する多相クロック発生器と、自動調整期間において、メモリにリードアクセスし、メモリからのデータストローブ信号を多相クロックを用いて取り込み、多相クロックのうちデータストローブ信号のハイ区間の実質的に中央に位置するひとつをハイ区間用の第1リードクロック、多相クロックのうちデータストローブ信号のロー区間の実質的に中央に位置する別のひとつをロー区間用の第2リードクロックとする自動調整回路と、通常期間において、メモリからのデータを、第1リードクロックおよび第2リードクロックを利用して取り込むラッチ回路と、を含む。自動調整期間におけるリードアクセスには、バーストリードが利用されてもよい。 One aspect of the present invention relates to a timing controller. The timing controller includes a receiver that receives the pixel data that constitutes the image data and the pixel clock that accompanies it from the graphic controller, a memory that holds the pixel data received by the receiver, a memory read circuit that reads the pixel data from the memory, and a memory. It includes a logic circuit that performs signal processing on the pixel data read by the read circuit, and a transmitter that transmits the pixel data that has undergone signal processing by the logic circuit to the source driver. The memory read circuit has a multi-phase clock generator that generates a multi-phase clock based on a pixel clock, and a multi-phase clock that reads and accesses the memory during the automatic adjustment period and captures the data strobe signal from the memory using the multi-phase clock. One of the phase clocks located substantially in the center of the high section of the data strobe signal is the first read clock for the high section, and another of the polyphase clocks located substantially in the center of the low section of the data strobe signal. It includes an automatic adjustment circuit in which one is used as a second read clock for a low section, and a latch circuit that takes in data from a memory by using a first read clock and a second read clock in a normal period. Burst read may be used for read access during the automatic adjustment period.

この態様によると、データストローブ信号DQSのハイ区間、ロー区間それぞれの中央に位置するリードクロックを生成できるため、データを確実に取り込むことができる。 According to this aspect, since the read clock located at the center of each of the high section and the low section of the data strobe signal DQS can be generated, data can be reliably captured.

多相クロックは、第1相クロックから第N相クロック(Nは2以上の整数)を含んでもよい。自動調整回路は、第i相クロックから第j相クロックの間がデータストローブ信号のハイ区間であったとき、第i相クロックと第j相クロックの中央のクロックを、第1リードクロックとしてもよい。 The polyphase clock may include a first phase clock to an N phase clock (N is an integer of 2 or more). When the interval between the phase i clock and the phase j clock is the high section of the data strobe signal, the automatic adjustment circuit may use the central clock of the phase i clock and the phase j clock as the first read clock. ..

さらに自動調整回路は、第k相クロックから第l相クロックの間がロー区間であったとき、第k相クロックと第l相クロックの中央のクロックを、第2リードクロックとしてもよい。
ハイ区間とロー区間のリードクロックを独立に調節することにより、データストローブ信号DQSのデューティ比が50%からずれている場合にも、最適なリードクロックを生成できる。
Further, when the interval between the k-phase clock and the l-phase clock is a low section, the automatic adjustment circuit may use the central clock of the k-phase clock and the l-phase clock as the second read clock.
By adjusting the read clocks of the high section and the low section independently, the optimum read clock can be generated even when the duty ratio of the data strobe signal DQS deviates from 50%.

自動調整回路は、第1リードクロックに対して所定相シフトしたクロックを第2リードクロックとしてもよい。これにより回路を簡素化できる。 In the automatic adjustment circuit, a clock shifted by a predetermined phase with respect to the first read clock may be used as the second read clock. This simplifies the circuit.

自動調整回路は、第1相クロックから第N相クロック(Nは2以上の整数)を含み、第k相クロックから第l相クロックの間がロー区間であったとき、第k相クロックと第l相クロックの中央のクロックを、第2リードクロックとしてもよい。自動調整回路は、第2リードクロックに対して所定相シフトしたクロックを第1リードクロックとしてもよい。 The automatic adjustment circuit includes the first-phase clock to the N-phase clock (N is an integer of 2 or more), and when the interval between the k-phase clock and the l-phase clock is a low interval, the k-phase clock and the th-phase clock are included. The central clock of the l-phase clock may be used as the second read clock. The automatic adjustment circuit may use a clock that is shifted by a predetermined phase with respect to the second read clock as the first read clock.

自動調整期間は、1フレームのブランク区間に挿入されてもよい。これにより画像表示中に、表示を中断せずにリードクロックのタイミング調整を行うことができる。 The automatic adjustment period may be inserted in a blank section of one frame. As a result, the read clock timing can be adjusted without interrupting the display during the image display.

自動調整期間は、毎フレーム発生してもよい。これにより短い時間スケールの周波数変動や温度、湿度等の変動に追従することができる。 The automatic adjustment period may occur every frame. This makes it possible to follow fluctuations in frequency, temperature, humidity, etc. on a short time scale.

自動調整回路は、データストローブ信号のハイ区間またはロー区間の少なくとも一方が所定幅に満たないとき、異常と判定してもよい。これによりメモリの異常検出が可能となる。 The automatic adjustment circuit may determine that the data strobe signal is abnormal when at least one of the high section and the low section of the data strobe signal is less than a predetermined width. This makes it possible to detect abnormalities in the memory.

自動調整回路は、異常と判定すると、メモリを初期化してもよい。もし異常がメモリに起因している場合には、メモリの初期化により、タイミングコントローラを正常に復帰させることができる。 If the automatic adjustment circuit determines that it is abnormal, the memory may be initialized. If the error is caused by the memory, the timing controller can be restored to normal by initializing the memory.

自動調整回路は、ハイ区間内に、所定幅以下のロー区間が発生したとき、当該ロー区間を無視してもよい。自動調整回路は、ロー区間内に、所定幅以下のハイ区間が発生したとき、当該ハイ区間を無視してもよい。短いロー区間あるいはハイ区間はノイズとしてマスクすることで、自動調整の精度を高めることができる。 When a low section having a predetermined width or less occurs in the high section, the automatic adjustment circuit may ignore the low section. When a high section having a predetermined width or less occurs in the low section, the automatic adjustment circuit may ignore the high section. By masking the short low section or high section as noise, the accuracy of automatic adjustment can be improved.

多相クロックは8,12,16,24,32相のいずれかであってもよい。 The polyphase clock may be any of 8, 12, 16, 24, and 32 phases.

タイミングコントローラは、ひとつの半導体基板に一体集積化されてもよい。
「一体集積化」とは、回路の構成要素のすべてが半導体基板上に形成される場合や、回路の主要構成要素が一体集積化される場合が含まれ、回路定数の調節用に一部の抵抗やキャパシタなどが半導体基板の外部に設けられていてもよい。
The timing controller may be integrally integrated on one semiconductor substrate.
"Integrated integration" includes cases where all the components of a circuit are formed on a semiconductor substrate or cases where the main components of a circuit are integrated integrally, and some of them are used for adjusting circuit constants. A resistor, a capacitor, or the like may be provided outside the semiconductor substrate.

本発明の別の態様は、電子機器に関する。電子機器は、上述のいずれかのタイミングコントローラを備える。 Another aspect of the invention relates to electronic devices. The electronic device includes any of the timing controllers described above.

本発明の別の態様は、ディスプレイ装置に関する。ディスプレイ装置は、上述のいずれかのタイミングコントローラを備える。 Another aspect of the invention relates to a display device. The display device includes any of the timing controllers described above.

なお、以上の構成要素を任意に組み合わせたもの、あるいは本発明の表現を、方法、装置などの間で変換したものもまた、本発明の態様として有効である。 It should be noted that an arbitrary combination of the above components or a conversion of the expression of the present invention between methods, devices and the like is also effective as an aspect of the present invention.

本発明のある態様によれば、メモリに格納したデータを確実に取り込むことができる。 According to an aspect of the present invention, the data stored in the memory can be reliably captured.

画像表示システムのブロック図である。It is a block diagram of an image display system. 図1のタイミングコントローラのブロック図である。It is a block diagram of the timing controller of FIG. 図3(a)、(b)は、SDRAMからのデータ読み出しを示す図である。3 (a) and 3 (b) are diagrams showing data reading from SDRAM. 実施の形態に係るタイミングコントローラのブロック図である。It is a block diagram of the timing controller which concerns on embodiment. データストローブ信号と多相クロックを示す波形図である。It is a waveform diagram which shows a data strobe signal and a polymorphic clock. 自動調整回路の構成例を示す図である。It is a figure which shows the structural example of the automatic adjustment circuit. 図7(a)は、タイミングコントローラの自動調整期間の動作波形図であり、図7(b)は、タイミングコントローラの通常期間の動作波形図である。FIG. 7A is an operation waveform diagram of the automatic adjustment period of the timing controller, and FIG. 7B is an operation waveform diagram of the normal period of the timing controller. 図8(a)は、第1変形例の動作波形図であり、図8(b)は、第2変形例の動作波形図である。FIG. 8A is an operation waveform diagram of the first modification, and FIG. 8B is an operation waveform diagram of the second modification. 電子機器を示す図である。It is a figure which shows the electronic device.

以下、本発明を好適な実施の形態をもとに図面を参照しながら説明する。各図面に示される同一または同等の構成要素、部材、処理には、同一の符号を付するものとし、適宜重複した説明は省略する。また、実施の形態は、発明を限定するものではなく例示であって、実施の形態に記述されるすべての特徴やその組み合わせは、必ずしも発明の本質的なものであるとは限らない。 Hereinafter, the present invention will be described with reference to the drawings based on preferred embodiments. The same or equivalent components, members, and processes shown in the drawings shall be designated by the same reference numerals, and redundant description will be omitted as appropriate. Further, the embodiment is not limited to the invention but is an example, and all the features and combinations thereof described in the embodiment are not necessarily essential to the invention.

本明細書において、「部材Aが、部材Bと接続された状態」とは、部材Aと部材Bが物理的に直接的に接続される場合のほか、部材Aと部材Bが、電気的な接続状態に影響を及ぼさず、あるいは機能を阻害しない他の部材を介して間接的に接続される場合も含む。
同様に、「部材Cが、部材Aと部材Bの間に設けられた状態」とは、部材Aと部材C、あるいは部材Bと部材Cが直接的に接続される場合のほか、電気的な接続状態に影響を及ぼさず、あるいは機能を阻害しない他の部材を介して間接的に接続される場合も含む。
In the present specification, the "state in which the member A is connected to the member B" means that the member A and the member B are physically directly connected, and the member A and the member B are electrically connected. It also includes the case of being indirectly connected via another member that does not affect the connection state or interfere with the function.
Similarly, "a state in which the member C is provided between the member A and the member B" means that the member A and the member C, or the member B and the member C are directly connected, and also electrically. It also includes the case of being indirectly connected via another member that does not affect the connection state or interfere with the function.

図4は、実施の形態に係るタイミングコントローラ200のブロック図である。このタイミングコントローラ200は、図1に示す画像表示システム100に使用され、画像データを構成するピクセル(RGB)データおよびそれに付随するピクセルクロックCKを、グラフィックコントローラ110から受信し、データドライバ(不図示)に出力する。たとえばピクセルデータは、差動シリアル形式で伝送される。 FIG. 4 is a block diagram of the timing controller 200 according to the embodiment. The timing controller 200 is used in the image display system 100 shown in FIG. 1, receives pixel (RGB) data constituting the image data and a pixel clock CK P associated therewith from the graphic controller 110, and receives data driver (not shown). ) Is output. For example, pixel data is transmitted in differential serial format.

タイミングコントローラ300は、レシーバ302、メモリ304、ロジック回路306、トランスミッタ308、メモリリード回路310を備え、ひとつの半導体基板に一体集積化された機能IC(Integrated Circuit)である。 The timing controller 300 includes a receiver 302, a memory 304, a logic circuit 306, a transmitter 308, and a memory read circuit 310, and is a functional IC (Integrated Circuit) integrally integrated on one semiconductor substrate.

レシーバ302は、画像データを構成するピクセルデータおよびそれに付随するピクセルクロックCKをグラフィックコントローラ110から受信する。たとえばレシーバ302は、LVDS(Low Voltage Differential Signaling)などの差動インタフェースであってもよい。 The receiver 302 receives the pixel data constituting the image data and the pixel clock CK P associated therewith from the graphic controller 110. For example, the receiver 302 may be a differential interface such as LVDS (Low Voltage Differential Signaling).

メモリ304は、レシーバ302が受信したピクセルデータを保持する。メモリ304はSDRAMが好適であるがその限りではない。メモリ304は、ピクセルデータをひとつあるいは複数ラインに渡って保持するラインメモリ、あるいは1フレーム分のピクセルデータを保持するフレームメモリであり得る。 The memory 304 holds the pixel data received by the receiver 302. SDRAM is suitable for the memory 304, but this is not the case. The memory 304 may be a line memory that holds pixel data over one or a plurality of lines, or a frame memory that holds pixel data for one frame.

メモリリード回路310は、メモリ304からピクセルデータを読み出す。ロジック回路306は、メモリリード回路310が読み出したピクセルデータに信号処理を施す。ロジック回路306の信号処理は特に限定されず、公知技術を用いればよいが、たとえば、γ(ガンマ)補正、FRC(Frame Rate Control)処理、RGBマッピングなどが例示される。 The memory read circuit 310 reads pixel data from the memory 304. The logic circuit 306 performs signal processing on the pixel data read by the memory read circuit 310. The signal processing of the logic circuit 306 is not particularly limited, and a known technique may be used, and examples thereof include γ (gamma) correction, FRC (Frame Rate Control) processing, and RGB mapping.

トランスミッタ308は、ロジック回路306による信号処理を経たピクセルデータをソースドライバ106に送信する。 The transmitter 308 transmits the pixel data that has undergone signal processing by the logic circuit 306 to the source driver 106.

メモリリード回路310は、多相クロック発生器312、自動調整回路314、ラッチ回路316を備える。多相クロック発生器312は、ピクセルクロックCKにもとづいて多相クロックを発生する。多相(N相)クロックCKは、位相が360°/Nずつシフトしている第1相クロックCK〜第N相クロックCKを含む。図5は、データストローブ信号DQSと多相クロックCK〜CKを示す波形図である。ただしNは2以上の整数であり、本実施の形態ではN=32である。なおNは特に限定されず、4,8,12,16,24,48,64など別の値であってもよい。多相クロック発生器312の構成は特に限定されず、公知技術を用いればよい。 The memory read circuit 310 includes a multi-phase clock generator 312, an automatic adjustment circuit 314, and a latch circuit 316. The multi-phase clock generator 312 generates a multi-phase clock based on the pixel clock CK P. The multi-phase (N-phase) clock CK includes a first-phase clock CK 1 to an N-phase clock CK N whose phases are shifted by 360 ° / N. FIG. 5 is a waveform diagram showing the data strobe signal DQS and the polyphase clocks CK 1 to CK N. However, N is an integer of 2 or more, and in this embodiment, N = 32. Note that N is not particularly limited, and may have another value such as 4, 8, 12, 16, 24, 48, or 64. The configuration of the multi-phase clock generator 312 is not particularly limited, and a known technique may be used.

図4に戻る。自動調整回路314は、自動調整期間において、メモリ304にリードアクセスする。自動調整期間におけるリードアクセスには、バーストリードを利用することができる。これに応答して、メモリ304からはデータストローブ信号DQSが出力される。自動調整回路314は、多相クロックCKを用いてデータストローブ信号DQSを取り込み、ハイ区間とロー区間を判定する。そして多相クロックCK〜CKのうちデータストローブ信号DQSのハイ区間の実質的に中央に位置するひとつCKをハイ区間用の第1リードクロックとし、多相クロックCK〜CKのうちデータストローブ信号DQSのロー区間の実質的に中央に位置する別のひとつをロー区間用の第2リードクロックCKとする。 Return to FIG. The automatic adjustment circuit 314 reads and accesses the memory 304 during the automatic adjustment period. Burst read can be used for read access during the automatic adjustment period. In response to this, the data strobe signal DQS is output from the memory 304. The automatic adjustment circuit 314 takes in the data strobe signal DQS using the multi-phase clock CK, and determines the high section and the low section. Then, among the polyphase clocks CK 1 to CK N , one CK H located substantially in the center of the high section of the data strobe signal DQS is set as the first read clock for the high section, and among the polyphase clocks CK 1 to CK N. another one substantially located in the center of the low period of the data strobe signal DQS and the second read clock CK L for low period.

ラッチ回路316は、通常期間において、メモリ304からのデータDQ(メモリの出力に発生するデータ)を、第1リードクロックCKおよび第2リードクロックCKを利用して取り込む。 In the normal period, the latch circuit 316 takes in the data DQ (data generated in the output of the memory) from the memory 304 by using the first read clock CK H and the second read clock CK L.

図6は、自動調整回路314の構成例を示す図である。図6には、第1リードクロックCKの発生に関連する部分(314H)のみが示される。自動調整回路314は、N相に対応する複数のフリップフロップFF〜FF32、フェーズ判定器320、マルチプレクサ(セレクタ)322を備える。複数のフリップフロップFF〜FF32は、対応するクロックCK〜CK32を利用して、データストローブ信号DQSを取り込む。フェーズ判定器320は、複数のフリップフロップFF〜FF32の出力Q〜Q32を受け、それぞれを期待値(ハイ区間を判定するため1、すなわちハイ)と比較し、一致、不一致を判定する。そして、連続するQ〜Qが期待値と一致するとき、第i相クロックCKから第j相クロックCKの間がデータストローブ信号DQSのハイ区間であることを示す。フェーズ判定器320は、iとjに基づく数値演算によってその中点を計算し、中点を示すフェーズセレクト(PHASE_SEL)信号を生成する。セレクタ322は、複数のクロックCK〜CK32のうち、PHASE_SEL信号が示すひとつを選択し、第i相クロックCKと第j相クロックCKの中央のクロックを、第1リードクロックCKとする。 FIG. 6 is a diagram showing a configuration example of the automatic adjustment circuit 314. 6, only the portion (314H) are shown to be associated with the occurrence of the first read clock CK H. The automatic adjustment circuit 314 includes a plurality of flip-flops FF 1 to FF 32 corresponding to the N phase, a phase determination device 320, and a multiplexer (selector) 322. The plurality of flip-flops FF 1 to FF 32 use the corresponding clocks CK 1 to CK 32 to capture the data strobe signal DQS. The phase determiner 320 receives the outputs Q 1 to Q 32 of a plurality of flip-flops FF 1 to FF 32 , compares each of them with the expected value (1 to determine the high interval, that is, high), and determines match or mismatch. To do. Then, when the continuous Q i to Q j match the expected value, it is indicated that the period between the phase i clock CK i and the phase j clock CK j is the high section of the data strobe signal DQS. The phase determination device 320 calculates the midpoint by numerical calculation based on i and j, and generates a phase select (PHASE_SEL) signal indicating the midpoint. The selector 322 selects one of the plurality of clocks CK 1 to CK 32 indicated by the PHASE_SEL signal, and sets the central clock of the phase i clock CK i and the phase j clock CK j as the first read clock CK H. To do.

第2リードクロックCKの発生に関連する部分(314L)ついても同様の構成によって生成できる。具体的には、フェーズ判定器320における期待値を0(ロー)とすればよい。連続するQ〜Qが期待値と一致するとき、第k相クロックCKから第l相クロックCKの間がデータストローブ信号DQSのロー区間であることを示す。フェーズ判定器320は、kとlに基づく数値演算によってその中点を計算し、中点を示すフェーズセレクト(PHASE_SEL)信号を生成する。セレクタ322は、複数のクロックCK〜CK32のうち、PHASE_SEL信号が示すひとつを選択し、第k相クロックCKと第l相クロックCKの中央のクロックを、第2リードクロックCKとする。なお回路314Hと314Lは、一部のハードウェアを共有して構成されてもよい。 The portion (314L) related to the generation of the second read clock CK L can also be generated by the same configuration. Specifically, the expected value in the phase determination device 320 may be set to 0 (low). When the continuous Q k to Q l match the expected value, it indicates that the section between the k-phase clock CK k and the l-phase clock CK l is the low interval of the data strobe signal DQS. The phase determination device 320 calculates the midpoint by numerical calculation based on k and l, and generates a phase select (PHASE_SEL) signal indicating the midpoint. The selector 322 selects one of the plurality of clocks CK 1 to CK 32 indicated by the PHASE_SEL signal, and sets the central clock of the k-phase clock CK k and the l-phase clock CK l as the second read clock CK L. To do. The circuits 314H and 314L may be configured by sharing some hardware.

以上がタイミングコントローラ300の構成である。続いて図4のタイミングコントローラ300の動作を説明する。 The above is the configuration of the timing controller 300. Subsequently, the operation of the timing controller 300 of FIG. 4 will be described.

図7(a)は、タイミングコントローラ300の自動調整期間の動作波形図である。自動調整期間は、フレーム内のブランク区間に挿入される。ブランク期間を利用することで、画像表示中に、表示を中断せずにリードクロックのタイミング調整を行うことができる。自動調整は、所定フレーム数ごとに、あるいは所定時間ごとに実行することができる。 FIG. 7A is an operation waveform diagram of the timing controller 300 during the automatic adjustment period. The automatic adjustment period is inserted in the blank section in the frame. By using the blank period, it is possible to adjust the read clock timing without interrupting the display during the image display. The automatic adjustment can be executed every predetermined number of frames or every predetermined time.

短い時間スケールにおける周波数変動やジッタ変動が大きいプラットフォームでは、短いサイクルで、たとえば1〜3フレーム周期で自動調整を実行するとよい。これにより、短時間の変動に対応できる。反対に、変動の時間スケールが長いプラットフォームでは、自動調整の頻度を下げることが好ましく、たとえば数十フレーム〜数百フレームに1回、すなわち数秒に1回程度、自動調整を行ってもよい。この場合、消費電力を低減できる。自動調整期間はタイミングコントローラ300の起動ごとに1回実行してもよい。 On platforms with large frequency fluctuations and jitter fluctuations on a short time scale, it is advisable to perform automatic adjustment in a short cycle, for example, in a cycle of 1 to 3 frames. This makes it possible to deal with short-term fluctuations. On the contrary, on a platform having a long fluctuation time scale, it is preferable to reduce the frequency of automatic adjustment, and for example, automatic adjustment may be performed once every several tens to several hundreds of frames, that is, about once every few seconds. In this case, power consumption can be reduced. The automatic adjustment period may be executed once for each activation of the timing controller 300.

図7には、データストローブ信号DQS、ハイ側のデータQ〜Q32の判定結果、第1リードクロックCK、ロー側のデータQ〜Q32の判定結果(Judge Result)、第2リードクロックCKが示される。判定結果は、○が一致を、×が不一致を示す。 7 shows the data strobe signal DQS, the decision result in the high side of the data Q 1 to Q 32, the determination result of the first read clock CK H, the low side of the data Q 1 ~Q 32 (Judge Result) , second lead The clock CK L is shown. In the judgment result, ◯ indicates a match and × indicates a disagreement.

ハイ側に着目すると、Q〜Q21が一致を示しており、第6相〜第21相の間がハイ区間であることがわかる。すなわちi=6,j=21である。それらの中点として第13相が選択され、クロックCK13が第1リードクロックCKとなる。 Focusing on the high side, Q 6 to Q 21 is shows a match, it can be seen that during the sixth phase, second 21 phase is the high period. That is, i = 6, j = 21. The thirteenth phase is selected as the midpoint among them, and the clock CK 13 becomes the first read clock CK H.

ロー側に着目すると、Q22〜Qが一致を示しており、第22相〜第5相の間がそれらの間がロー区間であることがわかる。すなわちk=22,l=5である。それらの中点として第29相が選択され、クロックCK29が第2リードクロックCKとなる。 Focusing on the low side, it can be seen that Q 22 to Q 5 show agreement, and that there is a low section between the 22nd phase and the 5th phase. That is, k = 22, l = 5. The 29th phase is selected as the midpoint among them, and the clock CK 29 becomes the second read clock CK L.

図7(b)は、タイミングコントローラ300の通常期間の動作波形図である。ラッチ回路316は、第1リードクロックCKを用いて、第2リードクロックCKを用いてデータストローブ信号DQSのハイ区間に位置するデータDQ(D,D,D…)を取り込み、データストローブ信号DQSのロー区間に位置するデータDQ(D,D,D…)を取り込む。 FIG. 7B is an operation waveform diagram of the timing controller 300 during a normal period. The latch circuit 316 uses the first read clock CK H and uses the second read clock CK L to capture the data DQ (D 0 , D 2 , D 4 ...) Located in the high section of the data strobe signal DQS. Data strobe signal Data DQ (D 1 , D 3 , D 5 ...) located in the low section of the DQS is taken in.

以上がタイミングコントローラ300の動作である。
タイミングコントローラ300によれば、データストローブ信号DQSのハイ区間、ロー区間それぞれの中央に位置するリードクロックCK,CKを生成できるため、データDQを確実に取り込むことができ、周波数変動、電源電圧変動、温度や湿度の変動に対する耐性を高めることができる。
The above is the operation of the timing controller 300.
According to the timing controller 300, the read clocks CK H and CK L located at the center of each of the high section and the low section of the data strobe signal DQS can be generated, so that the data DQ can be reliably captured, and the frequency fluctuation and the power supply voltage can be obtained. It can increase resistance to fluctuations and fluctuations in temperature and humidity.

また図7(a)に示したように、ハイ区間とロー区間のリードクロックを独立に調節することにより、データストローブ信号DQSのデューティ比が50%からずれている場合にも、最適なリードクロックCK,CKを生成できる。 Further, as shown in FIG. 7 (a), by adjusting the read clocks in the high section and the low section independently, the optimum read clock is obtained even when the duty ratio of the data strobe signal DQS deviates from 50%. CK H and CK L can be generated.

以上、本発明について、実施の形態をもとに説明した。この実施の形態は例示であり、それらの各構成要素や各処理プロセス、それらの組み合わせには、さまざまな変形例が存在しうる。以下、こうした変形例について説明する。 The present invention has been described above based on the embodiments. This embodiment is an example, and there may be various variations in each of these components, each processing process, and their combination. Hereinafter, such a modification will be described.

(第1変形例)
自動調整回路314は、データストローブ信号DQSのハイ区間またはロー区間の少なくとも一方が所定幅(所定相数)に満たないとき、異常と判定してもよい。たとえば、N=32の場合に、ハイ区間またはロー区間が3相に満たない場合には、異常と判定してもよい。なおしきい値(所定相数)は任意に定めることができる。
(First modification)
The automatic adjustment circuit 314 may determine that it is abnormal when at least one of the high section and the low section of the data strobe signal DQS is less than a predetermined width (predetermined number of phases). For example, when N = 32 and the high section or the low section is less than three phases, it may be determined as abnormal. The threshold value (predetermined number of phases) can be arbitrarily set.

図8(a)は、第1変形例の動作波形図である。メモリが正常動作していれば、データストローブ信号DQSのデューティ比は50%あるいはそれに近い値となるため、ハイ区間は16相前後となる。しかしながら、メモリに異常が発生すると、デューティ比が50%から逸脱し、ハイ区間(あるいはロー区間)が極端に短くなる。図8(a)では、ハイ区間が第9相から第11相の三相分であるため異常と判定される FIG. 8A is an operation waveform diagram of the first modification. If the memory is operating normally, the duty ratio of the data strobe signal DQS will be 50% or a value close to it, so that the high section will be around 16 phases. However, when an abnormality occurs in the memory, the duty ratio deviates from 50% and the high section (or low section) becomes extremely short. In FIG. 8A, since the high section is for three phases from the 9th phase to the 11th phase, it is determined to be abnormal.

さらに自動調整回路314は、異常と判定すると、メモリ304を初期化する。もし異常がメモリ304に起因している場合には、メモリ304の初期化により、タイミングコントローラ300を正常に復帰させることができる。 Further, the automatic adjustment circuit 314 initializes the memory 304 when it determines that it is abnormal. If the abnormality is caused by the memory 304, the timing controller 300 can be restored to normal by initializing the memory 304.

自動調整回路314は、異常と判定した場合、タイミングコントローラ300の外部に、異常を通知してもよい。 When the automatic adjustment circuit 314 determines that there is an abnormality, the automatic adjustment circuit 314 may notify the abnormality to the outside of the timing controller 300.

(第2変形例)
自動調整回路314は、ハイ区間内に、所定幅(たとえば1または2相分)以下のロー区間が発生したとき、当該ロー区間を無視する。また自動調整回路314は、ロー区間内に、所定幅以下のハイ区間(たとえば1または2相分)が発生したとき、当該ハイ区間を無視する。
(Second modification)
When a low section having a predetermined width (for example, one or two phases) or less occurs in the high section, the automatic adjustment circuit 314 ignores the low section. Further, when a high section (for example, one or two phases) having a predetermined width or less occurs in the low section, the automatic adjustment circuit 314 ignores the high section.

図8(b)は、第2変形例の動作波形図である。第4相から第19相にわたり、データストローブ信号DQSがハイ区間である。ノイズの影響によって第6相の判定が不一致と誤検出されたとする。このときに第7相から第19相をハイ区間とすると、第13相のクロックCK13がリードクロックCKとなるが、これは真のハイ区間の中心からずれてしまう。 FIG. 8B is an operation waveform diagram of the second modification. The data strobe signal DQS is in the high section from the 4th phase to the 19th phase. It is assumed that the determination of the sixth phase is erroneously detected as a mismatch due to the influence of noise. At this time, if the 7th to 19th phases are set as the high section, the clock CK 13 of the 13th phase becomes the read clock CK H , but this deviates from the center of the true high section.

第2変形例では、第6相におけるロー区間(すなわち不一致)が無視されるため、第4相から第19相を正しくハイ区間と判定することができる。これにより、真のハイ区間の中心に位置するクロックCK11をリードクロックCKとして選択することができる。 In the second modification, since the low section (that is, the mismatch) in the sixth phase is ignored, the fourth to 19th phases can be correctly determined as the high section. As a result, the clock CK 11 located at the center of the true high section can be selected as the lead clock CK H.

(第3変形例)
実施の形態では、第1リードクロックCKと第2リードクロックCKの両方について、独立に位相を自動調整したが、その限りではなく、一方を他方に従属させてもよい。一方(たとえばハイ区間)についてのみリードクロックCKを自動調整し、他方(たとえばロー区間)については、自動調整されたクロックCKに対して所定相シフトしたクロックを用いてもよい。たとえばN=32相であれば、クロックCKに対して15〜17相程度シフトしたクロックを第2リードクロックCKとして用いることができる。N=16であれば、クロックCKに対して7〜9相程度シフトしたクロックを第2リードクロックCKとして用いることができる。
(Third modification example)
In the embodiment, the phases of both the first read clock CK H and the second read clock CK L are automatically adjusted independently, but the phase is not limited to this, and one may be subordinate to the other. The read clock CK H may be automatically adjusted only for one (for example, the high section), and a clock shifted by a predetermined phase from the automatically adjusted clock CK H may be used for the other (for example, the low section). For example, when N = 32 phases, a clock shifted by about 15 to 17 phases with respect to the clock CK H can be used as the second read clock CK L. If N = 16, a clock shifted by about 7 to 9 phases with respect to the clock CK H can be used as the second read clock CK L.

このましくは、第1リードクロックCKと第2リードクロックCKを独立に自動調整する第1モードと、一方を自動調整し、他方を従属させる第2モードを、選択可能としてもよい。 In this case, a first mode in which the first read clock CK H and the second read clock CK L are automatically adjusted independently and a second mode in which one is automatically adjusted and the other is subordinate may be selectable.

(第4変形例)
自動調整回路314は、データストローブ信号DQSの複数のサイクルにわたって、ハイ区間、ロー区間を測定し、複数の測定の平均にもとづいて、リードクロックCK,CKを決定してもよい。
(Fourth modification)
The automatic adjustment circuit 314 may measure the high section and the low section over a plurality of cycles of the data strobe signal DQS, and may determine the read clocks CK H and CK L based on the average of the plurality of measurements.

最後に、タイミングコントローラ200の用途を説明する。
図9は、電子機器500を示す図である。図9の電子機器500は、ラップトップコンピュータやタブレット端末、スマートホン、ポータブルゲーム機、オーディオプレイヤなどであり得る。電子機器500は、筐体502に内蔵されたグラフィックコントローラ110、ディスプレイパネル102、ゲートドライバ104、ソースドライバ106を備える。タイミングコントローラ300とグラフィックコントローラ110の間には、差動トランスミッタ、伝送路および差動レシーバを含む伝送装置120が設けられてもよい。
Finally, the use of the timing controller 200 will be described.
FIG. 9 is a diagram showing an electronic device 500. The electronic device 500 of FIG. 9 can be a laptop computer, a tablet terminal, a smartphone, a portable game machine, an audio player, or the like. The electronic device 500 includes a graphic controller 110, a display panel 102, a gate driver 104, and a source driver 106 built in the housing 502. A transmission device 120 including a differential transmitter, a transmission line, and a differential receiver may be provided between the timing controller 300 and the graphic controller 110.

タイミングコントローラ300は、電子機器500のほか、自動車のコンソールに埋め込まれる車載ディスプレイ、医療機器などに用いることもできる。 In addition to the electronic device 500, the timing controller 300 can also be used for an in-vehicle display embedded in a console of an automobile, a medical device, and the like.

実施の形態にもとづき、具体的な語句を用いて本発明を説明したが、実施の形態は、本発明の原理、応用を示しているにすぎず、実施の形態には、請求の範囲に規定された本発明の思想を逸脱しない範囲において、多くの変形例や配置の変更が認められる。 Although the present invention has been described using specific terms and phrases based on the embodiments, the embodiments merely indicate the principles and applications of the present invention, and the embodiments are defined in the claims. Many modifications and arrangement changes are permitted without departing from the ideas of the present invention.

100…画像表示システム、102…ディスプレイパネル、104…ゲートドライバ、106…ソースドライバ、110…グラフィックコントローラ、200,300…タイミングコントローラ、302…レシーバ、304…メモリ、306…ロジック回路、308…トランスミッタ、310…メモリリード回路、312…多相クロック発生器、314…自動調整回路、316…ラッチ回路、320…フェーズ判定器、322…セレクタ、DQ…データ、DQS…データストローブ信号、500…電子機器。 100 ... image display system, 102 ... display panel, 104 ... gate driver, 106 ... source driver, 110 ... graphic controller, 200, 300 ... timing controller, 302 ... receiver, 304 ... memory, 306 ... logic circuit, 308 ... transmitter, 310 ... Memory read circuit, 312 ... Multiphase clock generator, 314 ... Automatic adjustment circuit, 316 ... Latch circuit, 320 ... Phase judge, 322 ... Selector, DQ ... Data, DQS ... Data strobe signal, 500 ... Electronic equipment.

Claims (16)

画像データを構成するピクセルデータおよびそれに付随するピクセルクロックをグラフィックコントローラから受信するレシーバと、
前記レシーバが受信した前記ピクセルデータを保持するSDRAM(Synchronous Dynamic Random Access Memory)と、
前記SDRAMに前記ピクセルクロックにもとづくクロック信号を供給し、前記SDRAMから前記ピクセルデータを読み出すメモリリード回路と、
前記メモリリード回路が読み出した前記ピクセルデータに信号処理を施すロジック回路と、
前記ロジック回路による信号処理を経た前記ピクセルデータをソースドライバに送信するトランスミッタと、
を備え、
前記メモリリード回路は、
前記ピクセルクロックにもとづいて位相が360°/N(Nは2以上の整数)ずつシフトした第1相クロック〜第N相クロックを含む多相クロックを発生する多相クロック発生器と、
自動調整期間において、前記ピクセルクロックにもとづく前記クロック信号を利用して前記SDRAMにリードアクセスし、前記SDRAMからのデータストローブ信号を前記多相クロックを用いて取り込み、(i)前記多相クロックのうち立ち上がりエッジまたは立ち下がりエッジが、前記データストローブ信号のハイ区間の実質的に中央に位置するひとつをハイ区間用の第1リードクロックとし(ii)前記多相クロックのうち立ち上がりエッジまたは立ち下がりエッジが、前記データストローブ信号のロー区間の実質的に中央に位置する別のひとつをロー区間用の第2リードクロックとする自動調整回路と、
通常期間において、前記SDRAMからのデータを、前記第1リードクロックおよび前記第2リードクロックを利用して取り込むラッチ回路と、
を含み、
前記自動調整回路は、
前記データストローブ信号を前記第1相クロック〜第N相クロックにもとづいてラッチして得られるN個のデータにもとづいて、前記第1相クロック〜第N相クロックのうち、前記データストローブ信号がハイ区間の実質的に中央に位置するひとつを示す第1フェーズセレクト信号を生成する第1フェーズ判定器と、
前記第1相クロック〜第N相クロックを受け、前記第1フェーズセレクト信号に応じたひとつを選択し、前記第1リードクロックとして出力する第1マルチプレクサと、
を含むことを特徴とするタイミングコントローラ。
A receiver that receives the pixel data that makes up the image data and the pixel clock that accompanies it from the graphic controller.
An SDRAM (Synchronous Dynamic Random Access Memory) that holds the pixel data received by the receiver, and
A memory read circuit that supplies a clock signal based on the pixel clock to the SDRAM and reads the pixel data from the SDRAM .
A logic circuit that performs signal processing on the pixel data read by the memory read circuit, and
A transmitter that transmits the pixel data that has undergone signal processing by the logic circuit to the source driver,
With
The memory read circuit is
A multi-phase clock generator that generates a multi-phase clock including a first-phase clock to an N-phase clock whose phase is shifted by 360 ° / N (N is an integer of 2 or more) based on the pixel clock.
During the automatic adjustment period, the clock signal based on the pixel clock is used to read-access the SDRAM, and the data strobe signal from the SDRAM is captured by using the polyphase clock. (I) Of the polyphase clocks rising or falling edge is substantially the one located at the center and the first read clock for high period, (ii) a rising or falling edge of the multiphase clock high period of the data strobe signal However, there is an automatic adjustment circuit that uses another one located substantially in the center of the low section of the data strobe signal as the second read clock for the low section.
A latch circuit that takes in data from the SDRAM during a normal period by using the first read clock and the second read clock.
Only including,
The automatic adjustment circuit
The data strobe signal is high among the first phase clock to the N phase clock based on N data obtained by latching the data strobe signal based on the first phase clock to the N phase clock. A first-phase determiner that generates a first-phase select signal indicating one that is located substantially in the center of the section,
A first multiplexer that receives the first-phase clock to the N-phase clock, selects one according to the first-phase select signal, and outputs it as the first read clock.
A timing controller characterized by including .
前記自動調整期間における前記リードアクセスには、バーストリードが利用されることを特徴とする請求項1に記載のタイミングコントローラ。 The timing controller according to claim 1, wherein a burst read is used for the read access during the automatic adjustment period. 前記データストローブ信号を第i相クロックから第j相クロックによってラッチしたデータが連続してハイであるとき、前記第1フェーズセレクト信号は、前記第i相クロックと前記第j相クロックの中央のクロックを示すことを特徴とする請求項1または2に記載のタイミングコントローラ。 When the data latched by the phase i clock to the phase j clock of the data strobe signal is continuously high, the first phase select signal is the central clock of the phase i clock and the phase j clock. the timing controller of claim 1 or 2, characterized in that it presents a. 前記自動調整回路は、前記第1相クロック〜第N相クロックのうち、前記第1リードクロックとして選択したクロックに対して所定相シフトしたクロックを前記第2リードクロックとすることを特徴とする請求項3に記載のタイミングコントローラ。 The automatic adjustment circuit is characterized in that, among the first-phase clocks to the N-phase clocks, a clock that is predeterminedly shifted with respect to the clock selected as the first read clock is used as the second read clock. Item 3. The timing controller according to item 3. 前記自動調整回路は、
前記データストローブ信号を前記第1相クロック〜第N相クロックにもとづいてラッチして得られるN個のデータにもとづいて、前記第1相クロック〜第N相クロックのうち、前記データストローブ信号のロー区間の実質的に中央に位置するひとつを示す第2フェーズセレクト信号を生成する第2フェーズ判定器と、
前記第1相クロック〜第N相クロックを受け、前記第2フェーズセレクト信号に応じたひとつを選択し、前記第2リードクロックとして出力する第2マルチプレクサと、
をさらに含み、
前記データストローブ信号を第k相クロックから第l相クロックでラッチしたデータが連続してローであるとき、前記第2フェーズセレクト信号は、前記第k相クロックと前記第l相クロックの中央のクロックを示すことを特徴とする請求項1から3のいずれかに記載のタイミングコントローラ。
The automatic adjustment circuit
Of the first phase clock to the N phase clock, the row of the data strobe signal is based on N data obtained by latching the data strobe signal based on the first phase clock to the N phase clock. A second phase determiner that generates a second phase select signal indicating one that is located substantially in the center of the section,
A second multiplexer that receives the first-phase clock to the N-phase clock, selects one according to the second phase select signal, and outputs it as the second read clock.
Including
When the data in which the data strobe signal is latched from the k-phase clock to the l-phase clock is continuously low, the second-phase select signal is the central clock of the k-phase clock and the l-phase clock. the timing controller as claimed in any one of 3 claims 1, wherein the indicating.
画像データを構成するピクセルデータおよびそれに付随するピクセルクロックをグラフィックコントローラから受信するレシーバと、 A receiver that receives the pixel data that makes up the image data and the pixel clock that accompanies it from the graphic controller.
前記レシーバが受信した前記ピクセルデータを保持するSDRAM(Synchronous Dynamic Random Access Memory)と、 An SDRAM (Synchronous Dynamic Random Access Memory) that holds the pixel data received by the receiver, and
前記SDRAMに前記ピクセルクロックにもとづくクロック信号を供給し、前記SDRAMから前記ピクセルデータを読み出すメモリリード回路と、 A memory read circuit that supplies a clock signal based on the pixel clock to the SDRAM and reads the pixel data from the SDRAM.
前記メモリリード回路が読み出した前記ピクセルデータに信号処理を施すロジック回路と、 A logic circuit that performs signal processing on the pixel data read by the memory read circuit, and
前記ロジック回路による信号処理を経た前記ピクセルデータをソースドライバに送信するトランスミッタと、 A transmitter that transmits the pixel data that has undergone signal processing by the logic circuit to the source driver,
を備え、 With
前記メモリリード回路は、 The memory read circuit is
前記ピクセルクロックにもとづいて位相が360°/N(Nは2以上の整数)ずつシフトした第1相クロック〜第N相クロックを含む多相クロックを発生する多相クロック発生器と、 A multi-phase clock generator that generates a multi-phase clock including a first-phase clock to an N-phase clock whose phase is shifted by 360 ° / N (N is an integer of 2 or more) based on the pixel clock.
自動調整期間において、前記SDRAMにリードアクセスし、前記SDRAMからのデータストローブ信号を前記多相クロックを用いて取り込み、(i)前記多相クロックのうち立ち上がりエッジまたは立ち下がりエッジが、前記データストローブ信号のハイ区間の実質的に中央に位置するひとつをハイ区間用の第1リードクロックとし、(ii)前記多相クロックのうち立ち上がりエッジまたは立ち下がりエッジが、前記データストローブ信号のロー区間の実質的に中央に位置する別のひとつをロー区間用の第2リードクロックとする自動調整回路と、 During the automatic adjustment period, read access is performed to the SDRAM, and the data strobe signal from the SDRAM is captured by using the polyphase clock. (I) The rising edge or falling edge of the polyphase clock is the data strobe signal. One located substantially in the center of the high section of is used as the first read clock for the high section, and (ii) the rising edge or falling edge of the polyphase clock is substantially the low section of the data strobe signal. An automatic adjustment circuit that uses another one located in the center as the second read clock for the low section,
通常期間において、前記SDRAMからのデータを、前記第1リードクロックおよび前記第2リードクロックを利用して取り込むラッチ回路と、 A latch circuit that takes in data from the SDRAM during a normal period by using the first read clock and the second read clock.
を含み、 Including
前記自動調整回路は、 The automatic adjustment circuit
前記データストローブ信号を前記第1相クロック〜第N相クロックにもとづいてラッチして得られるN個のデータにもとづいて、前記第1相クロック〜第N相クロックのうち、前記データストローブ信号がロー区間の実質的に中央に位置するひとつを示す第2フェーズセレクト信号を生成する第2フェーズ判定器と、 The data strobe signal is low among the first phase clock to the N phase clock based on N data obtained by latching the data strobe signal based on the first phase clock to the N phase clock. A second phase determiner that generates a second phase select signal indicating one that is located substantially in the center of the section,
前記第1相クロック〜第N相クロックを受け、前記第2フェーズセレクト信号に応じたひとつを選択し、前記第2リードクロックとして出力する第2マルチプレクサと、 A second multiplexer that receives the first-phase clock to the N-phase clock, selects one according to the second phase select signal, and outputs it as the second read clock.
を含むことを特徴とするタイミングコントローラ。 A timing controller characterized by including.
前記自動調整回路は、前記第1相クロック〜第N相クロックのうち、前記第2リードクロックとして選択したクロックに対して所定相シフトしたクロックを前記第1リードクロックとすることを特徴とする請求項6に記載のタイミングコントローラ。 The automatic adjustment circuit is characterized in that, among the first-phase clocks to the N-phase clocks, a clock that is predeterminedly shifted with respect to a clock selected as the second read clock is used as the first read clock. Item 6. The timing controller according to item 6. 前記自動調整期間は、1フレームのブランク区間に挿入されることを特徴とする請求項1から7のいずれかに記載のタイミングコントローラ。 The timing controller according to any one of claims 1 to 7, wherein the automatic adjustment period is inserted in a blank section of one frame. 前記自動調整期間は、毎フレーム発生することを特徴とする請求項8に記載のタイミングコントローラ。 The timing controller according to claim 8, wherein the automatic adjustment period occurs every frame. 前記自動調整回路は、前記データストローブ信号の前記ハイ区間または前記ロー区間の少なくとも一方が所定幅に満たないとき、異常と判定することを特徴とする請求項1から9のいずれかに記載のタイミングコントローラ。 The timing according to any one of claims 1 to 9, wherein the automatic adjustment circuit determines that an abnormality occurs when at least one of the high section and the low section of the data strobe signal is less than a predetermined width. controller. 前記自動調整回路は、異常と判定すると、前記SDRAMを初期化することを特徴とする請求項10に記載のタイミングコントローラ。 The timing controller according to claim 10, wherein the automatic adjustment circuit initializes the SDRAM when it is determined to be abnormal. 前記自動調整回路は、前記ハイ区間内に、所定幅以下のロー区間が発生したとき、当該ロー区間を無視し、前記ロー区間内に、所定幅以下のハイ区間が発生したとき、当該ハイ区間を無視することを特徴とする請求項1から11のいずれかに記載のタイミングコントローラ。 The automatic adjustment circuit ignores the low section when a low section having a predetermined width or less occurs in the high section, and ignores the low section when a high section having a predetermined width or less occurs in the low section. The timing controller according to any one of claims 1 to 11, wherein the timing controller is ignored. 前記多相クロックは8,12,16,24,32相のいずれかであることを特徴とする請求項1から12のいずれかに記載のタイミングコントローラ。 The timing controller according to any one of claims 1 to 12, wherein the polyphase clock is any of 8, 12, 16, 24, and 32 phases. ひとつの半導体基板に一体集積化されたことを特徴とする請求項1から13のいずれかに記載のタイミングコントローラ。 The timing controller according to any one of claims 1 to 13, wherein the timing controller is integrally integrated on one semiconductor substrate. 請求項1から14のいずれかに記載のタイミングコントローラを備えることを特徴とする電子機器。 An electronic device comprising the timing controller according to any one of claims 1 to 14. タイミングコントローラの制御方法であって、
画像データを構成するピクセルデータおよびそれに付随するピクセルクロックを、グラフィックコントローラから受信するステップと、
前記ピクセルデータをSDRAM(Synchronous Dynamic Random Access Memory)に保持するステップと、
前記ピクセルクロックにもとづいて、位相が360°/N(Nは2以上の整数)ずつシフトした第1相クロック〜第N相クロックを含む多相クロックを発生するステップと、
自動調整期間において、前記ピクセルクロックにもとづくクロック信号を利用して前記SDRAMにリードアクセスし、前記SDRAMからのデータストローブ信号を前記多相クロックを用いて取り込み、(i)前記多相クロックのうち立ち上がりエッジまたは立ち下がりエッジが、前記データストローブ信号のハイ区間の実質的に中央に位置するひとつをハイ区間用の第1リードクロックとして選択し、(ii)前記多相クロックのうち立ち上がりエッジまたは立ち下がりエッジが、前記データストローブ信号のロー区間の実質的に中央に位置する別のひとつをロー区間用の第2リードクロックとして選択するステップと、
通常期間において、前記SDRAMからのデータを、前記第1リードクロックおよび前記第2リードクロックを利用して取り込み、信号処理を施すステップと、
信号処理を経た前記ピクセルデータをソースドライバに送信するステップと、
を備え、
前記第1リードクロックとして選択するステップは、
前記データストローブ信号を前記第1相クロック〜第N相クロックにもとづいてラッチするステップと、
ラッチするステップにおいて得られるN個のデータにもとづいて、前記第1相クロック〜第N相クロックのうち、前記データストローブ信号がハイ区間の実質的に中央に位置するひとつを示す第1フェーズセレクト信号を生成するステップと、
前記第1相クロック〜第N相クロックの中から、前記第1フェーズセレクト信号に応じたひとつを、前記第1リードクロックとして選択するステップと、
を含むことを特徴とする制御方法。
It is a control method of the timing controller.
The step of receiving the pixel data that composes the image data and the pixel clock that accompanies it from the graphic controller, and
The step of holding the pixel data in SDRAM (Synchronous Dynamic Random Access Memory) and
A step of generating a multi- phase clock including a first-phase clock to an N-phase clock whose phase is shifted by 360 ° / N (N is an integer of 2 or more) based on the pixel clock.
During the automatic adjustment period, the clock signal based on the pixel clock is used to read-access the SDRAM, and the data strobe signal from the SDRAM is captured by the polyphase clock. (I) Rise of the polyphase clock. One of the edge or falling edge located substantially in the center of the high section of the data strobe signal is selected as the first read clock for the high section , and (ii) the rising edge or falling edge of the polyphase clock. The step of selecting another one whose edge is substantially centered in the low section of the data strobe signal as the second read clock for the low section.
In a normal period, a step of taking in data from the SDRAM by using the first read clock and the second read clock and performing signal processing, and
The step of transmitting the pixel data that has undergone signal processing to the source driver, and
Bei to give a,
The step selected as the first read clock is
A step of latching the data strobe signal based on the first-phase clock to the N-phase clock, and
A first phase select signal indicating one of the first phase clock to the N phase clock in which the data strobe signal is located substantially in the center of the high section, based on the N data obtained in the latching step. And the steps to generate
A step of selecting one of the first phase clock to the N phase clock corresponding to the first phase select signal as the first read clock, and
A control method characterized by including .
JP2016136892A 2016-07-11 2016-07-11 Timing controller, its control method, electronic equipment using it Active JP6763715B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2016136892A JP6763715B2 (en) 2016-07-11 2016-07-11 Timing controller, its control method, electronic equipment using it
KR1020170086024A KR102399389B1 (en) 2016-07-11 2017-07-06 Timing controller, method for controlling the same, and electronic device using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016136892A JP6763715B2 (en) 2016-07-11 2016-07-11 Timing controller, its control method, electronic equipment using it

Publications (2)

Publication Number Publication Date
JP2018010042A JP2018010042A (en) 2018-01-18
JP6763715B2 true JP6763715B2 (en) 2020-09-30

Family

ID=60995309

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016136892A Active JP6763715B2 (en) 2016-07-11 2016-07-11 Timing controller, its control method, electronic equipment using it

Country Status (2)

Country Link
JP (1) JP6763715B2 (en)
KR (1) KR102399389B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210080870A (en) 2019-12-23 2021-07-01 주식회사 실리콘웍스 Timing controller for controlling memory device, method thereof, and electronic device including the timing controller

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3150098B2 (en) * 1998-01-05 2001-03-26 日本電気アイシーマイコンシステム株式会社 Liquid crystal drive
JP3792408B2 (en) 1998-09-01 2006-07-05 セイコーエプソン株式会社 Serial-parallel converter, semiconductor device, electronic device, and data transmission system
JP2002082830A (en) * 2000-02-14 2002-03-22 Mitsubishi Electric Corp Interface circuit
JP2005141725A (en) * 2003-10-16 2005-06-02 Pioneer Plasma Display Corp Memory access circuit, operating method therefor, and display device using the memory access circuit
JP4656862B2 (en) * 2004-05-28 2011-03-23 ルネサスエレクトロニクス株式会社 Semiconductor device
KR100550996B1 (en) * 2004-06-30 2006-02-13 삼성에스디아이 주식회사 Data processing method, Device and Plasma Display Device having that
JP2007096903A (en) 2005-09-29 2007-04-12 Rohm Co Ltd Parallel-serial converter circuit and electronic apparatus using the same
KR101193632B1 (en) * 2006-01-27 2012-10-23 삼성디스플레이 주식회사 Data input method and apparatus, and liquid crystal display using the same
KR101243245B1 (en) * 2006-08-03 2013-03-14 삼성디스플레이 주식회사 Signal control device and liquid display device having the same
KR20100073644A (en) * 2008-12-23 2010-07-01 주식회사 동부하이텍 Lcd driver ic and method for operating the same
JP5453983B2 (en) * 2009-07-28 2014-03-26 セイコーエプソン株式会社 Integrated circuit device and electronic apparatus
JP2012212385A (en) * 2011-03-31 2012-11-01 Renesas Electronics Corp Memory interface control circuit and semiconductor integrated circuit
KR101853736B1 (en) * 2011-09-22 2018-06-14 엘지디스플레이 주식회사 Display apparatus

Also Published As

Publication number Publication date
KR102399389B1 (en) 2022-05-17
KR20180006852A (en) 2018-01-19
JP2018010042A (en) 2018-01-18

Similar Documents

Publication Publication Date Title
KR102035986B1 (en) Timing controller, and display system including the same
JP5321841B2 (en) Semiconductor integrated circuit
CN111292693B (en) Data driver, display device and method of operating the same
US9829914B2 (en) Method for performing signal control of an electronic device, and associated apparatus
US20200098330A1 (en) Data driver, display device having the same, and method of driving the display device
TW201007424A (en) Apparatus and method for multi-phase clock generation
US9313016B2 (en) Receiver circuit, communication system, electronic device, and method for controlling receiver circuit
US20100328237A1 (en) Touch control system for controlling touch panel
KR20110054542A (en) Memory device and memory test system
KR20160091518A (en) Display device
KR20190107218A (en) Short detection circuit and display device including the same
JP4948421B2 (en) Test apparatus, adjustment apparatus, adjustment method, and adjustment program
US8907735B2 (en) Pulse width modulation circuit and pulse width modulation signal generating method having two refresh rates
JP6763715B2 (en) Timing controller, its control method, electronic equipment using it
US8847646B2 (en) Semiconductor integrated circuit
JP2019219221A (en) Semiconductor integrated circuit, bridge chip, display system, and automobile
US9660617B2 (en) Semiconductor apparatus
JP2008219813A (en) Lvds receiver, lvds receiving method, lvds data transmission system, and semiconductor device
US8405438B2 (en) Semiconductor circuit and method of retrieving signal to semiconductor circuit
US10887134B2 (en) Circuit device, electro-optical device, and electronic apparatus
JP6167855B2 (en) Signal control circuit, information processing apparatus, and signal control method
JP2009047480A (en) Semiconductor test apparatus
US9473142B2 (en) Method for performing signal driving control in an electronic device with aid of driving control signals, and associated apparatus
JP7232739B2 (en) Display driver, display device and semiconductor device
JP2012044311A (en) Communication circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190621

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200422

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200526

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200722

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200825

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200910

R150 Certificate of patent or registration of utility model

Ref document number: 6763715

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250