JP6387182B2 - 情報処理方法、装置及びコンピュータ記憶媒体 - Google Patents
情報処理方法、装置及びコンピュータ記憶媒体 Download PDFInfo
- Publication number
- JP6387182B2 JP6387182B2 JP2017510523A JP2017510523A JP6387182B2 JP 6387182 B2 JP6387182 B2 JP 6387182B2 JP 2017510523 A JP2017510523 A JP 2017510523A JP 2017510523 A JP2017510523 A JP 2017510523A JP 6387182 B2 JP6387182 B2 JP 6387182B2
- Authority
- JP
- Japan
- Prior art keywords
- dft
- module
- port
- chip
- information processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000010365 information processing Effects 0.000 title claims description 44
- 238000003672 processing method Methods 0.000 title claims description 26
- 238000012545 processing Methods 0.000 claims description 79
- 230000008054 signal transmission Effects 0.000 claims description 53
- 238000000034 method Methods 0.000 claims description 43
- 238000013461 design Methods 0.000 claims description 23
- 238000012790 confirmation Methods 0.000 claims description 8
- 238000012546 transfer Methods 0.000 claims description 3
- 238000013515 script Methods 0.000 description 29
- 230000006870 function Effects 0.000 description 14
- 230000000875 corresponding effect Effects 0.000 description 10
- 230000011664 signaling Effects 0.000 description 8
- 238000004590 computer program Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- 230000002596 correlated effect Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000003252 repetitive effect Effects 0.000 description 2
- 238000012216 screening Methods 0.000 description 2
- 230000011218 segmentation Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 230000004069 differentiation Effects 0.000 description 1
- 238000011990 functional testing Methods 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 238000012805 post-processing Methods 0.000 description 1
- 238000009419 refurbishment Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/333—Design for testability [DFT], e.g. scan chain or built-in self-test [BIST]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Microelectronics & Electronic Packaging (AREA)
Description
チップ内のDFT処理を必要とするモジュールを確定することと、
インクルード(include)方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立し、対応するポート信号を用いて、チャネルファイルを生成することと、
インスタンス化された引用関係(instantiated reference relationship)に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通(interpenetrate)されることと、
を含む。
前記チップのコードファイルタイプに応じてRTLコードを確定することと、
前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記DFT処理を必要とするモジュールを確定することと、
を含む。
前記チップのコードファイルリストに基づいて前記チップコードのファイルの位置情報を取得することと、
前記位置情報に基づいて前記チップのコードファイルを探し出すことと、
を含む。
include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立することである。
前記DFT処理を必要とするモジュールのポート信号に対して統計を行うことと、
機能及びポート名に基づき、統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行うことと、
処理後のポート信号に基づき、include方式を通して、前記DFT処理を必要とするモジュールにDFT信号伝送チャネルを確立することと、
を含む。
インスタンス化関係、階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査することを含む。
チップ内のDFT処理を必要とするモジュールを確定するように構成される確定ユニットと、
include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立するように構成されるチャネル確立ユニットと、
対応するポート信号及び確立されたDFT信号伝送チャネルを用いて、チャネルファイルを生成するように構成されるファイル生成ユニットと、
インスタンス化された引用関係に基づいて前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通されるように構成される相互貫通ユニットとを含む。
前記チップのコードファイルタイプに応じてRTLコードを確定するように構成される第1確定モジュールと、
前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記DFT処理を必要とするモジュールを確定するように構成される第2確定モジュールとを含む。
前記チップのコードファイルリストに基づいて前記チップコードのファイルの位置情報を取得するように構成される取得モジュールと、
前記位置情報に基づいて前記チップのコードファイルを探し出すように構成される検索モジュールとを含む。
図1に示すように本発明の実施例の情報処理方法は下記のステップを含む。
前記チップのコードファイルリストに基づいて前記チップコードのファイルの位置情報を取得することと、
前記位置情報に基づいて前記チップのコードファイルを探し出すことと、を含むことが可能である。
前記DFT処理を必要とするモジュールのポート信号に対して統計を行うことと、
機能及びポート名に基づき、統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行うことと、
それに応じて、処理後のポート信号に基づき、include方式を通して、前記DFT処理を必要とするモジュールにDFT信号伝送チャネルを確立することと、を含む。
インスタンス化関係、階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査して、インスタンス化関係、階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検証することを含む。このように、確立されたチャネルの正確性を有効に確保することができる。
本実施例の応用場面は、Perl言語を採用してスクリプトのコーディングを行い、ワークステーションのオペレーション環境に基づいて前記Perl言語のスクリプトの実行に適する環境を構築し、対応する処理しようとするRTLコードファイルとスクリプトが共同プラットホームに格納され、前記スクリプトのオペレーションプラットホームは純粋なコマンドラインのオペレーションをサポートする。図2に示すように本実施例情報処理の方法は、以下のステップを含む。
ステップ208において、前記スクリプトは、インスタンス化された引用関係に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通され、その後にステップ209を実行する。
本発明の実施例の方法を実現するために、本実施例は情報処理装置を提供し、図7に示すように、該情報処理装置は、確定ユニット71、チャネル確立ユニット72、ファイル生成ユニット73及び相互貫通ユニット74を含む。
Claims (10)
- 情報処理方法であって、情報処理装置が、
チップのコードファイルタイプに応じてレジスタ転送レベル記述(RTL)コードを確定することと、
前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記チップ内のテスト容易化設計(DFT)処理を必要とするモジュールを確定することと、
インクルード(include)方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立し、対応するポート信号を用いて、チャネルファイルを生成することと、
インスタンス化関係に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通されることと、
を実行する、前記情報処理方法。 - 前記チップのコードファイルタイプに応じてRTLコードを確定する前に、前記情報処理装置が、
前記チップのコードファイルリストに基づいて前記チップのコードファイルの位置情報を取得することと、
前記位置情報に基づいて前記チップのコードファイルを探し出すことと、
をさらに実行する請求項1に記載の情報処理方法。 - 前記include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立することは、前記情報処理装置が、
include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立することを実行する
請求項1に記載の情報処理方法。 - 前記DFT処理を必要とする一つのモジュール内に二つ以上のクロック、リセットユニットライブラリがインスタンス化された場合、前記include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立する前に、前記情報処理装置が、
前記DFT処理を必要とするモジュールのポート信号に対して統計を行うことと、
機能及びポート名に基づき、統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行うことと、
処理後のポート信号に基づき、include方式を通して、前記DFT処理を必要とするモジュールにDFT信号伝送チャネルを確立することと、
をさらに実行する請求項3に記載の情報処理方法。 - 前記情報処理装置が、インスタンス化関係、前記RTLコードのツリー階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査することをさらに実行する
請求項1に記載の情報処理方法。 - 情報処理装置であって、
チップのコードファイルタイプに応じてレジスタ転送レベル記述(RTL)コードを確定し、前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記チップ内のテスト容易化設計(DFT)処理を必要とするモジュールを確定するように構成される確定ユニットと、
include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立するように構成されるチャネル確立ユニットと、
対応するポート信号及び確立されたDFT信号伝送チャネルを用いて、チャネルファイルを生成するように構成されるファイル生成ユニットと、
インスタンス化関係に基づいて前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通されるように構成される相互貫通ユニットと、
を含む前記情報処理装置。 - 前記確定ユニットは、
前記チップのコードファイルリストに基づいて前記チップのコードファイルの位置情報を取得するように構成される取得モジュールと、
前記位置情報に基づいて前記チップのコードファイルを探し出すように構成される検索モジュールと、
をさらに含む請求項6に記載の情報処理装置。 - 前記チャネル確立ユニットはさらに、前記DFT処理を必要とするモジュールのポート信号に対して統計を行い、機能及びポート名に基づいて統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行い、処理後のポート信号に基づいてinclude方式を通して、前記DFT処理を必要とするモジュールにDFT信号伝送チャネルを確立するように構成される
請求項6に記載の情報処理装置。 - インスタンス化関係、前記RTLコードのツリー階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査するように構成される検査ユニットをさらに含む
請求項6に記載の情報処理装置。 - コンピュータ記憶媒体であって、
1つのセットの命令を含み、前記命令を実行する時に、少なくとも一つのプロセッサによって請求項1〜5のいずれか1項に記載の情報処理方法が実行される、前記コンピュータ記憶媒体。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410419098.4A CN105468797B (zh) | 2014-08-22 | 2014-08-22 | 一种信息处理方法及装置 |
CN201410419098.4 | 2014-08-22 | ||
PCT/CN2015/078319 WO2016026328A1 (zh) | 2014-08-22 | 2015-05-05 | 一种信息处理方法、装置及计算机存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017533491A JP2017533491A (ja) | 2017-11-09 |
JP6387182B2 true JP6387182B2 (ja) | 2018-09-05 |
Family
ID=55350169
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017510523A Active JP6387182B2 (ja) | 2014-08-22 | 2015-05-05 | 情報処理方法、装置及びコンピュータ記憶媒体 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10354031B2 (ja) |
EP (1) | EP3185027B1 (ja) |
JP (1) | JP6387182B2 (ja) |
CN (1) | CN105468797B (ja) |
WO (1) | WO2016026328A1 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107301256B (zh) * | 2016-04-15 | 2020-11-10 | 深圳市中兴微电子技术有限公司 | 一种集成电路的验证方法及装置 |
CN106126186B (zh) * | 2016-08-29 | 2023-07-11 | 北京声智科技有限公司 | 一种多通道音频信号并行采集装置 |
CN109802710B (zh) * | 2017-11-16 | 2021-09-17 | 深圳市中兴微电子技术有限公司 | 一种实现码本生成的方法及装置 |
CN109828290A (zh) * | 2019-01-31 | 2019-05-31 | 泰斗微电子科技有限公司 | 定位芯片的信息处理的方法及终端设备 |
CN110442929B (zh) * | 2019-07-18 | 2023-08-01 | 上海磐启微电子有限公司 | 一种基于perl实现芯片系统顶层自动例化的方法 |
CN112559399A (zh) * | 2020-11-27 | 2021-03-26 | 山东云海国创云计算装备产业创新中心有限公司 | 一种多axi接口的ddr控制器及其控制方法 |
CN112764987B (zh) * | 2021-01-07 | 2021-12-24 | 无锡众星微系统技术有限公司 | 芯片监控信号的自动生成方法 |
CN112948293A (zh) * | 2021-02-26 | 2021-06-11 | 浪潮电子信息产业股份有限公司 | 一种多用户接口的ddr仲裁器及ddr控制器芯片 |
CN114818553B (zh) * | 2022-05-10 | 2023-06-06 | 无锡众星微系统技术有限公司 | 一种芯片集成设计方法 |
CN117764020B (zh) * | 2024-02-22 | 2024-04-26 | 沐曦集成电路(上海)有限公司 | 芯片设计调整方法、电子设备和介质 |
CN118536442A (zh) * | 2024-07-25 | 2024-08-23 | 上海灵动微电子股份有限公司 | Dft信号数据处理方法、dft设计方法及验证方法 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3616212B2 (ja) | 1996-09-25 | 2005-02-02 | 株式会社リコー | メガセルテスト支援装置 |
US6862563B1 (en) * | 1998-10-14 | 2005-03-01 | Arc International | Method and apparatus for managing the configuration and functionality of a semiconductor design |
US7051309B1 (en) * | 1999-02-16 | 2006-05-23 | Crosetto Dario B | Implementation of fast data processing with mixed-signal and purely digital 3D-flow processing boars |
US7100133B1 (en) * | 2000-06-23 | 2006-08-29 | Koninklijke Philips Electronics N.V | Computer system and method to dynamically generate system on a chip description files and verification information |
US6829753B2 (en) * | 2000-06-27 | 2004-12-07 | Fluidigm Corporation | Microfluidic design automation method and system |
US20020129334A1 (en) * | 2000-10-13 | 2002-09-12 | Dane Mark W.P. | Interface based design using a tabular paradigm |
US6691301B2 (en) * | 2001-01-29 | 2004-02-10 | Celoxica Ltd. | System, method and article of manufacture for signal constructs in a programming language capable of programming hardware architectures |
US6944808B2 (en) | 2001-05-12 | 2005-09-13 | Advantest Corp. | Method of evaluating core based system-on-a-chip |
US6948105B2 (en) | 2001-05-12 | 2005-09-20 | Advantest Corp. | Method of evaluating core based system-on-a-chip (SoC) and structure of SoC incorporating same |
US6678875B2 (en) * | 2002-01-25 | 2004-01-13 | Logicvision, Inc. | Self-contained embedded test design environment and environment setup utility |
US7065724B2 (en) * | 2003-01-22 | 2006-06-20 | Sun Microsystems, Inc. | Method and apparatus for generating and verifying libraries for ATPG tool |
US7584460B2 (en) * | 2003-07-22 | 2009-09-01 | Lsi Corporation | Process and apparatus for abstracting IC design files |
US7770147B1 (en) * | 2004-03-08 | 2010-08-03 | Adaptec, Inc. | Automatic generators for verilog programming |
US20050273683A1 (en) * | 2004-06-07 | 2005-12-08 | Logicvision, Inc. | Insertion of embedded test in RTL to GDSII flow |
US7237161B2 (en) | 2005-03-30 | 2007-06-26 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Remote integrated circuit testing method and apparatus |
US7827517B1 (en) * | 2006-05-19 | 2010-11-02 | Altera Corporation | Automated register definition, builder and integration framework |
US8103987B2 (en) * | 2007-03-09 | 2012-01-24 | Mips Technologies, Inc. | System and method for managing the design and configuration of an integrated circuit semiconductor design |
US8365110B2 (en) * | 2007-05-25 | 2013-01-29 | The Regents Of The University Of Michigan | Automatic error diagnosis and correction for RTL designs |
CN100568008C (zh) * | 2007-12-26 | 2009-12-09 | 中国科学院计算技术研究所 | 一种片上多核处理器的测试电路及其可测试性设计方法 |
CN102262207A (zh) | 2010-05-27 | 2011-11-30 | 上海华虹Nec电子有限公司 | 一种soc芯片测试结果快速判断方法 |
US8966413B2 (en) * | 2011-02-17 | 2015-02-24 | The Board Of Trustees Of The Leland Stanford Junior University | System and method for a chip generator |
CN103645435B (zh) * | 2013-12-13 | 2016-03-23 | 电子科技大学 | 多信号模型可编程逻辑器件的软件模块可测性设计方法 |
US9311444B1 (en) * | 2014-07-10 | 2016-04-12 | Sandia Corporation | Integrated circuit test-port architecture and method and apparatus of test-port generation |
-
2014
- 2014-08-22 CN CN201410419098.4A patent/CN105468797B/zh active Active
-
2015
- 2015-05-05 JP JP2017510523A patent/JP6387182B2/ja active Active
- 2015-05-05 EP EP15834457.2A patent/EP3185027B1/en active Active
- 2015-05-05 US US15/505,306 patent/US10354031B2/en active Active
- 2015-05-05 WO PCT/CN2015/078319 patent/WO2016026328A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
CN105468797B (zh) | 2019-10-22 |
CN105468797A (zh) | 2016-04-06 |
WO2016026328A1 (zh) | 2016-02-25 |
US10354031B2 (en) | 2019-07-16 |
JP2017533491A (ja) | 2017-11-09 |
EP3185027B1 (en) | 2020-02-26 |
EP3185027A1 (en) | 2017-06-28 |
US20170270229A1 (en) | 2017-09-21 |
EP3185027A4 (en) | 2017-08-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6387182B2 (ja) | 情報処理方法、装置及びコンピュータ記憶媒体 | |
TWI627547B (zh) | 用於ic設計協定的自動化功能覆蓋生成和管理的系統和方法 | |
JP5410414B2 (ja) | 回路エミュレーションの入力及び遅延入力のマルチプレクシング | |
US9477799B2 (en) | Hierarchical determination of metrics for component-based parameterized SoCs | |
US9665674B2 (en) | Automating a microarchitecture design exploration environment | |
CN102375778A (zh) | 实现数字信号处理器自动测试的方法及系统 | |
US10489534B1 (en) | Support for multiple user defined assertion checkers in a multi-FPGA prototyping system | |
JP2010527476A (ja) | 自動回路設計及びシミュレーションに使用するための技術 | |
CN113138808B (zh) | 一种集成方法、装置、计算机设备和存储介质 | |
CN110321292A (zh) | 芯片测试方法、装置、电子设备及计算机可读存储介质 | |
CN103440363A (zh) | 一种fpga布局布线后仿真中异常信号溯源方法 | |
US20140278334A1 (en) | Method to verify correctness of computer system software and hardware components and corresponding test environment | |
Goli et al. | Automated analysis of virtual prototypes at electronic system level | |
CN113868046B (zh) | 一种pad控制单元的功能验证方法及系统 | |
CN105022692A (zh) | 一种死锁检测验证方法 | |
US8966455B2 (en) | Flow analysis in program execution | |
CN115470125B (zh) | 基于日志文件的调试方法、设备以及存储介质 | |
CN116185826A (zh) | 一种测试方法、装置、设备及存储介质 | |
US10095822B1 (en) | Memory built-in self-test logic in an integrated circuit design | |
CN108334313A (zh) | 用于大型soc研发的持续集成方法、装置及代码管理系统 | |
Grinevich et al. | Formal methods in industrial software standards enforcement | |
CN114115982A (zh) | 代码发布方法、装置、设备及存储介质 | |
JP2011154568A (ja) | 情報処理装置、プログラム検証方法およびプログラム | |
TWI499787B (zh) | 多重故障診斷方法和機器可讀媒體 | |
CN114169287B (zh) | 生成验证环境的连接示意图的方法、电子设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180403 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180703 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180717 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180810 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6387182 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |