JP6387182B2 - 情報処理方法、装置及びコンピュータ記憶媒体 - Google Patents

情報処理方法、装置及びコンピュータ記憶媒体 Download PDF

Info

Publication number
JP6387182B2
JP6387182B2 JP2017510523A JP2017510523A JP6387182B2 JP 6387182 B2 JP6387182 B2 JP 6387182B2 JP 2017510523 A JP2017510523 A JP 2017510523A JP 2017510523 A JP2017510523 A JP 2017510523A JP 6387182 B2 JP6387182 B2 JP 6387182B2
Authority
JP
Japan
Prior art keywords
dft
module
port
chip
information processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017510523A
Other languages
English (en)
Other versions
JP2017533491A (ja
Inventor
ファン チャン
ファン チャン
Original Assignee
セインチップス テクノロジー カンパニーリミテッド
セインチップス テクノロジー カンパニーリミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by セインチップス テクノロジー カンパニーリミテッド, セインチップス テクノロジー カンパニーリミテッド filed Critical セインチップス テクノロジー カンパニーリミテッド
Publication of JP2017533491A publication Critical patent/JP2017533491A/ja
Application granted granted Critical
Publication of JP6387182B2 publication Critical patent/JP6387182B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/32Circuit design at the digital level
    • G06F30/333Design for testability [DFT], e.g. scan chain or built-in self-test [BIST]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Microelectronics & Electronic Packaging (AREA)

Description

本発明は集積回路(IC:Integrated Circuit)設計技術に関し、特に情報処理方法、装置及びコンピュータ記憶媒体に関する。
集積回路の設計が複雑になるとともに市場に投入するサイクルがますます短くなるニーズがある。したがって、開発者は、品質を保つ前提で、可能な限りチップの市場に投入するサイクルを短縮することが必要である。
現在、異なるプロジェクトのニーズ、異なる設計のテクノロジー及び設計ツールは、チップ全体に対するテスト容易化設計(DFT:Design For Testability)のニーズも異なる。その結果、レジスタ転送レベル記述(RTL)設計段階において、異なるモジュール、設計コード及びコードレベルに対して異なるDFT設計ニーズを導入する必要がある。異なるDFT設計ニーズ(例えば、記憶ユニットのテスタ可能な制御インターフェイス、低パワーの制御インターフェイス、機能テストインターフェイス等)によってRTLコードに異なるDFT設計エンティティを追加することが要求されている。このような設計エンティティは、通常、チップ全体のコードの複数階層及びモジュールを通過する必要がある。また、モジュール及び階層を変更した場合、DFT設計エンティティを再度に更新、改修、追加する必要がある。そのため、設計者と集積者は、信号に対する確認と分析を行うための十分なコミュニケーションと交流を必要とする。したがって、個人の理解及び信号の命名の差異によってエラーを回避するのは困難であり、バージョンの反復的な構築とデプロイを引き起こして、多くの人的資源を無駄にしてしまう。これらの潜在的な要因は、ICの開発サイクルを短縮する。
従来の技術課題を解決するため、本発明の実施例は情報処理方法、装置及びコンピュータ記憶媒体を提供する。
本発明の実施例は情報処理方法を提供し、前記情報処理方法は、
チップ内のDFT処理を必要とするモジュールを確定することと、
インクルード(include)方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立し、対応するポート信号を用いて、チャネルファイルを生成することと、
インスタンス化された引用関係(instantiated reference relationship)に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通(interpenetrate)されることと、
を含む。
上記技術案において、前記チップ内のDFT処理を必要とするモジュールを確定することは、
前記チップのコードファイルタイプに応じてRTLコードを確定することと、
前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記DFT処理を必要とするモジュールを確定することと、
を含む。
上記技術案において、前記チップのコードファイルタイプに応じてRTLコードを確定する前に、前記情報処理方法はさらに、
前記チップのコードファイルリストに基づいて前記チップコードのファイルの位置情報を取得することと、
前記位置情報に基づいて前記チップのコードファイルを探し出すことと、
を含む。
上記技術案において、前記include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立することは、
include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立することである。
上記技術案において、前記DFT処理を必要とする一つのモジュール内に二つ以上のクロック、リセットユニットライブラリがインスタンス化された場合、前記include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立する前に、前記情報処理方法はさらに、
前記DFT処理を必要とするモジュールのポート信号に対して統計を行うことと、
機能及びポート名に基づき、統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行うことと、
処理後のポート信号に基づき、include方式を通して、前記DFT処理を必要とするモジュールにDFT信号伝送チャネルを確立することと、
を含む。
上記技術案において、前記情報処理方法はさらに、
インスタンス化関係、階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査することを含む。
本発明の実施例はさらに情報処理装置を提供し、前記情報処理装置は、
チップ内のDFT処理を必要とするモジュールを確定するように構成される確定ユニットと、
include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立するように構成されるチャネル確立ユニットと、
対応するポート信号及び確立されたDFT信号伝送チャネルを用いて、チャネルファイルを生成するように構成されるファイル生成ユニットと、
インスタンス化された引用関係に基づいて前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通されるように構成される相互貫通ユニットとを含む。
上記技術案において、前記確定ユニットは、
前記チップのコードファイルタイプに応じてRTLコードを確定するように構成される第1確定モジュールと、
前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記DFT処理を必要とするモジュールを確定するように構成される第2確定モジュールとを含む。
上記技術案において、前記確定ユニットはさらに、
前記チップのコードファイルリストに基づいて前記チップコードのファイルの位置情報を取得するように構成される取得モジュールと、
前記位置情報に基づいて前記チップのコードファイルを探し出すように構成される検索モジュールとを含む。
上記技術案において、前記チャネル確立ユニットはさらに、前記DFT処理を必要とするモジュールのポート信号に対して統計を行い、機能及びポート名に基づいて統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行い、処理後のポート信号に基づいてinclude方式を通して、前記DFT処理を必要とするモジュールにDFT信号伝送チャネルを確立するように構成される。
上記技術案において、前記情報処理装置はさらに、インスタンス化関係、階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査するように構成される検査ユニットを含む。
本発明の実施例は、コンピュータ記憶媒体を提供し、前記コンピュータ記憶媒体は、1つのセットの命令を含み、前記命令を実行する時に、少なくとも一つのプロセッサによって上記の情報処理方法が実行される。
本発明の実施例によって提供される情報処理方法、装置及びコンピュータ記憶媒体によれば、チップ内のDFT処理を必要とするモジュールを確定し、include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立し、対応するポート信号を用いて、チャネルファイルを生成し、インスタンス化された引用関係に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通される。このように、手動操作なし、異なるコード環境及び場面に応じて、DFTに関するチャネル及びモジュールの多階層の伝達を簡便かつ迅速に挿入することができ、異なる設計ニーズに再利用することができ、ICの設計効率を向上させる。
本発明の実施例1における情報処理方法のフローチャートである。 本発明の実施例2における情報処理方法のフローチャートである。 本発明の実施例2におけるスクリプトにより検索された相関情報の記憶方式を示す図である。 本発明の実施例2においてスクリプトが同一機能及び同一ポート名情報のポート信号に対して合併処理を行うことを示す図である。 本発明の実施例2で生成されたチャネルファイルを記憶することを示す図である。 本発明の実施例2における各ファイル内容の具体的な表現を示す図である。 本発明の実施例3における情報処理装置の構成を示す図である。
図面(比例に基づいて描いているものとは限らない)において、似ている図面記号は異なる図面で似ている部品を描写することできる。異なるアルファベット接尾辞の似ている図面記号は、似ている部品の異なる例を示すことが可能である。図面は、限定する方式ではなく、例示として本発明で記載されている各実施例を示す。
下記、図面を参照して、本発明の実施例をさらに詳しく説明する。
本発明の各実施例において、チップ内のDFT処理を必要とするモジュールを確定し、include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立し、対応するポート信号を用いて、チャネルファイルを生成し、インスタンス化された引用関係に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通される。
実施例1
図1に示すように本発明の実施例の情報処理方法は下記のステップを含む。
ステップ101において、チップ内のDFT処理を必要とするモジュールを確定する。
具体的に、前記チップのコードファイルタイプに応じてRTLコードを確定し、前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記DFT処理を必要とするモジュールを確定する。
前記チップのコードファイルタイプに応じてRTLコードを確定する前に、前記情報処理方法はさらに、
前記チップのコードファイルリストに基づいて前記チップコードのファイルの位置情報を取得することと、
前記位置情報に基づいて前記チップのコードファイルを探し出すことと、を含むことが可能である。
ここで、前記位置情報は、チップ及びチップ内の各モジュールのコードファイルのパスの目次、階層及び取得順序情報などを含むことが可能である。
前記チップは、チップ全体を指していて、チップの全体性を強調する。
ステップ102において、include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立し、対応するポート信号を用いて、チャネルファイルを生成する。
ここで、include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立する。
前記DFT処理を必要とする一つのモジュール内に二つ以上のクロック、リセットユニットライブラリがインスタンス化された場合、前記include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立する前に、該方法はさらに、
前記DFT処理を必要とするモジュールのポート信号に対して統計を行うことと、
機能及びポート名に基づき、統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行うことと、
それに応じて、処理後のポート信号に基づき、include方式を通して、前記DFT処理を必要とするモジュールにDFT信号伝送チャネルを確立することと、を含む。
ここで、一つのモジュール内において、次の下位レベルで複数のクロック、リセットユニットライブラリがインスタンス化され、また複数のクロック、リセットユニットライブラリが使用されるDFTポート信号名が一致している場合、ポート信号の統合を行う必要があり、一致していないものは差異化の方式で保留する必要があり、即ち、同一機能及び同一ポート名情報のポート信号に対して合併処理を行う。
前記DFT処理を必要とするモジュールの識別情報に基づき、また前記DFT処理を必要とするモジュールのDFT信号伝送チャネルの特徴情報と結び付けて、チャネルファイルのエンティティファイルを生成する。
ここで、前記識別情報は、前記DFT処理を必要とするモジュールのモジュール名であっても良い。
ステップ103において、インスタンス化された引用関係に基づいて前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通される。
ここで、本ステップの目的は、前記チップコードの反復チャネル(iterative channel)の確立のためである。
該情報処理方法はさらに、
インスタンス化関係、階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査して、インスタンス化関係、階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検証することを含む。このように、確立されたチャネルの正確性を有効に確保することができる。
実際の応用の時に、本実施例によって提供される情報処理方法は、スクリプトで上記の操作を実行することができ、前記スクリプトはPerlなどの言語を採用してコーディングしても良い。
本発明の実施例によって提供される情報処理方法によれば、チップ内のDFT処理を必要とするモジュールを確定すし、include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立し、対応するポート信号を用いて、チャネルファイルを生成する。インスタンス化された引用関係に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通される。このように、手動操作なし、異なるコード環境及び場面に応じて、DFTに関するチャネル及びモジュールの多階層の伝達を簡便かつ迅速に挿入することができ、異なる設計ニーズに再利用することができ、ICの設計効率を向上させる。
本発明の実施例によって提供される技術案において、include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立し、即ち、DFT信号がinclude方式で追加されたため、includeと相関する三つのファイル(ポート宣言、ポート記述及びポートのインスタンス化)内のDFT信号だけを改修すれば、チップ全体のDFT設計ニーズの信号を改修する目的を達することが可能であり、それによって効率が大きく向上され、汎用性がより高くなり、この三つのファイルのDFT信号を通して、同一モジュールは異なるプロジェクトでの使用が可能であり、モジュールの異なるプロジェクト間での汎用性と再利用性が向上される。
実施例2
本実施例の応用場面は、Perl言語を採用してスクリプトのコーディングを行い、ワークステーションのオペレーション環境に基づいて前記Perl言語のスクリプトの実行に適する環境を構築し、対応する処理しようとするRTLコードファイルとスクリプトが共同プラットホームに格納され、前記スクリプトのオペレーションプラットホームは純粋なコマンドラインのオペレーションをサポートする。図2に示すように本実施例情報処理の方法は、以下のステップを含む。
ステップ201において、スクリプトは、チップのコードファイルリストに基づいて前記チップの識別すべきコードファイルの位置情報を取得する。
ここで、確定されたコードファイルリストを通して、開発者は、前記チップ及び前記チップ内の各モジュールのコードファイルのパスの目次、階層及び取得順序情報などを含む前記位置情報を設定し、前記スクリプトは前記位置情報を読み取りしてメモリに記録する。
前記チップは、チップ全体を指していて、チップの全体性を強調する。
前記識別すべきコードファイルは、前記チップのすべてのコードファイルを指している。
ステップ202において、前記スクリプトは、前記位置情報に基づいて前記チップのコードファイルを探し出し、前記チップのコードファイルタイプに応じてRTLコードを確定する。
ここで、RTLコードの拡張子は通常.vまたは.vhである。そのため、前記スクリプトはコードファイルの拡張子(ファイルタイプ)に基づいて、どのコードがRTLコードであるかを確定することが可能である。
ステップ203において、前記スクリプトは、前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記DFT処理を必要とするモジュールを確定する。
ここで、前記スクリプトは、取得したコード情報に基づいて前記RTLコード内の実際の機能タイプを解析し、前記RTLコードのツリー階層関係に基づいて前記チップRTLコード内のクロック、リセットユニットライブラリという最下層を探す。設計中のDFT処理は通常、このようなモジュールに基づいて追加とインスタンス化を行うため、前記スクリプトは、これによってDFT処理を必要とするモジュールを確定する。
ステップ204において、前記スクリプトは、前記DFT処理を必要とするモジュールのポート信号に対して統計を行う。
ここで、前記スクリプトは、前記DFT処理を必要とするモジュールのDFT機能接続を必要とするポート名、例えばtest_clk(クロックの入力のテスト)、test_reset(リセット入力のテスト)、test_en(イネーブル入力のテスト)信号などをメモリに記録して記憶する。
例を挙げて説明すれば、図3に示すように、前記スクリプトが、各々のモジュールのインスタンス化された具体的なインスタンスを探し出してから、相関情報を配列の形式で記憶することが可能である。図3において、abc.vはdef_inst_1とdef_inst_2の二つのインスタンス(instance)をそれぞれにインスタンス化し、配列内の記憶順序は、abc(モジュール(module)名)、abc.vの記憶パス、instance1、instance2…である。
ステップ205において、前記スクリプトは、機能及びポート名に基づき、統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行い、処理後の信号を記憶する。
ここで、図4に示すように、一つのモジュール内において、次の下位レベルで複数のクロック、リセットユニットライブラリをインスタンス化され、また複数のクロック、リセットユニットライブラリで使用されるDFTポート信号名が一致している場合、ポート信号の統合を行う必要があり、一致していないものは差異化の方式で保留する必要があり、即ち、同一機能及び同一ポート名情報のポート信号の合併処理を行い、前記スクリプトはこの段階でスクリーニングした信号の二次記憶を行う。
ステップ206において、前記スクリプトは、include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立する。
ここで、前記スクリプトは、二次スクリーニングして記憶された信号に基づき、現在のモジュールにDFT信号伝送チャネルを確立する必要であることを確定する場合、自動的に、該モジュールのRTLコードに基づいて、該モジュールのポート宣言、ポート記述及びポートのインスタンス化の三つの位置を検索し、この三つの位置の検索は、文法の特定構造と規範に従って行う。この三つの位置を確定してから、RTLコードを挿入することによって、モジュールのポート宣言、ポート記述及びポートのインスタンス化の三つの位置において、include方式を通して、前記DFT信号伝送チャネルを確立する、即ち、DFTポート信号が引用するチャネルである。
ステップ207において、前記スクリプトは、確立された前記DFT信号伝送チャネルに基づき、DFT信号のポート宣言、ポート記述及びポートのインスタンス化ファイルを生成する。
ここで、モジュールのチャネルを確立してから、その前にメモリに記憶された二次スクリーニングして合併した後のポート信号を、チャネルのエンティティファイルに書き込む必要がある。この段階の後、前記スクリプトは、該モジュール名の特徴情報に基づき、該モジュールと協働するDFT信号伝送チャネルの特徴情報を追加し、チャネルファイルのエンティティファイルを生成し、このファイルの拡張子は.vhファイルタイプである。生成されたエンティティファイルは、チップ全体のコードファイルリストに入れ込む必要がある。
生成されたファイルは、図5に示すように、xxx_portlist.vhはポート記述ファイルを表し、xxx_declaration.vhはポート宣言ファイルを表し、xxx_inst.vhはポートのインスタンス化ファイルを表す。ポート記述ファイル、ポート宣言ファイル及びポートのインスタンス化ファイル内容の具体的な表現形式は、図6を参照することが可能である。図6において、Aは一つのポートである
ステップ208において、前記スクリプトは、インスタンス化された引用関係に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通され、その後にステップ209を実行する。
ここで、前記スクリプトがツリーコード構造の最下層のDFT信号伝送チャネルの確立を完了した後に、自動的に最下層のモジュールと上位層モジュールとの、インスタンス化された引用関係を検索し、モジュールAが幾つかの上位層のモジュールに引用されることが検索できた場合、メインの層(階層)のモジュールがいずれもメモリに記録して記憶する必要がある。同時に、モジュールCでモジュールAとモジュールBをインスタンス化された場合、かつモジュールAとモジュールBにいずれもDFT信号伝送チャネルが存在する場合、モジュールCは、モジュールAとモジュールBの二つのDFT信号伝送チャネルを含み、また特徴の区分を行う必要がある。この過程は、コードの最上位階層まで、インスタンス化階層のレベル数に基づいて統計反復(Statistical iteration)を行って終了する。そのため、最上位階層のインスタンス化チャネルの個数が一番多い。
ステップ209において、前記スクリプトは、インスタンス化関係、階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査し、現在の処理を終了する。
ここで、前記チップコードの反復チャネルの確立が完了した後に、ポート信号のロスがあるか否か、ポート信号のインスタンス化が多階階層と合致しているか否か、DFT信号伝送チャネルが複数の階層に交差した時に、ロスまたは識別できない現象があるか否かを判断するように、前記スクリプトは、自動的に前記チップの信号インスタンス化関係、階層関係、及び前記DFT信号伝送チャネルに対応するエンティティファイルのマッチング性と正確性の検査を行い、また、自動的にチャネルに含まれるファイルをロードして整合性の識別検査を行う。
本実施例で提供する技術案において、スクリプトがチップのコードファイルリストから、チップの識別すべきコードファイルの位置情報を取得するため、ファイルリスト(filelist)の階層(hierarchy)構造、用いられている変数及びトップ層(最上層)のファイルリスト(filelist)のパスを自動的に識別することができ、それによって任意の複数の環境変数を識別することができ、環境変数(cshrc)に定義する必要がない。
実施例3
本発明の実施例の方法を実現するために、本実施例は情報処理装置を提供し、図7に示すように、該情報処理装置は、確定ユニット71、チャネル確立ユニット72、ファイル生成ユニット73及び相互貫通ユニット74を含む。
前記確定ユニット71は、チップ内のDFT処理を必要とするモジュールを確定するように構成される。
前記チャネル確立ユニット72は、include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立するように構成される。
前記ファイル生成ユニット73は、対応するポート信号及び作成するDFT信号伝送チャネルを用いて、チャネルファイルを生成するように構成される。
前記相互貫通ユニット74は、インスタンス化された引用関係に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通されるように構成される。
ここで、前記チップは、チップ全体を指していて、チップの全体性を強調する。
確定ユニット71は、第1確定モジュール及び第2確定モジュールを含むことが可能である。
前記第1確定モジュールは、前記チップのコードファイルタイプに応じてRTLコードを確定するように構成される。
前記第2確定モジュールは、前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記DFT処理を必要とするモジュールを確定するように構成される。
前記確定ユニット71は、さらに取得モジュール及び検索モジュールを含むことが可能である。
前記取得モジュールは、前記チップのコードファイルリストに基づいて前記チップコードのファイルの位置情報を取得するように構成される。
前記検索モジュールは、前記位置情報に基づいて前記チップのコードファイルを探し出すように構成される。
ここで、前記位置情報は、チップ及びチップ内の各モジュールのコードファイルのパスの目次、階層及び取得順序情報などを含むことが可能である。
前記チャネル確立ユニット72は具体的に、include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立するように構成される。
前記DFT処理を必要とする一つのモジュール内に二つ以上のクロック、リセットユニットライブラリがインスタンス化された場合、前記チャネル確立ユニット72はさらに、前記DFT処理を必要とするモジュールのポート信号に対して統計を行い、機能及びポート名に基づいて統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行い、処理後のポート信号に基づいてinclude方式を通して、前記DFT処理を必要とするモジュールにDFT信号伝送チャネルを確立するように構成される。
ここで、一つのモジュールにおいて、次の下位レベルで複数のクロック、リセットユニットライブラリをインスタンス化され、また複数のクロック、リセットユニットライブラリで使用されるDFTポート信号名が一致している場合、ポート信号の統合を行う必要があり、一致していないものは差異化の方式で保留する必要があり、即ち、同一機能及び同一ポート名情報のポート信号に対して合併処理を行う。
前記チャネル確立ユニット72は、前記DFT処理を必要とするモジュールの識別情報に基づき、また前記DFT処理を必要とするモジュールのDFT信号伝送チャネルの特徴情報と結び付けて、チャネルファイルのエンティティファイルを生成する。
ここで、前記識別情報は、前記DFT処理を必要とするモジュールのモジュール名であっても良い。
前記相互貫通ユニット74の目的は、前記チップコードの反復チャネルの確立のためである。
該情報処理装置はさらに、検査ユニットを含むことが可能であり、インスタンス化関係、階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査するように構成され、インスタンス化関係、階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査することによって、確立されたチャネルの正確性を有効に確保ことができる。
実際の応用の時に、前記確定ユニット71、チャネル確立ユニット72、ファイル生成ユニット73、相互貫通ユニット74、検査ユニット、第1確定モジュール、第2確定モジュール、取得モジュール及び検索モジュールは、情報処理装置の中央演算処理装置(CPU:Central Processing Unit)、デジタル信号処理プロセッサ(DSP:Digital Signal Processor)またはプログラマブルロジックアレー(FPGA:Field−Programmable Gate Array)によって実現されることが可能である。
本発明の実施例によって提供される情報処理装置において、前記確定ユニット71は、チップ内のDFT処理を必要とするモジュールを確定し、前記チャネル確立ユニット72は、include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立し、対応するポート信号を用いて、前記ファイル生成ユニット73は、チャネルファイルを生成し、前記相互貫通ユニット74は、インスタンス化された引用関係に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通される。このように、手動操作なし、異なるコード環境及び場面に応じて、DFTに関するチャネル及びモジュールの多階層の伝達を簡便かつ迅速に挿入することができ、異なる設計ニーズに再利用することができ、ICの設計効率を向上させる。
本発明の実施例によって提供される技術案において、前記チャネル確立ユニット72はinclude方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立する。即ち、DFT信号がinclude方式で追加されたため、includeと相関する三つのファイル(ポート宣言、ポート記述及びポートのインスタンス化)内のDFT信号だけを改修すれば、チップ全体のDFT設計ニーズの信号を改修する目的を達することが可能であり、それによって効率が大きく向上され、汎用性がより高くなり、この三つのファイルのDFT信号を通して、同一モジュールは異なるプロジェクトでの使用が可能であり、モジュールの異なるプロジェクトでの汎用性と再利用性が向上される。
本分野の当業者は、本発明の実施例が方法、システム、またはコンピュータ製品として提供されることが可能であると理解すべきである。従って、本発明は、ハードウェア実施例、ソフトウェア実施例、またはソフトウェアとハードウェアを組み合わせた実施例の形式を採用することができる。しかも、本発明は、コンピュータ使用可能なプログラムコードを含む一つまたは複数のコンピュータ使用可能な記憶媒体(磁気ディスク記憶装置と光記憶装置などを含むがこれらに限られない)に実施されるコンピュータプログラム製品の形式を採用しても良い。
本発明は、本発明の実施例による方法、装置(システム)、とコンピュータプログラム製品のフローチャート図及び/またはブロック図を参照して説明されている。コンピュータプログラム命令によって、フローチャート図及び/またはブロック図の各々のフロー及び/またはブロック、また、フローチャート及び/またはブロック図中のフロー及び/またはブロックの組み合わせを実現することができると理解すべきである。これらのコンピュータプログラム命令を汎用コンピュータ、専用コンピュータ、組み込みプロセッサ、またはその他のプログラム可能なデータ処理装置のプロセッサに提供して1つのマシンを生成することができ、それによってコンピュータまたはその他のプログラム可能なデータ処理装置のプロセッサで実行される命令によりフローチャートの一つまたは複数のフロー及び/またはブロック図における指定された機能を実現するための装置を生成することができる。
これらのコンピュータプログラム命令は、コンピュータまたはその他のプログラム可能なデータ処理装置により特定の方式で動作されることをガイドすることができるコンピュータの読み取り可能な記憶装置に記憶してもよく、該当コンピュータの読み取り可能な記憶装置に記憶されている命令によって命令装置が含まれている製品を生成し、該当命令装置は、フローチャートの一つまたは複数のフロー及び/またはブロック図の一つのブロックまたは複数のブロックで指定された機能を実現する。
これらのコンピュータプログラム命令は、コンピュータまたはその他のプログラム可能なデータ処理装置にインストールされてもよく、コンピュータで実現する処理を生成するように、コンピュータまたはその他のプログラム可能な装置に、一連の操作ステップを実行させ、それによって、コンピュータまたはその他のプログラム可能な装置で実行される命令は、フローチャートの一つまたは複数のフロー及び/またはブロック図の一つのブロックまたは複数のブロックで指定された機能を実現するためのステップを提供する。
上記に基づいて、本発明の実施例はコンピュータ記憶媒体を提供し、前記コンピュータ記憶媒体は、1つのセットの命令を含み、前記命令を実行する時に、少なくとも一つのプロセッサによって上記の情報処理方法が実行される。
以上は、本発明の好ましい実施例に過ぎなく、本発明の保護範囲を制限することに用いられるものではない。

Claims (10)

  1. 情報処理方法であって、情報処理装置が、
    チップのコードファイルタイプに応じてレジスタ転送レベル記述(RTL)コードを確定することと、
    前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記チップ内のテスト容易化設計(DFT)処理を必要とするモジュールを確定することと、
    インクルード(include)方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立し、対応するポート信号を用いて、チャネルファイルを生成することと、
    インスタンス化関係に基づいて、前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通されることと、
    実行する、前記情報処理方法。
  2. 前記チップのコードファイルタイプに応じてRTLコードを確定する前に、前記情報処理装置が、
    前記チップのコードファイルリストに基づいて前記チップコードファイルの位置情報を取得することと、
    前記位置情報に基づいて前記チップのコードファイルを探し出すことと、
    をさらに実行する請求項に記載の情報処理方法。
  3. 前記include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立することは、前記情報処理装置が、
    include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立することを実行する
    請求項に記載の情報処理方法。
  4. 前記DFT処理を必要とする一つのモジュール内に二つ以上のクロック、リセットユニットライブラリがインスタンス化された場合、前記include方式を通して、前記DFT処理を必要とするモジュール内のポート宣言、ポート記述及びポートのインスタンス化の三つの位置に前記DFT信号伝送チャネルを確立する前に、前記情報処理装置が、
    前記DFT処理を必要とするモジュールのポート信号に対して統計を行うことと、
    機能及びポート名に基づき、統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行うことと、
    処理後のポート信号に基づき、include方式を通して、前記DFT処理を必要とするモジュールにDFT信号伝送チャネルを確立することと、
    をさらに実行する請求項に記載の情報処理方法。
  5. 前記情報処理装置が、インスタンス化関係、前記RTLコードのツリー階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査することをさらに実行する
    請求項に記載の情報処理方法。
  6. 情報処理装置であって、
    チップのコードファイルタイプに応じてレジスタ転送レベル記述(RTL)コードを確定し、前記RTLコード内のクロック及びリセットユニットライブラリに基づいて前記チップ内のテスト容易化設計(DFT処理を必要とするモジュールを確定するように構成される確定ユニットと、
    include方式を通して、前記DFT処理を必要とするモジュール内にDFT信号伝送チャネルを確立するように構成されるチャネル確立ユニットと、
    対応するポート信号及び確立されたDFT信号伝送チャネルを用いて、チャネルファイルを生成するように構成されるファイル生成ユニットと、
    インスタンス化関係に基づいて前記チップの最上層まで層毎に前記DFT信号伝送チャネルが相互貫通されるように構成される相互貫通ユニットと、
    を含む前記情報処理装置。
  7. 前記確定ユニットは、
    前記チップのコードファイルリストに基づいて前記チップコードファイルの位置情報を取得するように構成される取得モジュールと、
    前記位置情報に基づいて前記チップのコードファイルを探し出すように構成される検索モジュールと、
    をさらに含む請求項に記載の情報処理装置。
  8. 前記チャネル確立ユニットはさらに、前記DFT処理を必要とするモジュールのポート信号に対して統計を行い、機能及びポート名に基づいて統計後の前記DFT処理を必要とするモジュールのポート信号に対して合併処理を行い、処理後のポート信号に基づいてinclude方式を通して、前記DFT処理を必要とするモジュールにDFT信号伝送チャネルを確立するように構成される
    請求項に記載の情報処理装置。
  9. インスタンス化関係、前記RTLコードのツリー階層関係及び前記DFT信号伝送チャネルのマッチング性と正確性を検査するように構成される検査ユニットをさらに含む
    請求項に記載の情報処理装置。
  10. コンピュータ記憶媒体であって、
    1つのセットの命令を含み、前記命令を実行する時に、少なくとも一つのプロセッサによって請求項1〜のいずれか1項に記載の情報処理方法が実行される、前記コンピュータ記憶媒体。
JP2017510523A 2014-08-22 2015-05-05 情報処理方法、装置及びコンピュータ記憶媒体 Active JP6387182B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201410419098.4A CN105468797B (zh) 2014-08-22 2014-08-22 一种信息处理方法及装置
CN201410419098.4 2014-08-22
PCT/CN2015/078319 WO2016026328A1 (zh) 2014-08-22 2015-05-05 一种信息处理方法、装置及计算机存储介质

Publications (2)

Publication Number Publication Date
JP2017533491A JP2017533491A (ja) 2017-11-09
JP6387182B2 true JP6387182B2 (ja) 2018-09-05

Family

ID=55350169

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017510523A Active JP6387182B2 (ja) 2014-08-22 2015-05-05 情報処理方法、装置及びコンピュータ記憶媒体

Country Status (5)

Country Link
US (1) US10354031B2 (ja)
EP (1) EP3185027B1 (ja)
JP (1) JP6387182B2 (ja)
CN (1) CN105468797B (ja)
WO (1) WO2016026328A1 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107301256B (zh) * 2016-04-15 2020-11-10 深圳市中兴微电子技术有限公司 一种集成电路的验证方法及装置
CN106126186B (zh) * 2016-08-29 2023-07-11 北京声智科技有限公司 一种多通道音频信号并行采集装置
CN109802710B (zh) * 2017-11-16 2021-09-17 深圳市中兴微电子技术有限公司 一种实现码本生成的方法及装置
CN109828290A (zh) * 2019-01-31 2019-05-31 泰斗微电子科技有限公司 定位芯片的信息处理的方法及终端设备
CN110442929B (zh) * 2019-07-18 2023-08-01 上海磐启微电子有限公司 一种基于perl实现芯片系统顶层自动例化的方法
CN112559399A (zh) * 2020-11-27 2021-03-26 山东云海国创云计算装备产业创新中心有限公司 一种多axi接口的ddr控制器及其控制方法
CN112764987B (zh) * 2021-01-07 2021-12-24 无锡众星微系统技术有限公司 芯片监控信号的自动生成方法
CN112948293A (zh) * 2021-02-26 2021-06-11 浪潮电子信息产业股份有限公司 一种多用户接口的ddr仲裁器及ddr控制器芯片
CN114818553B (zh) * 2022-05-10 2023-06-06 无锡众星微系统技术有限公司 一种芯片集成设计方法
CN117764020B (zh) * 2024-02-22 2024-04-26 沐曦集成电路(上海)有限公司 芯片设计调整方法、电子设备和介质
CN118536442A (zh) * 2024-07-25 2024-08-23 上海灵动微电子股份有限公司 Dft信号数据处理方法、dft设计方法及验证方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3616212B2 (ja) 1996-09-25 2005-02-02 株式会社リコー メガセルテスト支援装置
US6862563B1 (en) * 1998-10-14 2005-03-01 Arc International Method and apparatus for managing the configuration and functionality of a semiconductor design
US7051309B1 (en) * 1999-02-16 2006-05-23 Crosetto Dario B Implementation of fast data processing with mixed-signal and purely digital 3D-flow processing boars
US7100133B1 (en) * 2000-06-23 2006-08-29 Koninklijke Philips Electronics N.V Computer system and method to dynamically generate system on a chip description files and verification information
US6829753B2 (en) * 2000-06-27 2004-12-07 Fluidigm Corporation Microfluidic design automation method and system
US20020129334A1 (en) * 2000-10-13 2002-09-12 Dane Mark W.P. Interface based design using a tabular paradigm
US6691301B2 (en) * 2001-01-29 2004-02-10 Celoxica Ltd. System, method and article of manufacture for signal constructs in a programming language capable of programming hardware architectures
US6944808B2 (en) 2001-05-12 2005-09-13 Advantest Corp. Method of evaluating core based system-on-a-chip
US6948105B2 (en) 2001-05-12 2005-09-20 Advantest Corp. Method of evaluating core based system-on-a-chip (SoC) and structure of SoC incorporating same
US6678875B2 (en) * 2002-01-25 2004-01-13 Logicvision, Inc. Self-contained embedded test design environment and environment setup utility
US7065724B2 (en) * 2003-01-22 2006-06-20 Sun Microsystems, Inc. Method and apparatus for generating and verifying libraries for ATPG tool
US7584460B2 (en) * 2003-07-22 2009-09-01 Lsi Corporation Process and apparatus for abstracting IC design files
US7770147B1 (en) * 2004-03-08 2010-08-03 Adaptec, Inc. Automatic generators for verilog programming
US20050273683A1 (en) * 2004-06-07 2005-12-08 Logicvision, Inc. Insertion of embedded test in RTL to GDSII flow
US7237161B2 (en) 2005-03-30 2007-06-26 Avago Technologies General Ip (Singapore) Pte. Ltd. Remote integrated circuit testing method and apparatus
US7827517B1 (en) * 2006-05-19 2010-11-02 Altera Corporation Automated register definition, builder and integration framework
US8103987B2 (en) * 2007-03-09 2012-01-24 Mips Technologies, Inc. System and method for managing the design and configuration of an integrated circuit semiconductor design
US8365110B2 (en) * 2007-05-25 2013-01-29 The Regents Of The University Of Michigan Automatic error diagnosis and correction for RTL designs
CN100568008C (zh) * 2007-12-26 2009-12-09 中国科学院计算技术研究所 一种片上多核处理器的测试电路及其可测试性设计方法
CN102262207A (zh) 2010-05-27 2011-11-30 上海华虹Nec电子有限公司 一种soc芯片测试结果快速判断方法
US8966413B2 (en) * 2011-02-17 2015-02-24 The Board Of Trustees Of The Leland Stanford Junior University System and method for a chip generator
CN103645435B (zh) * 2013-12-13 2016-03-23 电子科技大学 多信号模型可编程逻辑器件的软件模块可测性设计方法
US9311444B1 (en) * 2014-07-10 2016-04-12 Sandia Corporation Integrated circuit test-port architecture and method and apparatus of test-port generation

Also Published As

Publication number Publication date
CN105468797B (zh) 2019-10-22
CN105468797A (zh) 2016-04-06
WO2016026328A1 (zh) 2016-02-25
US10354031B2 (en) 2019-07-16
JP2017533491A (ja) 2017-11-09
EP3185027B1 (en) 2020-02-26
EP3185027A1 (en) 2017-06-28
US20170270229A1 (en) 2017-09-21
EP3185027A4 (en) 2017-08-23

Similar Documents

Publication Publication Date Title
JP6387182B2 (ja) 情報処理方法、装置及びコンピュータ記憶媒体
TWI627547B (zh) 用於ic設計協定的自動化功能覆蓋生成和管理的系統和方法
JP5410414B2 (ja) 回路エミュレーションの入力及び遅延入力のマルチプレクシング
US9477799B2 (en) Hierarchical determination of metrics for component-based parameterized SoCs
US9665674B2 (en) Automating a microarchitecture design exploration environment
CN102375778A (zh) 实现数字信号处理器自动测试的方法及系统
US10489534B1 (en) Support for multiple user defined assertion checkers in a multi-FPGA prototyping system
JP2010527476A (ja) 自動回路設計及びシミュレーションに使用するための技術
CN113138808B (zh) 一种集成方法、装置、计算机设备和存储介质
CN110321292A (zh) 芯片测试方法、装置、电子设备及计算机可读存储介质
CN103440363A (zh) 一种fpga布局布线后仿真中异常信号溯源方法
US20140278334A1 (en) Method to verify correctness of computer system software and hardware components and corresponding test environment
Goli et al. Automated analysis of virtual prototypes at electronic system level
CN113868046B (zh) 一种pad控制单元的功能验证方法及系统
CN105022692A (zh) 一种死锁检测验证方法
US8966455B2 (en) Flow analysis in program execution
CN115470125B (zh) 基于日志文件的调试方法、设备以及存储介质
CN116185826A (zh) 一种测试方法、装置、设备及存储介质
US10095822B1 (en) Memory built-in self-test logic in an integrated circuit design
CN108334313A (zh) 用于大型soc研发的持续集成方法、装置及代码管理系统
Grinevich et al. Formal methods in industrial software standards enforcement
CN114115982A (zh) 代码发布方法、装置、设备及存储介质
JP2011154568A (ja) 情報処理装置、プログラム検証方法およびプログラム
TWI499787B (zh) 多重故障診斷方法和機器可讀媒體
CN114169287B (zh) 生成验证环境的连接示意图的方法、电子设备及存储介质

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180403

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180703

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180717

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180810

R150 Certificate of patent or registration of utility model

Ref document number: 6387182

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250