JP6179344B2 - 情報処理方法、プログラム、情報処理装置、及びコンピュータシステム - Google Patents

情報処理方法、プログラム、情報処理装置、及びコンピュータシステム Download PDF

Info

Publication number
JP6179344B2
JP6179344B2 JP2013220867A JP2013220867A JP6179344B2 JP 6179344 B2 JP6179344 B2 JP 6179344B2 JP 2013220867 A JP2013220867 A JP 2013220867A JP 2013220867 A JP2013220867 A JP 2013220867A JP 6179344 B2 JP6179344 B2 JP 6179344B2
Authority
JP
Japan
Prior art keywords
arithmetic processing
processing unit
unit
power supply
operating frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2013220867A
Other languages
English (en)
Other versions
JP2015082276A (ja
Inventor
一慶 木内
一慶 木内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2013220867A priority Critical patent/JP6179344B2/ja
Priority to US14/495,510 priority patent/US9513690B2/en
Publication of JP2015082276A publication Critical patent/JP2015082276A/ja
Application granted granted Critical
Publication of JP6179344B2 publication Critical patent/JP6179344B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3293Power saving characterised by the action undertaken by switching to a less power-consuming processor, e.g. sub-CPU
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Power Sources (AREA)
  • Debugging And Monitoring (AREA)

Description

本願開示は、情報処理方法、プログラム、情報処理装置、及びコンピュータシステムに関する。
種々の情報処理を行うサーバ等の情報処理装置において、電力供給部として交流直流変換回路等の電源回路を複数配置し、複数の電源回路から供給される電力により情報処理を行う技術が実用化されている。電源回路を複数用いることにより、1つの電源回路に故障や性能劣化が発生して電力供給量が低下した場合であっても、他の電源回路からの電力供給により、情報処理装置は処理を継続して行うことができる。
しかし、複数の電源回路のうちの一部の電源回路に電力供給量の低下が発生した場合は、他の電源回路にかかる負荷が増加し、他の電源回路にも故障等が発生する原因となる。この問題を解決するために、複数の電源回路を有する情報処理装置において一部の電源回路の電力供給量が低下した場合には、情報処理装置のプロセッサの動作周波数を低下させるスロットリング技術が知られている。プロセッサの動作周波数を低下させることにより、プロセッサが消費する電力を抑制して他の電源回路にかかる負荷を軽減させることができる(例えば第1特許文献)。
一方、マルチノードサーバのように、複数の演算処理部を有する情報処理装置が実用化されている。マルチノードサーバは、複数の演算処理部のうちの一つに保守、点検、交換等のメンテナンスが必要となった場合に、その特定の演算処理部のみを個別にメンテナンスすることが可能である点において利点を有する。マルチノードサーバに含まれる複数の演算処理部は、個々に情報処理を行うことも可能であり、協働して所定の情報処理を行うことも可能である。更に、複数の演算処理部を有する情報処理装置と他の情報処理装置をネットワークにて接続し、全体として一つのコンピュータシステム、例えばHPC(High Performance Computer)を構成する場合もある。この場合は、複数の情報処理装置は互いに同期して情報処理を行う。
特開2012−051300号公報
マルチノードサーバのような複数の演算処理部を有する情報処理装置と他の情報処理装置とを含むコンピュータシステムにおいて、電力供給部を保護するために動作周波数を制御しつつ、コンピュータシステムの情報処理速度の低下を抑制するための技術については、これまで検討がなされていなかった。
本開示は、電力供給部を保護しつつ、コンピュータシステムの情報処理速度の劣化を抑制する情報処理方法及び情報処理装置を提供することを目的とする。
開示の情報処理方法は、電力供給部と、前記電力供給部からの電力供給により動作する第1演算処理部及び第2演算処理部を有する第1情報処理装置を用いた情報処理方法であって、前記電力供給部の電力供給量を検知し、前記電力供給量が第1レベルから、前記第1レベルよりも低い第2レベルへ低下したか、前記第2レベルよりも低い第3レベルへ低下したか、を判定し、前記電力供給量が前記第2レベルへ低下したと判定された場合は、前記第1演算処理部の動作周波数を低下させ、前記第2演算処理部の動作周波数を維持させる工程と、前記第1演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部の動作周波数を維持した状態で前記第1演算処理部の演算処理を停止させる工程と、を実行し、前記電力供給量が前記第3レベルへ低下したと判定された場合は、前記第1演算処理部の動作周波数及び前記第2演算処理部の動作周波数を低下させる工程と、前記第1演算処理部及び前記第2演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部を動作させた状態で前記第1演算処理部の演算処理を停止させる工程と、前記第1演算処理部の演算処理を停止させる工程の後に、前記第2演算処理部の動作周波数を増加させる工程と、を実行する
電力供給部の電力供給量が低下した場合に、電力供給部への電力負荷を軽減するとともに、コンピュータシステムの処理能力の低下を抑制することができる。
第1実施例における情報処理装置のハ−ドウェア構成図である。 第1実施例におけるコンピュータシステムのハ−ドウェア構成図である。 第1実施例における電力管理部の機能ブロック図である。 第1実施例におけるシャットダウンリストの一例である。 第1実施例における演算処理部の機能ブロック図である。 第1実施例における制御部の機能ブロック図である。 第1実施例における処理シーケンス図である。 第1実施例における電力管理部の処理フローチャートである。 第1実施例における演算処理部の処理フローチャートである。 第1実施例における制御部の処理フローチャートである。 第2実施例における情報処理装置のハ−ドウェア構成図である。 第2実施例における電力管理部の機能ブロック図である。 第2実施例における処理シーケンス図である。 第2実施例における電力管理部の処理フローチャートである。 第3実施例におけるシャットダウンリストの一例である。 第3実施例における制御部の機能ブロック図である。
<第1実施例>
図1は、第1実施例における情報処理装置のハードウェア構成図である。第1情報処理装置10は、第1演算処理部100、第2演算処理部200、第1制御部150、第2制御部250、電力供給部300、電力管理部350、及びネットワークインターフェースカード(以下、NIC)400を有する。第1演算処理部100は、プロセッサ110と、プロセッサ110に接続されたメモリ130とを有する。同様に第2演算処理部200は、プロセッサ210と、プロセッサ210に接続されたメモリ230とを有する。第1演算処理部100及び第2演算処理部200は、電力供給部300から電力供給線301を介して電力供給を受けて演算処理を行う。第1制御部150は、プロセッサ160と、プロセッサ160に接続されたメモリ180とを有する。同様に第2制御部250は、プロセッサ260と、プロセッサ260に接続されたメモリ280とを有する。第1制御部150及び第2制御部250は、電力供給部300から電力供給線301を介して電力供給を受けてそれぞれ第1演算処理部100及び第2演算処理部200に対する制御を行う。
電力供給部300は、第1電源回路310及び第2電源回路320を有する。第1電源回路310及び第2電源回路320は、例えばそれぞれ700Wの電力供給能力を有する場合、電力供給部300全体としては1400Wの電力供給能力を有する。電力管理部350は、プロセッサ360と、プロセッサ360に接続されたメモリ380とを有する。電力管理部350は、第1演算処理部100、第2演算処理部200、第1制御部150、第2制御部250及び電力供給部300と、電源管理バス351で接続される。電力管理部350は電源管理バス351を通して、電力供給部300の電力供給量の低下を検出し、スロットリング制御指示を発行する。電力供給部300の電力供給量の低下の検出は、例えば第1電源回路310及び第2電源回路320の出力電圧をモニタし、何れかの出力電圧が所定の閾値よりも低下したことを検出することにより行われる。また電力管理部350は、第1演算処理部100、第2演算処理部200、第1制御部150及び第2制御部250に内部バス352で接続され、スロットリング制御解除の指示や、後述するシャットダウン処理に関する各種の通信を行う。第1情報処理装置10は、NIC400及びネットワーク500を介して他の情報処理装置と接続される。
第1情報処理装置10は、例えば複数の演算処理部を有するマルチノードサーバである。プロセッサ110、160、210、260及び360は、Central Processing Unit(CPU)、Micro−Processing Unit(MPU)、Digital Signal Processor(DSP)、Field−Programmable Gate Array(FPGA)等の電子回路部品である。メモリ130、180、230、280及び380は、Dynamic Random Access Memory(DRAM)、Static Random Access Memory(SRAM)、フラッシュメモリ等の電子回路部品である。第1電源回路310及び第2電源回路320は、例えば交流直流変換回路である。第1制御部150及び第2制御部250は、例えばBMC(Baseboard Management Controller)等の管理コントローラである。電源管理バス351は、例えばPMBus(登録商標)である。内部バス352は、例えばIPMB(Intelligent Platform Management Bus)である。
図2は、図1にて説明した第1情報処理装置10を含むコンピュータシステムのハードウェア構成を示す。コンピュータシステム1は、第1情報処理装置10と、第2情報処理装置20と、管理装置600と、ネットワーク500とを有する。第1情報処理装置10と第2情報処理装置20は、ネットワーク500を介して互いに接続される。第2情報処理装置20は、第1情報処理装置10と同様のハードウェア構成を有する。管理装置600は、プロセッサ610と、プロセッサ610に接続されたメモリ630と、ネットワーク500に接続されたNIC640とを有する。管理装置600は、NIC640及びネットワーク500を介して第1情報処理装置10及び第2情報処理装置20に接続され、第1情報処理装置10及び第2情報処理装置20が同期して情報処理を行うよう制御する。
ここで、図2に示すコンピュータシステム1の第1情報処理装置10にスロットリング技術を適用した場合に生じる問題点について説明する。この問題点は、発明者が本発明に想到する過程において初めて見出したものである。例えば第1情報処理装置10において、第1電源回路310及び第2電源回路320の両方から第1演算処理部100及び第2演算処理部200に電力供給がなされていたとする。ここで第1電源回路310の電力供給能力が低下し、第2電源回路320にかかる電力供給の負荷が大きくなったとする。
第2電源回路320への負荷を軽減するために、第1演算処理部100及び第2演算処理部200に対してスロットリング処理を行う。すなわち、第1演算処理部100のプロセッサ110及び第2演算処理部200のプロセッサ210の動作周波数を低下させることにより、第1演算処理部100及び第2演算処理部200での消費電力を抑制する。
しかし、第1演算処理部100及び第2演算処理部200の動作周波数を低下させると、第1情報処理装置10と共にコンピュータシステム1を構成している第2情報処理装置20での情報処理能力を実質的に低下させることになる。これは、第1情報処理装置10における情報処理と第2情報処理装置20における情報処理は、同期を取りながら互いに演算処理結果等の情報を通信し合って行われるためである。そのため、第2情報処理装置20内の演算処理部の動作周波数よりも、第1情報処理装置10内の演算処理部の動作周波数が低くなると、第2情報処理装置20は自身の処理能力を十分に活かすことができない。またその結果として、コンピュータシステム1全体としての処理能力が低下することとなる。
このように、スロットリング技術を図2に示すコンピュータシステム1に適用する場合には、電力供給部300を保護する観点だけでなく、コンピュータシステム1全体の処理能力を考慮した制御方法が必要となる。
以下、電力供給部300の保護と、コンピュータシステム1の処理能力の両方の観点に基づいて行われる制御方法について説明する。第1実施例においては、電力管理部350が電力供給部300の電力供給量の低下を検出すると、まず第1演算処理部100及び第2演算処理部200に対してスロットリング制御を行う。第1演算処理部100及び第2演算処理部200の動作周波数を低下させることにより、電力供給部300にかかる負荷を軽減させる。次に、複数の演算処理部の一部、例えば第1演算処理部100をシャットダウンさせ、その後に他の演算処理部例えば第2演算処理部200の動作周波数を増加させる。第2演算処理部200の動作周波数を増加させることにより、第1情報処理装置10と同期して情報処理を行う第2情報処理装置20の処理能力が十分に活かされないという状況を回避する。しかも、第1演算処理部100をシャットダウンさせていることにより消費電力は削減されているため、第2演算処理部200の動作周波数を増加させても、電力供給部300にかかる電力負荷を抑えることができる。尚、本明細書において用いる「シャットダウン」の文言は、演算処理部のプロセッサが演算処理を行っていない状態を意味し、演算処理部に対して電力供給が一切行われていない状態に限定して適用される用語ではない。所謂スタンバイ状態、例えば演算処理部の有するメモリへの電力供給は維持したままプロセッサへのクロック供給が停止され、プロセッサによる演算処理が行われていない状態とすることも、本明細書においては「シャットダウン」に含まれる。
ここで、第1演算処理部100のシャットダウン処理を行う前に、スロットリング制御により第1演算処理部100及び第2演算処理部200の動作周波数を一旦低下させる意義について説明する。スロットリング制御も、演算処理部の一部のシャットダウン処理も、いずれも第1情報処理装置10の消費電力を下げ、電力供給部300にかかる負荷を軽くするという意味においては共通する。しかし、演算処理を行っている演算処理部をシャットダウンさせるには一定の時間を要する。マルチノードサーバにおいて各ノードのシャットダウンには数分から十数分の時間を要する場合がある。そのため、電力供給部300に何等かの理由により電力供給能力の低下が発生した際に第1演算処理部100のシャットダウン処理を開始したとしても、シャットダウン処理が完了するまでの期間は電力供給部300への負荷が継続されることになる。これに対してスロットリング制御への移行は、プロセッサに供給されるクロックの周波数を低下させることにより行われ、シャットダウン処理に比べて短時間で行うことができる。
そのため本実施例では、電力供給部300の電力供給量が低下した場合に、まずスロットリング処理を行って電力供給部300への負荷を軽減させることとしている。これにより、シャットダウン処理を行う場合に比べて電力供給部300に過剰な負荷が加わる時間を短縮することができる。そして、スロットリング制御へ移行した後に、第1演算処理部100をシャットダウンさせたうえで第2演算処理部200に対するスロットリングを解除する。これにより、第1情報処理装置10と協働して情報処理を行う第2情報処理装置20の実質的な処理能力が低下することを防止する。以下、第1実施例の詳細について説明する。
図3は、電力管理部350のプロセッサ360の機能ブロックと、メモリ380に格納される情報を示す図である。プロセッサ360は、メモリ380、または第1情報処理装置10に含まれる何れかのメモリ、もしくはネットワーク500を介してアクセス可能な他のメモリに格納された所定のプログラムを実行することにより、図3に示す各ブロックの機能を実現する。プロセッサ360は、出力電圧モニタ部361、判定部362、スロットリング制御指示部363及び供給電力モニタ部364として機能する。
出力電圧モニタ部361は、第1電源回路310及び第2電源回路320の各々の出力電圧をモニタする。判定部362は、出力電圧モニタ部361のモニタ結果に基づき、第1電源回路310及び第2電源回路320の出力電圧の少なくとも何れか一方が所定の閾値を下回ったかどうかを判定する。スロットリング制御指示部363は、判定部362の判定結果に基づき、電源管理バス351を介して第1演算処理部100及び第2演算処理部200にスロットリング制御への移行を指示する。この指示は、後述するスロットリングフラグ格納部にスロットリングフラグを格納することにより行われる。供給電力モニタ部364は、電力供給部300から第1演算処理部100及び第2演算処理部200へ供給される電力をモニタする。供給電力モニタ部364は、演算処理部のシャットダウン処理が完了したことを、供給電力の変動により認識して、後述のシャットダウン処理完了確認部に通知する。尚、これら全ての機能をプロッサ360にて実現する必要はなく、例えば出力電圧モニタ部361は、専用の電圧センサにて実現してもよい。
メモリ380は、シャットダウンリスト381を格納する。図4はシャットダウンリスト381の一例を示す。シャットダウンリスト381は、電力供給部300に電力供給能力の低下が発生した場合に、複数の演算処理部のうちのどの演算処理部をシャットダウンさせるかを規定するテーブルである。図4に示すシャットダウンリスト381は、第1演算処理部100がシャットダウンの対象であり、第2演算処理部200はシャットダウンの対象ではないことを規定する。シャットダウンリスト381においてシャットダウンすることが規定された演算処理部は、スロットリング制御に移行した後にシャットダウンされる。シャットダウンリスト381においてシャットダウンの対象ではないことが規定された演算処理部は、スロットリング制御に移行した後、所定の演算処理部のシャットダウン処理の完了後にスロットリング制御が解除される。本明細書の以降の部分においては、特に断らない限り、図4に示すシャットダウンリスト381の内容に従い、第1演算処理部100がシャットダウンの対象であり、第2演算処理部200がシャットダウンの対象ではないものとして説明する。
図5は、第1演算処理部100のプロセッサ110の機能ブロック図である。プロセッサ110は、メモリ130、または第1情報処理装置10に含まれる何れかのメモリ、もしくはネットワーク500を介してアクセス可能な他のメモリに格納された所定のプログラムを実行することにより、図5に示す各ブロックの機能を実現する。第2演算処理部200のプロセッサ210も、所定のプログラムを実行することにより、第1演算処理部100のプロセッサ110と同様の各機能を実現する。ここでは第1演算処理部100のプロセッサ110について説明を行い、第2演算処理部200のプロセッサ210については説明を省略する。
プロセッサ110は、演算部111、クロック生成部112、スロットリングフラグ格納部113、スロットリング制御部114、シャットダウン処理部115、判定部116、通信部117として機能する。演算部111は、クロック生成部112から供給されるクロックに基づき演算処理を行う。クロック生成部112は、所定の周波数を有するクロックを生成して演算部111に供給する。クロック生成部112が生成するクロックの周波数によって演算部111の消費電力は増減する。スロットリングフラグ格納部113は、電力管理部350から送信されるスロットリング制御への移行指示を受けてスロットリングフラグを格納する。スロットリング制御部114は、スロットリングフラグ格納部113のフラグ内容を参照し、スロットリングフラグ格納部113にスロットリングフラグが格納されている場合は、スロットリング制御を実行する。具体的にはクロック生成部112に生成クロックの周波数を低下させるよう指示を行う。シャットダウン処理部115は、第1演算処理装置100のシャットダウン処理を行う。判定部116は、シャットダウン処理及びスロットリング制御を行う際に必要な各種判定を行う。通信部117は、シャットダウン処理及びスロットリング制御を行う際に必要な各種の通信を、第1制御部150、第2制御部250又は電力管理部350との間で行う。尚、これら全ての機能をプロセッサ110にて実現する必要はなく、一部の機能、例えばクロック生成部112を、PLL(Phase Locked Loop)回路等で実現してもよく、またスロットリングフラグ格納部113を、第1演算処理部100の有する専用のレジスタを用いて実現してもよい。
図6は、第1制御部150のプロセッサ160の機能ブロック図である。プロセッサ160は、メモリ180、または第1情報処理装置10に含まれる何れかのメモリ、もしくはネットワーク500を介してアクセス可能な他のメモリに格納された所定のプログラムを実行することにより、図6に示す各ブロックの機能を実現する。第2制御部250のプロセッサ260も、所定のプログラムを実行することにより、第1制御部150のプロセッサ160と同様の各機能を実現する。ここでは第1制御部150のプロセッサ160について説明を行い、第2制御部250のプロセッサ260については説明を省略する。
プロセッサ160は、スロットリングモニタ部161、メモリアクセス部162、シャットダウン指示部163、シャットダウン処理完了確認部164、スロットリング制御解除指示部165、判定部166、通信部167として機能する。
スロットリングモニタ部161は、第1演算処理部100がスロットリング制御状態にあるか否かをモニタする。モニタ方法としては、第1演算処理部100のスロットリングフラグ格納部113の内容をモニタする。もしくは、電力管理部350から出力されるスロットリング制御指示通知を直接受信することで、第1演算処理部100においてスロットリング制御が行われていることを認識してもよい。メモリアクセス部162は、電力管理部350のメモリ380にアクセスし、シャットダウンリスト381の内容を読み出す。シャットダウン指示部163は、読み出したシャットダウンリスト381を参照し、第1演算処理部100がシャットダウンの対象となっているかどうかを確認する。図4に示すシャットダウンリスト381の例では、第1演算処理部100はシャットダウンの対象となっているため、シャットダウン指示部163は、第1演算処理部100に対してシャットダウン処理を行うよう指示する。シャットダウン処理完了確認部164は他の演算処理部のシャットダウン処理が完了したかどうかを確認する。仮にシャットダウンリスト381の規定内容が、第2演算処理部200がシャットダウンの対象であり、第1演算処理部100がシャットダウンの対象ではなかったとすると、シャットダウン処理完了確認部164は、第2演算処理部200のシャットダウン処理が完了したか否かを確認する。第2演算処理部200のシャットダウン処理の完了を確認する方法は、例えば電力管理部350の供給電力モニタ部364から通知される内容を確認することによって行う。そしてスロットリング制御解除指示部165は、シャットダウン処理完了確認部164の確認結果に基づき、第1演算処理部100に対してスロットリング制御の解除を指示する。スロットリング制御の解除の指示は、第1演算処理部100のスロットリングフラグ格納部113に格納されているスロットリングフラグを消去することによって行う。尚、これら全ての機能をプロセッサ160にて実現する必要はなく、一部の機能、例えばメモリアクセス部162を、専用のメモリアクセスコントローラにより実現してもよい。
ここで、第1演算処理部100のシャットダウン処理について説明を追加する。第1演算処理部100をシャットダウンさせる場合、コンピュータシステム1における以後の情報処理は、第1演算処理部100を除いた他の演算処理部にて分担して行われることになる。そのため、図2に示す管理装置600は、コンピュータシステム1が演算処理部として使用し得るリソースから第1演算処理部100を削除し、残りの演算処理部を用いてコンピュータシステム1の構成を再構築する必要がある。また、シャットダウン処理の指示が発行された時点で第1演算処理部100のプロセッサ110内にて処理待ちの状態となっているタスクがある場合は、それらのタスクに関する処理エラーが生じないようシャットダウン処理を行う必要がある。シャットダウンの手順としては、例えば以下のようなものが挙げられる。まず第1制御部150のシャットダウン指示部163は、第1演算処理部100に対してシャットダウン処理の指示を行うとともに、管理装置600に対して、第1演算処理部100をシャットダウンさせることを通知する。この通知を受けた管理装置600は、第1演算処理部100に対する新規のタスクの割り当てを停止し、コンピュータシステム1の再構築作業を開始する。一方、第1演算処理部100のシャットダウン処理部115は、プロセッサ110内で処理待ちの状態となっているタスクについて処理が全て完了し、処理結果が他の演算処理部へ送信された後に、シャットダウン処理を完了させる。もしくはシャットダウン処理部115は、管理装置600の行うコンピュータシステム1の再構築の結果に従い、処理待ちのタスクを、演算部111にて処理させることなく他の演算処理部へ引き継いだ後、シャットダウン処理を完了させる。
図7は、電力管理部350、第1制御部150、第1演算処理部100、第2制御部250、第2演算処理部200の間での処理の流れを示す図である。まず、処理701において電力管理部350が、電力供給部300の第1電源回路310及び第2電源回路320の各々の出力電圧をモニタする。処理702において電力管理部300は、何れかの出力電圧が所定の閾値を下回った場合に、電力供給部300の電力供給量が低下したと判断し、第1演算処理部100及び第2演算処理部200に対してスロットリング制御の指示を行う。処理703及び処理704において、電力管理部350からの指示を受けた第1演算処理部100及び第2演算処理部200は、各々スロットリング処理を行う。また処理705及び処理706において、第1制御部150及び第2制御部250は、それぞれ第1演算処理部100及び第2演算処理部200がスロットリング制御へ移行したことを認識し、電力管理部350のメモリ380にアクセスし、シャットダウンリスト381を参照する。処理707において第1制御部150は、図4に示すシャットダウンリスト381の内容に従い、第1演算処理部100に対してシャットダウン処理を行うよう指示する。この指示を受けて処理708において第1演算処理部100はシャットダウン処理を行う。
処理709において電力管理部350は、第1演算処理部100及び第2演算処理部200への供給電力をモニタする。そして処理710において電力管理部350は、第1演算処理部100への電力供給が停止したことを認識し、第1演算処理部100のシャットダウン処理が終了したことを第2制御部150へ通知する。処理711において第2制御部250は、電力管理部350からの通知に基づき、第1演算処理部100のシャットダウン処理が完了したことを認識する。処理712において第2制御部250は、第2演算処理部200に対してスロットリング制御の解除指示を行う。処理713において第2演算処理部200は、スロットリング制御の解除指示を受けてスロットリング制御を解除する。
次に、電力管理部350、第1演算処理部100及び第2演算処理部200、第1制御部150及び第2制御部250の各々の処理フローチャートを説明する。
図8は、電力管理部350の処理フローチャートを示す。図8の処理は処理1000により開始される。処理1001において出力電圧モニタ部361が、電源管理バス351を介して第1電源回路310及び第2電源回路320の出力電圧を各々モニタする。処理1002において判定部362が、モニタされた出力電圧が所定の閾値よりも下回ったかどうかを判定する。閾値を設けるのは、第1情報処理装置10の仕事量等によって第1電源回路310及び第2電源回路320の出力電圧が変動することがあり、そのような出力電圧変動による誤判定を避けるためである。処理1002において出力電圧が閾値よりも下回ったと判定された場合は、処理1003においてスロットリング制御指示部363が、電源管理バス351を介して第1演算処理部100及び第2演算処理部200へスロットリング制御の指示を行う。処理1004において供給電力モニタ部364が、各演算処理部への供給電力をモニタする。処理1005において供給電力モニタ部364が、電力の供給が停止した演算処理部においてシャットダウン処理が完了したものと判断して、内部バス352を介してシャットダウン処理完了通知を第2制御部250へ通知し、処理1006にて終了する。
図9は、第1演算処理部100及び第2演算処理部200の処理フローチャートを示す。ここでは第1演算処理部100の処理についてのみ説明し、第2演算処理部200の処理は第1演算処理部100の処理と同様であるので説明を省略する。
図9の処理は処理1100により開始し、処理1101において判定部116がスロットリングフラグ格納部113の内容をモニタし、電力管理部350からスロットリング制御の指示を受信したか否かを判定する。処理1101においてスロットリング制御の指示を受信したと判定された場合は、処理1102においてスロットリング制御部114がスロットリング制御を行う。シャットダウンリスト381において、スロットリング制御への移行後にシャットダウンを行うことが規定されている演算処理部については処理1103へ進み、シャットダウンを行わないことが規定されている演算処理部については処理1105へ進む。
第1演算処理部100がシャットダウン処理を行う場合は、処理1103においてシャットダウン処理部115が、第1制御部150のシャットダウン指示部163からシャットダウン処理の指示を受信する。処理1104においてシャットダウン処理部115が、第1演算処理部100のシャットダウン処理を行い、処理1107にて処理を終了する。
第1演算処理部100がシャットダウン処理を行わない場合は、処理1105においてスロットリングフラグ格納部113が、スロットリング制御の解除指示を受信してスロットリングフラグを消去する。処理1106においてスロットリング制御部114がスロットリング制御の解除を行い、処理1107にて処理を終了する。
図10は、第1制御部150及び第2制御部250の処理フローチャートを示す。ここでは第1制御部150の処理についてのみ説明し、第2制御部250の処理は第1制御部150の処理と同様であるので説明を省略する。
図10の処理は処理1200にて開始する。処理1201において判定部166が、内部バス352を介して第1演算処理部100のスロットリングフラグ格納部113の内容をモニタすることにより、第1演算処理部100がスロットリング制御を行っているか否かを判定する。処理1201において、第1演算処理部100がスロットリング制御を行っていると判定された場合は、処理1202においてメモリアクセス部162が、内部バス352を介して電力管理部350のメモリ380をアクセスし、シャットダウンリスト381の内容を読み出す。処理1203において判定部166が、シャットダウンリスト381において第1演算処理部100がシャットダウン処理を行うよう規定されているか否かを判定する。処理1203において、第1演算処理部100がシャットダウン処理を行うよう規定されている場合は処理1204へ進み、第1演算処理部100がシャットダウン処理を行うよう規定されていない場合は処理1206へ進む。
第1演算処理部100がシャットダウン処理を行うよう規定されている場合は、処理1204においてシャットダウン指示部163が、内部バス352を介して第1演算処理部100のシャットダウン処理部115にシャットダウン処理を行うよう指示する。処理1205においてシャットダウン指示部163が、第1演算処理部がシャットダウンすることを管理装置600へ通知し、処理1208において処理を終了する。
一方、第1演算処理部100がシャットダウン処理を行うよう規定されていない場合は、処理1206においてシャットダウン処理完了確認部164が、シャットダウン処理を行うよう規定されている演算処理部のシャットダウン処理が完了したか否かを判定する。具体的には、電力管理部350からシャットダウン処理完了の通知を受けているか否かを、シャットダウン処理完了確認部164が確認する。処理1206において、所定の演算処理部のシャットダウン処理が完了したと判定された場合は、処理1207へ進む。処理1207においてスロットリング制御解除指示部165が、内部バス352を介して第1演算処理部100のスロットリングフラグ格納部113の内容を書き換えることにより、スロットリング制御の解除を指示し、処理1208において処理を終了する。
このように第1実施例では、複数の演算処理部を有する第1情報処理装置10において電力供給部300の電力供給量が低下した場合に、まず演算処理部に対してスロットリング制御を行うことで、電力供給部300にかかる負荷を軽減させる。その後、一部の演算処理部をシャットダウンさせたうえで他の演算処理部のスロットリング制御を解除する。これにより、電力供給部300にかかる負荷を軽減させたままで動作周波数を元の状態に戻すことができ、第1情報処理装置10と協働して情報処理を行う第2情報処理装置20の実質的な処理能力の低下を防止することが可能となる。
次に、スロットリング制御における動作周波数の設定に関して説明する。プロセッサの動作周波数Fと消費電力Pの関係は、一例として以下の式(1)にて表現することができる。
式(1):

式(1)において、Cはプロセッサに含まれる複数の素子の静電容量の合計値であり、Vはプロセッサの動作電圧であり、Iはプロセッサ内で流れる電流の合計値である。
式(1)より、動作周波数と消費電力とは比例関係にあるといえる。そのため、例えば動作周波数を半分の値にすると、消費電力は半分程度に抑えることができるものと試算できる。よって、図1に示すような2つの電源回路を有する第1情報処理装置10において第1電源回路310による電力供給が途絶え、電力供給部300全体としての電力供給量が元の状態の50%になった場合には、スロットリング制御により動作周波数を元の状態の50%に低下させてもよい。また、第1電源回路310による電力供給量が50%に減少し、電力供給部300全体としての電力供給量が75%になった場合には、スロットリング制御により動作周波数を元の状態の75%に低下させてもよい。但し、プロセッサの消費電力は、式(1)からも分かるように、動作周波数以外にも動作電圧やリーク電流等によっても変動する。また第1情報処理装置10が、例えばプロセッサを冷却する冷却装置を有する場合、第1情報処理装置10全体の消費電力は冷却装置を稼働するために必要な電力等も含むため、これらの要因も考慮して、スロットリング制御における動作周波数は決定される。
ここで、電力供給部300の電力供給量に応じてスロットリング制御における動作周波数を設定する方法の一例を示す。電力管理部350の出力電圧モニタ部361は、スロットリング制御への移行指示とともに、電力供給量レベルを示す情報を第1演算処理部100に通知する。この通知を受けた第1演算処理部100のスロットリング制御部114は、電力供給部300の電力供給量レベルに応じた動作周波数を選定する。動作周波数の選定は、例えば電力供給量レベルと動作周波数の対応付けを規定するテーブルを作成しておく
ことにより行ってもよい。スロットリング制御部114は、選定した動作周波数をクロック生成部112に通知してスロットリング制御を開始する。これにより、電力供給部300の電力供給量のレベルに応じてスロットリング制御における動作周波数を設定することができる。もちろん、電力供給量が一定値を下回った場合に、電力供給量のレベルに依らずに所定の動作周波数でスロットリング制御を行ってもよい。この場合は、スロットリング制御部114はスロットリング制御への移行指示に従い、定められたクロック周波数をクロック生成部112へ指示する。
ここまで第1実施例について説明したが、本実施例は以下のように変形して適用することも可能である。
第1実施例では、第2情報処理装置20を第1情報処理装置10と同様の構成を有する情報処理装置として説明した。しかし、第2情報処理装置20が複数の演算処理部を有する必要はなく、単一の演算処理部を有する構成であってもよい。
第1実施例では、シャットダウンリスト381は電力管理部350のメモリ380に格納されているとして説明した。しかし、シャットダウンリスト381は必ずしもメモリ380に格納されなくてもよい。例えば第1制御部150及び第2制御部250の各々が、メモリ130及びメモリ230内にそれぞれシャットダウンリスト381を格納してもよい。
第1実施例では、2つの電源回路を有する電力供給部300を例として示した。しかし本実施例は、電力供給部300が複数の電源回路を有する場合のみに適用されるものではない。例えば電力供給部300が単一の電源回路を有し、電源回路を構成する素子の劣化等によって電力供給部300の電力供給量が低下した場合にも、本実施例は適用可能である。本実施例の適用により、電源回路を構成する素子への負荷を軽くし、電源回路の更なる劣化もしくは故障を抑制することができる。また、本実施例は3つ以上の電源回路を有する場合にも適用可能である。例えば電力供給部300が3つの電源回路を有する場合、そのうちの1つの電源回路の出力電圧の低下が検出された時点でスロットリング処理を行ってもよく、または2つの電源回路の出力電圧の低下が検出された場合に初めてスロットリング処理を行うよう制御してもよい。また別の制御方法として、3つの電源回路のうちの1つの出力電圧の低下が検出された場合に第1の動作周波数でスロットリング処理を行い、2つの出力電圧の低下が検出された場合には、第1の動作周波数よりも低い第2の動作周波数でスロットリング制御を行ってもよい。
第1実施例では、2つの演算処理部を有する第1情報処理装置10を例として説明したが、第1情報処理装置10は3つ以上の演算処理部を有してもよい。3つ以上ある演算処理部のうち、どの演算処理部をシャットダウンさせ、どの演算処理部のスロットリング制御を解除するかは、電力供給部と演算処理部の消費電力とを考慮してシャットダウンリスト381を作成する。例えば3つの電源回路と3つの演算処理部を有する情報処理装置において、1つの電源回路の出力電圧が低下した場合には1つの演算処理部をシャットダウンさせ、2つの電源回路の出力電圧が低下した場合には2つの演算処理部をシャットダウンさせるよう、シャットダウンリスト381を規定してもよい。
尚、故障が発生した電源回路については、例えば修理又は交換を行い、復旧後に電力管理部350が電力管理バス351を介して第1制御部150へ電源回路が復旧したことを通知する。第1制御部150は、第1演算処理部100に対して立ち上げ処理を行う。
第1実施例では、電力供給部300の電力供給量が低下したことを、電源回路の出力電圧をモニタすることによって検出する例を示したが、他の方法を用いてもよい。例えば、電源回路の出力電流をモニタすることによって電力供給量の低下を検出してもよい。
<第2実施例>
第1実施例においては、第1演算処理部100の制御部として第1制御部150を、第2演算処理部200の制御部として第2制御部250を設け、それぞれの制御部がシャットダウン処理やスロットリング制御の解除に関する指示を行う例を示した。第2実施例では、シャットダウン処理やスロットリング制御の解除に関する指示を電力管理部350が行う。
図11は、第2実施例における第1情報処理装置10のハードウェア構成図である。図1に示す構成と同じ構成については同一の参照符号を付す。第1実施例に比べて、第1制御部150及び第2制御部250が削減されている。
図12は、第2実施例における電力管理部350の機能ブロック図である。図3に示す機能ブロックと同じ機能ブロックについては同一の参照符号を付し、説明を省略する。電力管理部350は、図3に示す機能に加え、メモリアクセス部365、シャットダウン指示部366、スロットリング制御解除指示部367として機能する。
メモリアクセス部365は、メモリ380にアクセスし、シャットダウンリスト381の内容を読み出す。シャットダウン指示部366は、シャットダウン処理の対象となっている演算処理部に対してシャットダウン処理を行うよう指示する。スロットリング制御解除指示部367は、シャットダウン処理の対象となっていない演算処理部に対してスロットリング制御の解除を指示する。
図13は、電力管理部350、第1演算処理部100、第2演算処理部200の間での処理の流れを示す図である。図7と同じ処理については同じ参照符号を付し、説明を省略する。電力管理部350は、第1演算処理部100及び第2演算処理部200にスロットリング制御の指示を行った後、処理751においてメモリ380にアクセスし、シャットダウンリスト381を参照する。そして処理752において、シャットダウンリスト381の規定内容に従って第1演算処理部100にシャットダウン処理の指示を行う。次に処理753において電力管理部350は、第1演算処理部100へ供給される電力をモニタし、第1演算処理部100のシャットダウン処理の完了を検出する。そして処理754において電力管理部350は、第2演算処理部200へスロットリング制御の解除指示を行う。
図14は、電力管理部350の処理フローチャートを示す。図8と同じ処理については同じ参照符号を付し、説明を省略する。処理1301においてメモリアクセス部365が、メモリ380をアクセスしてシャットダウンリスト381を読み出す。処理1302においてシャットダウン指示部366が、第1演算処理部100に対してシャットダウン処理を指示する。処理1303においてシャットダウン指示部366が、管理装置600に対して第1演算処理部100がシャットダウンする旨の通知を行う。処理1304において供給電力モニタ部364が、第1演算処理部100へ供給される電力をモニタする。処理1305において判定部362が、供給電力モニタ部364のモニタ結果に基づき、第1演算処理部100のシャットダウン処理が完了したか否かを判定する。処理1305においてシャットダウン処理が完了したと判定された場合は、処理1306においてスロットリング制御解除指示部367が、第2演算処理部に対してスロットリング制御の解除指示を行い、処理1006にて処理を終了させる。
このように第2実施例では、電力管理部350がシャットダウン処理及びスロットリング制御の解除の指示を行う。
<第3実施例>
第1実施例及び第2実施例では、電力供給部300の保護方法として、スロットリング制御に移行した後に複数の演算処理部のうちの一部をシャットダウンさせ、残りの演算処理部についてスロットリング制御を解除するという方法について説明した。電力供給部300の保護方法としては、他の方法も考えられる。例えば、スロットリング制御に移行した後、一部の演算処理部をシャットダウンさせることなく、全ての演算処理部のスロットリング制御を維持したまま稼働させる方法もある。この方法は、既に述べたように、第1情報処理装置10が第2情報処理装置20と協働してコンピュータシステム1を構築する場合においては、コンピュータシステム1全体としての処理能力を低下させる恐れがある。その一方でこの方法は、第1情報処理装置10が単独で情報処理を行う場合には、電力供給部300を保護する方法としては有効である。よって、第1情報処理装置10において、第1実施例又は第2実施例にて説明した制御方法を含む複数の制御方法を選択可能とすれば、第1情報処理装置10の利便性が向上する。第3実施例では、電力供給部300に電力供給量の低下が発生した際に取り得る対応方法(ポリシー)を複数搭載する情報処理装置について開示する。本実施例は、図1に示したハードウェア構成を有する第1情報処理装置10、及び図11に示したハードウェア構成を有する第1情報処理装置10のどちらにも適用可能である。
図15は、本実施例におけるシャットダウンリスト381の一例である。ここでは、2つのポリシーが選択可能な例を示す。第1ポリシーは、スロットリング制御へ移行した後、第1演算処理部100はシャットダウン処理を行い、第2演算処理部200はスロットリング制御を維持することを規定する。第2ポリシーは、スロットリング制御へ移行した後、第1演算処理部100及び第2演算処理部200の両方が、スロットリング制御を維持することを規定する。
図16は、本実施例を図1に示すハードウェア構成を有する第1情報処理装置10に適用した場合の、第1制御部150の機能ブロック図である。第2制御部250は第1制御部と同様の機能を有するものであるため、説明は省略する。また図6と同一の機能ブロックについては同一の参照符号を付し、説明を省略する。
第1制御部150のプロセッサ160は、所定のプログラムを実行することにより選択ポリシー格納部168として機能する。例えば第1情報処理装置10のユーザが、第1ポリシー又は第2ポリシーのいずれを実施するかを選択し、例えば第1ポリシーを選択した場合には論理値「0」を、第2ポリシーを選択した場合には論理値「1」を、選択ポリシー格納部168に格納する。メモリアクセス部162は、メモリ380に格納されたシャットダウンリスト381を参照する際、選択ポリシー格納部168に格納された選択ポリシーに対応する処理内容を読み取り、シャットダウン指示部163やスロットリング制御解除指示部165等が、シャットダウンリスト381の内容に沿った処理を行う。
ここでは、本実施例を図1に示すハードウェア構成を有する第1情報処理装置10に適用した場合について説明したが、本実施例を図11に示すハードウェア構成を有する第1情報処理装置10に適用する場合は、選択ポリシー格納部168に相当する機能ブロックを電力管理部350のプロセッサ360にて実現させる。
尚、選択ポリシー格納部168は、プロセッサ160にて実現する必要はなく、専用のレジスタを用いて実現してもよい。
<第4実施例>
第1乃至第3実施例においては、電力供給部300の電力供給量が低下した際、第1情報処理装置10に含まれる全ての演算処理部に対して一様にスロットリング制御を行う例を示した。しかしこれらの実施例は、第1情報処理装置10に含まれる全ての演算処理部に対してスロットリング制御を行わず、一部の演算処理部に対してのみスロットリング制御を行うよう変更することも可能である。
例えば、図1に示す第1情報処理装置10において、第1電源回路310と第2電源回路320の電力供給能力を各々700W(合計1400W)とし、第1演算処理部100及び第2演算処理部200の消費電力を各々500W(合計1000W)とする。この状態で第1電源回路310が故障して電力供給を停止したとする。この場合、第2電源回路の電力供給能力である700Wを超えないようにするためには、シャットダウンを行わない第2演算処理部200についてはスロットリング制御を行わずに500Wのままとし、第1演算処理部100の消費電力をスロットリング制御により200Wに抑えてもよい。そしてその後、第1演算処理部100をシャットダウンさせる。これにより、第2演算処理部200については、動作周波数を変更することなく、第2電源回路320にかかる負荷を軽減しつつ、第2情報処理装置20の実質的な処理能力が低下することも抑制できる。
このような制御を行う場合、電力管理部350は、電力供給部300の電力供給量の低下を検出した際、第2演算処理部200に対してはスロットリング制御の指示を行い、第1演算処理部100に対してはスロットリング制御の指示を行わない。
更に第4実施例の変形例として、電力供給量を複数のレベルに分け、電力供給レベルがどのレベルまで低下したかによって制御を異ならせることも可能である。例えば電力供給量レベルが通常レベルである第1レベルから、第1レベルよりも低い第2レベルへ低下した場合は、第2演算処理部200の動作周波数は維持したまま第1演算処理部100をスロットリング制御し、その後、第1演算処理部100をシャットダウンさせる。また、電力供給量レベルが第2レベルより更に低い第3レベルへ低下した場合には、第1演算処理部100と第2演算処理部200の両方をスロットリング制御し、その後、第1演算処理部100をシャットダウンさせ、第2演算処理部200のスロットリング制御を解除する。
以上の実施例に関し、さらに以下の付記を開示する。
(付記1)
電力供給部と、前記電力供給部からの電力供給により動作する第1演算処理部及び第2演算処理部を有する第1情報処理装置を用いた情報処理方法であって、
前記電力供給部の電力供給量の低下に基づき、演算処理を停止させる対象として前記第1演算処理部を選択し、前記第1演算処理部の動作周波数を低下させる工程と、
前記第1演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部を動作させた状態で前記第1演算処理部の演算処理を停止させる工程と
を有することを特徴とする情報処理方法。
(付記2)
前記電力供給量の低下に基づき、前記第2演算処理部の動作周波数を低下させる工程を更に有することを特徴とする付記1に記載の情報処理方法。
(付記3)
前記電力供給量が低下した状態で前記第2演算処理部の動作周波数を増加させる工程を更に有することを特徴とする付記1又は2に記載の情報処理方法。
(付記4)
前記第2演算処理部の動作周波数を増加させる工程は、前記第1演算処理部の演算処理を停止させる工程の後に行われることを特徴とする付記3に記載の情報処理方法。
(付記5)
前記第1情報処理装置は、前記電力供給部の出力をモニタする電力管理部を更に有し、
前記電力供給部は、第1電源回路及び第2電源回路を含み、
前記電力供給量の低下の検出は、前記電力管理部が前記第1電源回路または前記第2電源回路の出力電圧の低下を検出することにより行われる
ことを特徴とする付記1乃至4何れか一つに記載の情報処理方法。
(付記6)
前記第1情報処理装置は、第1制御部及び第2制御部を更に有し、
前記第1演算処理部の動作周波数が低下した後、前記第1制御部が、前記第1演算処理部に演算処理を停止するよう指示する工程と、
前記第1演算処理部の演算処理が停止した後、前記第2制御部が、前記第2演算処理部に動作周波数を増加させるよう指示する工程と、
を更にすることを特徴とする付記3乃至5何れか一つに記載の情報処理方法。
(付記7)
前記第1演算処理部の動作周波数を低下させる工程及び前記第2演算処理部の動作周波数を低下させる工程は、前記第1演算処理部の動作周波数及び前記第2演算処理部の動作周波数の各々を、第1周波数から第2周波数へ低下させる工程であり、
前記第2演算処理部の動作周波数を増加させる工程は、前記第2演算処理部の動作周波数を、前記第2周波数から前記第1周波数へ増加させる工程である
ことを特徴とする付記3乃至6何れか一つに記載の情報処理方法。
(付記8)
前記第1情報処理装置は、ネットワークを介して第2情報処理装置に接続され、
前記第2情報処理装置は、前記第1周波数で動作し、前記第1情報処理装置と同期して情報処理を行う
ことを特徴とする付記7に記載の情報処理方法。
(付記9)
コンピュータに、
電力供給部からの電力供給により第1演算処理部及び第2演算処理部を動作させ、
前記電力供給部の電力供給量の低下に基づいて、演算処理を停止させる対象として前記第1演算処理部を選択し、前記第1演算処理部の動作周波数を低下させ、
前記第1演算処理部の動作周波数を低下させた後、前記第2演算処理部を動作させた状態で前記第1演算処理部の演算処理を停止させる
ことを特徴とするプログラム。
(付記10)
前記コンピュータに、更に、
前記電力供給量の低下に基づいて、前記第2演算処理部の動作周波数を低下させることを特徴とする付記9に記載のプログラム。
(付記11)
前記コンピュータに、更に、
前記電力供給量が低下した状態で前記第2演算処理部の動作周波数を増加させることを特徴とする付記9又は10に記載のプログラム。
(付記12)
電力供給部と、
前記電力供給部からの電力供給により動作する第1演算処理部及び第2演算処理部と
を有し、
前記電力供給部の電力供給量の低下に基づき、演算処理を停止させる対象として前記第1演算処理部を選択し、前記第1演算処理部の動作周波数を低下させ、
前記第1演算処理部の動作周波数を低下させた後に、前記第2演算処理部を動作させた状態で前記第1演算処理部の演算処理を停止させる
ことを特徴とする情報処理装置。
(付記13)
前記電力供給量の低下に基づき、前記第2演算処理部の動作周波数を低下させることを特徴とする付記12に記載の情報処理装置。
(付記14)
前記電力供給量が低下した状態で前記第2演算処理部の動作周波数を増加させることを特徴とする付記12又は13に記載の情報処理装置。
(付記15)
前記第1演算処理部の演算処理を停止させた後に、前記第2演算処理部の動作周波数を増加させることを特徴とする付記14に記載の情報処理方法。
(付記16)
第1制御部及び第2制御部を更に有し、
前記第1制御部は、前記第1演算処理部の動作周波数が低下した後、前記第1演算処理部に演算処理を停止するよう指示する第2信号を出力し、
前記第2制御部は、前記第1演算処理部の演算処理が停止した後に、前記第2演算処理部の動作周波数を増加させるよう第2演算処理部に指示する第3信号を出力する
ことを特徴とする付記15に記載の情報処理装置。
(付記17)
前記情報処理装置は、ネットワークを介して、前記第1周波数で動作する他の情報処理装置に接続され、前記他の情報処理装置と同期して情報処理を行う
ことを特徴とする付記14に記載の情報処理装置。
(付記18)
電力供給部と、前記電力供給部からの電力供給により動作する第1演算処理部及び第2演算処理部とを含む第1情報処理装置と、
前記第1情報処理装置と同期して情報処理を行う第2情報処理装置と
を有し、
前記電力供給部の電力供給量の低下に基づき、演算処理を停止させる対象として前記第1演算処理部を選択し、前記第1演算処理部の動作周波数を低下させ、
前記第1演算処理部の動作周波数を低下させた後、前記第2演算処理部を動作させた状態で前記第1演算処理部の演算処理を停止させる
ことを特徴とするコンピュータシステム。
(付記19)
前記電力供給量の低下に基づき前記第2演算処理部の動作周波数を低下させることを特徴とする付記18に記載のコンピュータシステム。
(付記20)
前記電力供給量が低下した状態で前記第2演算処理部の動作周波数を増加させることを特徴とする付記18又は19に記載のコンピュータシステム。
1 コンピュータシステム
10 第1情報処理装置
20 第2情報処理装置
100 第1演算処理部
200 第2演算処理部
150 第1制御部
250 第2制御部
300 電力供給部
310 第1電源回路
320 第2電源回路
350 電力管理部
400、640 NIC
500 ネットワーク
110、160、210、260、360、610 プロセッサ
130、180、230、280、380、630 メモリ
351 電源管理バス
352 内部バス
111 演算部
112 クロック生成部
113 スロットリングフラグ格納部
114 スロットリング制御部
115 シャットダウン処理部
116 判定部
117 通信部
161 スロットリングモニタ部
162 メモリアクセス部
163 シャットダウン指示部
164 シャットダウン処理完了確認部
165 スロットリング制御解除指示部
166 判定部
167 通信部
168 選択ポリシー格納部
361 出力電圧モニタ部
362 判定部
363 スロットリング制御指示部
364 供給電力モニタ部
365 メモリアクセス部
366 シャットダウン指示部
367 スロットリング制御解除指示部
381 シャットダウンリスト
600 管理装置

Claims (8)

  1. 電力供給部と、前記電力供給部からの電力供給により動作する第1演算処理部及び第2演算処理部を有する第1情報処理装置を用いた情報処理方法であって、
    前記電力供給部の電力供給量を検知し、
    前記電力供給量が第1レベルから、前記第1レベルよりも低い第2レベルへ低下したか、前記第2レベルよりも低い第3レベルへ低下したか、を判定し、
    前記電力供給量が前記第2レベルへ低下したと判定された場合は、前記第1演算処理部の動作周波数を低下させ、前記第2演算処理部の動作周波数を維持させる工程と、前記第1演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部の動作周波数を維持した状態で前記第1演算処理部の演算処理を停止させる工程と、を実行し、
    前記電力供給量が前記第3レベルへ低下したと判定された場合は、前記第1演算処理部の動作周波数及び前記第2演算処理部の動作周波数を低下させる工程と、前記第1演算処理部及び前記第2演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部を動作させた状態で前記第1演算処理部の演算処理を停止させる工程と、前記第1演算処理部の演算処理を停止させる工程の後に、前記第2演算処理部の動作周波数を増加させる工程と、を実行する
    ことを特徴とする情報処理方法。
  2. 前記第1情報処理装置は、前記電力供給部の出力をモニタする電力管理部を更に有し、
    前記電力供給部は、第1電源回路及び第2電源回路を含み、
    前記電力供給量の低下の検出は、前記電力管理部が前記第1電源回路または前記第2電源回路の出力電圧の低下を検出することにより行われる
    ことを特徴とする請求項1に記載の情報処理方法。
  3. 前記第1情報処理装置は、第1制御部及び第2制御部を更に有し、
    前記第1演算処理部の動作周波数が低下した後、前記第1制御部が、前記第1演算処理部に演算処理を停止するよう指示する工程と、
    前記第1演算処理部の演算処理が停止した後、前記第2制御部が、前記第2演算処理部に動作周波数を増加させるよう指示する工程と、
    を更にすることを特徴とする請求項1又は2に記載の情報処理方法。
  4. 前記第1演算処理部の動作周波数を低下させる工程及び前記第2演算処理部の動作周波数を低下させる工程は、前記第1演算処理部の動作周波数及び前記第2演算処理部の動作周波数の各々を、第1周波数から第2周波数へ低下させる工程であり、
    前記第2演算処理部の動作周波数を増加させる工程は、前記第2演算処理部の動作周波数を、前記第2周波数から前記第1周波数へ増加させる工程である
    ことを特徴とする請求項1乃至3何れか一項に記載の情報処理方法。
  5. 前記第1情報処理装置は、ネットワークを介して第2情報処理装置に接続され、
    前記第2情報処理装置は、前記第1周波数で動作し、前記第1情報処理装置と同期して情報処理を行う
    ことを特徴とする請求項1乃至4何れか一項に記載の情報処理方法。
  6. コンピュータに、
    電力供給部からの電力供給により第1演算処理部及び第2演算処理部を動作させ、
    前記電力供給部の電力供給量を検知させ、
    前記電力供給量が第1レベルから、前記第1レベルよりも低い第2レベルへ低下したか、前記第2レベルよりも低い第3レベルへ低下したか、を判定させ、
    前記電力供給量が前記第2レベルへ低下したと判定された場合、前記第1演算処理部の動作周波数を低下させ、前記第2演算処理部の動作周波数を維持させる工程と、前記第1演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部の動作周波数を維持した状態で前記第1演算処理部の演算処理を停止させる工程と、を実行させ、
    前記電力供給量が前記第3レベルへ低下したと判定された場合、前記第1演算処理部の動作周波数及び前記第2演算処理部の動作周波数を低下させる工程と、前記第1演算処理部及び前記第2演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部を動作させた状態で前記第1演算処理部の演算処理を停止させる工程と、前記第1演算処理部の演算処理を停止させる工程の後に、前記第2演算処理部の動作周波数を増加させる工程と、を実行させる
    ことを特徴とするプログラム。
  7. 電力供給部と、
    前記電力供給部からの電力供給により動作する第1演算処理部及び第2演算処理部と
    を有し、
    前記電力供給部の電力供給量を検知し、
    前記電力供給量が第1レベルから、前記第1レベルよりも低い第2レベルへ低下したか、前記第2レベルよりも低い第3レベルへ低下したか、を判定し、
    前記電力供給量が前記第2レベルへ低下したと判定された場合、前記第1演算処理部の動作周波数を低下させ、前記第2演算処理部の動作周波数を維持させる工程と、前記第1演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部の動作周波数を維持した状態で前記第1演算処理部の演算処理を停止させる工程と、を実行し、
    前記電力供給量が前記第3レベルへ低下したと判定された場合、前記第1演算処理部の動作周波数及び前記第2演算処理部の動作周波数を低下させる工程と、前記第1演算処理部及び前記第2演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部を動作させた状態で前記第1演算処理部の演算処理を停止させる工程と、前記第1演算処理部の演算処理を停止させる工程の後に、前記第2演算処理部の動作周波数を増加させる工程と、を実行する
    ことを特徴とする情報処理装置。
  8. 電力供給部と、前記電力供給部からの電力供給により動作する第1演算処理部及び第2演算処理部とを含む第1情報処理装置と、
    前記第1情報処理装置と同期して情報処理を行う第2情報処理装置と
    を有し、
    前記電力供給部の電力供給量を検知し、
    前記電力供給量が第1レベルから、前記第1レベルよりも低い第2レベルへ低下したか、前記第2レベルよりも低い第3レベルへ低下したか、を判定し、
    前記電力供給量が前記第2レベルへ低下したと判定された場合、前記第1演算処理部の動作周波数を低下させ、前記第2演算処理部の動作周波数を維持させる工程と、前記第1演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部の動作周波数を維持した状態で前記第1演算処理部の演算処理を停止させる工程と、を実行し、
    前記電力供給量が前記第3レベルへ低下したと判定された場合、前記第1演算処理部の動作周波数及び前記第2演算処理部の動作周波数を低下させる工程と、前記第1演算処理部及び前記第2演算処理部の動作周波数を低下させる工程の後に、前記第2演算処理部を動作させた状態で前記第1演算処理部の演算処理を停止させる工程と、前記第1演算処理部の演算処理を停止させる工程の後に、前記第2演算処理部の動作周波数を増加させる工程と、を実行する
    ことを特徴とするコンピュータシステム。
JP2013220867A 2013-10-24 2013-10-24 情報処理方法、プログラム、情報処理装置、及びコンピュータシステム Active JP6179344B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2013220867A JP6179344B2 (ja) 2013-10-24 2013-10-24 情報処理方法、プログラム、情報処理装置、及びコンピュータシステム
US14/495,510 US9513690B2 (en) 2013-10-24 2014-09-24 Apparatus and method for adjusting operating frequencies of processors based on result of comparison of power level with a first threshold and a second threshold

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013220867A JP6179344B2 (ja) 2013-10-24 2013-10-24 情報処理方法、プログラム、情報処理装置、及びコンピュータシステム

Publications (2)

Publication Number Publication Date
JP2015082276A JP2015082276A (ja) 2015-04-27
JP6179344B2 true JP6179344B2 (ja) 2017-08-16

Family

ID=52996846

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013220867A Active JP6179344B2 (ja) 2013-10-24 2013-10-24 情報処理方法、プログラム、情報処理装置、及びコンピュータシステム

Country Status (2)

Country Link
US (1) US9513690B2 (ja)
JP (1) JP6179344B2 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9218995B2 (en) * 2013-05-06 2015-12-22 Asm Technology Singapore Pte Ltd Transfer apparatus for transferring electronic devices and changing their orientations
JP2018106274A (ja) 2016-12-22 2018-07-05 ソニーセミコンダクタソリューションズ株式会社 電子装置、および、電子装置の制御方法
CN107272874B (zh) * 2017-06-20 2020-05-15 苏州浪潮智能科技有限公司 一种调节服务器存储驱动器状态的方法及系统
JP7176204B2 (ja) * 2018-03-12 2022-11-22 オムロン株式会社 演算ユニット、および制御装置
JP7143600B2 (ja) * 2018-03-12 2022-09-29 オムロン株式会社 制御装置
US11054875B2 (en) 2018-09-02 2021-07-06 Arista Networks, Inc. Centralized adaptive power management
CN109298774B (zh) * 2018-09-30 2022-05-31 联想(北京)有限公司 一种调整方法与装置
TWI719461B (zh) * 2019-04-26 2021-02-21 鴻齡科技股份有限公司 伺服器電源管理方法及系統
CN111857308B (zh) * 2019-04-26 2023-04-11 富联精密电子(天津)有限公司 服务器电源管理方法及系统
JP2022032339A (ja) * 2020-08-11 2022-02-25 富士通株式会社 電力制御装置、及び、電力制御方法
CN115167933B (zh) * 2022-09-08 2022-12-02 深圳市恒运昌真空技术有限公司 一种双处理器设备及其控制方法和处理器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6799279B1 (en) * 2000-06-21 2004-09-28 Matsushita Electric Industrial Co., Ltd. Method and apparatus for stopping supply of power to a specific function for playing contents stored on media in response to a low battery level
JP2006178854A (ja) * 2004-12-24 2006-07-06 Toshiba Corp 電子回路
JP4788876B2 (ja) * 2005-06-07 2011-10-05 日本電気株式会社 非同期クロック利用の分散処理同期システム、マスターシステム及びクロック同期制御方法
JP2007143236A (ja) 2005-11-16 2007-06-07 Oki Electric Ind Co Ltd 電源装置
JP2009060758A (ja) * 2007-09-03 2009-03-19 Alaxala Networks Corp 電子装置
DE102008061034B3 (de) 2008-12-08 2010-04-08 Fujitsu Siemens Computers Gmbh Anordnung umfassend wenigstens zwei Stromversorgungseinheiten und wenigstens eine Strom verbrauchende Komponente, Computersystem sowie Verfahren zur Steuerung einer Anordnung
JP2012051300A (ja) 2010-09-02 2012-03-15 Canon Inc 複数の装置の総消費電力を制御するシステム及びその制御方法
JP2012151944A (ja) 2011-01-17 2012-08-09 Nec Commun Syst Ltd 電源消費側装置、電源消費制御システム、電源消費制御方法および電源消費制御プログラム
SI2734904T1 (en) * 2011-07-20 2018-05-31 Aviat Networks, Inc. Systems and methods of network synchronization
CN103455120A (zh) * 2012-05-28 2013-12-18 鸿富锦精密工业(深圳)有限公司 电源控制系统及方法

Also Published As

Publication number Publication date
US9513690B2 (en) 2016-12-06
JP2015082276A (ja) 2015-04-27
US20150121104A1 (en) 2015-04-30

Similar Documents

Publication Publication Date Title
JP6179344B2 (ja) 情報処理方法、プログラム、情報処理装置、及びコンピュータシステム
US10601657B2 (en) Instance node management method and management device
JP4702445B2 (ja) 無停電電源管理装置およびプログラム
TWI567540B (zh) 動態管理電力供應的方法、系統
US8762643B2 (en) Control method for disk array apparatus and disk array apparatus
US11307628B2 (en) Multi-level CPU high current protection
TWI469045B (zh) 透過多域處理器之非核心域來控制核心域的運作頻率之技術
CN105359057B (zh) 设置计算机参数使得电源工作在基于电源的功率效率峰值的范围内
EP3158452B1 (en) Firmware interface with durable memory storage
JP6648140B2 (ja) システム最大電流保護
CN103746838B (zh) 一种无中心节点计算机网络的任务调度方法
EP2804076A2 (en) Adaptively Limiting a Maximum Operating Frequency in a Multicore Processor
WO2022183877A1 (zh) 一种gpu服务器的电源冗余控制系统、方法及介质
US20140132070A1 (en) Rack and power control method thereof
US9405351B2 (en) Performing frequency coordination in a multiprocessor system
US20190146567A1 (en) Processor throttling based on accumulated combined current measurements
CN103890713B (zh) 用于管理处理系统内的寄存器信息的装置及方法
JP5585651B2 (ja) マルチコアシステム、スケジューリング方法およびスケジューリングプログラム
JP6071647B2 (ja) 情報処理装置、動作状態制御方法及びプログラム
JP2014204447A (ja) 電源管理システム及び電源切替制御装置
CN113064614B (zh) 一种服务器冗余电源系统固件升级方法及系统
JP2013122673A (ja) 画像処理装置、その制御方法、及びプログラム
JP2012155503A (ja) 無停電電源装置用停止制御システム
JP5278471B2 (ja) クラスタシステム
JP2010244164A (ja) Dmaコントローラ、情報処理装置、及びdma管理方法

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20160401

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160705

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170228

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170307

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170421

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170620

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170703

R150 Certificate of patent or registration of utility model

Ref document number: 6179344

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250