JP6156969B2 - 下位互換性を有するインタフェースおよびインタフェースの動作方法 - Google Patents
下位互換性を有するインタフェースおよびインタフェースの動作方法 Download PDFInfo
- Publication number
- JP6156969B2 JP6156969B2 JP2012190978A JP2012190978A JP6156969B2 JP 6156969 B2 JP6156969 B2 JP 6156969B2 JP 2012190978 A JP2012190978 A JP 2012190978A JP 2012190978 A JP2012190978 A JP 2012190978A JP 6156969 B2 JP6156969 B2 JP 6156969B2
- Authority
- JP
- Japan
- Prior art keywords
- mode
- physical interface
- type
- transfer protocol
- interface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 26
- 238000012546 transfer Methods 0.000 claims description 122
- 230000007704 transition Effects 0.000 claims description 63
- 238000001514 detection method Methods 0.000 claims description 18
- 230000011664 signaling Effects 0.000 claims description 14
- 238000006243 chemical reaction Methods 0.000 claims description 11
- 238000012544 monitoring process Methods 0.000 claims description 7
- 230000000977 initiatory effect Effects 0.000 claims description 2
- 238000004891 communication Methods 0.000 description 27
- 238000010586 diagram Methods 0.000 description 10
- 238000012360 testing method Methods 0.000 description 10
- 230000004044 response Effects 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000010998 test method Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4072—Drivers or receivers
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Information Transfer Systems (AREA)
- Small-Scale Networks (AREA)
- Communication Control (AREA)
Description
Claims (19)
- インタフェースであって、
両方とも共通のパッドの組と相互作用するために選択的にイネーブルされる第1のタイプの物理インタフェース、および、それと異なる第2のタイプの物理インタフェースを含む物理インタフェースと、
第1の動作モードにおいて前記第1のタイプの物理インタフェースと協働して動作可能である第1の転送プロトコル回路と、
第2の動作モードにおいて前記第2のタイプの物理インタフェースと協働して動作可能である第2の転送プロトコル回路と、
前記第1の動作モードおよび前記第2の動作モードのうちの一方を示すモード値を記憶するメモリと、
電源投入またはリセットされると、前記第1の動作モードにおいて前記第1の転送プロトコル回路と協働して動作するために前記第1のタイプの物理インタフェースをイネーブルし、前記モード値が前記第2の動作モードを示すとき前記第2の転送プロトコル回路と協働して動作するために、前記第1のタイプの物理インタフェースをディセーブルするとともに前記第2のタイプの物理インタフェースをイネーブルすることによって、前記第2の動作モードに動的に遷移するモードコントローラとを備え、
前記モードコントローラは、前記モード値が前記第1の動作モードを示すとき前記第1の転送プロトコル回路と協働して動作するために、前記第2のタイプの物理インタフェースをディセーブルするとともに前記第1のタイプの物理インタフェースをイネーブルすることによって、前記第1の動作モードに戻るように動的に遷移する、インタフェース。 - インタフェースであって、
両方とも共通のパッドの組と相互作用するために選択的にイネーブルされる第1のタイプの物理インタフェース、および、それと異なる第2のタイプの物理インタフェースを含む物理インタフェースと、
第1の動作モードにおいて前記第1のタイプの物理インタフェースと協働して動作可能である第1の転送プロトコル回路と、
第2の動作モードにおいて前記第2のタイプの物理インタフェースと協働して動作可能である第2の転送プロトコル回路と、
前記第1の動作モードおよび前記第2の動作モードのうちの一方を示すモード値を記憶するメモリと、
電源投入またはリセットされると、前記第1の動作モードにおいて前記第1の転送プロトコル回路と協働して動作するために前記第1のタイプの物理インタフェースをイネーブルし、前記モード値が前記第2の動作モードを示すとき前記第2の転送プロトコル回路と協働して動作するために、前記第1のタイプの物理インタフェースをディセーブルするとともに前記第2のタイプの物理インタフェースをイネーブルすることによって、前記第2の動作モードに動的に遷移するモードコントローラとを備え、
前記メモリはプログラム可能な時間値を記憶し、
前記モードコントローラは、前記物理インタフェースを安全モードにすることによって、および、前記プログラム可能な時間値に基づく期間が満了すると、前記第1の転送プロトコル回路を用いて動作するために前記第1のタイプの物理インタフェースをイネーブルすることによって、前記第1の動作モードに戻すように動的に遷移する、インタフェース。 - インタフェースであって、
両方とも共通のパッドの組と相互作用するために選択的にイネーブルされる第1のタイプの物理インタフェース、および、それと異なる第2のタイプの物理インタフェースを含む物理インタフェースと、
第1の動作モードにおいて前記第1のタイプの物理インタフェースと協働して動作可能である第1の転送プロトコル回路と、
第2の動作モードにおいて前記第2のタイプの物理インタフェースと協働して動作可能である第2の転送プロトコル回路と、
前記第1の動作モードおよび前記第2の動作モードのうちの一方を示すモード値を記憶するメモリと、
電源投入またはリセットされると、前記第1の動作モードにおいて前記第1の転送プロトコル回路と協働して動作するために前記第1のタイプの物理インタフェースをイネーブルし、前記モード値が前記第2の動作モードを示すとき前記第2の転送プロトコル回路と協働して動作するために、前記第1のタイプの物理インタフェースをディセーブルするとともに前記第2のタイプの物理インタフェースをイネーブルすることによって、前記第2の動作モードに動的に遷移するモードコントローラとを備え、
前記メモリはプログラム可能な時間値を記憶し、
前記モードコントローラは、前記物理インタフェースを安全モードにすることによって、および、前記プログラム可能な時間値に基づく期間が満了すると、前記第2の転送プロトコル回路と協働して動作するために前記第2のタイプの物理インタフェースをイネーブルすることによって、前記第2の動作モードに動的に遷移する、インタフェース。 - インタフェースであって、
両方とも共通のパッドの組と相互作用するために選択的にイネーブルされる第1のタイプの物理インタフェース、および、それと異なる第2のタイプの物理インタフェースを含む物理インタフェースと、
第1の動作モードにおいて前記第1のタイプの物理インタフェースと協働して動作可能である第1の転送プロトコル回路と、
第2の動作モードにおいて前記第2のタイプの物理インタフェースと協働して動作可能である第2の転送プロトコル回路と、
前記第1の動作モードおよび前記第2の動作モードのうちの一方を示すモード値を記憶するメモリと、
電源投入またはリセットされると、前記第1の動作モードにおいて前記第1の転送プロトコル回路と協働して動作するために前記第1のタイプの物理インタフェースをイネーブルし、前記モード値が前記第2の動作モードを示すとき前記第2の転送プロトコル回路と協働して動作するために、前記第1のタイプの物理インタフェースをディセーブルするとともに前記第2のタイプの物理インタフェースをイネーブルすることによって、前記第2の動作モードに動的に遷移するモードコントローラとを備え、
前記メモリはプログラム可能な時間値を記憶し、
前記モードコントローラは、前記第2のタイプの物理インタフェースをイネーブルすると、前記プログラム可能な時間値に基づいて少なくとも1つの期間を開始するために前記第2の動作モードに動的に遷移し、前記少なくとも1つの期間が満了するとエスケープ信号の検出をイネーブルし、
前記エスケープ信号は、前記第1の動作モードに戻る遷移を示すように構成される、インタフェース。 - インタフェースであって、
両方とも共通のパッドの組と相互作用するために選択的にイネーブルされる第1のタイプの物理インタフェース、および、それと異なる第2のタイプの物理インタフェースを含む物理インタフェースと、
第1の動作モードにおいて前記第1のタイプの物理インタフェースと協働して動作可能である第1の転送プロトコル回路と、
第2の動作モードにおいて前記第2のタイプの物理インタフェースと協働して動作可能である第2の転送プロトコル回路と、
前記第1の動作モードおよび前記第2の動作モードのうちの一方を示すモード値を記憶するメモリと、
電源投入またはリセットされると、前記第1の動作モードにおいて前記第1の転送プロトコル回路と協働して動作するために前記第1のタイプの物理インタフェースをイネーブルし、前記モード値が前記第2の動作モードを示すとき前記第2の転送プロトコル回路と協働して動作するために、前記第1のタイプの物理インタフェースをディセーブルするとともに前記第2のタイプの物理インタフェースをイネーブルすることによって、前記第2の動作モードに動的に遷移するモードコントローラとを備え、
前記メモリは第1のプログラム可能な時間値および第2のプログラム可能な時間値をさらに記憶し、
前記第2のタイプの物理インタフェースは所定の電圧範囲内で動作するとともに、該所定の電圧範囲を超えるとエスケープ信号をアサートし、
前記モードコントローラは、前記物理インタフェースを安全モードにすることによって、前記第1のプログラム可能な時間値に基づいて第1の期間を開始することによって、該第1の期間が満了すると前記第2の転送プロトコル回路を用いて動作するために前記第2のタイプの物理インタフェースをイネーブルすることによって、前記第2のプログラム可能な時間値に基づく第2の期間を開始することによって、および、該第2の期間が満了すると前記エスケープ信号の検出をイネーブルすることによって、前記第2の動作モードに動的に遷移する、インタフェース。 - 前記モードコントローラは、前記モード値が前記第1の動作モードを示すとき、または前記エスケープ信号が前記第1の動作モードを示すとき、前記第1の転送プロトコル回路を用いて動作するために、前記第2のタイプの物理インタフェースをディセーブルするとともに前記第1のタイプの物理インタフェースをイネーブルすることによって、前記第1の動作モードに戻すように動的に遷移する、請求項5に記載のインタフェース。
- 前記第1のタイプの物理インタフェースおよび前記第1の転送プロトコル回路は第1の帯域幅においてシングルエンドシグナリングを用いるJTAGに準拠して動作し、前記第2のタイプの物理インタフェースおよび前記第2の転送プロトコル回路は前記第1の帯域幅よりも高い第2の帯域幅において低電圧差動シグナリングを使用して動作する、請求項1に記載のインタフェース。
- 前記第1のタイプの物理インタフェースは前記共通のパッドの組を介する第1の帯域幅におけるシングルエンドシグナリングのために構成される第1のブロックの組を備え、前記第2のタイプの物理インタフェースは前記共通のパッドの組を介する前記第1の帯域幅よりも高い第2の帯域幅における低電圧差動シグナリングのために構成される第2のブロックの組を備える、請求項1に記載のインタフェース。
- 前記第2の動作モードの間に、前記第1の転送プロトコル回路と前記第2の転送プロトコル回路との間で変換する変換ロジックをさらに備える、請求項1に記載のインタフェース。
- インタフェースの動作方法であって、
初めに、第1の転送プロトコルに従って動作するために、共通のパッドの組に接続される第1のタイプの物理インタフェースをイネーブルすることによって、第1の動作モードで動作する工程と、
前記第1の動作モードおよび第2の動作モードのうちの一方を示すモード値をモニタリングする工程と、
前記モード値が前記第2の動作モードを示すとき、第2の転送プロトコルに従って動作するために、前記第1のタイプの物理インタフェースをディセーブルし、前記共通のパッドの組に接続される第2のタイプの物理インタフェースをイネーブルすることによって、前記第2の動作モードに動的に遷移する工程と、
前記第2の動作モードで動作している間に前記モード値が前記第1の動作モードを示すとき、前記第1の転送プロトコルを用いて動作するために、前記第2のタイプの物理インタフェースをディセーブルするとともに前記第1のタイプの物理インタフェースをイネーブルすることによって、前記第1の動作モードに戻るように動的に遷移する工程とを備える方法。 - インタフェースの動作方法であって、
初めに、第1の転送プロトコルに従って動作するために、共通のパッドの組に接続される第1のタイプの物理インタフェースをイネーブルすることによって、第1の動作モードで動作する工程と、
前記第1の動作モードおよび第2の動作モードのうちの一方を示すモード値をモニタリングする工程と、
前記モード値によって指示されると、第2の転送プロトコルに従って動作するために、前記共通のパッドの組に接続される第2のタイプの物理インタフェースをイネーブルすることによって、前記第2の動作モードに動的に遷移する工程とを備え、
前記第2の動作モードに前記動的に遷移する工程は、
前記第1のタイプの物理インタフェースを安全モードにする工程と、
前記第2の転送プロトコルによる動作をイネーブルする工程と、
前記第2の転送プロトコルの動作がイネーブルされると前記第2のタイプの物理インタフェースを使用して前記第2の転送プロトコルに動作を切り替える工程とを含む、方法。 - 安全モード中に所定期間を開始する工程と、
前記切り替えることが、前記所定期間の満了後に前記第2のタイプの物理インタフェースを使用して前記第2の転送プロトコルに動作を切り替える工程とをさらに備える、請求項11に記載の方法。 - 前記第1の動作モードで動作している間に、前記第2の動作モードへの遷移を指示するコマンドを受け取る工程をさらに備える、該コマンドは前記所定期間を示す時間値を含む、請求項12に記載の方法。
- 前記安全モード中に第1の期間を開始する工程と、
前記切り替える工程が、前記第1の期間の満了後に前記第2のタイプの物理インタフェースを使用して前記第2の転送プロトコルに動作を切り替える工程を含むことと、
前記第2のタイプの物理インタフェースによって、範囲外状態をモニタリングするとともに、該範囲外状態が検出されるとエスケープ信号を提供する工程と、
前記第1の期間の前記満了後に第2の期間を開始する工程と、
前記第2の期間の満了後に前記エスケープ信号の検出をイネーブルする工程とをさらに備える、請求項11に記載の方法。 - 前記第1の動作モードで動作している間に、前記第2の動作モードへの遷移を指示するコマンドを受け取る工程をさらに備え、該コマンドは前記第1の期間を示す第1の時間値、および前記第2の期間を示す第2の時間値を含む、請求項14に記載の方法。
- 前記モード値によって指示されるとき、または前記エスケープ信号が検出されるとき、前記第1の転送プロトコルに従って動作するために、前記第1のタイプの物理インタフェースをイネーブルすることによって、前記第1の動作モードに戻るように動的に遷移する工程をさらに備える、請求項14に記載の方法。
- 前記第2の動作モード中に、前記第1の転送プロトコルと前記第2の転送プロトコルとの間で動作を変換する工程をさらに備える、請求項11に記載の方法。
- インタフェースの動作方法であって、
第1の転送プロトコルおよび第2の転送プロトコルのうちの一方を示すモード値をモニタリングする工程と、
前記モード値が前記第1の転送プロトコルを示すとき、前記第1の転送プロトコルに従って動作するために、複数のパッドに接続される第1のタイプの物理インタフェースをイネーブルする工程と、
前記モード値が前記第2の転送プロトコルを示すとき、前記第2の転送プロトコルに従って動作するために、前記複数のパッドに接続される第2のタイプの物理インタフェースをイネーブルする工程と、
前記第2の転送プロトコルに従って動作しているときに、前記複数のパッドのうちの少なくとも1つのパッド上で範囲外条件が検出されて前記モード値が前記第1の転送プロトコルを示すと、前記第2のタイプの物理インタフェースをディセーブルするとともに前記第1のタイプの物理インタフェースをイネーブルすることによって、前記第1の転送プロトコルに従って動作するように動的に戻すように切り替える工程とを備える、方法。 - 前記第2の転送プロトコルに従って動作しているときに、前記複数のパッドのうちの少なくとも1つを共通モード電圧範囲に従って動作させる工程と、前記複数のパッドのうちの前記少なくとも1つの電圧が前記共通モード電圧範囲を外れるときを検出する工程とをさらに備える、請求項18に記載の方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/248,348 | 2011-09-29 | ||
US13/248,348 US8615610B2 (en) | 2011-09-29 | 2011-09-29 | Interface system and method with backward compatibility |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013078115A JP2013078115A (ja) | 2013-04-25 |
JP6156969B2 true JP6156969B2 (ja) | 2017-07-05 |
Family
ID=47189709
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012190978A Active JP6156969B2 (ja) | 2011-09-29 | 2012-08-31 | 下位互換性を有するインタフェースおよびインタフェースの動作方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8615610B2 (ja) |
EP (1) | EP2575048B1 (ja) |
JP (1) | JP6156969B2 (ja) |
CN (1) | CN103034606B (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9449137B2 (en) * | 2012-09-17 | 2016-09-20 | Texas Instruments Incorporated | Buffered conduits for high throughput channel implementation, crosstalk de-sensitization and late timing fixes on skew sensitive buses |
DE102015106024B4 (de) * | 2015-04-20 | 2023-06-07 | Interroll Holding Ag | Fördervorrichtung mit Konfigurationsänderung |
JP6594105B2 (ja) * | 2015-08-21 | 2019-10-23 | キヤノン株式会社 | 電子機器、アクセサリー機器、その制御方法、および制御プログラム |
US10013181B2 (en) | 2015-12-07 | 2018-07-03 | International Business Machines Corporation | Distributed storage of data in a local storage and a heterogeneous cloud |
US10171585B2 (en) | 2015-12-07 | 2019-01-01 | International Business Machines Corporation | Method, system, and computer program product for distributed storage of data in a heterogeneous cloud |
US10122832B2 (en) * | 2015-12-07 | 2018-11-06 | International Business Machines Corporation | Communications of usernames and passwords to a plurality of cloud storages via a plurality of communications protocols that change over time |
US10618527B2 (en) | 2016-03-31 | 2020-04-14 | Kubota Corporation | Hydraulic system for work machine |
EP3742257B1 (en) * | 2019-05-20 | 2022-02-16 | NXP USA, Inc. | System and method of power mode management for a processor |
US11788255B2 (en) | 2020-06-30 | 2023-10-17 | Kubota Corporation | Working machine |
US11581053B2 (en) * | 2020-08-06 | 2023-02-14 | Micron Technology, Inc. | Memory device test mode access |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6825698B2 (en) | 2001-08-29 | 2004-11-30 | Altera Corporation | Programmable high speed I/O interface |
US6665816B1 (en) | 1999-10-01 | 2003-12-16 | Stmicroelectronics Limited | Data shift register |
US7593411B2 (en) | 2002-02-21 | 2009-09-22 | Pmc-Sierra, Inc. | Bus interface for transfer of multiple SONET/SDH rates over a serial backplane |
JP4007860B2 (ja) | 2002-06-10 | 2007-11-14 | 富士通株式会社 | 伝送装置 |
JP2005339323A (ja) * | 2004-05-28 | 2005-12-08 | Hitachi Ltd | ストレージシステム、計算機システムおよびインタフェースモジュール |
US7953162B2 (en) | 2006-11-17 | 2011-05-31 | Intersil Americas Inc. | Use of differential pair as single-ended data paths to transport low speed data |
US7965121B2 (en) | 2008-01-03 | 2011-06-21 | Mediatek Inc. | Multifunctional output drivers and multifunctional transmitters using the same |
EP2407915A1 (en) * | 2010-07-16 | 2012-01-18 | Nagravision S.A. | Multiple-speed interface |
-
2011
- 2011-09-29 US US13/248,348 patent/US8615610B2/en active Active
-
2012
- 2012-08-31 JP JP2012190978A patent/JP6156969B2/ja active Active
- 2012-09-19 CN CN201210350088.0A patent/CN103034606B/zh active Active
- 2012-09-25 EP EP12185932.6A patent/EP2575048B1/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN103034606B (zh) | 2017-06-13 |
EP2575048B1 (en) | 2016-01-13 |
EP2575048A1 (en) | 2013-04-03 |
US8615610B2 (en) | 2013-12-24 |
CN103034606A (zh) | 2013-04-10 |
US20130086283A1 (en) | 2013-04-04 |
JP2013078115A (ja) | 2013-04-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6156969B2 (ja) | 下位互換性を有するインタフェースおよびインタフェースの動作方法 | |
CN107273329B (zh) | 虚拟gpio | |
US7412633B2 (en) | Communication interface for diagnostic circuits of an integrated circuit | |
US7747918B2 (en) | JTAG bus communication method and apparatus | |
EP2414943B1 (en) | Usb isolator with advanced control features | |
US8232820B2 (en) | Method and SOC for implementing time division multiplex of pin | |
US20120290761A1 (en) | USB Converter and Related Method | |
US20110283141A1 (en) | System-on-chip and debugging method thereof | |
TW201617909A (zh) | 實體介面模組 | |
US8924598B1 (en) | USB interface configurable for host or device mode | |
US9043649B2 (en) | Method and apparatus for output of high-bandwidth debug data/traces in ICS and SoCs using embedded high speed debug | |
US20100042761A1 (en) | Observing an internal link via a second link | |
US10181975B2 (en) | Override subsystems for rapid recovery from serial-link errors | |
WO2014042738A1 (en) | Interface circuitry for a test apparatus | |
KR20170078662A (ko) | 전자 시스템들에서의 멀티-인터페이싱된 디버깅을 위한 내장된 유니버셜 직렬 버스 (usb) 디버그 (eud) | |
KR100687923B1 (ko) | 마스터디바이스, 그 제어방법과 마스터디바이스를 갖는전자장치 | |
WO2016184170A1 (zh) | Smi接口器件的调试装置及方法、存储介质 | |
CN112162894B (zh) | 芯片及其调试组件、调试系统 | |
CN107436776A (zh) | 烧录系统及烧录方法 | |
JP4455556B2 (ja) | テストインターフェース装置を有する半導体デバイス | |
US9494646B2 (en) | Method for testing integrated circuit and integrated circuit configured to facilitate performing such a method | |
KR20050072615A (ko) | Usb포트 검사장치 | |
KR100407563B1 (ko) | 유니버셜 시리얼 버스 장치 | |
CN115827348A (zh) | 一种芯片功能验证系统 | |
JP2010256262A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150831 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160909 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160920 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161216 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170509 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170605 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6156969 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |