JP5970776B2 - Coordinate input panel - Google Patents

Coordinate input panel Download PDF

Info

Publication number
JP5970776B2
JP5970776B2 JP2011239019A JP2011239019A JP5970776B2 JP 5970776 B2 JP5970776 B2 JP 5970776B2 JP 2011239019 A JP2011239019 A JP 2011239019A JP 2011239019 A JP2011239019 A JP 2011239019A JP 5970776 B2 JP5970776 B2 JP 5970776B2
Authority
JP
Japan
Prior art keywords
conductive segments
resistive
conductive
segments
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011239019A
Other languages
Japanese (ja)
Other versions
JP2012194962A (en
Inventor
小澤 欣一
欣一 小澤
高柳 博一
博一 高柳
弘志 小林
弘志 小林
長岡 誠
誠 長岡
Original Assignee
ぺんてる株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2010245495 priority Critical
Priority to JP2010245495 priority
Priority to JP2011041049 priority
Priority to JP2011041049 priority
Application filed by ぺんてる株式会社 filed Critical ぺんてる株式会社
Priority to JP2011239019A priority patent/JP5970776B2/en
Publication of JP2012194962A publication Critical patent/JP2012194962A/en
Application granted granted Critical
Publication of JP5970776B2 publication Critical patent/JP5970776B2/en
Application status is Active legal-status Critical
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、指または座標指示器によりタッチ位置を検出する座標入力システムの、座標入力パネルに関する。 The present invention is a coordinate input system which detects a touch position by a finger or coordinate indicator relates coordinate input panel.

図15は従来の長方形の座標入力領域8を有する座標入力パネル1であり、均一な面抵抗体2に、面抵抗体2と電気的に接続するように、面抵抗体2を取り囲む抵抗性周囲電極3を配設しており、4頂点に検出電極4、5、6、及び7を備えている。 Figure 15 is a coordinate input panel 1 having a coordinate input region 8 of the conventional rectangular, uniform surface resistance body 2 so as to connect the surface resistor 2 and the electrically resistive ambient surrounding the surface resistor 2 electrode 3 has disposed, and a detection electrode 4, 5, 6, and 7 in four vertices. 検出電極4、5、6、及び7は、抵抗性周囲電極3と電気的に接続されている。 Detection electrodes 4, 5, 6, and 7 are electrically connected to the resistive surrounding electrode 3. 座標入力領域8は、面抵抗体2上にあり、抵抗性周囲電極3の内側である。 Coordinate input region 8 is located on the surface resistor 2, it is an inner resistive surrounding electrode 3.
上記座標入力パネル1を用いた座標入力システムの座標検出方法として、座標入力パネル1が受信側であるような、座標指示器(以下入力ペンとする)から信号を発信し、静電容量結合もしくは面抵抗体2に直接の接触を介して、面抵抗体2が、入力ペンから発信された信号を受信する方法、更には面抵抗体2全体を電圧振動させて、指又は導電物で指示した点の位置を入力パネル側で検出する方法、及び、信号伝達の方向がこれと逆であって、座標入力パネル1が発信側であるような、面抵抗体2の各部を信号駆動し、入力ペンで座標信号を受信する方法がある。 As a coordinate detection method of a coordinate input system using the coordinate input panel 1, such as coordinate input panel 1 is the recipient transmits a signal from the coordinate indicator (hereinafter referred to as the input pen), capacitive coupling or via direct contact to the surface resistor 2, a surface resistor 2, a method of receiving a signal transmitted from the input pen, and further causes the voltage swing across the surface resistor 2, and indicated by a finger or conductive object method of detecting the position of a point in the input panel side, and a direction of signal transmission is reversed and this, as a coordinate input panel 1 is originating, each part of the surface resistance body 2 and the signal driving the input there is a method for receiving a coordinate signal in the pen.
座標入力パネル1が受信側である場合は、面抵抗体2の一点に出入りする電流の、4頂点(4、5、6、及び7)へ配分される電流値を計測するものが知られている{特許3237629号(特許文献1)参照}。 If the coordinate input panel 1 is the recipient of the current into and out of the one point of the surface resistance body 2, four vertices (4, 5, 6, and 7) which measures the current value to be allocated is known to are {Patent 3237629 (Patent Document 1) reference}. 一方、座標入力パネル1が発信側である場合は、面抵抗体2に、検出電極4、5、6、及び7を通じて外部から電位勾配を与え、入力ペンによって指示座標点の電圧レベルを検出するものが知られている。 On the other hand, the coordinate input panel 1 be a calling party, the surface resistance body 2, giving the potential gradient from the outside through the detection electrodes 4, 5, 6, and 7, for detecting the voltage level of the designated coordinates points by the input pen thing is known. 指や入力ペンで指示した位置の座標は、面抵抗体2に出入りする電流の4頂点への配分値、もしくは4頂点を駆動した際に入力ペンで計測した電圧を用いて、計算される。 Coordinates of the designated position with a finger or an input pen, using the voltage measured by the input pen when driving the distribution values ​​or 4 vertices, to the four vertices of the current into and out of the surface resistance body 2, is calculated. また、座標入力パネル1の座標入力領域8が長方形ではなく、一般的な多角形である場合についての座標検出方法としては、例えば同一出願人による特開2010−86088号(特許文献2)が存在する。 The coordinate input region 8 of the coordinate input panel 1 is not a rectangle, the coordinate detecting method for the case where a general polygonal, for example, there is commonly assigned JP 2010-86088 (Patent Document 2) to.
上述した座標入力システムにおいて、指または導電物(座標入力指示器、例えば、入力ペン)が面抵抗体に近接または接触した点の位置を正確に検出するためには、座標入力領域8内に生じる電位分布あるいは電流分布を均一にすることが必要となる。 In the coordinate input system described above, the finger or conductive object (coordinate input indicator, for example, the input pen) in order to accurately detect the position of the point is close to or in contact with the surface resistor, resulting in the coordinate input region 8 it is necessary to make uniform the potential distribution or current distribution. 抵抗性周囲電極3の辺あたりの抵抗値、もしくは長さあたりの抵抗率が高いと、接触した点の位置検出がずれることが分かっている。 Resistance per side of the resistive surrounding electrode 3 or the high resistivity per length, it has been found that the position detection of the point of contact is displaced. このため座標入力パネルを設計する場合、抵抗性周囲電極3の抵抗値は、面抵抗体2の抵抗値に対してできるだけ低いことが好ましい。 When designing this for coordinate input panel, the resistance value of the resistive surrounding electrode 3 is preferably as low as possible with respect to the resistance value of the surface resistance body 2. しかしながら、抵抗性周囲電極3の抵抗値を低く設定しすぎると、消費電力が大きくなったり、電位勾配を与える駆動電流が大きく、面抵抗体2にDCまたはACの電位勾配を強制的に作ることができなくなるなどの、回路制御上の不都合が生じる。 However, if the resistance value of the resistive surrounding electrode 3 is set too low, consumption or power is increased, a large driving current for applying a potential gradient, making the potential gradient of the DC or AC forced to the surface resistor 2 such that can not occur inconvenience on the circuit control. 一方、逆に面抵抗体2の抵抗値を高くすれば、抵抗性周囲電極3の抵抗値を相対的に下げることができるが、面抵抗体2の抵抗値を上げると、ノイズに弱くなるといった問題があった。 On the other hand, by increasing the resistance value of the surface resistance body 2 Conversely, the resistance value of the resistive surrounding electrode 3 can be reduced relatively, increasing the resistance value of the surface resistance body 2, I went to become vulnerable to noise there was a problem. 従って、抵抗性周囲電極3は、適切な抵抗値を設定することが望まれる。 Therefore, resistive surrounding electrode 3, it is desirable to set an appropriate resistance value.
抵抗性周囲電極3の抵抗値を適切な値にするためには、例えば、一定の抵抗率を持った物質を直線的に塗布し、抵抗性周囲電極3の各辺と成す、という方法がある。 To the resistance value of the resistive surrounding electrode 3 to a suitable value, for example, linearly coating a material having a constant resistivity, formed between each side of the resistive surrounding electrode 3, there is a method of . この方法により作成された抵抗性周囲電極の一辺あたりの抵抗は長さに対して直線的である。 Resistance per one side of the created resistive surrounding electrode by this method is linear to the length. ただし、塗布する物質として、例えば銀を用いると、銀の抵抗率が低いため、適切な値の抵抗値にするためには抵抗性周囲電極3の各辺を極めて細い幅にしなくてはならず、形成方法が難しい。 However, as a substance to be applied, for example, the use of silver, due to the low silver resistivity, to the resistance of appropriate value without having to each side of the resistive surrounding electrode 3 extremely thin width must not , it is difficult to forming method. また、銀にカーボンを混合して抵抗値を高くしたものは、周囲電極形成に適しているが、異なった材料を混合する必要があり、製造工程上、安定した抵抗値を維持するのが困難である。 Further, silver those high resistance by mixing carbon is suitable for surrounding the electrode formation, it is necessary to mix the different materials, the manufacturing process, difficult to maintain a stable resistance value it is. また、パネル個々の面抵抗が異なると抵抗性周囲電極3の抵抗値の設計を再検討する必要があった。 Further, the panel individual sheet resistance was necessary to review the different and the resistance value of the design of the resistive surrounding electrode 3.
また抵抗性周囲電極3を形成する別の方法として、抵抗の低い導電性物質(たとえば銀インク)のセグメントを使用して非連続パターンを形成し、間隙に存在する面抵抗体2の抵抗により、所定の抵抗値を実現するものがある(例えば、特表2005−530274号(特許文献3)または、特願2009−271693(特許文献4)参照)。 As another method of forming a resistive surrounding electrode 3, using the segments of low conductivity material resistivity (for example, silver ink) a discontinuous pattern is formed, by the resistance of the surface resistance body 2 present in the gap, there is to realize a predetermined resistance value (for example, JP-T-2005-530274 (see Patent Document 3) or Japanese Patent Application No. 2009-271693 (Patent Document 4)). これらの方法では、電位分布あるいは電流分布を均一にするための導電性セグメントの配列パターンが複雑、または、抵抗性周囲電極の面積が座標入力パネル全体の面積に占める割合に対して高くなってしまうことが多く、抵抗性周囲電極3の抵抗値の設計が困難になることがあった。 In these methods, the arrangement pattern of the conductive segments to a uniform potential distribution or current distribution complexity, or the area of ​​the resistive surrounding electrode becomes higher than the percentage of the area of ​​the entire coordinate input panel often, it was sometimes difficult to design resistance value of the resistive surrounding electrode 3.
さらに、座標入力パネル1の製造方法は、有機もしくは無機材料からなる透明基材に面抵抗体2を被覆し、その上に抵抗性周囲電極3を形成する。 Furthermore, the manufacturing method of the coordinate input panel 1, the surface resistance body 2 was coated on a transparent substrate made of organic or inorganic material to form a resistive surrounding electrode 3 thereon.
その際、面抵抗体2の被覆方法によってはパネル毎に抵抗値のばらつきがあることがあり、抵抗性周囲電極3をパネル毎に、抵抗調整を必要とすることがあった。 At that time, by the method of coating the surface resistor 2 it may have variations in resistance values ​​for each panel, a resistive surrounding electrode 3 for each panel, there is the need for resistance adjustment.

特許登録第3237629号 Patent Registration No. 3237629 特開2010−86088号 Japanese Unexamined Patent Publication No. 2010-86088 特表2005−530274号 JP-T-2005-530274 特願2009−271693号 Japanese Patent Application No. 2009-271693

本発明はこのような点を考慮してなされたものであり、抵抗性周囲電極の材料として、材料の混合などの必要がない単一の導電性材料を使用でき、抵抗性周囲電極の抵抗値の設計を容易に実施することができ、且つ、パネル毎における面抵抗のばらつきによる座標検出調整をなくす抵抗性周囲電極のパターンを持つ座標入力パネルを提供することを目的とする。 The present invention has been made in consideration of these points, as the material of the resistive surrounding electrode, can use a single conductive material that does not require a mixed material, the resistance value of the resistive surrounding electrode the can to be easily performed design, and aims to provide a coordinate input panel having a pattern of resistive surrounding electrode to eliminate coordinate detection adjustment by variation of the surface resistance in each panel.

本発明は、面抵抗体と、該面抵抗体の上に形成された略直線状の少なくとも3本以上の抵抗性周囲電極から成り、前記抵抗性周囲電極の端部は、検出電極により互いに電気的に接続され、前記検出電極を角部頂点とし、前記少なくとも3本以上の抵抗性周囲電極で取り囲まれた部分を座標入力領域とする座標入力パネルであって、面抵抗体に対して内側に配列された第一の導電性セグメントは、交互に同じ長さの直線状の導電性セグメントが破線状に並んでおり、第二の導電性セグメントが前記第一の直線状の導電性セグメントの面抵抗体に対して外側に設けた少なくとも2段以上の階段状の形状を成し、且つ、前記少なくとも2段以上の階段形状を成した導電性セグメントは、各階段形状を成した導電性セグメント同士が、互いに近接し平 The present invention includes a surface resistor consists substantially straight at least three or more resistive circumferential electrodes formed on the said surface resistor, the ends of the resistive surrounding electrode are each electrically by detection electrodes connection is to, the detection electrode and an angular apex, said enclosed portion with at least three or more resistive surrounding electrode a coordinate input panel to coordinate input region, inwardly relative to the surface resistor first conductive segments arranged are alternately are arranged straight conductive segments of the same length like a dashed line, the surface of the second linear conductive segments of the conductive segments of said first form at least two or more stages stepped shape provided outside relative to the resistor, and the conductive segments form at least two or more stages staircase shape, the conductive segments between which form the respective stepped shape There, flat close to each other に配置され、隣り合う階段形状の導電性セグメントのそれぞれ異なる段同士が、近接して隣り合う箇所を少なくとも1箇所以上有し、前記第二の階段形状の導電性セグメントの最も内側の段の中央に1本の前記第一の直線状の導電性セグメントが隣接し、該直線状の導電性セグメントの両側に位置する各第一の直線状の導電性セグメントが、前記第二の階段形状の導電性セグメントの最も内側の段と、前記階段形状の導電性セグメントの両側に位置する前記第二の階段形状の導電性セグメントの最も内側の段をまたぐように、近接して配置したものであって、少なくとも2段以上の前記の第二の導電性セグメントである階段形状を成した導電性セグメントは、各階段形状を成した導電性セグメント同士が、互いに近接し平行に配され、隣り Arranged, different stages between the conductive segments adjacent stepped shape, having at least one location or more portions adjacent in close proximity, the center of the innermost stage conductive segments of said second step-shaped to one said first linear conductive segments adjacent the conductive segments of each first straight line located on both sides of the conductive segments of straight line shape, conductivity of the second step-shaped and innermost stage of sexual segments, wherein so as to straddle the innermost stage conductive segments of said second stepped shape positioned on both sides of the conductive segments of the stepped shape, there is disposed in close proximity to , the conductive segments form a staircase shape which is the second conductive segment of at least two or more stages of the conductive segments to each other which form a respective stepped shape, disposed in parallel and close to each other, next to う階段形状の導電性セグメントのそれぞれ異なる段同士が、近接して隣り合う箇所を少なくとも1箇所以上有するパターンの抵抗性周囲電極を設けたことを特徴とする座標入力パネルを第一の要旨とし、面抵抗体と、該面抵抗体の上に形成された略直線状の少なくとも3本以上の抵抗性周囲電極から成り、前記抵抗性周囲電極の端部は、検出電極により互いに電気的に接続され、前記検出電極を角部頂点とし、前記少なくとも3本以上の抵抗性周囲電極で取り囲まれた部分を座標入力領域とする座標入力パネルであって、面抵抗体に対して内側に配列された第一の導電性セグメントは、同じ長さの第一の直線状の導電性セグメントが破線状に並んでおり、第二の導電性セグメントが前記第一の直線状の導電性セグメントの面抵抗体に対して外 Different stages between the conductive segments Urn stepped shape, a coordinate input panel, wherein a portion adjacent proximate provided resistance around electrode pattern having at least one or more places to the first aspect, and the surface resistor consists substantially straight at least three or more resistive circumferential electrodes formed on the said surface resistor, the ends of the resistive circumferential electrodes are electrically connected to each other by the detection electrode , the detection electrode and an angular apex, the a and surrounded portions at least three or more resistive surrounding electrode coordinate input panel to coordinate input region, the arranged inwardly relative to the surface resistor one conductive segment, as long as the first linear conducting segments are aligned like a dashed line, the surface resistance of the second conductive segment of the conductive segments said first linear outside for 側に設けた少なくとも2段以上の階段状の形状を成し、且つ、前記少なくとも2段以上の階段形状を成した導電性セグメントは、各階段形状を成した導電性セグメント同士が、互いに近接し平行に配置され、隣り合う階段形状の導電性セグメントのそれぞれ異なる段同士が、近接して隣り合う箇所を少なくとも1箇所以上有し、前記第一の直線状の導電性セグメントが、前記第二の階段形状の導電性セグメントの最も内側の段と、前記階段形状の導電性セグメントの両側に位置する前記階段形状の導電性セグメントの最も内側の段をまたぐように、近接して配置したものであって、少なくとも2段以上の前記第二の階段形状を成した導電性セグメントは、各階段形状を成した導電性セグメント同士が、互いに近接し平行に配置され、隣り合う Form at least two or more stages stepped shape provided on the side, and the conductive segments form at least two or more stages staircase shape, the conductive segments between which form the respective stepped shape, close to each other arranged in parallel, adjacent stepped shape different stages between conductive segments has a portion adjacent proximate least at one location, the first linear conducting segments, said second and innermost stage conductive segments staircase shape, the so as to straddle the innermost stage conductive segments of said stepped shape positioned on both sides of the conductive segments staircase shape, be those obtained by closely spaced Te, at least two or more stages of the second conductive segments form a stepped shape, the conductive segments between which form the respective stepped shape, they are arranged in parallel close to each other, adjacent 段形状の導電性セグメントのそれぞれ異なる段同士が、近接して隣り合う箇所を少なくとも1箇所以上有するパターンの抵抗性周囲電極を設けたことを特徴とする座標入力パネルを第二の要旨とし、第一の直線状の導電性セグメントの外側に設けた第二の階段状のセグメントは少なくとも2段以上を成した導電性セグメントが並んだものと、前記面抵抗体のうち、前記破線状に並んだ前記第一の直線状の導電性セグメントと前記並んだ階段形状の導電性セグメントに囲まれた領域から成り、面抵抗体を取り囲む様に設けた抵抗性周囲電極を構成する少なくとも2段以上の階段形状を成した導電性セグメントのパターンが、各抵抗性周囲電極の中心で線対称であり、各階段形状を成した導電性セグメント同士が、互いに近接し平行に配され、 Different stages between the conductive segments of the stage shape, a coordinate input panel, wherein a portion adjacent proximate provided resistance around electrode pattern having at least one or more places to the second aspect, the second stepped segments to those lined conductive segments form a least two stages which is provided outside one linear conductive segments, of the surface resistor, arranged in the broken-line the first consists of linear regions surrounded by the conductive segments of conductive segments and said aligned stepped shape, at least two or more stages staircase constituting the resistive surrounding electrode provided so as to surround the surface resistor pattern of conductive segments form a shape, a line symmetry at the center of the resistive surrounding electrode, conductive segments between which form the respective stepped shape, disposed in parallel and close to each other, り合う階段形状の導電性セグメントのそれぞれ異なる段同士が、近接して隣り合う箇所を少なくとも2箇所以上有するパターンの抵抗性周囲電極を設けたことを特徴とする請求項1 または2に記載の座標入力パネルを第三の要旨とし、検出電極に電気的に接続される抵抗性周囲電極の端部は、前記検出電極近傍を抵抗性周囲電極の端部として終了させ、第一の直線状の導電性セグメントは、検出電極と間隙を持ち、且つ、少なくとも第一の直線状の導電性セグメントに最も近い第二の階段状の導電性セグメントの終了端部は、検出電極に直接接続されていることを特徴とする請求項1〜3 の何れかに記載の座標入力パネルを第四の要旨とし、面抵抗体と、該面抵抗体の上に形成された略直線状の少なくとも4本以上の抵抗性周囲電極から成り Coordinates according to claim 1 or 2, Ri different stages between the conductive segments staircase shape fit, characterized in that a portion adjacent proximate provided resistance around electrode pattern having at least two or more places the input panel as a third aspect, the ends of the resistive surrounding electrode electrically connected to the detection electrode, the detection electrode near to end as an end of resistive surrounding electrode, a first straight conductor sex segment has a detection electrode and the gap, and at least terminal end portion of the first linear closest second stepped conductive segments of the conductive segments of it that are directly connected to the detection electrode the coordinate input panel according to any one of claims 1 to 3, wherein the fourth aspect and a surface resistance of at least 4 or more resistance substantially linear shape formed on the said surface resistor It consists of sex around electrode 、第二の階段形状の導電性セグメントのパターンが、第一の直線状の導電性セグメントに隣接する第一段と、第二段間の重なりあう間隔が、第二段と第三段間が重なり合う間隔よりも広いパターンとした抵抗性周囲電極を設けたことを特徴とする請求項1〜3 の何れかに記載の座標入力パネルを第五の要旨とする。 , The pattern of conductive segments of the second stepped shape, and the first stage adjacent to the first linear conductive segments, the interval overlap between the second stage, interval between the second stage and the third stage overlap the fifth aspect of the coordinate input panel according to claim 1, characterized in that a resistive surrounding electrodes and wider pattern than.

本発明による座標入力パネルによれば、抵抗性周囲電極の材料として、単一の導電性材料を使用することができるので、抵抗性周囲電極の抵抗値を安定させることができ、製造工程における歩留まりを上げることができる。 According to the coordinate input panel according to the present invention, as the material of the resistive surrounding electrode, it is possible to use a single conductive material, the resistance value of the resistive surrounding electrode can be stabilized, the yield in the manufacturing process it can be increased. また、抵抗性周囲電極の材料として低抵抗の銀を用いれば、検出電極と同じ材料を使用することができるので、印刷などによって検出電極と抵抗性周囲電極を同時に形成することができ、両者を別々に形成するよりもコストを下げることが可能になる。 Further, if a low resistance silver as the material of the resistive surrounding electrode, it is possible to use the same material as the sensing electrode, it is possible to simultaneously form the detecting electrode and the resistive circumferential electrodes, such as by printing, both it is possible to reduce the cost than separately formed.
また、座標入力パネルの寸法が変更になった場合、従来は、抵抗性周囲電極の一辺あたりの抵抗値を変更する必要があったが、パターンの拡大収縮もしくは階段状セグメントの段数の増減により簡単に抵抗値を調整でき、従来の抵抗性周囲電極より面積を小さくすることが可能となる。 Further, if the size of the coordinate input panel is changed, conventionally, it was necessary to change the resistance value per one side of the resistive circumferential electrodes, simply by increasing or decreasing the number of stages of expansion contraction or stepped segment pattern can adjust the resistance value, it is possible to reduce the area than conventional resistive surrounding electrode.
また、面抵抗体をそのまま抵抗性周囲電極の一部として組み入れているため、面抵抗体の製造時におけるパネル毎の抵抗値のばらつきを補償するような抵抗性周囲電極を形成することができ、面抵抗のばらつきによる抵抗値調整をなくすことが可能である。 Also, since the incorporated part of it resistive surrounding electrode surface resistance, it is possible to form a resistive circumferential electrodes, such as to compensate for variations in the resistance value of each panel during manufacture of the surface resistor, it is possible to eliminate the resistance value adjustment due to variations in surface resistance.

座標入力パネルの概略図 Schematic diagram of a coordinate input panel 座標入力パネルの概略図 Schematic diagram of a coordinate input panel 座標入力システムの一例を示す構成図 Diagram illustrating an example of a coordinate input system 抵抗性周囲電極の部分拡大図 Partially enlarged view of a resistive surrounding electrode 抵抗性周囲電極の部分拡大図 Partially enlarged view of a resistive surrounding electrode 抵抗性周囲電極の部分拡大図 Partially enlarged view of a resistive surrounding electrode 抵抗性周囲電極の部分拡大図 Partially enlarged view of a resistive surrounding electrode 抵抗性周囲電極の部分拡大図 Partially enlarged view of a resistive surrounding electrode 抵抗性周囲電極の概念図 Conceptual diagram of resistive surrounding electrode 座標入力パネル表面に形成している面抵抗体の電位分布の模式図 Schematic diagram of the potential distribution of the surface resistor is formed on the coordinate input panel surface 座標入力パネル表面に形成している面抵抗体の電位分布の模式図 Schematic diagram of the potential distribution of the surface resistor is formed on the coordinate input panel surface 抵抗性周囲電極の概念図 Conceptual diagram of resistive surrounding electrode 抵抗性周囲電極一部の部分等価回路拡大図 Partial equivalent circuit enlarged view of resistance around the electrode part 抵抗性周囲電極の部分拡大図 Partially enlarged view of a resistive surrounding electrode 従来の長方形の座標入力パネル Coordinate input panel of a conventional rectangular 実施例に用いた抵抗性周囲電極の寸法箇所 Dimension portion of resistive surrounding electrode used in Examples 実施例に用いた抵抗性周囲電極の寸法箇所 Dimension portion of resistive surrounding electrode used in Examples

以下、添付図面に従って、本発明に係る座標入力パネルの好ましい実施の形態について詳述する。 Hereinafter, with reference to the accompanying drawings, it will be described in detail preferred embodiments of a coordinate input panel according to the present invention.
図2は本発明になる多角形の座標入力パネル11の概略図である(図2には4角形の例を示す)。 Figure 2 is a schematic diagram of a coordinate input panel 11 of the polygon according to the present invention (an example of a square in FIG. 2). 座標入力パネル11は、基材(図示せず)の上に、均一な面抵抗体12を形成し、面抵抗体12と電気的に接続するように、面抵抗体12を取り囲む抵抗性周囲電極13を形成し、更に、各頂点に検出電極14、15、16、及び17を形成したものである。 Coordinate input panel 11, on a substrate (not shown), to form a uniform surface resistance 12, to connect the surface resistor 12 and the electrically resistive surrounding electrode surrounding the surface resistor 12 13 is formed, and further, to form a detection electrode 14, 15, 16, and 17 to each vertex. 抵抗性周囲電極13は、複数の細長い第一の直線状の導電性セグメント41aと、直線を組み合わせた階段状の導電性セグメント41bから成り、面抵抗体12と、互いに隣り合う導電性セグメントの間隙を成す部分との集合体から成る。 Resistance surrounding electrode 13 is comprised of a plurality of elongated first linear conductive segments 41a, stepped conductive segments 41b that combine straight lines, and the surface resistor 12, the conductive segments adjacent the gap consisting of a collection of a portion forming a. 座標入力領域18は、抵抗性周囲電極13の内側の領域を指す。 Coordinate input region 18 refers to the area inside the resistive surrounding electrode 13.
座標入力パネル11の基材(図示せず)は、例えば、ソーダガラスを使用することができるが、特に材質が限定されるものではなく、任意のガラスを含む透明なセラミックス素材、あるいはアクリル樹脂、ポリエチレンテレフタレート樹脂などの透明な樹脂素材を使用できる。 Base coordinate input panel 11 (not shown), for example, can be used soda glass, especially not the material is limited, the transparent ceramic material or an acrylic resin, including any glass, a transparent resin material such as polyethylene terephthalate resin. 用途によっては不透明な絶縁性の基材を用いてもよい。 It may be used opaque insulating base material for some applications.
座標入力パネル11の基材(図示せず)を被覆する面抵抗体12の導電性薄膜の材料としては、一般に、酸化錫、アンチモンを添加した酸化錫(ATO)、酸化インジウム、錫を添加した酸化インジウム(ITO)、亜鉛を添加した酸化インジウム(IZO)、酸化亜鉛等が用いられる。 As a material of the conductive thin film surface resistor 12 to the coated substrate of the coordinate input panel 11 (not shown), generally of tin oxide, tin oxide added with antimony (ATO), indium oxide, tin was added indium oxide (ITO), zinc added indium oxide (IZO), zinc oxide or the like is used. また、被覆方法としては、例えば、物理的方法のスパッタリング法、真空蒸着法、イオンプレーティング法、また、化学的方法のスプレー法、ディップ法、化学気相成長法(CVD法)がある。 Further, as the coating method, for example, sputtering physical methods, vacuum deposition method, ion plating method, also, spraying chemical methods, there is a dip method, a chemical vapor deposition (CVD).
抵抗性周囲電極13を構成する導電性セグメントは、例えば銀や金といった貴金属や銅、錫、ニッケルといった金属の単一金属微粒子を分散させた低抵抗の導電性インクを用い、スプレー法、インクジェット法、スクリーン法、ディスペンサ法等といった手法によりパターンを形成した後に、焼成して形成する方法や、前記金属をめっきによりパターン形成する方法がある。 Conductive segment constituting the resistive surrounding electrode 13, using, for example, precious metals and copper such as silver, gold, tin, a low resistance of the conductive ink obtained by dispersing single metal particles of a metal such as nickel, spraying method, an inkjet method , screen method, after forming a pattern by a technique such as a dispenser method, or the like, a method of forming and firing, there is a method of patterning by plating the metal. 各頂点の検出電極14〜17は、引き出し線22、23、24、25を接続するためのものであり、線材であればハンダ付け可能な導電性インクを印刷・焼成して形成するか、フレキシブルケーブル(FFCまたはFPC)であれば、導電性接着剤もしくは導電性フィルム等で接着し形成する。 Detection electrodes 14 to 17 of each vertex is used for connecting the lead wire 22, 23, 24, 25, or formed by printing and baking a solderable conductive ink if wire, flexible if cable (FFC or FPC), to bond formed using a conductive adhesive or conductive film. 検出電極14〜17を形成するための導電性インクの場合、抵抗性周囲電極13を構成する導電性セグメントを形成するのと同じものを使用することができるため、検出電極14〜17と、抵抗性周囲電極13を構成する導電性セグメントは、一回の処理で印刷・焼成して形成することが可能である。 If conductive ink for forming the detection electrodes 14 to 17, it is possible to use the same to form the conductive segments constituting the resistive surrounding electrode 13, and the detection electrode 14 to 17, the resistance conductive segment constituting the sexual peripheral electrodes 13 may be formed by printing and baking in a single process.
更に、図示しないが、指または座標指示器と面抵抗体12との相互作用に容量結合を用いる場合は、面抵抗体12を保護するために、面抵抗体12上に、透明絶縁性基材を被覆してもよい。 Furthermore, although not shown, when using the capacitive coupling to the interaction with the finger or the coordinate indicator and the surface resistor 12, in order to protect the surface resistor 12, on the surface resistor 12, a transparent insulating substrate it may be coated.

図3は、本発明の座標入力パネル11を用いた座標入力システムの一例を示す構成図であり、座標入力パネル11が受信側である場合である。 Figure 3 is a block diagram showing an example of a coordinate input system using a coordinate input panel 11 of the present invention is when the coordinate input panel 11 is the recipient. 指21が座標入力パネル11の座標入力領域18内で指示した位置座標を検出する座標入力システムの構成図である。 Finger 21 is a configuration diagram of a coordinate input system that detects the position coordinates indicated in the coordinate input region 18 of the coordinate input panel 11. 面抵抗体12の表面は、前記したように、指21が面抵抗体12に直接触れない様に絶縁処理することによって、指21と面抵抗体12との静電容量結合による信号伝達をさせるようにしてもよいし、絶縁処理せず、指21と面抵抗体12の直接的な電気的接触による信号伝達をさせるようにしてもよい。 Surface of the surface resistance body 12, as described above, by the finger 21 is insulated so as not touch the surface resistor 12, causing a signal transduction by the capacitive coupling between the finger 21 and the surface resistor 12 it may be so, without insulating treatment may be caused to the signal transmission by direct electrical contact of the finger 21 and the surface resistor 12. ここでは、面抵抗体12の表面に、透明絶縁性基材を被覆して絶縁処理をした場合を説明する。 Here, the surface of the surface resistor 12, a case where the insulated covering the transparent insulating substrate. 均一な面抵抗体12上に、各辺が図2aに示すパターンを用いた抵抗性周囲電極13を形成し、抵抗性周囲電極13で囲まれた内部を座標入力領域18とする(図3には4角形の例を示す)。 On uniform surface resistor 12, each side forming a resistive surrounding electrode 13 using the pattern shown in FIG. 2a, the interior surrounded by the resistive surrounding electrode 13 and the coordinate input region 18 (Figure 3 shows an example of a square). 抵抗性周囲電極13上において、多角形の座標入力領域18の各頂点に当たる位置を検出電極14〜17とし、そこにそれぞれ1本ずつ引き出し線22、23、24、及び25を接続する。 In the resistive surrounding electrode 13, the position corresponding to the vertices of the polygon in the coordinate input region 18 and the detection electrodes 14 to 17, for connecting the lead line 22, 23, 24, and 25 one by one, respectively therein. 更に、引き出し線22〜25を、アナログ信号処理部26内の振動電圧印加回路27に接続する。 Further, the lead lines 22 to 25, connected to the oscillating voltage application circuit 27 in the analog signal processing unit 26.
座標を検出する際、AC信号源としての振動電圧発生器28は、振動電圧印加回路27に振動電圧を与え、振動電圧印加回路27は、対応する検出電極14〜17を、低インピーダンスで電圧振動させ、且つ、アナログマルチプレクサ29に検出電極から流入した電流を出力する。 When detecting the coordinates, the vibration voltage generator 28 as an AC signal source provides an oscillating voltage to the oscillating voltage application circuit 27, the oscillating voltage applying circuit 27, the corresponding detection electrodes 14 to 17, a voltage oscillating at low impedance It is allowed, and outputs a current flowing from the sensing electrode to the analog multiplexer 29. 簡単な例としては、トランジスタのベースをAC信号で振動させ、エミッタを検出電極と接続して、コレクタから電流出力するものがある。 A simple example, to vibrate the base of the transistor in an AC signal, and its emitter connected to the detection electrode, it is intended to the current output from the collector.
AC信号源としての振動電圧発生器28によって、面抵抗体12は、全面が電圧振動する。 By the vibration voltage generator 28 as an AC signal source, a surface resistor 12, the entire surface is voltage oscillation. 人体は、従来から知られているように、AC信号に対して接地効果を持っており、人体の指21が面抵抗体12に接触または近接すると、静電容量結合により、指先を通して面抵抗体12との間にAC信号電流が流れる。 Human body, as is known in the art, has a grounding effect on AC signals, the human body the finger 21 is in contact with or close to the surface resistor 12, the capacitive coupling, the surface resistance through fingertip AC signal current flows between the 12. 検出電極14〜17は、アナログマルチプレクサ29を通してA/Dコンバータ(アナログ/デジタル変換器)30に接続しており、各検出電極に流れる電流に比例した電圧がA/Dコンバータ30に印加されるため、指先から面抵抗体12を通して流れ、検出電極14〜17へ配分される電流値を、電圧値としてデジタル値で得ることができる。 Detection electrodes 14 to 17, A / D converter via the analog multiplexer 29 (analog / digital converter) 30 are connected to, a voltage proportional to the current flowing through the detection electrode is applied to the A / D converter 30 , flows through the surface resistance 12 from the fingertip, the current value to be distributed to the detection electrodes 14 to 17 can be obtained as a digital value as a voltage value. CPU31は、アナログマルチプレクサ29に接続された振動電圧印加回路の接続先を順番に切り替え(図示せず)、A/Dコンバータ30が出力するデジタル値を入力し、指21や入力ペンの指示位置の座標を計算する。 CPU31 is the connection destination of the connected oscillating voltage applying circuit (not shown) sequentially switched to the analog multiplexer 29 receives the digital value A / D converter 30 outputs, of the indication position of the finger 21 and the input pen to calculate the coordinates. 指示位置の座標を計算するには、例えば特許3237629号(特許文献1)に開示されているような式を用いることができる。 To calculate the coordinates of the designated position, it is possible to use an expression such as for example disclosed in Japanese Patent 3237629 (Patent Document 1). CPU31は計算した座標を出力し、座標は後段の装置によって利用される。 CPU31 outputs the calculated coordinates, coordinates are utilized by the further apparatus.
また、入力ペンから信号を発信する場合も、同様にして計測することが可能である。 Also, when transmitting a signal from the input pen, it is possible to measure in a similar manner.

次に、請求項1に基ずく抵抗性周囲電極13について、説明する。 Next, the group Nuisance resistive surrounding electrode 13 to claim 1, will be described. 図4a及びbに図1aの抵抗性周囲電極13の部分拡大図を示す。 Figure 4a and b shows a partially enlarged view of a resistive around the electrode 13 in FIG. 1a. 尚、図4bは階段状パターンの垂直部で結合した形状である。 Note that Figure 4b is a shape bound by the vertical portion of the step-like pattern. 4角形の座標入力パネル11の面抵抗体12上に配置された4辺のうち、下辺の中央部分を示したものである。 4 of rectangular coordinate input panel 11 four edges arranged on the surface resistor 12, there is shown a central portion of the lower side. 本実施の形態では、第一の直線状の導電性セグメント41aと第二の階段状の導電性セグメント41bの2種類の形状の導電性セグメントによって抵抗性周囲電極13が形成されている。 In this embodiment, the first linear conductive segments 41a and second stepped conductive segments 41b of the two resistive surrounding electrode 13 by a conductive segment shape is formed. また、図4cは、図4a及びbの応用例であり、第一の直線状の導電性セグメント41aと第二の階段状の導電性セグメント41bと最も外側に第三の破線状の導電性セグメント41cによって抵抗性周囲電極13が形成されている。 Further, FIG. 4c is an application example of Figure 4a and b, a third dashed-shaped conductive segments in the outermost and the first linear conductive segments 41a and second stepped conductive segments 41b resistive surrounding electrode 13 is formed by 41c.
抵抗性周囲電極13の一辺において第一の直線状の導電性セグメント41aの間隔53は、離れすぎると抵抗性周囲電極近傍の座標位置検出に歪みが発生してしまうため間隔を詰めた方が良い。 Interval 53 of the first linear conductive segments 41a at one side of the resistive surrounding electrode 13, it is better to distortion packed apart for it occurs in the coordinate position detecting near too distant resistive surrounding electrode .
よって間隔の距離は、入力する手段により変わるが、入力する部材の幅の半分以下の距離が適切である。 Thus the distance of spacing will vary by means for inputting, less than half the distance of the width of the input members is appropriate. 例えば指による入力の場合、指の幅(約10mm)の半分である5mm以下が望ましい。 For example, in the case of input by a finger, 5 mm or less is preferably a half of the width of the finger (about 10 mm). また、第一の直線状の導電性セグメント41aの隣合う一片の長さは少なくとも交互に同じ長さになるようにし、隣合う一片が同じ長さであっても問題なく、第一の直線状の導電性セグメント41aの間隔を満たすように適宜選択すればよい。 Further, adjacent lengths of piece of first linear conductive segments 41a is set to be the same length at least alternately, adjacent piece without a problem even with the same length, the first linear spacing of the conductive segments 41a may be appropriately selected to meet.
第一の直線状の導電性セグメント41aは、第一の直線状の導電性セグメント41aと隣接する第二の階段状の導電性セグメント41bの最上段(抵抗性周囲電極13の座標入力領域18に最も近い側の段)の中央部に1片、また、最上段の両端部に1片の半分が懸るよう、且つ、平行に配置される。 First linear conductive segments 41a are in the coordinate input region 18 of the second uppermost stepped conductive segments 41b (resistance around electrode 13 adjacent to the first linear conductive segments 41a 1 piece in the center portion of the nearest side of the stage), also to take half of the piece on both ends of the top, and are arranged in parallel. 図4a及びbのの抵抗性周囲電極13の場合、第一の直線状の導電性セグメント41aと第二の階段状の導電性セグメント41bの間隔は、第二の階段状の導電性セグメント41b間との抵抗値の関係に応じて適宜設計する。 In FIG. 4a and b of the resistive surrounding electrode 13, the spacing of the first linear conductive segments 41a and second stepped conductive segments 41b is between the second stepped conductive segments 41b appropriately designed in accordance with the relationship between the resistance values ​​of the. また、図4cの抵抗性周囲電極13の場合も第一の直線状の導電性セグメント41aと第二の階段状の導電性セグメント41bの間隔、第二の階段状の導電性セグメント41b間との抵抗値、第三の直線状の導電性セグメント41cの長さと、第二の階段状の導電性セグメント41bと第三の直線状の導電性セグメント41cとの抵抗値の関係に応じて適宜設計する。 The distance also the first linear conductive segments 41a and second stepped conductive segments 41b when the resistance around the electrode 13 in FIG. 4c, the inter second stepped conductive segments 41b resistance, the length of the third straight conductive segment 41c, appropriately designed in accordance with the relationship between the resistance value of the second stepped conductive segments 41b and third linear conductive segments 41c .
さらに、第二の階段状の導電性セグメント41bは、階段状の構成部材が、隣接し平行に重なり合うように配置され、且つ、平行に重なり合う段が少なくとも2段以上あるようにする。 Further, a second step-like conductive segments 41b is stepped configuration member is arranged to overlap adjacent parallel and overlap in parallel stage is to be at least two or more stages. また、階段状の段形状において、段の角は、鋭角または鈍角であってもよいし、丸みを持たせてもよい。 Further, in the stepped stage shape, the corners of the stage may be a sharp or obtuse, may be rounded.
抵抗性周囲電極13の辺の端部、つまり検出電極(図1aの14、15、16及び17)に最も近い導電性セグメント41bは、抵抗性周囲電極13の一辺において、電気的に直線的な抵抗値変化になるようにし配置させる。 End sides of the resistive surrounding electrode 13, that is closest to the conductive segment 41b in (14, 15, 16 and 17 in FIG. 1a) detection electrode is at one side of the resistive surrounding electrode 13, electrical linear in such a manner that the change in resistance is arranged.
次に、請求項2に基ずく抵抗性周囲電極13について、説明する。 Next, the group Nuisance resistive surrounding electrode 13 to claim 2, will be described. 図5a及びbに図1bの抵抗性周囲電極13の部分拡大図を示す。 Figure 5a and b shows a partially enlarged view of a resistive around the electrode 13 of FIG. 1b. 4角形の座標入力パネル11の面抵抗体12上に配置された4辺のうち、下辺の中央部分を示したものである。 4 of rectangular coordinate input panel 11 four edges arranged on the surface resistor 12, there is shown a central portion of the lower side. 本実施の形態では、第一の直線状の導電性セグメント41aと第二の階段状の導電性セグメント41bの2種類の形状の導電性セグメントによって抵抗性周囲電極13が形成されている。 In this embodiment, the first linear conductive segments 41a and second stepped conductive segments 41b of the two resistive surrounding electrode 13 by a conductive segment shape is formed. また、図5cは、図5a及びbの応用例であり、第一の直線状の導電性セグメント41aと第二の階段状の導電性セグメント41bと最も外側に第三の破線状の導電性セグメント41cによって抵抗性周囲電極13が形成されている。 Further, FIG. 5c is an application example of Fig. 5a and b, a third dashed-shaped conductive segments in the outermost and the first linear conductive segments 41a and second stepped conductive segments 41b resistive surrounding electrode 13 is formed by 41c.
抵抗性周囲電極13の一辺において第一の直線状の導電性セグメント41aの間隔は、離れすぎると抵抗性周囲電極近傍の座標位置検出に歪みが発生してしまうため間隔を詰めた方が良い。 Spacing of the first linear conductive segments 41a at one side of the resistive surrounding electrode 13, it is preferable that distortion in the coordinate position detecting too distant resistive surrounding electrode vicinity packed interval since occurs.
よって間隔の距離は、入力する手段により変わるが、入力する部材の幅の半分以下の距離が適切である。 Thus the distance of spacing will vary by means for inputting, less than half the distance of the width of the input members is appropriate. 例えば指による入力の場合、指の幅(約10mm)の半分である5mm以下が望ましい。 For example, in the case of input by a finger, 5 mm or less is preferably a half of the width of the finger (about 10 mm). また、第一の直線状の導電性セグメント41aの隣合う一片の長さは同じ長さになるようにし、第一の直線状の導電性セグメント41aの間隔を満たすように適宜選択すればよい。 Further, adjacent lengths of piece of first linear conductive segments 41a is set to be the same length, it may be appropriately selected to meet the spacing of the first linear conductive segments 41a. 第一の直線状の導電性セグメント41aは、第一の直線状の導電性セグメント41aと隣接する第二の階段状の導電性セグメント41bの最上段(抵抗性周囲電極13の座標入力領域18に最も近い側の段)の両端部に1片の半分が懸るよう、且つ、平行に配置される。 First linear conductive segments 41a are in the coordinate input region 18 of the second uppermost stepped conductive segments 41b (resistance around electrode 13 adjacent to the first linear conductive segments 41a closest of the step) both ends piece of half according way of, and are arranged in parallel. 図4a及びbのの抵抗性周囲電極13の場合、第一の直線状の導電性セグメント41aと第二の階段状の導電性セグメント41bの間隔は、第二の階段状の導電性セグメント41b間との抵抗値の関係に応じて適宜設計する。 In FIG. 4a and b of the resistive surrounding electrode 13, the spacing of the first linear conductive segments 41a and second stepped conductive segments 41b is between the second stepped conductive segments 41b appropriately designed in accordance with the relationship between the resistance values ​​of the. また、図4cの抵抗性周囲電極13の場合も第一の直線状の導電性セグメント41aと第二の階段状の導電性セグメント41bの間隔、第二の階段状の導電性セグメント41b間との抵抗値、第三の直線状の導電性セグメント41cの長さと、第二の階段状の導電性セグメント41bと第三の直線状の導電性セグメント41cとの抵抗値の関係に応じて適宜設計する。 The distance also the first linear conductive segments 41a and second stepped conductive segments 41b when the resistance around the electrode 13 in FIG. 4c, the inter second stepped conductive segments 41b resistance, the length of the third straight conductive segment 41c, appropriately designed in accordance with the relationship between the resistance value of the second stepped conductive segments 41b and third linear conductive segments 41c .
さらに、第二の階段状の導電性セグメント41bは、階段状の構成部材が、隣接し平行に重なり合うように配置され、且つ、平行に重なり合う段が少なくとも2段以上あるようにする。 Further, a second step-like conductive segments 41b is stepped configuration member is arranged to overlap adjacent parallel and overlap in parallel stage is to be at least two or more stages. また、階段状の段形状において、段の角は、鋭角または鈍角であってもよいし、丸みを持たせてもよい。 Further, in the stepped stage shape, the corners of the stage may be a sharp or obtuse, may be rounded.
抵抗性周囲電極13の辺の端部、つまり検出電極(図1bの14、15、16及び17)に最も近い導電性セグメント41bは、抵抗性周囲電極13の一辺において、電気的に直線的な抵抗値変化になるようにし配置させる。 End sides of the resistive surrounding electrode 13, that is closest to the conductive segment 41b in (14, 15, 16 and 17 in FIG. 1b) the detection electrode is at one side of the resistive surrounding electrode 13, electrical linear in such a manner that the change in resistance is arranged.
次に、請求項3に基づく抵抗性周囲電極13について、説明する。 Next, the resistance around the electrode 13 based on claim 3, will be described. 図7に図2aの抵抗性周囲電極13の部分拡大図を示したものである。 Figure 7 shows a partial enlarged view of a resistive around the electrode 13 in FIG. 2a. 4角形の座標入力パネル11の面抵抗体12上に配置された4辺のうち、下辺の左半分を、検出電極17と共に示したものである。 Of quadrangular coordinate four sides disposed on the surface resistor 12 input panel 11, in which the left half of the lower side, shown with the detection electrodes 17. 本実施の形態では、1辺の半分が、第一の直線状の導電性セグメント41aと第二の階段状の導電性セグメント41bの2種類の形状の導電性セグメントによって形成されおり、図6に示した抵抗性周囲電極と配置、構成等が同じである。 In this embodiment, half of one side, which is formed by two electrically conductive segments of the shape of the first linear conductive segments 41a and second stepped conductive segments 41b, in FIG. 6 arranged resistive surrounding electrode shown a configuration like the same. 一方、辺の中央に最も近い導電性セグメント41bで、辺の中央に関して対称な配置を持つ、下辺の右半分の導電性セグメントのうち、辺の中央に最も近い導電性セグメントと接続させる。 On the other hand, the nearest conductive segments 41b in the middle of the sides, with symmetrical arrangement with respect to the center of the side, of the conductive segments of the right half of the lower side, is connected to the closest conductive segments in the center of the sides. 第二の階段状の導電性セグメントの段形状は、好ましくは、図7に示した下辺の左半分において、左下がりに、右半分においては、逆に右下がりの段形状にした方が良いが、下辺の左半分において、右下がりに、右半分においては、逆に左下がりの段形状にしても良い。 Stage shape of the second step-shaped conductive segments are preferably in the lower side of the left half of FIG. 7, the left edge, the right half, but it is better to the stepped shape of the downward-sloping in the opposite , in the left half of the lower side, to the right edge, in the right half it may be to stage the shape of the lower left to the reverse. 導電性セグメントの配置パターンは、抵抗性周囲電極13の各辺の中央に関してそれぞれ対称であることが好ましい。 The arrangement pattern of the conductive segments are preferably each with respect to the center of each side of the resistive surrounding electrode 13 is symmetrical. しかし、配置パターンは各辺の間で同一である必要はない。 However, the arrangement pattern need not be the same among the respective sides. 線対称にすることにより検出電極近傍のパターンも対称にでき、抵抗性周囲電極の長さによる抵抗変化をより直線的にできる。 Detection electrodes near the pattern by symmetrically also symmetrically possible resistance change due to the length of the resistive surrounding electrode more linear. また、階段状の段形状において、段の角は、鋭角または鈍角であってもよいし、丸みを持たせてもよい。 Further, in the stepped stage shape, the corners of the stage may be a sharp or obtuse, may be rounded.
1辺を構成する導電性セグメントの数は、多ければ、座標入力領域18において、より抵抗性周囲電極13の間際まで、指示位置の座標の計算結果の歪みを小さくすることができる。 The number of conductive segments constituting the one side is The greater, the coordinate input region 18, and more until just before the resistive surrounding electrode 13, it is possible to reduce the distortion of the calculation result of the indication position coordinates. しかし、導電性セグメントの数が多くなると、それらの間隙によって構成される抵抗値の合計が大きくなる傾向にある。 However, the number of conductive segments increases, in total increases the tendency of the resistance constituted by those gaps.
一方、導電性セグメントを長くすると対向した導電性セグメントとの重なる部分が大きくなり、抵抗性周囲電極13の抵抗値を下げることができる。 On the other hand, increasing the conductive segments overlap portion between the opposed conductive segments is increased, it is possible to reduce the resistance value of the resistive surrounding electrode 13. しかし、導電性セグメントが長くなることで指が移動しても指からの分配される信号の変化が少なくなり、正確な位置が検出できなくなる。 However, the change of the signal fingers by conductive segments longer is dispensed from even moving the finger is reduced, the exact position can not be detected. そこで、第一の直線状の導電性セグメント41aの長さを調整し、第二の階段状の導電性セグメント41bの座標入力領域側に形成し、第一の直線状の導電性セグメント41aの3片まで第二の階段状の導電性セグメント41bの片を長くすることにより、正確な位置が検出できるようになる。 Therefore, the length of the first linear conductive segments 41a adjusts, 3 of the second stepped form on the coordinate input region side of the conductive segments 41b, the first linear conductive segments 41a by lengthening the strip in the second stepped conductive segments 41b to pieces, the exact position is to be detected.
以上のように、導電性セグメントの数、間隙、及び重なり合う長さなどを調整して、抵抗性周囲電極13の辺あたりの抵抗値、つまり隣り合う検出電極間の抵抗値を適切な範囲にする必要がある。 As described above, the number of conductive segments, to adjust the gap, and overlapping length and the like, the resistance value per side of the resistive surrounding electrode 13, that is, the resistance value between the detection electrodes adjacent to the appropriate range There is a need.
指21からのAC信号が面抵抗体12を通して流れ、抵抗性周囲電極13を介して検出電極14〜17へ配分される電流値を測定して指示位置の座標を計算するものであるが、抵抗性周囲電極13と指21の位置が近いと指21から直接、第二の階段状の導電性セグメントの2段目以下の段へAC信号が流れる現象が起きる。 AC signal from the finger 21 to flow through the surface resistor 12, the measurement value of the current distributed through the resistive surrounding electrode 13 to the detection electrode 14 to 17 to is to calculate the coordinates of the designated position, the resistance directly from sexual surrounding electrode 13 and the finger 21 is near the position of the finger 21, occurs second phenomenon flowing AC signal to a stepped second stage following stage conductive segments. (信号の飛び込み) (Signal dive)
この指21からの信号の飛び込みが存在すると、計算される座標が、指21から信号が飛び込んだ第二の階段状の導電性セグメントの最上段が位置する方向へずれる傾向がある。 When the jump signal from the finger 21 is present, coordinates calculated, the uppermost second stepped conductive segments that jumped the signal from the finger 21 tends to deviate in a direction to position.
上記問題を解決するには、図4、5のパターンを図8に示すように第一の直線状の導電性セグメント41aと隣接する第二の階段状の導電性セグメント41bの最上段と上から2段目の間隔を広げることで、指21から第二の階段状の導電性セグメント41bの2段目以下の段への飛び込みを抑制することができる。 To solve the above problem, top and top of the second stepped conductive segments 41b adjacent to the first linear conductive segments 41a as shown in FIG. 8 the pattern of FIGS by widening the distance between the second stage, it is possible to suppress the jumping from the finger 21 to the second stage following stage of the second step-like conductive segments 41b. これを抑制することは、抵抗性周囲電極13の間際における座標の計算結果の正確性に寄与する。 Suppressing This contributes to the accuracy of the coordinates of the calculation results in the verge of resistive surrounding electrode 13. 段の間隔を広げた場合、抵抗値を適切な値に調整するため、適宜、段数を増加させることも必要である。 If extended the distance of the stage, for adjusting the resistance value to a proper value, as appropriate, it is also necessary to increase the number of stages.
図9に、図6、及び7に示した抵抗性周囲電極13の部分拡大図を説明するための概念図を示す。 Figure 9 shows a conceptual diagram for explaining a partial enlarged view of a resistive surrounding electrode 13 shown in FIG. 6, and 7. 図9では、第一の直線状の導電性セグメント41aと第二の階段状の導電性セグメント41bを実際の前記両セグメントより極細な直線で示し、配置のパターンを明瞭にするために、間隙を広く示した。 9, the first linear conductive segments 41a and a second stepped conductive segments 41b shows the actual said in phantom straight line from both segments, for clarity the pattern of arrangement, the gap widely shown. 面抵抗体12(図示せず)のうち、図9(a)に43a〜43cで示し、平行に並んで隣り合う第二の階段状の導電性セグメント41bの間隙の部分43cが、抵抗性周囲電極13の辺あたりの抵抗値に最も寄与する。 Among surfaces resistor 12 (not shown), shown in 43a~43c in FIG. 9 (a), the gap portion 43c of the second stepped conductive segments 41b adjacent aligned in parallel, resistive ambient the most contributing to the resistance per side of the electrode 13. より厳密には、導電性セグメント自体の抵抗値があるが導電性セグメント間の抵抗値に比べて非常に小さく無視できる。 More precisely, there is a resistance value of the conductive segments themselves can be ignored much smaller than the resistance value between the conductive segments.
図9(a)に43a〜43cで示した、面抵抗体12の部分は、平行に並んで隣り合う導電性セグメント41aまたは41bのそれぞれの間隙の抵抗として、等価的に、図9(b)に示す抵抗42a〜42cとして表現することができる。 Shown in 43a~43c in FIG. 9 (a), part of the surface resistance body 12 as parallel side by side each other in each of the gap of the conductive segment 41a or 41b the resistance becomes, equivalently, and FIG. 9 (b) it can be represented as a resistance 42a~42c shown. つまり、階段状の重なり合う平行部の長さと段層の垂直になる平行部、及び、隣合う端部での電気的な広がりを考慮すると、抵抗性周囲電極13は、これらの等価的な抵抗42a〜42cが直並列に接続されたものと見做すことができる。 That is, the parallel portion comprising a vertical length of the parallel portion of stepped overlapping and stepped layer, and, considering the electrical spread in adjacent ends, resistive surrounding electrode 13, these equivalent resistance 42a ~42c can be regarded as being connected in series-parallel. そして、等価的な抵抗42a〜42cのそれぞれの抵抗値は、面抵抗体12の抵抗値、平行に並んで隣り合う導電性セグメント41aまたは41bのそれぞれの間隙の距離d、及び2段の重なり合う長さL1、L2と段層の垂直部の平行に重なり合う長さHの和wによって求めることができる。 Then, the resistance values ​​of the equivalent resistance 42a~42c, the resistance value of the surface resistance 12, each of the distance of the gap d of the conductive segments 41a or 41b adjacent arranged in parallel, and the length overlapping 2-stage it can be determined by the L1, L2 and the sum of the length H to overlap in parallel in the vertical portion of the stage layer w.
面抵抗体12の抵抗値は、一般的に、シート抵抗で表される。 Resistance of the surface resistance 12 is generally represented by the sheet resistance. 面抵抗体12のシート抵抗をρ(Ω/□)とすると、抵抗42の抵抗値は、ρ×d/w(Ω)という式で計算することができる。 When the sheet resistance of the surface resistance body 12 and ρ (Ω / □), the resistance value of the resistor 42 can be calculated using the formula ρ × d / w (Ω). また、導電性セグメントそれぞれの間隙とそれぞれの重なり合う長さを用いて抵抗計算すれば、抵抗性周囲電極13の1辺は直並列抵抗の回路となり、その合成抵抗は容易に計算できる。 Further, if the resistance calculated using the conductive segments length each and the gap overlapping each one side of the resistive surrounding electrode 13 becomes a circuit of series-parallel resistor, the combined resistance can be easily calculated.
次に抵抗性周囲電極の一辺における抵抗の直線性について説明する。 Next will be described one side linearity of the resistance in the resistive surrounding electrode.
図10は座標入力パネル表面に形成している面抵抗体の電位分布の模式図であり、図1の4つの検出電極14,15,16,17のうち検出電極4に電圧を印加し、検出電極16をグランドとしたときの面抵抗体12に発生する電位分布を等電位線45で示したものである。 Figure 10 is a schematic diagram of the potential distribution of the surface resistor is formed on the coordinate input panel surface, a voltage is applied to the detecting electrode 4 of the four detection electrodes 14, 15, 16, 17 in FIG. 1, detector shows the potential distribution generated the electrode 16 to the surface resistor 12 when a ground equipotential line 45.
この際検出電極14−15間、15−16間、16−17間、17−14間の抵抗性周囲電極13の抵抗値の直線性が良好な場合、すなわち単位長さ当たりの抵抗値が一定の場合には、等電位線45が直線となる。 The time between the detection electrodes 14-15, between 15-16, between 16-17, if linearity of the resistance value of the resistive surrounding electrode 13 between 17-14 is good, i.e., the resistance value per unit length is constant in the case of the equipotential line 45 is a straight line. 逆に、抵抗性周囲電極13の抵抗値の直線性が悪い場合、例えば抵抗性周囲電極13の46近傍で抵抗値に異常があった場合には、図11のように等電位線45が歪むことになり、座標検出の精度が悪くなる。 Conversely, if the linearity of the resistance value of the resistive surrounding electrode 13 is poor, when there is an abnormality in the resistance value at 46 near the example resistive surrounding electrode 13, is distorted equipotential line 45 as shown in FIG. 11 It will be the accuracy of the coordinate detection is deteriorated.
本発明による抵抗性周囲電極13は第一の導電性セグメント41は破線状に配列されているため、前記抵抗値の直線性は、第一の導電性セグメント41aの中央部分間の距離を用いて単位長さ当たりの抵抗値が一定になるよう設計すればよい。 Since resistive surrounding electrode 13 according to the present invention is that the first conductive segments 41 are arranged like a dashed line, the linearity of the resistance, using the distance between the center portions of the first conductive segments 41a it may be designed such that the resistance per unit length is constant.
図12aは本発明による1実施例の抵抗性周囲電極13の一部の部分拡大図(抵抗成分を図47a〜47fで示す)であり、図12bは図12aの等価回路図である。 Figure 12a is a part of a partial enlarged view of the resistive around the electrode 13 of one embodiment according to the present invention (the resistance component shown in FIG. 47a~47f), Figure 12b is an equivalent circuit diagram of FIG. 12a.
R1、R2は抵抗性周囲電極13の第一の導電性セグメント41aの長さによる抵抗値、R3は抵抗性周囲電極13の第二の導電性セグメント41bの長さによる抵抗値、R4、R4、R6は各パターンの間隙による抵抗値である。 R1, R2 is the resistance value due to the length of the first conductive segments 41a of resistive surrounding electrode 13, R3 is the resistance value due to the length of the second conductive segment 41b of the resistant surrounding electrode 13, R4, R4, R6 is the resistance due to the gap of each pattern.
図12bにおいて、R4、R5、R6はR1、R2、R3に対し、無視できるほど大きいと仮定すると、A間の等価回路は図13aのようになり、A間の抵抗値Raは2×R2×(R2+R3)/(2×R2+R3)となる。 In Figure 12b, R4, R5, R6 are R1, R2, R3 hand, assuming negligible higher, the equivalent circuit between the A is as shown in FIG. 13a, the resistance value Ra between the A is 2 × R2 × (R2 + R3) / become (2 × R2 + R3).
また同様にB間の等価回路は図13bのようになり、B間の抵抗値はRbは2×R1+(2×R2×R3)/(2×R2+R3)となる。 Equivalent circuit between Similarly B also is as shown in FIG. 13b, the resistance value between the B is Rb becomes 2 × R1 + (2 × R2 × R3) / (2 × R2 + R3).
A間及びB間の抵抗値が等しくなるように前記式をR1で解くと、R1=R2^2/(2×R2+R3)となる。 When A and between the formula so that the resistance value is equal between B solved in R1, the R1 = R2 ^ 2 / (2 × R2 + R3).
従って、本式を用いて、図12aの第一の導電性セグメント41aの破線の長さを、抵抗値がR1、R2になるように交互に同じ長さにすることにより、抵抗性周囲電極13の抵抗値の直線性を良くすることができる。 Thus, using this equation, the dashed length of the first conductive segment 41a of Figure 12a, the resistance value by the same length alternately so as to R1, R2, resistive surrounding electrode 13 it is possible to improve the linearity of the resistance value. 実際には、R4,R5、R6による誤差が多少あるので、必要に応じて適宜調整すればよい。 In practice, R4, R5, since an error due to R6 is less may be appropriately adjusted as necessary.
また検出電極14〜17の近傍では、R3、R4、R5が他の部分と異なる値になるので、抵抗性周囲電極13の抵抗値の直線性が良くなるように検出部14〜17と接触しているパターンの長さを適宜調整すればよい。 Also in the vicinity of the detection electrodes 14 to 17, since R3, R4, R5 is a value different from the other portion, in contact with the detection unit 14 to 17 as the linearity of the resistance is improved resistive surrounding electrode 13 the length of that pattern may be appropriately adjusted.
さらに検出電極14〜17の近傍で、抵抗性周囲電極13の抵抗値の直線性良く、且つ効率的にパターン設計を行うためには、図2a及び図2bのように抵抗性周囲電極13を各抵抗性周囲電極13の中央部で線対称になるよう配置することが、好ましい。 Furthermore in the vicinity of the detection electrodes 14 to 17, the linearity of the resistance value of the resistive surrounding electrode 13 may, and in order to efficiently perform pattern design, the resistive surrounding electrode 13 as shown in FIGS. 2a and 2b each It is arranged to be in line symmetry at the center of the resistive surrounding electrode 13 is preferred.
次に請求項4に基ずく抵抗性周囲電極13について説明する。 It will be described in claim 4 for group Nuisance resistive surrounding electrode 13. 図14a〜cに、図1aまたは図2aの抵抗性周囲電極13の部分拡大図を示したものである。 Figure 14a-c, there is shown an enlarged view of a portion of the resistive around the electrode 13 of FIG. 1a or FIG. 2a. 4角形の座標入力パネル11の面抵抗体12上に配置された4辺のうち、下辺の左半分を、検出電極17と共に示したものである。 Of quadrangular coordinate four sides disposed on the surface resistor 12 input panel 11, in which the left half of the lower side, shown with the detection electrodes 17. 本実施の形態では、検出電極17近傍を抵抗性周囲電極13の端部とした場合、第一の直線状の導電性セグメント41aは、検出電極17と面抵抗体12を介して間接的に接触している。 In this embodiment, when the proximity detecting electrode 17 and the end portion of the resistive surrounding electrode 13, the first linear conductive segments 41a are indirect contact via the detection electrodes 17 and the surface resistor 12 doing. 一方、第二の階段状の導電性セグメント41bは、第一の直線状の導電性セグメント41aに近い段では、検出電極17に直接接続している。 On the other hand, the second stepped conductive segments 41b, in stage closer to the first linear conductive segments 41a, is directly connected to the detection electrodes 17. また、第一の直線状の導電性セグメント41aに近い段以外の第二の階段状の導電性セグメント41bの段と検出電極17は、抵抗性周囲電極13の一辺において、電気的に直線的な抵抗値変化になるように、直接接触させるか面抵抗体12を介して間接的に接触させるかを適宜選択し配置する。 Moreover, stage and the detection electrode 17 of the non-stage close to the first linear conductive segments 41a second stepped conductive segments 41b, at one side of the resistive surrounding electrode 13, electrical linear so that the resistance value changes, to choose whether to indirect contact via or surface resistor 12 is in direct contact appropriately arranged.
次に請求項5に基ずく抵抗性周囲電極13について説明する。 It will be described in claim 5 for group Nuisance resistive surrounding electrode 13. 図3に示すように指21からのAC信号が面抵抗体12を通して流れ、抵抗性周囲電極13を介して検出電極14〜17へ配分される電流値を測定して指示位置の座標を計算するものであるが、抵抗性周囲電極13と指21の位置が近いと指21から直接、第二の階段状の導電性セグメントの2段目以下の段へAC信号が流れる現象が起きる。 AC signal from the finger 21 as shown in FIG. 3 flows through the surface resistance 12, calculates the coordinates of the to indicated position measured current values ​​to be distributed through the resistive surrounding electrode 13 to the detection electrode 14 to 17 but those directly from position close fingers 21 of the resistive surrounding electrode 13 and the finger 21, occurs second phenomenon flowing AC signal to a stepped second stage following stage conductive segments. (信号の飛び込み) (Signal dive)
この指21からの信号の飛び込みが存在すると、計算される座標が、指21から信号が飛び込んだ第二の階段状の導電性セグメントの最上段が位置する方向へずれる傾向がある。 When the jump signal from the finger 21 is present, coordinates calculated, the uppermost second stepped conductive segments that jumped the signal from the finger 21 tends to deviate in a direction to position.
上記問題を解決するには、図4、5のパターンを図8(図4aのみを示す)に示すように第一の直線状の導電性セグメント41aと隣接する第二の階段状の導電性セグメント41bの最上段と上から2段目の間隔を広げることで、指21から第二の階段状の導電性セグメント41bの2段目以下の段への飛び込みを抑制することができる。 To solve the above problem, the second step-like conductive segments adjacent to the first linear conductive segments 41a as shown in FIG. 8 (only FIG. 4a) the pattern of FIGS by widening the distance between the second row from the top and on the 41b, it is possible to suppress the jumping from the finger 21 to the second stage following stage of the second step-like conductive segments 41b. これを抑制することは、抵抗性周囲電極13の間際における座標の計算結果の正確性に寄与する。 Suppressing This contributes to the accuracy of the coordinates of the calculation results in the verge of resistive surrounding electrode 13. 段の間隔を広げた場合、抵抗値を適切な値に調整するため、適宜、段数を増加させることも必要である。 If extended the distance of the stage, for adjusting the resistance value to a proper value, as appropriate, it is also necessary to increase the number of stages.

以上のように抵抗性周囲電極の抵抗値は、面抵抗体12の抵抗値と導電性セグメントのパターンより決定される。 The resistance value of the resistive surrounding electrode as described above is determined from the pattern of the resistance value and the conductive segments of the surface resistor 12. よって、従来ではパネル毎に面抵抗体の抵抗値が違っていた場合にはそれにあわせて抵抗性周囲電極の抵抗値を適切な値に変更・調整する必要があるが、本発明による抵抗性周囲電極は、面抵抗体12の抵抗値変化によって抵抗性周囲電極の抵抗値が変化することにより、パネル毎による面抵抗のばらつきによる抵抗性周囲電極の抵抗調整が必要なくなる。 Therefore, in the case of conventionally had the resistance value of the surface resistance is different for each panel needs to be changed and adjusted the resistance value of the resistive surrounding electrode accordingly to an appropriate value, resistant periphery according to the present invention electrode, by resistance change in the resistive around the electrodes by the resistance value variation of the surface resistance 12, the resistance adjustment of the resistance around the electrode due to variations in surface resistance due to each panel is not required.

以下、実施例及び比較例により、本発明を説明する。 Hereinafter, examples and comparative examples illustrate the present invention. 本発明は、以下の実施例に限定されるものでなく、本発明の技術範囲において、種々の変形例を含むものである。 The present invention is not limited to the following examples, the technical scope of the present invention is intended to include various modifications.
(実施例1) (Example 1)
実施例1 Example 1
座標入力パネル11は、次のようにして作成した。 Coordinate input panel 11, it was prepared as follows. ガラス基材として、ソーダガラス(厚さ3ミリ)を略469×375mmの大きさに切断したものを用い、ガラス基材の表面に、スパッタ法によってITO(錫を添加した酸化インジウム)膜(シート抵抗値300Ω/□)を形成して面抵抗体12とした。 As a glass substrate, a soda glass (thickness 3 mm) used after cutting to a size of approximately 469 × 375 mm, on the surface of the glass substrate, (indium oxide was added tin) ITO by sputtering film (sheet and a surface resistance 12 the resistance value 300 [Omega / □) formed by the. 次に、抵抗性周囲電極13の導電性セグメント、及び検出電極14〜17を、(株)アサヒ化学研究所製銀ペーストLS−504(樹脂バインダー)をスクリーン印刷し、加熱硬化させることで形成した。 Next, the conductive segments of the resistive surrounding electrode 13, and the detection electrodes 14 to 17 were formed by a screen printing, it is heated and cured, Ltd. Asahi Chemical Research Laboratory silver paste LS-504 (resin binder) .
抵抗性周囲電極13のパターンは図4aのパターンを用い、一片を図2aの様な線対称の形状にし、四隅は図14aに示したように少なくとの第二の階段状の導電性セグメント41bが、第一の直線状の導電性セグメント41aに近い段で、検出電極17に直接接続させた。 Pattern of resistive surrounding electrode 13 using the pattern of Figure 4a, a piece in the shape of such line symmetry in FIG. 2a, the second stepped conductive segments 41b with the least as corners are shown in Figure 14a but in stage closer to the first linear conductive segments 41a, it was directly connected to the detection electrodes 17. また、導電性セグメントは、表1の寸法条件(図16a参照)で座標入力パネル11を作成した。 The conductive segments, created a coordinate input panel 11 in Table 1 dimension condition (see FIG. 16a).

(実施例2) (Example 2)
実施例1において、導電性セグメントを、表1の寸法条件(図16a参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 In Example 1, the conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 16a), to create a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例3) (Example 3)
抵抗性周囲電極13のパターン図4bのパターンを用い、一片を図1aの様な同じ形状が連なるようにし、四隅は図14bに示したように少なくとの第二の階段状の導電性セグメント41bが、第一の直線状の導電性セグメント41aに近い段で、検出電極17に直接接続させた。 Using the pattern of the pattern-4b resistive surrounding electrode 13, a piece to be continuous the same shape as FIG. 1a, the second stepped conductive segments 41b with the least as corners are shown in FIG. 14b but in stage closer to the first linear conductive segments 41a, it was directly connected to the detection electrodes 17. また、導電性セグメントが、表1の寸法条件(図16b参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 The conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 16b), created a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例4) (Example 4)
実施例3の図1aにおいて、対辺を対称にし、導電性セグメントが表1の寸法条件(図16b参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 In Figure 1a of the third embodiment, the opposite sides symmetrically, conductive segment but with the pattern of Table 1 dimension condition (see FIG. 16b), created a coordinate input panel 11 under the same preparation conditions as in Example 1 .
(実施例5) (Example 5)
抵抗性周囲電極13のパターン図4cのパターンを用い、一片を図2aの様な線対称の形状にし、四隅は図14cに示したように少なくとの第二の階段状の導電性セグメント41bが、第一の直線状の導電性セグメント41aに近い段で、検出電極17に直接接続させた。 Using the pattern of the pattern-4c resistive surrounding electrode 13, a piece with the shape of such line symmetry in Figure 2a, the four corners has a second stepped conductive segments 41b with the least, as shown in Figure 14c in stage close to the first linear conductive segments 41a, it was directly connected to the detection electrodes 17. また、導電性セグメントが、表1の寸法条件(図16c参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 The conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 16c), to create a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例6) (Example 6)
実施例5において、導電性セグメントが、表1の寸法条件(図16c参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 In Example 5, the conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 16c), to create a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例7) (Example 7)
抵抗性周囲電極13のパターン図5aのパターンを用い、一片を図2bの様な線対称の形状にし、四隅は図14aに示したように少なくとの第二の階段状の導電性セグメント41bが、第一の直線状の導電性セグメント41aに近い段で、検出電極17に直接接続させた。 Using the pattern of the pattern diagram 5a resistive surrounding electrode 13, a piece with the shape of such line symmetry in FIG. 2b, the four corners has a second stepped conductive segments 41b with the least, as shown in Figure 14a in stage close to the first linear conductive segments 41a, it was directly connected to the detection electrodes 17. また、導電性セグメントが、表1の寸法条件(図17a参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 The conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 17a), to create a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例8) (Example 8)
抵抗性周囲電極13のパターン図5bのパターンを用い、一片を図1bの様な同じ形状が連なるようにし、対辺が対称にし、四隅は図14bに示したように少なくとの第二の階段状の導電性セグメント41bが、第一の直線状の導電性セグメント41aに近い段で、検出電極17に直接接続させた。 Using the pattern of the pattern-5b resistive surrounding electrode 13, a piece to be continuous the same shape as 1b, the opposite sides are symmetrical, the second step-like and less like corners are shown in FIG. 14b conductive segments 41b of, in stage closer to the first linear conductive segments 41a, was directly connected to the detection electrodes 17. また、導電性セグメントが、表1の寸法条件(図17b参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 The conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 17b), created a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例9) (Example 9)
抵抗性周囲電極13のパターン図5cのパターンを用い、一片を図2bの様な線対称の形状にし、四隅は図14cに示したように少なくとの第二の階段状の導電性セグメント41bが、第一の直線状の導電性セグメント41aに近い段で、検出電極17に直接接続させた。 Using the pattern of the pattern-5c resistive surrounding electrode 13, a piece with the shape of such line symmetry in FIG. 2b, the four corners has a second stepped conductive segments 41b with the least, as shown in Figure 14c in stage close to the first linear conductive segments 41a, it was directly connected to the detection electrodes 17. また、導電性セグメントが、表1の寸法条件(図17c参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 The conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 17c), to create a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例10) (Example 10)
実施例1において、図8のように第一の直線状の導電性セグメント41aに最も近い第二の階段状セグメントの段を変更したパターンにした。 In Example 1, were the nearest second stepped segment pattern change stage of the first linear conductive segments 41a as shown in FIG. また、導電性セグメントが、表1の寸法条件(図16a参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 The conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 16a), to create a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例11) (Example 11)
実施例4において、図8のように第一の直線状の導電性セグメント41aに最も近い第二の階段状セグメントの段を変更したパターンにした。 In Example 4, it was the nearest second stepped segment pattern change stage of the first linear conductive segments 41a as shown in FIG. また、導電性セグメントは、導電性セグメントが、表1の寸法条件(図16b参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 The conductive segments, the conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 16b), created a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例12) (Example 12)
実施例5において、図8のように第一の直線状の導電性セグメント41aに最も近い第二の階段状セグメントの段を変更したパターンにした。 In Example 5, it was the nearest second stepped segment pattern change stage of the first linear conductive segments 41a as shown in FIG. また、導電性セグメントは、導電性セグメントが、表1の寸法条件(図16c参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 The conductive segments, the conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 16c), to create a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例13、14、及び、15) (Examples 13 and 14, and, 15)
実施例1において、破線長さA(51)、破線長さB(52)、破線間隔(53)を変更したパターンにした。 In Example 1, the broken line length A (51), the broken line length B (52), and the pattern changing the dashed spacing (53). また、導電性セグメントが、表1の寸法条件(図16a参照)のパターンを用いた以外は、実施例1と同作成条件で座標入力パネル11を作成した。 The conductive segments, but with the pattern of Table 1 dimension condition (see FIG. 16a), to create a coordinate input panel 11 under the same preparation conditions as in Example 1.
(実施例16、17、及び、18) (Examples 16 and 17, and, 18)
面抵抗体12のシート抵抗値を500、700、及び、900Ω/□にした以外は実施例1と同条件にて座標入力パネル11を作成した。 The sheet resistance of the surface resistance 12 500, 700, and, except for the 900Ω / □ has created a coordinate input panel 11 at same condition as in Example 1.
(実施例19、20、及び、21) (Examples 19, 20, and 21)
面抵抗体12のシート抵抗値を500、700、及び、900Ω/□にした以外は実施例2と同条件にて座標入力パネル11を作成した。 The sheet resistance of the surface resistance 12 500, 700, and, except for the 900Ω / □ has created a coordinate input panel 11 in the second embodiment the same conditions.
(実施例22、23、及び、24) (Examples 22, 23, and 24)
面抵抗体12のシート抵抗値を500、700、及び、900Ω/□にした以外は実施例3と同条件にて座標入力パネル11を作成した。 The sheet resistance of the surface resistance 12 500, 700, and, except for the 900Ω / □ has created a coordinate input panel 11 in Example 3 under the same conditions.
(実施例25、26、及び27) (Examples 25, 26, and 27)
面抵抗体12のシート抵抗値を500、700、及び、900Ω/□にした以外は実施例4と同条件にて座標入力パネル11を作成した。 The sheet resistance of the surface resistance 12 500, 700, and, except for the 900Ω / □ has created a coordinate input panel 11 in Example 4 under the same conditions.
(実施例28、29、及び30) (Examples 28, 29, and 30)
面抵抗体12のシート抵抗値を500、700、及び、900Ω/□にした以外は実施例5と同条件にて座標入力パネル11を作成した。 The sheet resistance of the surface resistance 12 500, 700, and, except for the 900Ω / □ has created a coordinate input panel 11 in Example 5 the same conditions.
(実施例31、32及び33) (Examples 31, 32 and 33)
面抵抗体12のシート抵抗値を500、700、及び、900Ω/□にした以外は実施例6と同条件にて座標入力パネル11を作成した。 The sheet resistance of the surface resistance 12 500, 700, and, except for the 900Ω / □ has created a coordinate input panel 11 in Example 6 under the same conditions.
(実施例34、35、及び、36) (Examples 34, 35, and 36)
面抵抗体12のシート抵抗値を500、700、及び、900Ω/□にした以外は実施例7と同条件にて座標入力パネル11を作成した。 The sheet resistance of the surface resistance 12 500, 700, and, except for the 900Ω / □ has created a coordinate input panel 11 in Example 7 under the same conditions.
(実施例37、38、及び39) (Examples 37, 38, and 39)
面抵抗体12のシート抵抗値を500、700、及び、900Ω/□にした以外は実施例8と同条件にて座標入力パネル11を作成した。 The sheet resistance of the surface resistance 12 500, 700, and, except for the 900Ω / □ has created a coordinate input panel 11 under the same conditions as in Example 8.
(実施例40、41、及び、42) (Examples 40 and 41, and, 42)
面抵抗体12のシート抵抗値を500、700、及び、900Ω/□にした以外は実施例9と同条件にて座標入力パネル11を作成した。 The sheet resistance of the surface resistance 12 500, 700, and, except for the 900Ω / □ has created a coordinate input panel 11 under the same conditions as in Example 9.
(比較例1) (Comparative Example 1)
座標入力パネル11(図15)は、次のようにして作成した。 Coordinate input panel 11 (FIG. 15) was prepared as follows. ガラス基材として、ソーダガラス(厚さ3ミリ)を略469×375mmの大きさに切断したものを用い、ガラス基材の表面に、スパッタ法によってITO(錫を添加した酸化インジウム)膜を形成して面抵抗体12とした。 Formed as a glass substrate, a soda glass (thickness 3 mm) used after cutting to a size of approximately 469 × 375 mm, on the surface of the glass substrate, the film (indium oxide was added tin) ITO by sputtering and a surface resistance 12 and.
次に、抵抗性周囲電極13、面抵抗体12の上に(株)アサヒ化学研究所製銀ペーストls−504(樹脂バインダー)にカーボンを混合したペーストを用いて、スクリー ン印刷により印刷し、180℃にて30分加熱硬化した。 Next, resistive surrounding electrode 13, used on the surface resistor 12 Co., Ltd. Asahi Chemical Research Laboratory silver paste ls-504 (resin binder) was mixed with carbon paste was printed by SCREEN printing, It was heated for 30 minutes curing at 180 ° C.. その際、抵抗性周囲電極2の4頂点間抵抗値が約100Ωになるように、パターン 幅・長さが設計されたパターンを用いた。 At that time, four vertices between the resistance value of the resistive surrounding electrode 2 is to be about 100 [Omega, using the pattern of the pattern width and length were designed.
また、検出電極14〜17を、(株)アサヒ化学研究所製銀ペーストLS−504(樹脂バインダー)をスクリーン印刷し、加熱硬化させることで形成した。 Further, the detection electrodes 14 to 17 were formed by a screen printing, it is heated and cured, Ltd. Asahi Chemical Research Laboratory silver paste LS-504 (resin binder). このとき、座標入力領域18の大きさを略450×350mmとした。 At this time, the size of the coordinate input region 18 approximately 450 × 350 mm.
更に、面抵抗体12上に、透明絶縁性基材を形成した。 Further, on a surface resistor 12, to form a transparent insulating substrate. 透明絶縁性基材を形成するには、面抵抗体12と抵抗性周囲電極13上にガラスペーストを印刷し、熱処理して粉末ガラスを溶融させ、焼結させた。 To form the transparent insulating substrate, a glass paste was printed on the surface resistor 12 resistance around the electrode 13, to melt the glass powder is heat treated, and sintered. 最後に、検出電極14〜17上に、引き出し線22〜25を、ハンダ付けにより接続した。 Finally, on the detection electrode 14 to 17, a lead wire 22 to 25, they were connected by soldering. この際、面抵抗体12のシート抵抗は300Ω/□となるようにした。 In this case, the sheet resistance of the surface resistance body 12 was made to be 300 [Omega / □.
(比較例2、3、及び、4) (Comparative Examples 2 and 3, and, 4)
面抵抗体12のシート抵抗は500、700、及び、900Ω/□にした以外は、比較例1と同条件で座標入力パネル11を作成した。 Sheet resistance 500, 700 of the surface resistor 12 and, with the exception of the 900Ω / □, have created a coordinate input panel 11 under the same conditions as in Comparative Example 1.
(比較例5) (Comparative Example 5)
41aの長さ1mm、41a同士の間隔を8.5mmにした以外は、実施例13と同条件でパターンを作成し座標入力パネル11を作成した。 Except that 41a of length 1 mm, the interval 41a between the 8.5mm has created a coordinate input panel 11 to create a pattern in the same conditions as in Example 13.
作成した座標入力パネル11を、図3に示した構成図のように作成したハードウエアに接続した。 The coordinate input panel 11 created, connected to a hardware created as in the configuration diagram shown in FIG. ただし、CPU31から出力される座標データを、シリアル通信によってパソコンに取り込むようにした。 However, the coordinate data outputted from the CPU 31, and to capture the personal computer by a serial communication.
この座標入力システムを用いて座標入力パネル11を評価した(表2)。 It was evaluated coordinate input panel 11 by using the coordinate input system (Table 2). その結果、実施例1〜42において抵抗性周囲電極一辺における抵抗値の直線性は良く、特に実施例5、6、9、12、20、21、24、29、30、33、38、39、42が良かった。 As a result, the linearity of the resistance value of the resistive surrounding electrode side in Example 1 to 42 may, in particular embodiments 5,6,9,12,20,21,24,29,30,33,38,39, 42 was good. トレース結果においても本実施例1〜42において座標入力領域において全体のトレース線の歪みがなかった。 Also in the trace result was no distortion of the entire trace line in the coordinate input region in the present embodiment 1 to 42. さらに、抵抗性周囲電極近傍の微小な歪みも実施例1〜42は極微小であったが、なかでも実施例15はより極微小なであった。 Furthermore, although slight distortion of the resistive surrounding electrode neighborhood also Examples 1-42 was very small, among others Example 15 were more very small.
また、面抵抗体の抵抗値が異なるものに本パターンを作成した実施例16〜42においても他の実施例と同様な抵抗値の直線性とトレース線の歪みがないことが確認できたことから、面抵抗体の抵抗値に依存しない抵抗性周囲電極パターンを得ることができた。 Further, since the resistance value of the surface resistance was also confirmed that no distortion of the linearity and trace line similar resistance in the other embodiments in the examples 16 to 42 that created the pattern in different , it was possible to obtain a resistive surrounding electrode pattern that is independent of the resistance value of the surface resistance.
一方、比較例1〜4においては直線型帯形状であるため抵抗値の直線性は得られるが、面抵抗値が異なるとトレース線に歪みが発生してしまった。 On the other hand, the linearity of the resistance values ​​for Comparative Examples 1 to 4 are linear band shape can be obtained, but distortion had occurred on the surface resistance value is different from the trace line. また、比較例5は第一の直線状の導電性セグメントの破線は短いためトレース線に歪みが生じてしまった。 In Comparative Example 5 strain had occurred in the first straight trace lines for dashed short conductive segments.

1 座標入力パネル 2 面抵抗体 3 抵抗性周囲電極 4、5、6、7 検出電極 8 座標入力領域11 座標入力パネル12 面抵抗体13 抵抗性周囲電極14、15、16、17 検出電極18 座標入力領域21 指22、23、24、25 引き出し線26 アナログ信号処理部27 振動電圧印加回路28 振動電圧発生器29 アナログマルチプレクサ30 A/Dコンバータ31 CPU 1 the coordinate input panel 2 side resistor 3 resistive surrounding electrode 4,5,6,7 detecting electrode 8 coordinate input region 11 coordinate input panel 12 side resistor 13 resistance around the electrode 14, 15, 16, 17 detection electrodes 18 coordinates oscillating voltage generator 29 analog multiplexer input region 21 a finger 22, 23, 24, 25 lead wire 26 the analog signal processing unit 27 oscillating voltage application circuit 28 30 A / D converter 31 CPU
41a、41b 、41c 導電性セグメント42a、42b、42c 等価的な抵抗43a、43b、43c 平行に並んで隣り合う導電性セグメントの間隙45 等電位線46 抵抗性周囲電極13の抵抗値異常部位47a、47b、47c、47d、47e、47f 等価的な抵抗50 第一の直線状の導電性セグメントにおける破線線幅51 第一の直線状の導電性セグメントにおける破線線長さA 41a, 41b, 41c conductive segments 42a, 42b, 42c equivalent resistance 43a, 43 b, 43c parallel alongside neighboring conductive segments of the resistance value abnormalities 47a of the gap 45 equipotential lines 46 resistive surrounding electrode 13, 47b, 47c, 47d, 47e, 47f equivalent resistance 50 first dashed line in the conductive segments of the broken line linewidth 51 first linear in linear conductive segments length a
52 第一の直線状の導電性セグメントにおける破線線長さB 52 dashed line length of the first linear conductive segments of B
53 第一の直線状の導電性セグメントにおける破線間隔54 第二の階段状の導電性セグメントにおける階段線幅55 第二の階段状の導電性セグメントにおける階段間隙56 第二の階段状の導電性セグメントにおける階段の重なり長さ57 第二の階段状の導電性セグメントにおける階段一段部の間隙 53 first linear dashed interval 54 second in the conductive segments of the stepped staircase gap 56 second stepped conductive segments of the staircase line width 55 second stepped conductive segments of the conductive segments gap one step portion stepped in length 57 second stepped conductive segments overlap stairs in

Claims (5)

  1. 面抵抗体と、該面抵抗体の上に形成された略直線状の少なくとも3本以上の抵抗性周囲電極から成り、前記抵抗性周囲電極の端部は、検出電極により互いに電気的に接続され、前記検出電極を角部頂点とし、前記少なくとも3本以上の抵抗性周囲電極で取り囲まれた部分を座標入力領域とする座標入力パネルであって、面抵抗体に対して内側に配列された第一の導電性セグメントは、交互に同じ長さの直線状の導電性セグメントが破線状に並んでおり、第二の導電性セグメントが前記第一の直線状の導電性セグメントの面抵抗体に対して外側に設けた少なくとも2段以上の階段状の形状を成し、且つ、前記少なくとも2段以上の階段形状を成した導電性セグメントは、各階段形状を成した導電性セグメント同士が、互いに近接し平行に配置さ And the surface resistor consists substantially straight at least three or more resistive circumferential electrodes formed on the said surface resistor, the ends of the resistive circumferential electrodes are electrically connected to each other by the detection electrode , the detection electrode and an angular apex, the a and surrounded portions at least three or more resistive surrounding electrode coordinate input panel to coordinate input region, the arranged inwardly relative to the surface resistor one conductive segment is straight conductive segments of the same length alternately are arranged like a dashed line, relative to the second conductive segment the first linear conductive surface resistance of segments form at least two or more stages stepped shape provided outside Te, and the at least two or more stages conductive segments form a stepped shape of the conductive segments to each other which form a respective stepped shape, close to each other It is arranged parallel to and 、隣り合う階段形状の導電性セグメントのそれぞれ異なる段同士が、近接して隣り合う箇所を少なくとも1箇所以上有し、前記第二の階段形状の導電性セグメントの最も内側の段の中央に1本の前記第一の直線状の導電性セグメントが隣接し、該直線状の導電性セグメントの両側に位置する各第一の直線状の導電性セグメントが、前記第二の階段形状の導電性セグメントの最も内側の段と、前記階段形状の導電性セグメントの両側に位置する前記第二の階段形状の導電性セグメントの最も内側の段をまたぐように、近接して配置したものであって、少なくとも2段以上の前記の第二の導電性セグメントである階段形状を成した導電性セグメントは、各階段形状を成した導電性セグメント同士が、互いに近接し平行に配され、隣り合う階段形 , Different stages between the conductive segments adjacent stepped shape, one of the locations adjacent proximate have at least one or more places, in the center of the innermost stage conductive segments of said second step-shaped of the first linear conductive segments adjacent conductive segments of the first straight line located on both sides of the conductive segments of straight line shape, the conductive segments of said second step-shaped the most and inner stage, the so as to straddle the innermost stage conductive segments of said second stepped shape positioned on both sides of the conductive segments of the stepped shape, there is disposed in close proximity to, at least 2 conductive segments form a staircase shape which is the second conductive segment of the above stages, the conductive segments between which form the respective stepped shape, disposed in parallel and close to each other, stepped adjacent shaped の導電性セグメントのそれぞれ異なる段同士が、近接して隣り合う箇所を少なくとも1箇所以上有するパターンの抵抗性周囲電極を設けたことを特徴とする座標入力パネル。 Of different stages between the conductive segments, the coordinate input panel, wherein a portion adjacent proximate provided resistance around electrode pattern having at least one or more places.
  2. 面抵抗体と、該面抵抗体の上に形成された略直線状の少なくとも3本以上の抵抗性周囲電極から成り、前記抵抗性周囲電極の端部は、検出電極により互いに電気的に接続され、前記検出電極を角部頂点とし、前記少なくとも3本以上の抵抗性周囲電極で取り囲まれた部分を座標入力領域とする座標入力パネルであって、面抵抗体に対して内側に配列された第一の導電性セグメントは、同じ長さの第一の直線状の導電性セグメントが破線状に並んでおり、第二の導電性セグメントが前記第一の直線状の導電性セグメントの面抵抗体に対して外側に設けた少なくとも2段以上の階段状の形状を成し、且つ、前記少なくとも2段以上の階段形状を成した導電性セグメントは、各階段形状を成した導電性セグメント同士が、互いに近接し平行に配置さ And the surface resistor consists substantially straight at least three or more resistive circumferential electrodes formed on the said surface resistor, the ends of the resistive circumferential electrodes are electrically connected to each other by the detection electrode , the detection electrode and an angular apex, the a and surrounded portions at least three or more resistive surrounding electrode coordinate input panel to coordinate input region, the arranged inwardly relative to the surface resistor one conductive segment, as long as the first linear conducting segments are aligned like a dashed line, the surface resistance of the second conductive segment of the conductive segments said first linear form at least two or more stages stepped shape provided outside against, and the conductive segments form at least two or more stages staircase shape, the conductive segments between which form the respective stepped shape, with each other close of parallel to 、隣り合う階段形状の導電性セグメントのそれぞれ異なる段同士が、近接して隣り合う箇所を少なくとも1箇所以上有し、前記第一の直線状の導電性セグメントが、前記第二の階段形状の導電性セグメントの最も内側の段と、前記階段形状の導電性セグメントの両側に位置する前記階段形状の導電性セグメントの最も内側の段をまたぐように、近接して配置したものであって、少なくとも2段以上の前記第二の階段形状を成した導電性セグメントは、各階段形状を成した導電性セグメント同士が、互いに近接し平行に配置され、隣り合う階段形状の導電性セグメントのそれぞれ異なる段同士が、近接して隣り合う箇所を少なくとも1箇所以上有するパターンの抵抗性周囲電極を設けたことを特徴とする座標入力パネル。 , Different stages between the conductive segments adjacent the stepped shape has a portion adjacent proximate least at one location, the first linear conducting segments, electrically conductive of said second step-shaped and innermost stage of sexual segments, wherein so as to straddle the innermost stage conductive segments of said stepped shape positioned on both sides of the conductive segments of the stepped shape, there is disposed in close proximity to, at least 2 conductive segments form a stage or of the second staircase shape, the conductive segments between which form the respective stepped shape, they are arranged in parallel close to each other, different stages of the conductive segments adjacent stepped shape between but the coordinate input panel, wherein a portion adjacent proximate provided resistance around electrode pattern having at least one or more places.
  3. 前記第一の直線状の導電性セグメントの外側に設けた前記第二の階段状のセグメントは少なくとも2段以上を成した導電性セグメントが並んだものと、前記面抵抗体のうち、前記破線状に並んだ前記第一の直線状の導電性セグメントと前記並んだ階段形状の導電性セグメントに囲まれた領域から成り、面抵抗体を取り囲む様に設けた抵抗性周囲電極を構成する少なくとも2段以上の階段形状を成した導電性セグメントのパターンが、各抵抗性周囲電極の中心で線対称であり、各階段形状を成した導電性セグメント同士が、互いに近接し平行に配され、隣り合う階段形状の導電性セグメントのそれぞれ異なる段同士が、近接して隣り合う箇所を少なくとも2箇所以上有するパターンの抵抗性周囲電極を設けたことを特徴とする請求項1または2 The second stepped segments provided on the outside of the first linear conductive segments of as aligned conductive segments form a least two or more stages, of the surface resistance, the broken lines consist region surrounded by the conductive segments of said first linear conductive segments and said aligned stepped shape arranged in at least two stages that constitute the resistive surrounding electrode provided so as to surround the surface resistor a pattern of conductive segments form a more step-shaped, a line symmetry at the center of the resistive surrounding electrode, conductive segments between which form the respective stepped shape, disposed in parallel and close to each other, adjacent stairs claim different stages between the conductive segments of the shape, characterized in that a portion adjacent proximate provided resistance around electrode pattern having at least two or more positions 1 or 2 記載の座標入力パネル。 Coordinate input panel described.
  4. 前記検出電極に電気的に接続される前記抵抗性周囲電極の端部は、前記第一の直線状の導電性セグメントが、前記検出電極と間隙を持ち、且つ、少なくとも前記第一の直線状の導電性セグメントに最も近い前記第二の階段状の導電性セグメントの終了端部は、前記検出電極に直接接続されていることを特徴とする請求項1〜3の何れかに記載の座標入力パネル。 End of the resistive peripheral electrodes electrically connected to the detection electrode, the first linear conducting segments have the detection electrodes and the gap, and at least the first linear Exit end nearest the second stepped conductive segments of the conductive segments, the coordinate input panel according to any one of claims 1 to 3, characterized in that it is directly connected to the detection electrode .
  5. 前記面抵抗体と、該面抵抗体の上に形成された略直線状の少なくとも4本以上の前記抵抗性周囲電極から成り、前記第二の階段形状の導電性セグメントのパターンが、前記第一の直線状の導電性セグメントに隣接する第一段と、第二段間の重なりあう間隔が、第二段と第三段間が重なり合う間隔よりも広いパターンとした前記抵抗性周囲電極を設けたことを特徴とする請求項1〜3の何れかに記載の座標入力パネル。 Said surface resistor consists substantially linear least four or more of said resistive surrounding electrode formed on the said surface resistor, the pattern of conductive segments of said second stepped shape, the first a first stage which is adjacent to the linear conductive segments, that the interval at which overlapping between the second stage, provided the resistive surrounding electrode which was wider pattern than spacing between the second stage and the third stage overlap coordinate input panel according to any one of claims 1 to 3, characterized.
JP2011239019A 2010-11-01 2011-10-31 Coordinate input panel Active JP5970776B2 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2010245495 2010-11-01
JP2010245495 2010-11-01
JP2011041049 2011-02-28
JP2011041049 2011-02-28
JP2011239019A JP5970776B2 (en) 2010-11-01 2011-10-31 Coordinate input panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011239019A JP5970776B2 (en) 2010-11-01 2011-10-31 Coordinate input panel

Publications (2)

Publication Number Publication Date
JP2012194962A JP2012194962A (en) 2012-10-11
JP5970776B2 true JP5970776B2 (en) 2016-08-17

Family

ID=47086750

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011239019A Active JP5970776B2 (en) 2010-11-01 2011-10-31 Coordinate input panel

Country Status (1)

Country Link
JP (1) JP5970776B2 (en)

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3067729D1 (en) * 1979-02-23 1984-06-14 Peptek Inc Touch panel system and method
US6259490B1 (en) * 1998-08-18 2001-07-10 International Business Machines Corporation Liquid crystal display device
US6549193B1 (en) * 1998-10-09 2003-04-15 3M Innovative Properties Company Touch panel with improved linear response and minimal border width electrode pattern
US6593916B1 (en) * 2000-11-03 2003-07-15 James L. Aroyan Touchscreen having multiple parallel connections to each electrode in a series resistor chain on the periphery of the touch area
AU2003228533A1 (en) * 2002-04-16 2003-11-03 Tyco Electronics Corporation Touch sensor with improved electrode pattern
US7327352B2 (en) * 2002-06-14 2008-02-05 3M Innovative Properties Company Linearized conductive surface
US7307624B2 (en) * 2003-12-30 2007-12-11 3M Innovative Properties Company Touch sensor with linearized response
JP5161594B2 (en) * 2007-05-24 2013-03-13 グンゼ株式会社 Touch panel
JP5224242B2 (en) * 2008-04-09 2013-07-03 Nltテクノロジー株式会社 Display device, a liquid crystal display device, an electronic device, and display device manufacturing method

Also Published As

Publication number Publication date
JP2012194962A (en) 2012-10-11

Similar Documents

Publication Publication Date Title
KR920003177B1 (en) An electro satatic pattern-coupled digitizer
KR101144537B1 (en) Electric conducting body and method for preparing the same
CN100383718C (en) Touchscreen having multiple parallel connections to each electrode in a series resistor chain on the periphery of the touch area
US9619093B2 (en) Touch panel and manufacturing method thereof
CN101089802B (en) Two dimensional position sensor
JP2595246B2 (en) A touch sensor device having a linearity
CA2314125C (en) Touch sensitive screen and its manufacturing method
CN100419654C (en) Touch sensor with linearized response
CN103164094B (en) Electrode pattern of a touch panel and method of forming
US6781579B2 (en) Touch panel with improved linear response and minimal border width electrode pattern
JP5466908B2 (en) Sensor substrate and the position detection device
US7952567B2 (en) Touch sensor with improved electrode pattern
TWI249708B (en) Analog resistive touch panel without bias
CN101833387A (en) Pressure sensing type touch device
CN104635983A (en) Touch switch
JPWO2002065487A1 (en) Stress sensor
US8749518B2 (en) Capacitive touch sensor and capacitive touch apparatus
JP2012198885A (en) Touch device and fabrication method thereof
JP5174575B2 (en) Touch panel
JP2014063249A (en) Position detector
CN1311320C (en) Electrostatic capacitive touch pad
WO2004001573A2 (en) Linearized conductive surface
CN104956297B (en) Projected capacitive touch panel having a transparent conductive layer containing silver of
CN101320310A (en) Display device with touch panel
US20030132920A1 (en) Apparatus and method for increasing accuracy of touch sensor

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140827

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150629

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150728

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150821

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160202

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160208

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160614

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160627

R150 Certificate of patent or registration of utility model

Ref document number: 5970776

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150