JP5961976B2 - Game machine - Google Patents

Game machine Download PDF

Info

Publication number
JP5961976B2
JP5961976B2 JP2011235582A JP2011235582A JP5961976B2 JP 5961976 B2 JP5961976 B2 JP 5961976B2 JP 2011235582 A JP2011235582 A JP 2011235582A JP 2011235582 A JP2011235582 A JP 2011235582A JP 5961976 B2 JP5961976 B2 JP 5961976B2
Authority
JP
Japan
Prior art keywords
power
power supply
state
path
mpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011235582A
Other languages
Japanese (ja)
Other versions
JP2013059601A (en
Inventor
公太 山田
公太 山田
岡村 鉉
鉉 岡村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Bussan Co Ltd
Original Assignee
Sanyo Bussan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Bussan Co Ltd filed Critical Sanyo Bussan Co Ltd
Priority to JP2011235582A priority Critical patent/JP5961976B2/en
Publication of JP2013059601A publication Critical patent/JP2013059601A/en
Application granted granted Critical
Publication of JP5961976B2 publication Critical patent/JP5961976B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Pinball Game Machines (AREA)

Description

本発明は遊技機に関するものである。   The present invention relates to a gaming machine.

例えばパチンコ機等の遊技機においては、例えば遊技領域に設けられた始動入球部に遊技球が入球したことを契機として、遊技者に有利な有利状態に移行させるか否かの抽選が行われるとともに、遊技領域に設けられた表示装置にて絵柄の変動表示が開始される。そして、上記抽選に当選した場合には、例えば特定絵柄の組み合わせが最終停止表示され、遊技状態が有利状態に移行する。有利状態では、例えば遊技領域に設けられた可変入球装置の開閉が実行され、可変入球装置への入球数に応じた遊技球の払出が実行される(例えば特許文献1参照)。   For example, in a gaming machine such as a pachinko machine, a lottery is performed to determine whether or not to shift to an advantageous state that is advantageous to the player, for example, when a game ball has entered the start ball entering section provided in the game area. At the same time, the variable display of the pattern is started on the display device provided in the game area. When the lottery is won, for example, the combination of specific patterns is finally stopped and displayed, and the gaming state shifts to the advantageous state. In the advantageous state, for example, opening and closing of the variable pitching device provided in the game area is executed, and the payout of the gaming ball according to the number of balls entering the variable pitching device is executed (see, for example, Patent Document 1).

上記パチンコ機等の遊技機においては、主制御装置等の制御手段に記憶されている遊技に関する情報を保持するために、バックアップコンデンサ等の充放電手段を備えている場合がある。これにより、電断状態においても遊技に関する情報を記憶保持することが可能となる。電断状態から復帰した後に、上記遊技に関する情報を用いて電断状態前の遊技状態に復帰することにより、遊技者に不測の不利益を与えること等を抑制することができる。   A gaming machine such as the pachinko machine may be provided with charging / discharging means such as a backup capacitor in order to hold information relating to the game stored in the control means such as the main control device. Thereby, it is possible to store and hold information related to the game even in a power interruption state. By returning to the gaming state before the interruption state using the information related to the game after returning from the interruption state, it is possible to prevent the player from being given unexpected disadvantages.

特開2008−35977号公報JP 2008-35977 A

ここで、上記パチンコ機等の遊技機においては、電断状態における遊技に関する情報の記憶保持を好適に行うことが求められている。   Here, in the gaming machine such as the pachinko machine, it is required to appropriately store and hold information related to the game in a power interruption state.

本発明は、上記例示した事情等を鑑みてなされたものであり、電断状態における遊技に関する情報の記憶保持を好適に行うことができる遊技機を提供することを目的とする。   The present invention has been made in view of the above-described circumstances and the like, and an object thereof is to provide a gaming machine capable of suitably storing and holding information related to a game in a power interruption state.

上記課題を解決するため、請求項1に記載の発明は、
遊技に関する情報を用いて所定の制御を行うものであって、自身に電力が供給されている間はその情報を記憶保持する制御手段が搭載された第1基板と、
前記制御手段に電力を供給可能な供給状態と、前記制御手段に電力を供給できない電断状態とに切換可能な電源手段が搭載された第2基板と、
前記第1基板及び前記第2基板間の電力の伝送に用いられるものであって、前記各基板のうち少なくとも一方に対して着脱可能な伝送手段と、
を備えた遊技機において、
前記第2基板には、電力が供給された場合に電荷を蓄積する充電状態となる一方、電力が供給されていない場合には電荷を放出する放電状態となる充放電手段が搭載されており、
電力を伝送するための経路として、
前記充放電手段及び前記電源手段を電気的に接続する第1経路と、
前記伝送手段が取り付けられることにより形成される経路であって、前記充放電手段及び前記制御手段を電気的に接続する第2経路と、
を備え、
前記充放電手段は、
前記電源手段が前記供給状態である場合に前記第1経路を介して前記電源手段から電力が供給されることにより前記充電状態となる一方、
前記電源手段が前記電断状態である場合には前記放電状態となることにより、前記第2経路を介して前記制御手段に電力を供給するものであり、
前記第1経路及び前記第2経路の少なくとも一部が共通経路として構成されており、
前記共通経路に前記第1経路又は前記第2経路を流れる電流を制限する制限抵抗が設けられており、
前記第1経路及び前記共通経路は、前記第2基板に形成されており、
前記制限抵抗は、前記共通経路における前記第2基板に形成された部分に設けられていることを特徴とする。
In order to solve the above-mentioned problem, the invention described in claim 1
A first board on which control means for storing and holding the information is stored while power is supplied to the player, while performing predetermined control using information relating to the game;
A second substrate on which power supply means capable of switching between a supply state capable of supplying power to the control means and a power interruption state where power cannot be supplied to the control means;
Transmission means used for transmission of power between the first substrate and the second substrate, wherein the transmission means can be attached to and detached from at least one of the substrates;
In a gaming machine equipped with
The second substrate is equipped with charging / discharging means that is in a charged state in which electric charges are accumulated when electric power is supplied, and in a discharged state in which electric charges are discharged when electric power is not supplied,
As a route for transmitting power,
A first path electrically connecting the charge / discharge means and the power supply means;
A path formed by attaching the transmission means, the second path electrically connecting the charge / discharge means and the control means;
With
The charge / discharge means includes
While the power supply means is in the supply state, power is supplied from the power supply means via the first path, and the charge state is obtained.
When the power supply means is in the power-off state, the power supply means supplies power to the control means via the second path by entering the discharge state.
At least a part of the first route and the second route is configured as a common route;
A limiting resistor for limiting a current flowing through the first path or the second path is provided in the common path,
It said first path and said common route is formed in the second substrate,
The limiting resistor is provided in a portion formed on the second substrate in the common path.

本発明によれば、電断状態における遊技に関する情報の記憶保持を好適に行うことができる。   According to the present invention, it is possible to suitably store and hold information related to games in a power interruption state.

パチンコ機を示す正面図。The front view which shows a pachinko machine. パチンコ機の主要な構成を展開して示す斜視図。The perspective view which expand | deploys and shows the main structures of a pachinko machine. パチンコ機の主要な構成を展開して示す斜視図。The perspective view which expand | deploys and shows the main structures of a pachinko machine. 遊技盤の正面図。The front view of a game board. パチンコ機の電気的構成を示すブロック図。The block diagram which shows the electrical constitution of a pachinko machine. 電源及び発射制御基板を模式的に示す斜視図。The perspective view which shows a power supply and a launch control board typically. 電源及び発射制御基板と主制御基板とにおける電力供給を行うための構成を示す回路図。The circuit diagram which shows the structure for performing the electric power supply in a power supply and a launch control board, and a main control board. 電力供給の態様を説明するためのタイムチャート。The time chart for demonstrating the aspect of electric power supply. 各種カウンタの構成を示す説明図。Explanatory drawing which shows the structure of various counters. メイン処理を示すフローチャート。The flowchart which shows a main process. タイマ割込み処理を示すフローチャート。The flowchart which shows a timer interruption process. 第2の実施形態における、電源及び発射制御基板と主制御基板間とにおける電力供給を行うための構成を示す回路図。The circuit diagram which shows the structure for performing the electric power supply in between 2nd Embodiment in a power supply and the launch control board, and the main control board. 電力供給を行うための構成の第1の変形例を、第1の実施形態に適用した場合の回路図。The circuit diagram at the time of applying the 1st modification of the structure for performing electric power supply to 1st Embodiment. 電力供給を行うための構成の第1の変形例を、第2の実施形態に適用した場合の回路図。The circuit diagram at the time of applying the 1st modification of the structure for performing electric power supply to 2nd Embodiment. 電力供給を行うための構成の第2の変形例を、第1の実施形態に適用した場合の回路図。The circuit diagram at the time of applying the 2nd modification of the structure for performing electric power supply to 1st Embodiment. 電力供給を行うための構成の第2の変形例を、第2の実施形態に適用した場合の回路図。The circuit diagram at the time of applying the 2nd modification of the structure for performing electric power supply to 2nd Embodiment.

<第1の実施形態>
以下、遊技機の一種であるパチンコ遊技機(以下、「パチンコ機」という)の第1の実施形態を、図面に基づいて詳細に説明する。図1はパチンコ機10の正面図、図2及び図3はパチンコ機10の主要な構成を展開して示す斜視図である。なお、図2では便宜上パチンコ機10の遊技領域内の構成を省略している。
<First Embodiment>
Hereinafter, a first embodiment of a pachinko gaming machine (hereinafter referred to as “pachinko machine”), which is a type of gaming machine, will be described in detail with reference to the drawings. FIG. 1 is a front view of the pachinko machine 10, and FIGS. 2 and 3 are perspective views showing an unfolded main configuration of the pachinko machine 10. In FIG. 2, the configuration in the game area of the pachinko machine 10 is omitted for convenience.

パチンコ機10は、当該パチンコ機10の外殻を形成する外枠11と、この外枠11に対して前方に回動可能に取り付けられた遊技機本体12とを有する。外枠11は木製の板材を四辺に連結し構成されるものであって矩形枠状をなしている。パチンコ機10は、外枠11を島設備に取り付け固定することにより、遊技ホールに設置される。   The pachinko machine 10 includes an outer frame 11 that forms an outer shell of the pachinko machine 10, and a gaming machine main body 12 that is attached to the outer frame 11 so as to be rotatable forward. The outer frame 11 is configured by connecting wooden plates to four sides and has a rectangular frame shape. The pachinko machine 10 is installed in the game hall by attaching and fixing the outer frame 11 to the island facility.

遊技機本体12は、図2及び図3に示すように、内枠13と、その内枠13の前方に配置される前扉枠14と、内枠13の後方に配置される裏パックユニット15とを備えている。遊技機本体12のうち内枠13が外枠11に対して回動可能に支持されている。詳細には、正面視で左側を回動基端側とし右側を回動先端側として内枠13が前方へ回動可能とされている。   2 and 3, the gaming machine main body 12 includes an inner frame 13, a front door frame 14 disposed in front of the inner frame 13, and a back pack unit 15 disposed in the rear of the inner frame 13. And. The inner frame 13 of the gaming machine main body 12 is supported so as to be rotatable with respect to the outer frame 11. Specifically, the inner frame 13 can be rotated forward with the left side as a rotation base end side and the right side as a rotation front end side in front view.

内枠13には、図2に示すように、前扉枠14が回動可能に支持されており、正面視で左側を回動基端側とし右側を回動先端側として前方へ回動可能とされている。また、内枠13には、図3に示すように、裏パックユニット15が回動可能に支持されており、正面視で左側を回動基端側とし右側を回動先端側として後方へ回動可能とされている。   As shown in FIG. 2, the front door frame 14 is rotatably supported on the inner frame 13, and can be rotated forward with the left side as a rotation base end side and the right side as a rotation front end side in a front view. It is said that. Further, as shown in FIG. 3, a backpack unit 15 is rotatably supported on the inner frame 13, and when viewed from the front, the left side is the rotation base end side and the right side is the rotation front end side. It is possible to move.

なお、遊技機本体12には、図3に示すように、その回動先端部に施錠装置16が設けられており、遊技機本体12を外枠11に対して開放不能に施錠状態とする機能を有しているとともに、前扉枠14を内枠13に対して開放不能に施錠状態とする機能を有している。これらの各施錠状態は、図1に示すように、パチンコ機10前面にて露出させて設けられたシリンダ錠17に対して解錠キーを用いて解錠操作を行うことにより、それぞれ解除される。   As shown in FIG. 3, the gaming machine main body 12 is provided with a locking device 16 at its rotating tip, and the gaming machine main body 12 is locked to the outer frame 11 so that it cannot be opened. And has a function of locking the front door frame 14 to the inner frame 13 so that the front door frame 14 cannot be opened. As shown in FIG. 1, each of these locked states is released by performing an unlocking operation using the unlocking key on the cylinder lock 17 that is provided exposed on the front surface of the pachinko machine 10, respectively. .

次に、遊技機本体12の前面側の構成について説明する。   Next, the configuration of the front side of the gaming machine body 12 will be described.

内枠13は、図2に示すように、外形が外枠11とほぼ同一形状をなす樹脂ベース21を主体に構成されている。樹脂ベース21の中央部には略楕円形状の窓孔23が形成されている。樹脂ベース21には遊技盤24が着脱可能に取り付けられている。遊技盤24は合板よりなり、遊技盤24の前面に形成された遊技領域が樹脂ベース21の窓孔23を通じて内枠13の前面側に露出した状態となっている。   As shown in FIG. 2, the inner frame 13 is mainly composed of a resin base 21 whose outer shape is substantially the same as that of the outer frame 11. A substantially elliptical window hole 23 is formed at the center of the resin base 21. A game board 24 is detachably attached to the resin base 21. The game board 24 is made of plywood, and a game area formed on the front surface of the game board 24 is exposed to the front side of the inner frame 13 through the window hole 23 of the resin base 21.

ここで、遊技盤24の構成を図4に基づいて説明する。図4は遊技盤24の正面図である。   Here, the structure of the game board 24 is demonstrated based on FIG. FIG. 4 is a front view of the game board 24.

遊技盤24には、ルータ加工が施されることによって前後方向に貫通する大小複数の開口部が形成されている。各開口部には一般入賞口31,可変入賞装置32,上作動口(第1始動入球部)33,下作動口(第2始動入球部)34,スルーゲート35、可変表示ユニット36、メイン表示部43及び役物用表示部44等がそれぞれ設けられている。   The game board 24 is formed with a plurality of large and small openings penetrating in the front-rear direction by being subjected to router processing. Each opening has a general winning port 31, a variable winning device 32, an upper working port (first starting ball entering portion) 33, a lower working port (second starting ball entering portion) 34, a through gate 35, a variable display unit 36, A main display unit 43, an accessory display unit 44, and the like are provided.

遊技領域の中央位置を含むようにして可変表示ユニット36が配置されており、さらに遊技領域の横方向の中央ライン上において可変表示ユニット36、上作動口33、下作動口34及び可変入賞装置32がこの順序で下方に向けて並ぶように配置されている。また、スルーゲート35は、可変表示ユニット36の左側に1個設けられているとともに、右側に1個設けられている。また、一般入賞口31は、上作動口33及び下作動口34の高さ位置において、これら上作動口33及び下作動口34の左方に2個設けられているとともに、右方に2個設けられている。   The variable display unit 36 is arranged so as to include the center position of the game area, and the variable display unit 36, the upper operation port 33, the lower operation port 34, and the variable prize winning device 32 are arranged on the horizontal center line of the game area. It arrange | positions so that it may line up downward in order. One through gate 35 is provided on the left side of the variable display unit 36 and one is provided on the right side. Further, two general winning ports 31 are provided on the left side of the upper operating port 33 and the lower operating port 34 at the height positions of the upper operating port 33 and the lower operating port 34, and two on the right side. Is provided.

一般入賞口31、可変入賞装置32、上作動口33及び下作動口34への入球が発生すると、それが遊技盤24の背面側に配設された入賞検知センサにより検知され、その検知結果に基づいて所定数の賞球の払い出しが実行される。この場合、上作動口33への入球が発生した場合及び下作動口34への入球が発生した場合には3個の賞球の払い出しが実行され、一般入賞口31への入球が発生した場合には10個の賞球の払い出しが実行され、可変入賞装置32への入球が発生した場合には15個の賞球の払い出しが実行される。但し、これら賞球の個数は任意であり、例えば上作動口33に係る賞球個数よりも下作動口34に係る賞球個数が多いといったように、両作動口33,34の賞球個数が相違していてもよい。また、可変入賞装置32に係る賞球個数が他の賞球個数に比べて多い構成に限定されることはなく、例えば一般入賞口31に係る賞球個数よりも少ない構成としてもよく、一般入賞口31に係る賞球個数が最も多い構成としてもよい。   When a ball entering the general winning port 31, the variable winning device 32, the upper operating port 33 and the lower operating port 34 is generated, it is detected by a winning detection sensor disposed on the back side of the game board 24, and the detection result A predetermined number of award balls are paid out based on. In this case, when a ball enters the upper working port 33 and when a ball enters the lower working port 34, the payout of three prize balls is executed. When it occurs, 10 prize balls are paid out, and when a prize is entered into the variable winning device 32, 15 prize balls are paid out. However, the number of these prize balls is arbitrary. For example, the number of prize balls in both the operation holes 33, 34 is larger than the number of prize balls in the lower action opening 34 than the number of prize balls in the upper action opening 33. It may be different. Further, the number of winning balls related to the variable winning device 32 is not limited to a configuration that is larger than the number of other winning balls, and for example, the configuration may be smaller than the number of winning balls related to the general winning slot 31. A configuration may be adopted in which the number of prize balls related to the mouth 31 is the largest.

その他に、遊技盤24の最下部にはアウト口37が設けられており、各種入賞口等に入らなかった遊技球はアウト口37を通って遊技領域から排出される。また、遊技盤24には、遊技球の落下方向を適宜分散、調整等するために多数の釘38が植設されていると共に、風車等の各種部材(役物)が配設されている。   In addition, an out port 37 is provided at the lowermost part of the game board 24, and game balls that have not entered various winning ports etc. are discharged from the game area through the out port 37. The game board 24 is provided with a large number of nails 38 in order to disperse and adjust the falling direction of the game ball as appropriate, and various members (functions) such as a windmill.

ここで、入球とは、所定の開口部を遊技球が通過することを意味し、開口部を通過した際にそのまま遊技領域から排出される態様だけでなく、開口部を通過した後に遊技領域を再度流下する態様も含まれる。但し、以下の説明では、アウト口37への遊技球の入球と明確に区別するために、一般入賞口31、可変入賞装置32、上作動口33、下作動口34又はスルーゲート35への遊技球の入球を、入賞とも表現する。   Here, the entry means that the game ball passes through a predetermined opening, and not only a mode in which the game ball is discharged as it is when passing through the opening, but also a game area after passing through the opening. A mode of flowing down again is also included. However, in the following description, in order to clearly distinguish the game ball from entering the out port 37, the general winning port 31, the variable winning device 32, the upper operating port 33, the lower operating port 34, or the through gate 35 are entered. The entry of a game ball is also expressed as a prize.

上作動口33及び下作動口34は、作動口装置としてユニット化されて遊技盤24に設置されている。上作動口33及び下作動口34は共に上向きに開放されている。また、上作動口33が上方となるようにして両作動口33,34は鉛直方向に並んでいる。下作動口34には、左右一対の可動片よりなるガイド片(サポート片)としての電動役物34aが設けられている。   The upper operating port 33 and the lower operating port 34 are unitized as an operating port device and are installed in the game board 24. Both the upper working port 33 and the lower working port 34 are opened upward. Further, both the operation ports 33 and 34 are arranged in the vertical direction so that the upper operation port 33 is on the upper side. The lower working port 34 is provided with an electric accessory 34a as a guide piece (support piece) composed of a pair of left and right movable pieces.

電動役物34aは遊技盤24の背面側に搭載された図示しない電動役物駆動部に連結されており、電動役物駆動部により駆動されて閉鎖状態(非サポート状態又は非ガイド状態)及び開放状態(サポート状態又はガイド状態)のいずれかに配置される。電動役物34aの閉鎖状態では遊技球が下作動口34に入賞できず、電動役物34aが開放状態となることで下作動口34への入賞が可能となる。詳細には、電動役物34aが閉鎖状態である場合には電動役物34aの先端部と上作動口33を形成する壁部との距離が遊技球の直径よりも小さく、電動役物34aが開放状態である場合には、電動役物34aの先端部と上作動口33を形成する壁部との距離が遊技球の直径よりも大きくなっている。   The electric combination 34a is connected to an electric combination drive unit (not shown) mounted on the back side of the game board 24, and is driven by the electric combination drive unit to be in a closed state (non-support state or non-guide state) and open. It is arranged in one of the states (support state or guide state). In the closed state of the electric accessory 34a, the game ball cannot be won in the lower operation port 34, and when the electric accessory 34a is in the open state, it is possible to win the lower operation port 34. Specifically, when the electric accessory 34a is in a closed state, the distance between the tip of the electric accessory 34a and the wall portion forming the upper working port 33 is smaller than the diameter of the game ball, and the electric accessory 34a is In the open state, the distance between the front end portion of the electric accessory 34a and the wall portion forming the upper working port 33 is larger than the diameter of the game ball.

なお、これに限定されず、下作動口34への遊技球の入賞が発生し易い状態と、入賞が可能であって上記入賞が発生し易い状態よりも入賞が発生しづらい状態とに、電動役物34aが切り換えられる構成としてもよい。また、電動役物34aを不具備とし、入賞が発生し易い状態と、それよりも入賞が発生しづらい状態との切換が、下作動口34自身の変位により行われる構成としてもよい。   However, the present invention is not limited to this, and there is an electric motor in a state where a winning of a game ball is likely to occur in the lower working port 34 and a state where winning is possible and a winning is less likely than a state where the winning is likely to occur. It is good also as a structure by which the accessory 34a is switched. Alternatively, the electric accessory 34a may be omitted, and the switching between the state in which a winning is likely to occur and the state in which a winning is less likely to occur than that may be performed by the displacement of the lower working port 34 itself.

可変入賞装置32は、通常は遊技球が入賞できない又は入賞が困難な閉状態になっており、大当たり当選といった開閉実行モード(特別遊技状態)への移行当選となった際に、遊技球が入賞しやすい所定の開放状態に切り換えられるようになっている。可変入賞装置32の開放態様として具体的には、所定時間(例えば30秒間)の経過又は所定個数(例えば10個)の入賞を1ラウンドとして、複数ラウンド(例えば15ラウンド)を上限として可変入賞装置32が繰り返し開放される。   The variable winning device 32 is normally in a closed state in which a game ball cannot be won or difficult to win, and when the game ball wins a transition to an opening / closing execution mode (special game state) such as a big win, It is possible to switch to a predetermined open state that is easy to do. Specifically, the variable winning device 32 is opened as a variable winning device with a predetermined time (for example, 30 seconds) or a predetermined number (for example, 10) of winnings as one round and a plurality of rounds (for example, 15 rounds) as an upper limit. 32 is repeatedly opened.

メイン表示部43では、上作動口33又は下作動口34への入賞をトリガとして絵柄(特図)の変動表示が行われ、その変動表示の停止結果として、上作動口33又は下作動口34への入賞に基づいて行われた内部抽選の結果が表示によって明示される。つまり、本パチンコ機10では、上作動口33への入賞と下作動口34への入賞とが内部抽選において区別されておらず、上作動口33又は下作動口34への入賞に基づいて行われた内部抽選の結果が共通の表示領域であるメイン表示部43にて明示される。そして、上作動口33又は下作動口34への入賞に基づく内部抽選の結果が開閉実行モードへの移行に対応した当選結果であった場合には、メイン表示部43にて所定の停止結果が表示されて変動表示が停止された後に、開閉実行モードへ移行する。   In the main display unit 43, a variation display of a picture (special figure) is performed using a winning at the upper operation port 33 or the lower operation port 34 as a trigger, and the upper operation port 33 or the lower operation port 34 is displayed as a result of stopping the variation display. The result of the internal lottery performed based on the winning is clearly indicated by the display. In other words, in this pachinko machine 10, the winning to the upper working port 33 and the winning to the lower working port 34 are not distinguished in the internal lottery, and are performed based on the winning to the upper working port 33 or the lower working port 34. The result of the internal lottery is displayed on the main display unit 43 which is a common display area. When the result of the internal lottery based on the winning to the upper operating port 33 or the lower operating port 34 is a winning result corresponding to the shift to the opening / closing execution mode, a predetermined stop result is displayed on the main display unit 43. After the display and the change display are stopped, the mode shifts to the opening / closing execution mode.

なお、メイン表示部43は、複数のセグメント発光部が所定の態様で配列されてなるセグメント表示器により構成されているが、これに限定されることはなく、液晶表示装置、有機EL表示装置、CRT又はドットマトリックス表示器等その他のタイプの表示装置によって構成されていてもよい。また、メイン表示部43にて変動表示される絵柄としては、複数種の文字が変動表示される構成、複数種の記号が変動表示される構成、複数種のキャラクタが変動表示される構成又は複数種の色が切り換え表示される構成などが考えられる。   The main display unit 43 is configured by a segment display in which a plurality of segment light emitting units are arranged in a predetermined manner, but is not limited to this, and is not limited to a liquid crystal display device, an organic EL display device, You may be comprised by other types of display apparatuses, such as CRT or a dot matrix display. In addition, as a pattern variably displayed on the main display unit 43, a configuration in which a plurality of types of characters are variably displayed, a configuration in which a plurality of types of symbols are variably displayed, a configuration in which a plurality of types of characters are variably displayed, or a plurality A configuration in which the color of the seed is switched and displayed can be considered.

役物用表示部44では、スルーゲート35への入賞をトリガとして絵柄(普図)の変動表示が行われ、その変動表示の停止結果として、スルーゲート35への入賞に基づいて行われた内部抽選の結果が表示によって明示される。スルーゲート35への入賞に基づく内部抽選の結果が電役開放状態への移行に対応した当選結果であった場合には、役物用表示部44にて所定の停止結果が表示されて変動表示が停止された後に、電役開放状態へ移行する。電役開放状態では、下作動口34に設けられた電動役物34aが所定の態様で開放状態となる。   In the accessory display unit 44, the display of the variation of the pattern (ordinary figure) is performed with the winning of the through gate 35 as a trigger, and the internal display performed based on the winning of the through gate 35 as a result of stopping the variation display. The result of the lottery is clearly indicated by the display. If the result of the internal lottery based on the winning to the through gate 35 is a winning result corresponding to the transition to the state where the electric role is opened, a predetermined stop result is displayed on the accessory display unit 44 and displayed in a variable manner. After is stopped, it shifts to the electric utility open state. In the electric combination open state, the electric combination 34a provided in the lower working port 34 is opened in a predetermined manner.

可変表示ユニット36には、絵柄の一種である図柄を変動表示(又は、可変表示若しくは切換表示)する図柄表示装置41が設けられているとともに、図柄表示装置41を囲むようにしてセンターフレーム42が配設されている。図柄表示装置41は、液晶ディスプレイを備えた液晶表示装置として構成されており、後述する表示制御装置により表示内容が制御される。なお、図柄表示装置41は、液晶表示装置であることに限定されることはなく、プラズマディスプレイ装置、有機EL表示装置又はCRTといった表示画面を有する他の表示装置であってもよく、ドットマトリクス表示器であってもよい。   The variable display unit 36 is provided with a symbol display device 41 for variably displaying a symbol which is a kind of a symbol (or variable display or switching display), and a center frame 42 is provided so as to surround the symbol display device 41. Has been. The symbol display device 41 is configured as a liquid crystal display device including a liquid crystal display, and display contents are controlled by a display control device described later. The symbol display device 41 is not limited to a liquid crystal display device, and may be another display device having a display screen such as a plasma display device, an organic EL display device, or a CRT, and a dot matrix display. It may be a vessel.

図柄表示装置41では、上作動口33又は下作動口34への入賞に基づいて図柄の変動表示が開始される。すなわち、メイン表示部43において変動表示が行われる場合には、それに合わせて図柄表示装置41において変動表示が行われる。例えば上、中及び下に並べて図柄が表示され、これらの図柄が左右方向にスクロールされるようにして変動表示されるようになっている。そして、予め設定されている有効ライン上に所定の組み合わせの図柄が停止表示された場合には、開閉実行モードが発生することとなる。   In the symbol display device 41, the variation display of the symbol is started based on winning in the upper working port 33 or the lower working port 34. That is, when variable display is performed on the main display unit 43, variable display is performed on the symbol display device 41 accordingly. For example, symbols are displayed side by side at the top, middle and bottom, and these symbols are displayed in a variable manner as they are scrolled in the horizontal direction. When a predetermined combination of symbols is stopped and displayed on a preset active line, an opening / closing execution mode is generated.

なお、いずれかの作動口33,34への入賞に基づいて、メイン表示部43及び図柄表示装置41にて変動表示が開始され、所定の停止結果を表示し上記変動表示が停止されるまでが遊技回の1回に相当する。   In addition, based on the winning in one of the operation ports 33 and 34, the main display unit 43 and the symbol display device 41 start the variable display, until a predetermined stop result is displayed and the variable display is stopped. It corresponds to one game time.

センターフレーム42の前面側における左上部分には、メイン表示部43及び図柄表示装置41に対応した第1保留ランプ部45が設けられている。遊技球が上作動口33又は下作動口34に入賞した個数は最大4個まで保留され、第1保留ランプ部45の点灯によってその保留個数が表示されるようになっている。   A first holding lamp portion 45 corresponding to the main display portion 43 and the symbol display device 41 is provided in the upper left portion on the front side of the center frame 42. A maximum of four game balls won in the upper operation port 33 or the lower operation port 34 are reserved, and the number of reservations is displayed when the first reservation lamp unit 45 is turned on.

センターフレーム42の右上部分には、役物用表示部44に対応した第2保留ランプ部46が設けられている。遊技球がスルーゲート35を通過した回数は最大4回まで保留され、第2保留ランプ部46の点灯によってその保留個数が表示されるようになっている。なお、各保留ランプ部45,46の機能が図柄表示装置41の一部の領域における表示により果たされる構成としてもよい。   In the upper right portion of the center frame 42, a second holding lamp portion 46 corresponding to the accessory display portion 44 is provided. The number of times that the game ball has passed through the through gate 35 is held up to a maximum of 4 times, and the number of held balls is displayed when the second holding lamp unit 46 is turned on. In addition, it is good also as a structure by which the function of each holding | maintenance lamp | ramp part 45 and 46 is fulfill | performed by the display in a partial area | region of the symbol display apparatus 41. FIG.

遊技盤24には、内レール部48と外レール部49とが取り付けられており、これら内レール部48と外レール部49とにより誘導レールが構成され、遊技球発射機構51から発射された遊技球が遊技領域の上部に案内されるようになっている。なお、内レール部48及び外レール部49は遊技領域を区画する機能も有している。   An inner rail portion 48 and an outer rail portion 49 are attached to the game board 24, and a guide rail is constituted by the inner rail portion 48 and the outer rail portion 49, and a game launched from the game ball launching mechanism 51. A ball is guided to the upper part of the game area. The inner rail portion 48 and the outer rail portion 49 also have a function of partitioning a game area.

遊技球発射機構51は、図2に示すように、樹脂ベース21における窓孔23の下方に取り付けられており、誘導レールに向けて延びる発射レール52と、後述する上皿61aに貯留されている遊技球を発射レール52上に供給する球送り装置53と、発射レール52上に供給された遊技球を誘導レールに向けて発射させる電動アクチュエータであるソレノイド54と、を備えている。前扉枠14に設けられた発射操作装置55が操作されることにより、球送り装置53が駆動制御されて1個の遊技球が発射レール52上の球待機位置に配置されるとともに、ソレノイド54が駆動制御されて、発射レール52上に配置された遊技球が発射される。   As shown in FIG. 2, the game ball launching mechanism 51 is attached below the window hole 23 in the resin base 21, and is stored in a launch rail 52 extending toward the guide rail and an upper plate 61a described later. A ball feeding device 53 that supplies game balls onto the launch rail 52 and a solenoid 54 that is an electric actuator that launches the game balls supplied onto the launch rail 52 toward the guide rail are provided. By operating the firing operation device 55 provided on the front door frame 14, the ball feeding device 53 is driven and controlled so that one game ball is placed at the ball standby position on the firing rail 52 and the solenoid 54. Is controlled and a game ball placed on the firing rail 52 is launched.

内枠13の前面側全体を覆うようにして前扉枠14が設けられている。前扉枠14には、図1に示すように、遊技領域のほぼ全域を前方から視認することができるようにした窓部56が形成されている。窓部56は、略楕円形状をなし、窓パネル57が嵌め込まれている。窓パネル57は、ガラスによって無色透明に形成されているが、これに限定されることはなく合成樹脂によって無色透明に形成されていてもよく、パチンコ機10前方から窓パネル57を通じて遊技領域を視認可能であれば有色透明に形成されていてもよい。   A front door frame 14 is provided so as to cover the entire front side of the inner frame 13. As shown in FIG. 1, the front door frame 14 is formed with a window portion 56 so that almost the entire gaming area can be viewed from the front. The window part 56 has a substantially elliptical shape, and a window panel 57 is fitted therein. The window panel 57 is colorless and transparent formed of glass, but is not limited thereto, and may be formed colorless and transparent of synthetic resin, and the game area is visually recognized through the window panel 57 from the front of the pachinko machine 10. If possible, it may be colored and transparent.

窓部56の周囲には、各種ランプ部等の発光手段が設けられている。各種ランプ部の一部として表示ランプ部58aが窓部56の上方に設けられている。また、表示ランプ部58aの左右両側であって前扉枠14の上側の隅角部分には左右一対のエラーランプ部58bが設けられている。また、エラーランプ部58bに隣接させて、遊技状態に応じた効果音などが出力される左右一対のスピーカ部59が設けられている。   Around the window portion 56, light emitting means such as various lamp portions are provided. A display lamp part 58 a is provided above the window part 56 as a part of the various lamp parts. In addition, a pair of left and right error lamp portions 58b are provided on the left and right sides of the display lamp portion 58a and on the upper corner portion of the front door frame 14. In addition, a pair of left and right speaker portions 59 for outputting sound effects according to the gaming state are provided adjacent to the error lamp portion 58b.

前扉枠14における窓部56の下方には、手前側へ膨出した上側膨出部61と下側膨出部62とが上下に並設されている。上側膨出部61内側には上方に開口した上皿61aが設けられており、下側膨出部62内側には同じく上方に開口した下皿62aが設けられている。   Below the window portion 56 in the front door frame 14, an upper bulging portion 61 and a lower bulging portion 62 bulging toward the front side are arranged in parallel. An upper plate 61 a that opens upward is provided inside the upper bulging portion 61, and a lower plate 62 a that also opens upward is provided inside the lower bulging portion 62.

上皿61aは、後述する払出装置77(図3参照)より払い出された遊技球を一旦貯留し、一列に整列させながら遊技球発射機構51側へ導くための機能を有する。この場合、前扉枠14には上皿61aの出口から連続し、内枠13の球送り装置53へと延びる図示しない発射誘導用通路が形成されているが、当該発射誘導用通路の出口部分には、図2に示すように、シャッタ63が設けられている。当該シャッタ63は、前扉枠14を閉鎖状態とした場合には内枠13に形成された図示しない押圧部により押圧されて開放位置に配置され、球送り装置53への遊技球の流入を可能とする。一方、前扉枠14を開放状態とした場合には、上記押圧部による押圧が解除されるため、シャッタ63が閉鎖位置に配置され、上皿61aからの遊技球の流出が阻止される。下皿62aは、上皿61a内にて余剰となった遊技球を貯留する機能を有する。   The upper plate 61a has a function of temporarily storing game balls paid out from a payout device 77 (see FIG. 3), which will be described later, and guiding them to the game ball launching mechanism 51 side while aligning them in a line. In this case, the front door frame 14 is formed with a firing guide passage (not shown) that extends from the outlet of the upper plate 61a and extends to the ball feeding device 53 of the inner frame 13. As shown in FIG. 2, a shutter 63 is provided. When the front door frame 14 is in a closed state, the shutter 63 is pressed by a pressing portion (not shown) formed on the inner frame 13 and is disposed at an open position, so that the game ball can flow into the ball feeding device 53. And On the other hand, when the front door frame 14 is in the open state, the pressing by the pressing portion is released, so that the shutter 63 is disposed at the closed position, and the outflow of game balls from the upper plate 61a is prevented. The lower tray 62a has a function of storing game balls that become surplus in the upper tray 61a.

次に、遊技機本体12の背面側の構成について説明する。   Next, the configuration on the back side of the gaming machine main body 12 will be described.

図3に示すように、内枠13(具体的には、遊技盤24)の背面には、遊技の主たる制御を司る主制御装置71と、音声やランプ表示及び図示しない表示制御装置の制御を司る音声発光制御装置72と、が搭載されている。   As shown in FIG. 3, on the back of the inner frame 13 (specifically, the game board 24), a main control device 71 for controlling the main game, and voice and lamp display and a display control device (not shown) are controlled. A voice light emission control device 72 is mounted.

なお、主制御装置71の基板ボックス71aには、その開放の痕跡を残すための痕跡手段が設けられている。詳細には、基板ボックス71aには、痕跡手段として、基板ボックス71aを構成する複数のケース体を分離不能に結合するとともに、その分離に際して所定部位の破壊を要する結合部(カシメ部)が設けられている。これにより、基板ボックス71aの不正な開放を抑制することができるとともに、仮に不正に開放された場合にはその痕跡が残るため、不正に開放されたことを容易に把握することができる。   The substrate box 71a of the main controller 71 is provided with trace means for leaving a trace of the opening. Specifically, the substrate box 71a is provided with a coupling portion (caulking portion) that couples the plurality of case bodies constituting the substrate box 71a inseparably as a trace means and requires destruction of a predetermined part during the separation. ing. As a result, unauthorized opening of the board box 71a can be suppressed, and if it is illegally opened, the trace remains, so that it can be easily grasped that the board box 71a has been illegally opened.

なお、痕跡手段としては、上記構成に限られず、例えば引き剥がしに際して粘着層が接着対象に残ることで剥がされたことの痕跡を残す封印シールを、複数のケース体間の境界を跨ぐようにして貼り付ける構成としてもよく、基板ボックス71aを構成する複数のケース体間の境界に対して接着剤を塗布する構成としてもよい。   Note that the trace means is not limited to the above-described configuration, and for example, a seal seal that leaves a trace that the adhesive layer has been peeled off when the adhesive layer remains on the object to be peeled so as to straddle the boundary between the plurality of case bodies It is good also as a structure to affix and it is good also as a structure which apply | coats an adhesive agent with respect to the boundary between the some case bodies which comprise the board | substrate box 71a.

主制御装置71や音声発光制御装置72を含めて内枠13の背面側を覆うようにして裏パックユニット15が設置されている。裏パックユニット15は、図3に示すように、透明性を有する合成樹脂により形成された裏パック73を備えており、当該裏パック73に対して、払出機構部74及び制御装置集合ユニット75が取り付けられている。   The back pack unit 15 is installed so as to cover the back side of the inner frame 13 including the main controller 71 and the sound emission controller 72. As shown in FIG. 3, the back pack unit 15 includes a back pack 73 formed of a synthetic resin having transparency, and with respect to the back pack 73, a payout mechanism portion 74 and a control device assembly unit 75 are provided. It is attached.

払出機構部74は、遊技場の島設備から供給される遊技球が逐次補給されるタンク76と、当該タンク76に貯留された遊技球を払い出すための払出装置77と、を備えている。払出装置77より払い出された遊技球は、当該払出装置77の下流側に設けられた払出通路を通じて、上皿61a又は下皿62aに排出される。   The payout mechanism unit 74 includes a tank 76 in which game balls supplied from island facilities of the game hall are sequentially replenished, and a payout device 77 for paying out game balls stored in the tank 76. The game balls paid out from the payout device 77 are discharged to the upper plate 61a or the lower plate 62a through a payout passage provided on the downstream side of the payout device 77.

制御装置集合ユニット75は、払出装置77を制御する機能を有する払出制御装置78と、各種制御装置等で要する所定の電力が生成されて出力されるとともに遊技者による発射操作装置55の操作に伴う遊技球の打ち出しの制御が行われる電源及び発射制御装置79と、を備えている。これら払出制御装置78と電源及び発射制御装置79とは、払出制御装置78がパチンコ機10後方となるように前後に重ねて配置されている。   The control device collective unit 75 generates and outputs a predetermined power required by the payout control device 78 having a function of controlling the payout device 77 and various control devices, and is accompanied by an operation of the launch operation device 55 by the player. A power supply and launch control device 79 for controlling the launch of the game ball. The payout control device 78 and the power supply / launch control device 79 are arranged so as to overlap each other so that the payout control device 78 is located behind the pachinko machine 10.

制御装置集合ユニット75において電源及び発射制御装置79が搭載されることとなる搭載部75aには、排出通路盤75bが形成されている。遊技盤24の背面に設けられた集合板の回収通路にて回収された遊技球は、当該排出通路盤75bに導出されて、当該排出通路盤75bに導かれることで最終的に遊技ホールの球送り機構に排出される。   A discharge passage board 75b is formed in the mounting portion 75a where the power supply and launch control device 79 is mounted in the control device assembly unit 75. The game balls collected in the collection passage of the collective board provided on the back surface of the game board 24 are led out to the discharge passage board 75b and led to the discharge passage board 75b, so that the ball of the game hall is finally obtained. It is discharged to the feed mechanism.

<パチンコ機10の電気的構成>
パチンコ機10の電気的構成について図5を用いて説明する。図5は、パチンコ機10の電気的構成を示すブロック図である。
<Electric configuration of pachinko machine 10>
The electrical configuration of the pachinko machine 10 will be described with reference to FIG. FIG. 5 is a block diagram showing an electrical configuration of the pachinko machine 10.

主制御装置71は、遊技の主たる制御を司る主制御基板101を具備している。主制御基板101には、MPU102が搭載されている。MPU102には、ROM103及びRAM104が搭載されている。   The main control device 71 includes a main control board 101 that controls the main control of the game. An MPU 102 is mounted on the main control board 101. The MPU 102 is equipped with a ROM 103 and a RAM 104.

ROM103は、NOR型又はNAND型のフラッシュメモリなどの記憶保持に外部からの電力供給が不要なメモリ、すなわち不揮発性メモリで構成されており、読み出し専用として用いられる。ROM103は、MPU102により実行される各種の制御プログラムや固定値データを記憶している。   The ROM 103 is composed of a memory that does not require external power supply for storing and holding, such as a NOR-type or NAND-type flash memory, that is, a non-volatile memory, and is used as a read-only memory. The ROM 103 stores various control programs executed by the MPU 102 and fixed value data.

RAM104は、SRAMやDRAMなどの記憶保持に外部からの電力供給が必要なメモリ、すなわち揮発性メモリで構成されており、読み出し及び書き込み双方に用いられる。RAM104は、読み書き共にランダムアクセスが可能に構成されている。RAM104の読み出し速度は、ROM103のそれよりも大きく設定されている。RAM104は、ROM103内に記憶されている制御プログラムの実行に際して各種のデータ等を一時的に記憶する。   The RAM 104 is composed of a memory that requires external power supply for storing and holding, such as SRAM and DRAM, that is, a volatile memory, and is used for both reading and writing. The RAM 104 is configured to allow random access for both reading and writing. The reading speed of the RAM 104 is set higher than that of the ROM 103. The RAM 104 temporarily stores various data and the like when executing the control program stored in the ROM 103.

MPU102には入出力ポート(図示略)が設けられており、入出力ポートを介して、MPU102と各種制御装置、各種センサ等とが接続されている。MPU102は、動作電力が供給されている状況において、各種センサの検知結果を把握し、その検知結果に基づき各種制御装置を制御する。   The MPU 102 is provided with an input / output port (not shown), and the MPU 102 and various control devices, various sensors, etc. are connected via the input / output port. The MPU 102 grasps detection results of various sensors in a situation where operating power is supplied, and controls various control devices based on the detection results.

詳細には、MPU102は、一般入賞口31、可変入賞装置32、上作動口33、下作動口34及びスルーゲート35への入賞をそれぞれ検知する各種入賞検知センサ105a〜105dと電気的に接続されている。MPU102では、各種入賞検知センサ105a〜105dから信号を受信し、その受信結果に基づいて各入賞部への入賞判定(入球判定)を行う。この場合、一般入賞口31、可変入賞装置32、上作動口33又は下作動口34への入賞を特定した場合には、各入賞対象に対応した遊技球の払い出しが実行されるようにするための処理を実行する。また、上作動口33又は下作動口34への入賞を特定した場合には、各種カウンタの数値情報を取得して保留情報として記憶するとともに、保留情報が記憶されている場合には、可変入賞装置32が複数回に亘って開閉される開閉実行モードに移行させるか否かの当否判定(当否抽選)や当該開閉実行モード後の遊技状態を決定するための振分判定を行う。そして、それら当否判定や振分判定の結果に基づいて、遊技を進行させる。   Specifically, the MPU 102 is electrically connected to various winning detection sensors 105a to 105d that detect winnings to the general winning port 31, the variable winning device 32, the upper operating port 33, the lower operating port 34, and the through gate 35, respectively. ing. The MPU 102 receives signals from the various winning detection sensors 105a to 105d, and makes a winning determination (ball determining) to each winning portion based on the reception result. In this case, when a winning to the general winning port 31, the variable winning device 32, the upper operating port 33 or the lower operating port 34 is specified, a game ball corresponding to each winning target is paid out. Execute the process. In addition, when a winning to the upper operating port 33 or the lower operating port 34 is specified, numerical information of various counters is acquired and stored as holding information, and when the holding information is stored, a variable winning is obtained. A determination of whether or not to shift to the opening / closing execution mode in which the device 32 is opened and closed a plurality of times and a distribution determination for determining the gaming state after the opening / closing execution mode are performed. Then, the game is advanced based on the results of the determination of the success / failure and the determination of distribution.

MPU102には、可変入賞装置32を開閉動作させる可変入賞駆動部32aと、下作動口34の電動役物34aを開閉動作させる電動役物駆動部34bとが電気的に接続されている。また、MPU102には、メイン表示部43と、役物用表示部44とが電気的に接続されている。MPU102は各種駆動部32a,34bの駆動制御を実行するとともに各種表示部43,44の表示制御を実行する。   The MPU 102 is electrically connected to a variable winning drive unit 32 a that opens and closes the variable winning device 32 and an electric combination drive unit 34 b that opens and closes the electric combination 34 a of the lower working port 34. The MPU 102 is electrically connected to a main display unit 43 and an accessory display unit 44. The MPU 102 performs drive control of the various drive units 32a and 34b and performs display control of the various display units 43 and 44.

詳細には、開閉実行モードにおいては可変入賞装置32が開閉されるように、MPU102において可変入賞駆動部32aの駆動制御が実行される。また、電動役物34aの開放当選となった場合には、電動役物34aが開閉されるようにMPU102において電動役物駆動部34bの駆動制御が実行される。また、各遊技回に際しては、MPU102においてメイン表示部43の表示制御が実行される。また、電動役物34aを開放状態とするか否かの抽選結果を明示する場合に、MPU102において役物用表示部44の表示制御が実行される。   Specifically, in the opening / closing execution mode, the MPU 102 performs drive control of the variable winning drive unit 32a so that the variable winning device 32 is opened and closed. Further, when the electrification of the electric accessory 34a is won, drive control of the electric accessory driving unit 34b is executed in the MPU 102 so that the electric accessory 34a is opened and closed. In each game round, the display control of the main display unit 43 is executed in the MPU 102. In addition, when the lottery result indicating whether or not the electric accessory 34a is to be opened is clearly indicated, display control of the accessory display unit 44 is executed in the MPU 102.

MPU102には、音声発光制御装置72及び払出制御装置78が接続されている。MPU102は、払出制御装置78に、入賞判定結果に基づいて賞球コマンドを出力する。詳細には、MPU102は、一般入賞口31、可変入賞装置32、上作動口33、下作動口34への入賞を検知する度に、払出制御装置78に、各入賞に対応した賞球コマンドを送信する。払出制御装置78は、揮発性メモリからなるRAM78aを備えており、賞球コマンドを受信した場合に、賞球コマンドにて設定された賞球個数をRAM78aの賞球個数カウンタに加算する。そして、賞球個数カウンタが「0」となるまで、払出装置77を駆動制御する。   An audio light emission control device 72 and a payout control device 78 are connected to the MPU 102. The MPU 102 outputs a prize ball command to the payout control device 78 based on the winning determination result. Specifically, every time the MPU 102 detects winning in the general winning opening 31, the variable winning device 32, the upper operating port 33, and the lower operating port 34, the MPU 102 gives a prize ball command corresponding to each winning to the payout control device 78. Send. The payout control device 78 includes a RAM 78a composed of a volatile memory, and when a prize ball command is received, the prize ball number set by the prize ball command is added to the prize ball number counter of the RAM 78a. Then, the payout device 77 is driven and controlled until the prize ball number counter reaches “0”.

MPU102は、音声発光制御装置72に、変動パターンコマンド、種別コマンド、変動終了コマンド、オープニングコマンド及びエンディングコマンドなどの各種コマンドを出力する。音声発光制御装置72は、上記各種コマンドを受信した場合に当該受信したコマンドに対応する処理を実行することにより、各種ランプ部45,46,58a,58b及びスピーカ部59を駆動制御するとともに、表示制御装置110にコマンドを送信する。表示制御装置110は、音声発光制御装置72から受信した各種コマンドを解析し又は受信した各種コマンドに基づき所定の演算処理を行って、図柄表示装置41における画像の表示を制御する。   The MPU 102 outputs various commands such as a variation pattern command, a type command, a variation end command, an opening command, and an ending command to the sound emission control device 72. When the sound emission control device 72 receives the various commands, the sound light emission control device 72 controls the driving of the various lamp units 45, 46, 58a, 58b and the speaker unit 59 by executing processing corresponding to the received commands, and displays A command is transmitted to the control device 110. The display control device 110 analyzes various commands received from the sound emission control device 72 or performs predetermined arithmetic processing based on the received various commands to control the display of images on the symbol display device 41.

電源及び発射制御装置79は、電力供給及び遊技球の発射制御を行うための電源及び発射制御基板121を備えている。電源及び発射制御基板121は基板ボックスに収容されている。電源及び発射制御基板121は、主制御基板101及び払出制御装置78に接続されているとともに、遊技場等における商用電源(外部電源)に接続されている。電源及び発射制御基板121は、商用電源から供給される外部電力に基づいてMPU102や各種制御装置に必要な動作電力を生成する。当該動作電力は、主制御基板101に設けられた電力伝送回路122を介して、主制御基板101のMPU102に伝送されるとともに、他の制御装置に伝送される。また、電源及び発射制御基板121は遊技球発射機構51の発射制御を担うものであり、遊技球発射機構51は所定の発射条件が整っている場合に駆動される。   The power supply and launch control device 79 includes a power supply and launch control board 121 for power supply and game ball launch control. The power and launch control board 121 is housed in a board box. The power supply and launch control board 121 is connected to the main control board 101 and the payout control device 78 and is connected to a commercial power supply (external power supply) in a game arcade or the like. The power source and launch control board 121 generates operating power necessary for the MPU 102 and various control devices based on external power supplied from a commercial power source. The operating power is transmitted to the MPU 102 of the main control board 101 and to other control devices via a power transmission circuit 122 provided on the main control board 101. The power supply and launch control board 121 is responsible for launch control of the game ball launch mechanism 51, and the game ball launch mechanism 51 is driven when predetermined launch conditions are met.

電源及び発射制御装置79の詳細な構成について図5に加えて図6を用いて詳細に説明する。図6は電源及び発射制御基板121を模式的に示す斜視図である。なお、図6においては、電源及び発射制御基板121に搭載されている各種素子のうち一部のみを示し、他の素子及び配線パターンについては省略する。   The detailed configuration of the power supply and launch control device 79 will be described in detail with reference to FIG. 6 in addition to FIG. FIG. 6 is a perspective view schematically showing the power supply and launch control board 121. In FIG. 6, only some of the various elements mounted on the power supply and launch control board 121 are shown, and other elements and wiring patterns are omitted.

電源及び発射制御基板121には、電力供給を行うための構成として、外部電力を各種制御装置にて用いられる電力に変換する電源モジュール131と、外部電力の供給が停止した場合(電断時)に各種制御装置に電力を供給するバックアップ電力としてのバックアップコンデンサ132とが搭載されている。   As a configuration for supplying power to the power source and launch control board 121, when the power supply module 131 that converts external power into power used in various control devices and the supply of external power are stopped (when power is interrupted) A backup capacitor 132 is mounted as backup power for supplying power to various control devices.

電源モジュール131は、図6に示すように、直方体形状のハウジング131aを備えており、そのハウジング131a内に交流電圧を所定の直流電圧に変換するためのコンバータ及び変圧器が収容されている。コンバータは商用電源に接続されており、外部電力として+24Vの交流電圧の供給を受けている。コンバータは、上記交流電圧に基づいて+12Vの直流電圧を生成する。そして、変圧器は上記+12Vの直流電圧を+5Vの直流電圧に変換する。これにより、+24Vの交流電圧から+12Vと+5Vの直流電圧を得ることができる。   As shown in FIG. 6, the power supply module 131 includes a rectangular parallelepiped housing 131a, and a converter and a transformer for converting an AC voltage into a predetermined DC voltage are accommodated in the housing 131a. The converter is connected to a commercial power supply, and is supplied with + 24V AC voltage as external power. The converter generates + 12V DC voltage based on the AC voltage. The transformer converts the + 12V DC voltage into a + 5V DC voltage. Thereby, + 12V and + 5V DC voltage can be obtained from + 24V AC voltage.

また、電源モジュール131は、電源及び発射制御基板121に設けられたコネクタCN1と電気的に接続されており、コネクタCN1を介して上記直流電圧を外部に出力する。これにより、コネクタCN1を介して、直流電圧をMPU102に伝送することが可能となる。   The power supply module 131 is electrically connected to a connector CN1 provided on the power supply and launch control board 121, and outputs the DC voltage to the outside via the connector CN1. As a result, a DC voltage can be transmitted to the MPU 102 via the connector CN1.

ここで、電源モジュール131は、例えばパチンコ機10が設置される島設備において商用電源の電力供給が停止された場合(電断時)には、各種制御装置への電力供給を行うことができない。つまり、電源モジュール131は、商用電源の電力供給がある場合(電入時)には各種制御装置への電力供給を行うことができ、電断時には各種制御装置への電力供給を行うことができないものである。   Here, the power supply module 131 cannot supply power to various control devices when the power supply of the commercial power supply is stopped in the island facility where the pachinko machine 10 is installed (when power is interrupted), for example. That is, the power supply module 131 can supply power to various control devices when commercial power is supplied (at power-on), and cannot supply power to various control devices when power is interrupted. Is.

バックアップコンデンサ132は、図6に示すように、比較的蓄積可能な電荷量が大きいブロック型の電解コンデンサであり、円柱状をなしている。詳細には、バックアップコンデンサ132は、電荷を蓄積する本体132aと、本体132aと電源及び発射制御基板121とを電気的に接続する2つの接続端子132bとを備えている。バックアップコンデンサ132(本体132a)は、接続端子132bを介して、電源及び発射制御基板121の盤面に対して直交する方向に起立して取り付けられている。なお、接続端子132bの一方はグランドに接続されている。   As shown in FIG. 6, the backup capacitor 132 is a block type electrolytic capacitor having a relatively large amount of charge that can be stored, and has a cylindrical shape. Specifically, the backup capacitor 132 includes a main body 132 a that accumulates electric charges, and two connection terminals 132 b that electrically connect the main body 132 a and the power supply and launch control board 121. The backup capacitor 132 (main body 132a) is mounted upright in a direction orthogonal to the power source and the board surface of the launch control board 121 via the connection terminal 132b. One of the connection terminals 132b is connected to the ground.

バックアップコンデンサ132は、電源モジュール131から所定の電圧が印加されるように構成されているとともに、コネクタCN1を介してMPU102に接続されている。バックアップコンデンサ132は、電源モジュール131から電力が供給されている場合には充電状態となる一方、電源モジュール131から電力が供給されていない場合には充電状態から放電状態となり、コネクタCN1を介してMPU102への電力供給を行う。   The backup capacitor 132 is configured such that a predetermined voltage is applied from the power supply module 131 and is connected to the MPU 102 via the connector CN1. The backup capacitor 132 is in a charged state when power is supplied from the power supply module 131, while it is changed from a charged state to a discharged state when power is not supplied from the power supply module 131, and the MPU 102 is connected via the connector CN1. To supply power.

なお、バックアップコンデンサ132は、コネクタCN1寄りに配置されている。これにより、バックアップコンデンサ132とコネクタCN1とを接続する配線の距離を短くすることができる。よって、バックアップコンデンサ132の充放電に起因する電磁波ノイズの発生を低減することができるとともに、配線抵抗に起因する電力損失を低減することができる。   The backup capacitor 132 is disposed near the connector CN1. Thereby, the distance of the wiring which connects backup capacitor 132 and connector CN1 can be shortened. Therefore, the generation of electromagnetic noise due to charging / discharging of the backup capacitor 132 can be reduced, and power loss due to wiring resistance can be reduced.

ここで、バックアップコンデンサ132として、蓄積可能な電荷量が大きいものを採用することにより、電断時におけるMPU102への電力供給可能時間を長くした。一方、一般にコンデンサは、蓄積可能な電荷量が大きくなるほど大型となる。このため、蓄積可能な電荷量が大きいバックアップコンデンサ132は、他の素子よりも大きい素子となっている。   Here, by adopting a backup capacitor 132 having a large amount of charge that can be stored, the power supply time to the MPU 102 at the time of power interruption is extended. On the other hand, generally, a capacitor becomes larger as the amount of charge that can be accumulated increases. For this reason, the backup capacitor 132 having a large amount of charge that can be stored is a larger element than the other elements.

特に、バックアップコンデンサ132は、その形状と電源及び発射制御基板121への取付態様の関係から、電源及び発射制御基板121の盤面に対して直交する方向に突出している。このため、バックアップコンデンサ132を斜め方向(盤面に対して直交する方向とは異なる方向)から見た場合には、バックアップコンデンサ132によって視認することができない死角が形成される。   In particular, the backup capacitor 132 protrudes in a direction orthogonal to the surface of the power source and the launch control board 121 due to the relationship between the shape of the backup capacitor 132 and the power source and the manner of attachment to the launch control board 121. For this reason, when the backup capacitor 132 is viewed from an oblique direction (a direction different from a direction orthogonal to the board surface), a blind spot that cannot be visually recognized by the backup capacitor 132 is formed.

さらに、バックアップコンデンサ132の本体132aは、接続端子132bを介して電源及び発射制御基板121に接続されている構成上、本体132aと電源及び発射制御基板121との間に所定の隙間が形成される。このため、バックアップコンデンサ132を、電源及び発射制御基板121の盤面に対して直交する方向から見た場合には、その隙間を視認することができず、死角となる。   Further, the main body 132 a of the backup capacitor 132 is connected to the power source and launch control board 121 via the connection terminal 132 b, so that a predetermined gap is formed between the main body 132 a and the power source and launch control board 121. . For this reason, when the backup capacitor 132 is viewed from a direction orthogonal to the power supply and the board surface of the launch control board 121, the gap cannot be visually recognized, resulting in a blind spot.

以上のことから、バックアップコンデンサ132が設けられていることにより、視認しにくい死角が形成されることとなる。   From the above, the provision of the backup capacitor 132 forms a blind spot that is difficult to visually recognize.

仮に主制御基板101にバックアップコンデンサ132を搭載した場合、上記死角によって、MPU102への不正行為が発見しにくくなる。すなわち、上記死角内にMPU102が搭載されている場合には、MPU102が確認しづらくなり、MPU102への不正行為が見逃され易くなる。また、MPU102に不正信号を出力する不正基板を上記死角内に搭載する等といった、死角を利用してMPU102に対して目立ちにくい不正行為を行うことが可能となる。   If the backup capacitor 132 is mounted on the main control board 101, the blind spot makes it difficult to find illegal acts on the MPU 102. That is, when the MPU 102 is mounted in the blind spot, it is difficult for the MPU 102 to confirm, and it is easy to overlook an illegal act on the MPU 102. In addition, it is possible to perform a fraudulent act that is not conspicuous to the MPU 102 by using a blind spot such as mounting an illegal board that outputs a fraud signal to the MPU 102 within the blind spot.

特に、省スペース化や、バックアップコンデンサ132の充放電に伴う電磁波ノイズの抑制や、電力損失の低減を図るためには、コネクタCN1、MPU102及びバックアップコンデンサ132を近づけて配置させた方がよい。しかしながら、このようにした場合、バックアップコンデンサ132によって形成される死角にコネクタCN1及びMPU102が配置され易くなり、これらに対する不正行為が行われ易くなる。   In particular, in order to save space, suppress electromagnetic noise associated with charging / discharging of the backup capacitor 132, and reduce power loss, the connectors CN1, MPU 102 and the backup capacitor 132 are preferably arranged close to each other. However, in this case, the connector CN1 and the MPU 102 are easily disposed in the blind spot formed by the backup capacitor 132, and illegal acts on these are easily performed.

これに対して、本パチンコ機10においては、バックアップコンデンサ132が電源及び発射制御基板121に搭載されているため、主制御基板101にてバックアップコンデンサ132に起因する死角が形成されない。これにより、主制御基板101の視認性を向上させることができ、不正行為を容易に発見することができるとともに、上記のような死角を利用した不正行為を抑制することができる。   On the other hand, in the pachinko machine 10, since the backup capacitor 132 is mounted on the power supply and launch control board 121, no blind spot due to the backup capacitor 132 is formed on the main control board 101. Thereby, the visibility of the main control board 101 can be improved, an illegal act can be easily found, and the illegal act using the blind spot as described above can be suppressed.

電源及び発射制御基板121には、遊技球の発射制御を行うための構成として、発射制御モジュール133が設けられている。発射制御モジュール133は、電源モジュール131と接続されており、電源モジュール131から動作電力が供給される。発射制御モジュール133は、発信用コネクタCN11を介して遊技球発射機構51に接続されているとともに、受信用コネクタCN12を介して発射操作装置55に接続されている。発射制御モジュール133は、動作電力が供給されている状況において、発射操作装置55から入力される各種検知信号及び主制御装置71から出力される発射コマンドに基づいて遊技球発射機構51を制御するための信号を出力する。   The power supply and launch control board 121 is provided with a launch control module 133 as a configuration for performing launch control of the game ball. The launch control module 133 is connected to the power supply module 131, and operating power is supplied from the power supply module 131. The launch control module 133 is connected to the game ball launching mechanism 51 via the transmission connector CN11, and is connected to the launch operation device 55 via the reception connector CN12. The launch control module 133 controls the game ball launch mechanism 51 on the basis of various detection signals input from the launch operation device 55 and launch commands output from the main control device 71 in a situation where operating power is supplied. The signal is output.

なお、電源及び発射制御基板121には電源スイッチ134が設けられている。電源スイッチ134は、電源及び発射制御基板121を収容する基板ボックスから露出するように設けられており、外部から操作可能に形成されている。電源スイッチ134を操作することにより、パチンコ機10毎に電源のON/OFF(電入/電断)を行うことが可能となっている。詳細には、外部電力が供給されている状況にて電源スイッチ134をONとした場合に、電源モジュール131は動作電力を供給する状態となり、外部電力が供給されている状況にて電源スイッチ134をOFFとした場合に、電源モジュール131は動作電力の供給を停止する状態となる。   A power switch 134 is provided on the power and launch control board 121. The power switch 134 is provided so as to be exposed from the board box that houses the power supply and launch control board 121 and is formed to be operable from the outside. By operating the power switch 134, it is possible to turn the power on / off (power on / off) for each pachinko machine 10. Specifically, when the power switch 134 is turned on in a state where external power is being supplied, the power supply module 131 is in a state of supplying operating power, and the power switch 134 is turned on in a state where external power is being supplied. When turned off, the power supply module 131 stops operating power supply.

但し、遊技場においては、通常パチンコ機10の電源スイッチ134は常時ONに設定されており、複数のパチンコ機10が取り付けられている島設備への電力供給を制御するこれにより、上記複数のパチンコ機10における電源のON/OFFの一斉制御を行う。   However, in amusement halls, the power switch 134 of the pachinko machine 10 is normally set to ON at all times, and the power supply to the island facilities to which the plurality of pachinko machines 10 are attached is controlled. Simultaneous control of power ON / OFF in the machine 10 is performed.

なお、電源スイッチ134との関係において、電入状態とは、商用電源から外部電力が供給されており且つ電源スイッチ134がONである状態であり、電断状態とは、電源スイッチ134がONであり且つ商用電源から外部電力が供給されていない状態、又は商用電源からの外部電力の供給の有無に関わらず、電源スイッチ134がOFFである状態である。そして、電源モジュール131は、電入状態にて動作電力を供給する状態となり、電断状態にて動作電力の供給を停止するものである。   In the relationship with the power switch 134, the power-on state is a state in which external power is supplied from a commercial power source and the power switch 134 is ON, and the power-off state is a state in which the power switch 134 is ON. There is a state in which external power is not supplied from the commercial power source, or a state in which the power switch 134 is OFF regardless of whether external power is supplied from the commercial power source. And the power supply module 131 will be in the state which supplies operating power in a power-on state, and stops supply of operating power in a power-off state.

また、電源及び発射制御基板121には、RAM消去スイッチ135が設けられている。RAM消去スイッチ135は、電源及び発射制御基板121を収容する基板ボックスから突出しており、外部から押圧可能に構成されている。そして、当該RAM消去スイッチ135を押しながら電源を投入する(電断状態から電入状態とする)と、RAMデータが初期化されるようになっている。   Further, the power and launch control board 121 is provided with a RAM erase switch 135. The RAM erase switch 135 protrudes from a board box that houses the power supply and launch control board 121 and is configured to be pressed from the outside. Then, when the power is turned on while pressing the RAM erase switch 135 (from the power-off state to the power-on state), the RAM data is initialized.

なお、RAM消去スイッチ135については、電源及び発射制御基板121に設ける構成に限られず、例えば主制御基板101に設ける構成としてもよい。この場合、主制御基板101側にてRAM消去スイッチ135の操作状況を把握するための構成、具体的にはRAM消去スイッチ135の検知信号を伝送するためのものであって主制御基板101と電源及び発射制御基板121とを電気的に接続する配線等を省略することができるため、構成の簡素化を図ることができる。   The RAM erasure switch 135 is not limited to the configuration provided on the power supply and launch control board 121, and may be provided on the main control board 101, for example. In this case, the main control board 101 has a configuration for grasping the operation status of the RAM erase switch 135, specifically, for transmitting a detection signal of the RAM erase switch 135. And the wiring etc. which electrically connect with launch control board 121 can be omitted, and simplification of composition can be attained.

<電源及び発射制御基板121からMPU102への電力供給にかかる構成について>
次に、電源及び発射制御基板121からMPU102への電力供給にかかる構成について図7を用いて説明する。図7は、電源及び発射制御基板121及び主制御基板101間における電力供給を行うための構成を示す回路図である。なお、図7において、電力供給を行うための構成以外のものについては、省略して示す。
<Configuration for Power Supply from Power Supply and Launch Control Board 121 to MPU 102>
Next, a configuration related to power supply from the power supply and launch control board 121 to the MPU 102 will be described with reference to FIG. FIG. 7 is a circuit diagram showing a configuration for supplying power between the power source and launch control board 121 and the main control board 101. In FIG. 7, components other than the configuration for supplying power are omitted.

図7に示すように、電源及び発射制御基板121と主制御基板101とを接続する伝送手段としてハーネスHが設けられている。ハーネスHが、電源及び発射制御基板121のコネクタCN1と、主制御基板101に設けられたコネクタCN2とに接続されることにより、電源及び発射制御基板121と主制御基板101とが電気的に接続され、電源モジュール131及びバックアップコンデンサ132によるMPU102への電力供給が可能となる。   As shown in FIG. 7, a harness H is provided as a transmission means for connecting the power supply and launch control board 121 and the main control board 101. By connecting the harness H to the connector CN1 of the power supply and launch control board 121 and the connector CN2 provided on the main control board 101, the power supply and launch control board 121 and the main control board 101 are electrically connected. As a result, power can be supplied to the MPU 102 by the power supply module 131 and the backup capacitor 132.

なお、以降の説明において、電源及び発射制御基板121のコネクタCN1を電源側コネクタCN1と、主制御基板101のコネクタCN2を主側コネクタCN2という。   In the following description, the connector CN1 of the power supply and launch control board 121 is referred to as a power supply side connector CN1, and the connector CN2 of the main control board 101 is referred to as a main side connector CN2.

電源モジュール131及びMPU102間の電力供給について詳細には、電源及び発射制御基板121には、電源モジュール131(詳細には電源モジュール131の+5V出力端子)と電源側コネクタCN1とを接続する電源側第1バス141が設けられており、主制御基板101の電力伝送回路122には、MPU102と主側コネクタCN2とを接続する主側第1バス142が設けられている。さらに、ハーネスHは、電源側第1バス141と主側第1バス142とを接続する第1接続ライン143を備えている。   In detail, regarding the power supply between the power supply module 131 and the MPU 102, the power supply and launch control board 121 includes a power supply side connector for connecting the power supply module 131 (specifically, the + 5V output terminal of the power supply module 131) and the power supply side connector CN1. 1 bus 141 is provided, and the power transmission circuit 122 of the main control board 101 is provided with a main first bus 142 for connecting the MPU 102 and the main connector CN2. Furthermore, the harness H includes a first connection line 143 that connects the power source side first bus 141 and the main side first bus 142.

かかる構成によれば、ハーネスHが各コネクタCN1,CN2に接続されることにより、電源モジュール131→電源側第1バス141→第1接続ライン143→主側第1バス142→MPU102という電入時用の電力供給経路EL1が形成される。これにより、電源モジュール131からMPU102に向けて電力を供給することができる。   According to this configuration, when the harness H is connected to each of the connectors CN1 and CN2, the power supply module 131 → the power source side first bus 141 → the first connection line 143 → the main side first bus 142 → the MPU 102 is turned on. Power supply path EL1 is formed. As a result, power can be supplied from the power supply module 131 toward the MPU 102.

ここで、本パチンコ機10においては、ハーネスHが接続されることにより、電源モジュール131とバックアップコンデンサ132とを接続する充電経路EL2が形成されるとともに、バックアップコンデンサ132とMPU102とを接続する電断時用の電力供給経路EL3が形成されるように構成されている。   Here, in the pachinko machine 10, the harness H is connected to form the charging path EL <b> 2 that connects the power supply module 131 and the backup capacitor 132, and the power interruption that connects the backup capacitor 132 and the MPU 102. An electric power supply path EL3 for time is formed.

まず、充電経路EL2について説明すると、電源及び発射制御基板121には、バックアップコンデンサ132と電源側コネクタCN1とを接続する電源側第2バス144が設けられている。電力伝送回路122には、主側コネクタCN2に接続されるとともに、主側第1バス142の途中位置に接続される主側第2バス145が設けられている。さらに、ハーネスHは、電源側第2バス144と主側第2バス145とを接続する第2接続ライン146を備えている。   First, the charging path EL2 will be described. The power supply and launch control board 121 is provided with a power supply side second bus 144 for connecting the backup capacitor 132 and the power supply side connector CN1. The power transmission circuit 122 is provided with a main second bus 145 that is connected to the main connector CN <b> 2 and connected to an intermediate position of the main first bus 142. Furthermore, the harness H includes a second connection line 146 that connects the power-source-side second bus 144 and the main-side second bus 145.

かかる構成によれば、ハーネスHが各コネクタCN1,CN2に接続されることにより、電源モジュール131→電源側第1バス141→第1接続ライン143→主側第1バス142の一部→主側第2バス145→第2接続ライン146→電源側第2バス144→バックアップコンデンサ132という充電経路EL2が形成される。これにより、電源モジュール131からバックアップコンデンサ132に電力供給を行うことが可能となる。   According to this configuration, the harness H is connected to each of the connectors CN1 and CN2, so that the power supply module 131 → the power supply side first bus 141 → the first connection line 143 → the part of the main side first bus 142 → the main side. A charging path EL2 of the second bus 145 → the second connection line 146 → the power source side second bus 144 → the backup capacitor 132 is formed. As a result, power can be supplied from the power supply module 131 to the backup capacitor 132.

つまり、主側第1バス142の途中位置、詳細には主側第1バス142と主側第2バス145との接続点までは、充電経路EL2と電入時用の電力供給経路EL1とは共通しており、その途中位置から並列に、MPU102への経路(主側第1バス142の上記接続点以降の部分)と、充電用の経路(主側第2バス145→第2接続ライン146→電源側第2バス144)とが別途形成されている。これにより、各経路を別々に形成する構成と比較して、構成の簡素化を図ることができる。   That is, the charging path EL2 and the power supply path EL1 for turning on the power up to a midway position of the main first bus 142, specifically, to the connection point between the main first bus 142 and the main second bus 145, The path to the MPU 102 (part after the connection point of the main first bus 142) and the charging path (main second bus 145 → second connection line 146) are shared in parallel from the middle position. → The power source side second bus 144) is formed separately. Thereby, compared with the structure which forms each path | route separately, the simplification of a structure can be achieved.

なお、以降の説明において、主側第1バス142において主側コネクタCN2から主側第2バス145との接続点までの部分を上流側バス142aと言い、上記接続点からMPU102までを下流側バス142bと言う。   In the following description, the portion from the main connector CN2 to the connection point of the main second bus 145 in the main first bus 142 is referred to as the upstream bus 142a, and the connection bus to the MPU 102 is connected to the downstream bus. 142b.

次に、電断時用の電力供給経路EL3について説明すると、バックアップコンデンサ132は、電源側第2バス144、第2接続ライン146、主側第2バス145及び下流側バス142bを介して、MPU102に接続されている。すなわち、バックアップコンデンサ132→電源側第2バス144→第2接続ライン146→主側第2バス145→下流側バス142b→MPU102の経路が電断時用の電力供給経路EL3となる。これにより、電源モジュール131からの電力供給が停止した場合には、バックアップコンデンサ132に蓄積された電荷に基づく電力が電断時用の電力供給経路EL3を介してMPU102に付与される。   Next, the power supply path EL3 for power interruption will be described. The backup capacitor 132 is connected to the MPU 102 via the power source side second bus 144, the second connection line 146, the main side second bus 145, and the downstream side bus 142b. It is connected to the. That is, the path of the backup capacitor 132 → the power source side second bus 144 → the second connection line 146 → the main side second bus 145 → the downstream side bus 142b → the MPU 102 becomes the power supply path EL3 for power interruption. Thereby, when the power supply from the power supply module 131 is stopped, the electric power based on the electric charge accumulated in the backup capacitor 132 is given to the MPU 102 through the power supply path EL3 for power interruption.

ここで、第2接続ライン146を介した主側第2バス145からバックアップコンデンサ132までの経路は、電流の向きは異なるものの、電断時用の電力供給経路EL3と充電経路EL2とで共通している。なお、以降の説明において、充電経路EL2と電断時用の電力供給経路EL3とで共通している上記経路を共通経路EL4という。   Here, the path from the main second bus 145 to the backup capacitor 132 via the second connection line 146 is common to the power supply path EL3 and the charging path EL2 for power interruption, although the direction of the current is different. ing. In the following description, the above-described path that is common to the charging path EL2 and the power supply path EL3 for power interruption is referred to as a common path EL4.

バックアップコンデンサ132に蓄積された電荷に基づく電流が電源モジュール131に逆流することを抑制するために、上流側バス142aにはダイオード151が設けられている。ダイオード151は、電入時用の電力供給経路EL1の電流方向、具体的には電源モジュール131からMPU102への方向を順方向として設けられている。これにより、電源モジュール131側からの電力供給を阻害することなく、バックアップコンデンサ132の電荷に基づく電流の逆流を抑制することができる。   A diode 151 is provided in the upstream bus 142a in order to prevent a current based on the electric charge accumulated in the backup capacitor 132 from flowing back to the power supply module 131. The diode 151 is provided with the current direction of the power supply path EL1 for power-on, specifically, the direction from the power supply module 131 to the MPU 102 as the forward direction. Thereby, the backflow of the electric current based on the electric charge of the backup capacitor 132 can be suppressed without obstructing the power supply from the power supply module 131 side.

上記のように各種経路EL1〜EL3が形成されている構成においては、ハーネスHが接続され、バックアップコンデンサ132に電荷が蓄積されていない状況において、電断状態から電入状態に切り換えた場合には、充電経路EL2に大電流が流れて、ダイオード151が破損するおそれがある。   In the configuration in which the various paths EL1 to EL3 are formed as described above, when the harness H is connected and the electric charge is not accumulated in the backup capacitor 132, when switching from the power-off state to the power-on state, There is a possibility that a large current flows through the charging path EL2 and the diode 151 is damaged.

また、電断状態であってバックアップコンデンサ132に電荷が蓄積されている状況においてハーネスHを接続した場合には、バックアップコンデンサ132に蓄積されている電荷に基づく大電流が発生し、MPU102が誤動作したり破損したりするおそれがある。特に、バックアップコンデンサ132は、RAM104の各種遊技に関する状態を記憶保持する特性上、比較的大容量のものが用いられるため、残留電荷が残り易い。   In addition, when the harness H is connected in a state in which electric charge is accumulated in the backup capacitor 132, a large current is generated based on the electric charge accumulated in the backup capacitor 132, and the MPU 102 malfunctions. There is a risk of damage. In particular, the backup capacitor 132 is a capacitor having a relatively large capacity due to the characteristic of storing and holding the state relating to various games in the RAM 104, so that residual charges are likely to remain.

これらに対して、本パチンコ機10によれば、共通経路EL4に制限抵抗152が設けられている。これにより、上記のような事象が発生した場合に発生する電流が制限され、瞬間的にダイオード151やMPU102といった電子機器の許容電流値を超える大電流が流れることが抑制されている。よって、ダイオード151やMPU102といった電子機器の破損を抑制することができる。   In contrast, according to the pachinko machine 10, the limiting resistor 152 is provided in the common path EL4. As a result, the current generated when the above event occurs is limited, and instantaneous current exceeding the allowable current value of the electronic device such as the diode 151 or the MPU 102 is suppressed. Therefore, damage to electronic devices such as the diode 151 and the MPU 102 can be suppressed.

特に、共通経路EL4に制限抵抗152を設けたことにより、充電経路EL2及び電断時用の電力供給経路EL3それぞれに抵抗を設ける構成と比較して、抵抗を削減することができる分だけ構成の簡素化を図ることができる。   In particular, since the limiting resistor 152 is provided in the common path EL4, the resistance can be reduced as compared with the structure in which the resistance is provided in each of the charging path EL2 and the power supply path EL3 for power interruption. Simplification can be achieved.

また、制限抵抗152の抵抗値は、上記のような事象が発生した場合に充電経路EL2又は電断時用の電力供給経路EL3に流れる電流が各電子機器(ダイオード151、MPU102)の許容電流値よりも小さくなる範囲内で小さくように設定されており、具体的には100Ωとなっている。これにより、上記各電子機器の破損を抑制しつつ、上記制限抵抗152による電力損失を抑制することができる。   In addition, the resistance value of the limiting resistor 152 is an allowable current value of each electronic device (diode 151, MPU102) when a current as described above flows through the charging path EL2 or the power supply path EL3 for power interruption. It is set so as to be smaller within a smaller range, specifically 100Ω. As a result, it is possible to suppress power loss due to the limiting resistor 152 while suppressing damage to the electronic devices.

また、例えば上流側バス142aにおけるダイオード151のカソード側にダイオード151を保護するための抵抗を設け、下流側バス142bにバックアップコンデンサ132による大電流を抑制する抵抗を設けると、これらの抵抗による電力損失が大きくなる。   For example, if a resistor for protecting the diode 151 is provided on the cathode side of the diode 151 in the upstream bus 142a and a resistor for suppressing a large current due to the backup capacitor 132 is provided on the downstream bus 142b, power loss due to these resistors is provided. Becomes larger.

これに対して、上記のように共通経路EL4に制限抵抗152を設けることにより、1の抵抗で上記各事象によって生じ得る大電流を抑制することができ、電力損失を低減させることができる。これにより、構成の簡素化とともに、電力損失の削減を図ることができる。   On the other hand, by providing the limiting resistor 152 in the common path EL4 as described above, it is possible to suppress a large current that can be generated by the above-described events with one resistor, and to reduce power loss. As a result, the configuration can be simplified and the power loss can be reduced.

なお、電源モジュール131から+5Vが出力され、電源モジュール131とMPU102との間にダイオード151が設けられている構成においては、電入時用の電力供給経路EL1を介してMPU102に印加される電圧は、+5Vからダイオード151の電圧降下(例えば+0.7V)分を引いた+4.3Vとなる。   In the configuration in which +5 V is output from the power supply module 131 and the diode 151 is provided between the power supply module 131 and the MPU 102, the voltage applied to the MPU 102 via the power supply path EL1 for power-on is , + 4.3V obtained by subtracting the voltage drop (for example, + 0.7V) of the diode 151 from + 5V.

かかる構成において、MPU102は、上記印加電圧(+4.3V)よりも小さい+3.3V以上の電圧が印加されることにより、通常動作(電入時対応動作)するよう構成されている。これにより、電源モジュール131とMPU102との間に、電圧降下が生じる素子としてのダイオード151が設けられている構成においても、MPU102が正常に動作するようになっている。   In such a configuration, the MPU 102 is configured to perform a normal operation (corresponding operation at the time of power-on) when a voltage of +3.3 V or more which is smaller than the applied voltage (+4.3 V) is applied. As a result, the MPU 102 operates normally even in a configuration in which the diode 151 as an element that causes a voltage drop is provided between the power supply module 131 and the MPU 102.

この場合、充電時におけるバックアップコンデンサ132への印加電圧も+4.3Vとなる。当該印加電圧に対応させて、バックアップコンデンサ132は+4.3V以上の耐圧性能を有するもの(例えば+5V用)が用いられている。   In this case, the voltage applied to the backup capacitor 132 during charging is also + 4.3V. Corresponding to the applied voltage, a backup capacitor 132 having a withstand voltage performance of +4.3 V or more (for example, for +5 V) is used.

なお、MPU102への印加電圧としては、これに限られず、例えば下限値である+3.3Vが印加されるように電源モジュール131からの出力電圧を調整してもよい。この場合、MPU102の動作に係る消費電力の低減を図ることができる。但し、MPU102の安定動作に着目すれば、MPU102が動作可能な下限電圧と、MPU102に実際に印加される電圧との間に、所定の余裕(+1V程度)を設けておく構成の方が好ましい。   Note that the applied voltage to the MPU 102 is not limited to this, and the output voltage from the power supply module 131 may be adjusted so that, for example, +3.3 V which is a lower limit value is applied. In this case, power consumption related to the operation of the MPU 102 can be reduced. However, when paying attention to the stable operation of the MPU 102, it is preferable to provide a predetermined margin (about +1 V) between the lower limit voltage at which the MPU 102 can operate and the voltage actually applied to the MPU 102.

また、当然のことながら、MPU102及びバックアップコンデンサ132への印加電圧の上限値は、MPU102及びバックアップコンデンサ132の動作を保証する電圧以下とする。   As a matter of course, the upper limit value of the voltage applied to the MPU 102 and the backup capacitor 132 is set to be equal to or lower than the voltage that guarantees the operation of the MPU 102 and the backup capacitor 132.

ここで、電入時用の電力供給経路EL1と電断時用の電力供給経路EL3とは、下流側バス142bにて共通している。このため、MPU102にて複数の端子を設ける必要がない分だけ、構成の簡素化を図ることできる。一方、MPU102にて、パチンコ機10が電入状態であるのか、電断状態であるのかを判断することができない。   Here, the power supply path EL1 for power entry and the power supply path EL3 for power interruption are common to the downstream bus 142b. For this reason, since the MPU 102 does not need to provide a plurality of terminals, the configuration can be simplified. On the other hand, the MPU 102 cannot determine whether the pachinko machine 10 is in the power-on state or the power-off state.

これに対して、主制御基板101には、パチンコ機10の電力供給状況を特定するためのリセット回路153が設けられている。リセット回路153は、電入時用の電力供給経路EL1のみに用いられる上流側バス142aと接続されているとともに、MPU102に接続されている。   On the other hand, the main control board 101 is provided with a reset circuit 153 for specifying the power supply status of the pachinko machine 10. The reset circuit 153 is connected to the upstream bus 142a used only for the power supply path EL1 for power-on, and is also connected to the MPU 102.

リセット回路153は、上流側バス142aの信号状態に応じて異なる信号形態となるリセット信号を、MPU102に向けて出力する。具体的には、リセット回路153は、上流側バス142aを流れる電流値(又は電圧値)が特定値、詳細にはMPU102の動作電力に対応する電流値(又は電圧値)よりも大きくなった場合(電入状態となった場合)に、リセット信号をHI信号からLOW信号に立ち下げる一方、上流側バス142aを流れる電流値が上記特定値よりも小さくなった場合(電断状態となった場合)に、リセット信号をLOW信号からHI信号に立ち上げる。   The reset circuit 153 outputs, to the MPU 102, a reset signal that has a different signal form depending on the signal state of the upstream bus 142a. Specifically, the reset circuit 153 determines that the current value (or voltage value) flowing through the upstream bus 142a is greater than a specific value, specifically, a current value (or voltage value) corresponding to the operating power of the MPU 102. When the reset signal falls from the HI signal to the LOW signal (when the power-on state is entered), while the current value flowing through the upstream bus 142a becomes smaller than the specific value (when the power-off state occurs) ), The reset signal is raised from the LOW signal to the HI signal.

かかる構成によれば、リセット回路153から出力されるリセット信号を監視することにより、電入状態であるのか、電断状態であるのかを特定することができる。詳細には、リセット信号の立ち下がりを検知することにより、電断状態から電入状態に移行したことを特定することができる。そして、リセット信号の立ち上がりを検知することにより、電入状態から電断状態に移行したことを特定することができる。これにより、電入時用の電力供給経路EL1と、電断時用の電力供給経路EL3との一部共通化を図りつつ、MPU102にて電源供給状況を把握することができる。よって、MPU102は、電源投入に基づく処理(メイン処理)を実行するべきタイミングを把握することができるとともに、電断発生に基づく処理(停電時処理)を実行するべきタイミングを把握することができる。   According to such a configuration, by monitoring the reset signal output from the reset circuit 153, it can be specified whether the power supply state or the power interruption state. Specifically, by detecting the falling edge of the reset signal, it is possible to identify the transition from the power-off state to the power-on state. Then, by detecting the rising edge of the reset signal, it is possible to specify that the power-on state has shifted to the power-off state. As a result, the MPU 102 can grasp the power supply status while partially sharing the power supply path EL1 for power-on and the power supply path EL3 for power-off. Therefore, MPU102 can grasp | ascertain the timing which should perform the process (main process) based on power-on, and can grasp the timing which should perform the process (process at the time of a power failure) based on electric power generation | occurrence | production.

また、上記のように電入時用の電力供給経路EL1の途中位置から並列に充電用の経路が設けられている構成においては、電入状態となった場合に、充電経路EL2を介してバックアップコンデンサ132への充電が行われるとともに、電入時用の電力供給経路EL1を介してMPU102に電力が供給される。このため、電源モジュール131から供給される電力は、バックアップコンデンサ132とMPU102とに分割される。   Further, in the configuration in which the charging path is provided in parallel from the middle position of the power supply path EL1 at the time of power-on as described above, the backup is performed via the charging path EL2 when the power-on state is reached. The capacitor 132 is charged, and power is supplied to the MPU 102 via the power supply path EL1 for power-on. For this reason, the electric power supplied from the power supply module 131 is divided into the backup capacitor 132 and the MPU 102.

この場合、分割比率は、バックアップコンデンサ132に蓄積されている電荷量に依存し、バックアップコンデンサ132に蓄積されている電荷量が少ない状況では、MPU102に供給される電力は小さい。このため、バックアップコンデンサ132の充電の初期段階では、MPU102には十分な電力の供給が行われない。   In this case, the division ratio depends on the amount of charge accumulated in the backup capacitor 132, and in a situation where the amount of charge accumulated in the backup capacitor 132 is small, the power supplied to the MPU 102 is small. Therefore, sufficient power is not supplied to the MPU 102 at the initial stage of charging the backup capacitor 132.

これに対して、リセット回路153は、上流側バス142aを流れる電流が特定値となってから、予め定められた特定期間、詳細にはバックアップコンデンサ132の充電に要する期間が経過した場合に、リセット信号を立ち下げるように構成されている。これにより、MPU102に対して安定的な電力供給が行われるようになってから、リセット信号が立ち下がることとなるため、MPU102にて立ち上げ処理(メイン処理)を安定して実行することができる。   On the other hand, the reset circuit 153 resets the current when the current flowing through the upstream bus 142a becomes a specific value, when a predetermined period, specifically, a period required for charging the backup capacitor 132 has elapsed. The signal is configured to fall. As a result, the reset signal falls after stable power supply to the MPU 102 is performed, so that the startup process (main process) can be stably executed by the MPU 102. .

なお、安定した電力(電圧)供給を実現するべく、主側第1バス142の下流側バス142bに対して並列にバイパスコンデンサ154が設けられている。これにより、電入時及び電断時双方において、MPU102に供給される電力の安定化を図ることができる。   Note that a bypass capacitor 154 is provided in parallel to the downstream bus 142b of the main first bus 142 in order to realize stable power (voltage) supply. As a result, the power supplied to the MPU 102 can be stabilized both at the time of power-on and at the time of power-off.

<電力供給の態様について>
次に、電力供給の態様について図8を用いて説明する。図8は、電力供給の態様を説明するためのタイムチャートである。図8において、(a)はハーネスHの着脱態様、(b)は電源モジュール131の状態、(c)は制限抵抗152を流れる電流変化、(d)はバックアップコンデンサ132の電荷量、(e)はMPU102に供給される電力変化、(f)はリセット信号を示す。なお、図面の関係上、図8(c)〜(e)の電流量(電荷量)は、実際の値とは若干異ならせて表示する。
<About power supply>
Next, an aspect of power supply will be described with reference to FIG. FIG. 8 is a time chart for explaining an aspect of power supply. In FIG. 8, (a) shows how the harness H is attached and detached, (b) shows the state of the power supply module 131, (c) shows changes in the current flowing through the limiting resistor 152, (d) shows the amount of charge in the backup capacitor 132, and (e) Represents a change in power supplied to the MPU 102, and (f) represents a reset signal. Note that the current amount (charge amount) in FIGS. 8C to 8E is displayed slightly different from the actual value due to the relationship of the drawings.

まず、t1のタイミングにて、電断状態においてハーネスHを各コネクタCN1,CN2に接続し、島設備の電力供給を開始すること等によりパチンコ機10を電断状態から電入状態に切り換える。これにより、図8(b)に示すように、電源モジュール131から電力供給が開始される(ON状態)。この場合、充電経路EL2を介してバックアップコンデンサ132に電力が供給され、バックアップコンデンサ132の充電が開始される。   First, at the timing of t1, the harness H is connected to each of the connectors CN1 and CN2 in the power-off state, and the pachinko machine 10 is switched from the power-off state to the power-on state by starting the power supply of the island facility. Thereby, as shown in FIG.8 (b), electric power supply is started from the power supply module 131 (ON state). In this case, power is supplied to the backup capacitor 132 via the charging path EL2, and charging of the backup capacitor 132 is started.

この場合、図8(c)に示すように、瞬間的に制限抵抗152を含む充電経路EL2に大電流が流れる。当該電流は、制限抵抗152により制限された電流であり、ダイオード151の許容値よりも小さい。このため、ダイオード151が壊れないようになっている。   In this case, as shown in FIG. 8C, a large current instantaneously flows through the charging path EL2 including the limiting resistor 152. The current is a current limited by the limiting resistor 152 and is smaller than the allowable value of the diode 151. For this reason, the diode 151 is prevented from being broken.

すなわち、充電経路EL2の一部である共通経路EL4に制限抵抗152が設けられているため、バックアップコンデンサ132に電荷が蓄積されていない状態でパチンコ機10を電断状態から電入状態に切り換えた場合であっても、充電経路EL2が短絡することがない。このため、上記短絡に起因してダイオード151の許容値を超える大電流が発生しない。   That is, since the limiting resistor 152 is provided in the common path EL4 which is a part of the charging path EL2, the pachinko machine 10 is switched from the power-off state to the power-on state in a state where no charge is accumulated in the backup capacitor 132. Even in this case, the charging path EL2 is not short-circuited. For this reason, a large current exceeding the allowable value of the diode 151 does not occur due to the short circuit.

なお、バックアップコンデンサ132の充電が行われている状態では、図8(f)に示すように、リセット信号はHI信号を維持している。   In the state where the backup capacitor 132 is being charged, as shown in FIG. 8F, the reset signal maintains the HI signal.

その後、バックアップコンデンサ132に蓄積される電荷量が多くなるに従って、充電経路EL2を流れる電流が小さくなり、MPU102に供給される電力が大きくなる。そして、t2のタイミングにて、バックアップコンデンサ132への充電がほぼ完了する(バックアップコンデンサ132に予め定められた閾値電荷量だけ電荷が蓄積される)と、充電経路EL2に電流は流れなくなる。この場合、電入時用の電力供給経路EL1を介してMPU102への安定的な電力供給が行われる。その後、t3のタイミングにてリセット信号が立ち下がる(図8(f)参照)。   Thereafter, as the amount of charge accumulated in the backup capacitor 132 increases, the current flowing through the charging path EL2 decreases and the power supplied to the MPU 102 increases. At time t2, when charging of the backup capacitor 132 is almost completed (charge is accumulated in the backup capacitor 132 by a predetermined threshold charge amount), no current flows through the charging path EL2. In this case, stable power supply to the MPU 102 is performed via the power supply path EL1 for power-on. Thereafter, the reset signal falls at timing t3 (see FIG. 8F).

その後、t4のタイミングにて島設備の電力供給が停止され、パチンコ機10が電入状態から電断状態となる。この場合、図8(b),(f)に示すように、電源モジュール131からの電力供給が停止し(OFF状態)、リセット信号が立ち上がる。そして、図8(c),(d)に示すように、バックアップコンデンサ132の放電が開始され、当該放電に基づく電力が電断時用の電力供給経路EL3を介してMPU102に供給される。これにより、図8(e)に示すように、電断状態にも関わらず、MPU102に電力が供給されることとなる。当該電力は、MPU102のRAM104に供給され、RAM104に一時記憶されている各種遊技情報が記憶保持される。   Thereafter, the power supply of the island facility is stopped at the timing of t4, and the pachinko machine 10 is changed from the power-on state to the power-off state. In this case, as shown in FIGS. 8B and 8F, the power supply from the power supply module 131 is stopped (OFF state), and the reset signal rises. Then, as shown in FIGS. 8C and 8D, the backup capacitor 132 starts to be discharged, and power based on the discharge is supplied to the MPU 102 through the power supply path EL3 for power interruption. As a result, as shown in FIG. 8 (e), power is supplied to the MPU 102 regardless of the power interruption state. The electric power is supplied to the RAM 104 of the MPU 102, and various game information temporarily stored in the RAM 104 is stored and held.

その後、t5のタイミングにて、主制御基板101や電源及び発射制御基板121の検査を行うためにハーネスHが一旦取り外される(図8(a)参照)。これにより、電断時用の電力供給経路EL3が寸断されるため、図8(e)に示すように、バックアップコンデンサ132からMPU102への電力供給が停止する。   Thereafter, at the timing of t5, the harness H is temporarily removed in order to inspect the main control board 101 and the power supply and launch control board 121 (see FIG. 8A). Thereby, since the power supply path EL3 for power interruption is cut off, the power supply from the backup capacitor 132 to the MPU 102 is stopped as shown in FIG. 8 (e).

また、ハーネスHが取り外された場合には、バックアップコンデンサ132は自然放電状態となる。自然放電状態は、図8(d)に示すように、MPU102に対して電力を供給している状態(t4のタイミング〜t5のタイミング間の状態)よりも、放電量(単位時間当たりに電荷が失われる量)が少ない状態である。   When the harness H is removed, the backup capacitor 132 is in a spontaneous discharge state. In the natural discharge state, as shown in FIG. 8D, the discharge amount (charge per unit time) is larger than the state in which power is supplied to the MPU 102 (the state between the timing t4 and the timing t5). The amount that is lost is small.

なお、ハーネスHを取り外した場合、MPU102への電力供給が停止するため、RAM104に記憶されている遊技に関する情報は保持されなくなる。   Note that when the harness H is removed, the power supply to the MPU 102 is stopped, so that the information regarding the game stored in the RAM 104 is not retained.

検査の終了後、図8(a)に示すように、t6のタイミングにて再度ハーネスHを接続する。この場合、バックアップコンデンサ132に残留電荷が存在しているため、図8(c)に示すように、当該残留電荷に基づく電流が流れる。   After completion of the inspection, as shown in FIG. 8A, the harness H is connected again at the timing t6. In this case, since the residual charge exists in the backup capacitor 132, a current based on the residual charge flows as shown in FIG. 8C.

ここで、ハーネスHを接続する場合、ハーネスHの接続に伴う接触抵抗の変化や、主制御基板101や第2接続ライン146に残留していた電荷等の影響により、瞬間的に大電流が流れるおそれがある。   Here, when the harness H is connected, a large current instantaneously flows due to a change in contact resistance accompanying the connection of the harness H or an influence of electric charge remaining on the main control board 101 or the second connection line 146. There is a fear.

この点、共通経路EL4に制限抵抗152が設けられているため、各素子に残留電荷が残っている状態でハーネスHを接続することによって瞬間的に発生する電流が制限されている。これにより、残留電荷に起因するMPU102の誤動作や破損を回避することができる。   In this regard, since the limiting resistor 152 is provided in the common path EL4, the instantaneously generated current is limited by connecting the harness H in a state where residual charges remain in each element. As a result, malfunction or damage of the MPU 102 due to the residual charge can be avoided.

特に、主制御基板101に制限抵抗152が設けられているため、第2接続ライン146に残留した電荷に基づく電流が制限抵抗152により制限される。これにより、残留した電荷に基づく電流によるMPU102の誤動作等をより好適に抑制することができる。   In particular, since the limiting resistor 152 is provided on the main control board 101, the current based on the charge remaining on the second connection line 146 is limited by the limiting resistor 152. Thereby, malfunction etc. of MPU102 by the electric current based on the remaining electric charge can be suppressed more suitably.

<MPU102にて各種抽選を行うための電気的構成>
次に、MPU102にて各種抽選を行うための電気的な構成について、図9を用いて説明する。
<Electrical configuration for performing various lotteries in the MPU 102>
Next, an electrical configuration for performing various lotteries in the MPU 102 will be described with reference to FIG.

MPU102は遊技に際し各種カウンタ情報を用いて、大当たり発生抽選、メイン表示部43の表示の設定、図柄表示装置41の図柄表示の設定、役物用表示部44の表示の設定などを行う。具体的には、図9に示すように、大当たり発生の抽選に使用する大当たり乱数カウンタC1と、大当たり種別を判定する際に使用する大当たり種別カウンタC2と、図柄表示装置41が外れ変動する際のリーチ発生抽選に使用するリーチ乱数カウンタC3と、大当たり乱数カウンタC1の初期値設定に使用する乱数初期値カウンタCINIと、メイン表示部43及び図柄表示装置41における表示継続時間を決定する変動種別カウンタCSと、を用いる。さらに、下作動口34の電動役物34aを電役開放状態とするか否かの抽選に使用する電役乱数カウンタC4を用いることとしている。なお、上記各カウンタC1〜C3,CINI,CS,C4は、RAM104の抽選カウンタ用バッファ104aに設けられている。   In the game, the MPU 102 uses lots of counter information to perform a jackpot occurrence lottery, a display setting of the main display unit 43, a symbol display setting of the symbol display device 41, a display setting of the accessory display unit 44, and the like. Specifically, as shown in FIG. 9, when the jackpot random number counter C1 used for the lottery in which the jackpot is generated, the jackpot type counter C2 used when determining the jackpot type, and the symbol display device 41 are fluctuated and changed. Reach random number counter C3 used for reach generation lottery, random number initial value counter CINI used for initial value setting of jackpot random number counter C1, and variation type counter CS for determining the display duration in the main display unit 43 and the symbol display device 41 And are used. Furthermore, the electric random number counter C4 used for the lottery to determine whether or not the electric combination 34a of the lower working port 34 is in the electric combination open state is used. The counters C <b> 1 to C <b> 3, CINI, CS, and C <b> 4 are provided in the lottery counter buffer 104 a of the RAM 104.

各カウンタC1〜C3,CINI,CS,C4は、その更新の都度前回値に1が加算され、最大値に達した後0に戻るループカウンタとなっている。各カウンタは短時間間隔で更新される。大当たり乱数カウンタC1、大当たり種別カウンタC2及びリーチ乱数カウンタC3に対応した情報は、上作動口33又は下作動口34への入賞が発生した場合に、取得情報記憶手段としての保留球格納エリア104bに格納される。   Each of the counters C1 to C3, CINI, CS, and C4 is a loop counter that adds 1 to the previous value every time it is updated and returns to 0 after reaching the maximum value. Each counter is updated at short intervals. The information corresponding to the jackpot random number counter C1, the jackpot type counter C2 and the reach random number counter C3 is stored in the reserved ball storage area 104b as an acquisition information storage means when a winning to the upper working port 33 or the lower working port 34 occurs. Stored.

保留球格納エリア104bは、保留用エリアREと、実行エリアAEとを備えている。保留用エリアREは、第1保留エリアRE1、第2保留エリアRE2、第3保留エリアRE3及び第4保留エリアRE4を備えており、上作動口33又は下作動口34への入賞履歴に合わせて、抽選カウンタ用バッファ104aに格納されている大当たり乱数カウンタC1、大当たり種別カウンタC2及びリーチ乱数カウンタC3の各数値情報が保留情報として、いずれかの保留エリアRE1〜RE4に格納される。   The holding ball storage area 104b includes a holding area RE and an execution area AE. The holding area RE includes a first holding area RE1, a second holding area RE2, a third holding area RE3, and a fourth holding area RE4, and matches the winning history to the upper operating port 33 or the lower operating port 34. The numerical information of the jackpot random number counter C1, the jackpot type counter C2 and the reach random number counter C3 stored in the lottery counter buffer 104a is stored in one of the holding areas RE1 to RE4 as holding information.

この場合、第1保留エリアRE1〜第4保留エリアRE4には、上作動口33又は下作動口34への入賞が複数回連続して発生した場合に、第1保留エリアRE1→第2保留エリアRE2→第3保留エリアRE3→第4保留エリアRE4の順に各数値情報が時系列的に格納されていく。このように4つの保留エリアRE1〜RE4が設けられていることにより、上作動口33又は下作動口34への遊技球の入賞履歴が最大4個まで保留記憶されるようになっている。また、保留用エリアREは、保留数記憶エリアNAを備えており、保留数記憶エリアNAには上作動口33又は下作動口34への入賞履歴を保留記憶している数を特定するための情報が格納される。   In this case, in the first reservation area RE1 to the fourth reservation area RE4, when the winning to the upper operation port 33 or the lower operation port 34 is continuously generated a plurality of times, the first reservation area RE1 → the second reservation area. Each numerical information is stored in time series in the order of RE2 → third reserved area RE3 → fourth reserved area RE4. By providing the four holding areas RE1 to RE4 as described above, up to four game balls winning histories to the upper operating port 33 or the lower operating port 34 are stored on hold. The holding area RE includes a holding number storage area NA, and the holding number storage area NA is used to specify the number of winning records stored in the upper operating port 33 or the lower operating port 34 that are stored on hold. Information is stored.

なお、保留記憶可能な数は、4個に限定されることはなく任意であり、2個、3個又は5個以上といったように他の複数であってもよく、単数であってもよい。   Note that the number that can be reserved and stored is not limited to four, but may be any other number such as two, three, or five or more.

実行エリアAEは、メイン表示部43の絵柄の変動表示を開始する際に、保留用エリアREの第1保留エリアRE1に格納された各値を移動させるためのエリアであり、1遊技回の開始に際しては実行エリアAEに記憶されている各種数値情報に基づいて、当否判定などが行われる。   The execution area AE is an area for moving each value stored in the first holding area RE1 of the holding area RE when starting the variable display of the picture on the main display unit 43. Start of one game round At this time, determination of success or failure is performed based on various numerical information stored in the execution area AE.

上記各カウンタについて詳細に説明する。   Each of the counters will be described in detail.

大当たり乱数カウンタC1は、例えば0〜599の範囲内で順に1ずつ加算され、最大値に達した後0に戻る構成となっている。特に大当たり乱数カウンタC1が1周した場合、その時点の乱数初期値カウンタCINIの値が大当たり乱数カウンタC1の初期値として読み込まれる。なお、乱数初期値カウンタCINIは、大当たり乱数カウンタC1と同様のループカウンタである(値=0〜599)。大当たり乱数カウンタC1は定期的に更新され、遊技球が上作動口33又は下作動口34に入賞したタイミングで保留球格納エリア104bに格納される。   The jackpot random number counter C1 is configured such that one by one is added in order within a range of 0 to 599, for example, and after reaching the maximum value, returns to 0. Particularly when the jackpot random number counter C1 makes one round, the value of the random number initial value counter CINI at that time is read as the initial value of the jackpot random number counter C1. The random number initial value counter CINI is a loop counter similar to the jackpot random number counter C1 (value = 0 to 599). The big hit random number counter C1 is periodically updated and stored in the reserved ball storage area 104b at the timing when the game ball wins the upper operation port 33 or the lower operation port 34.

大当たり当選となる乱数の値は、ROM103における当否情報群記憶手段としての当否テーブル記憶エリア103aに当否テーブル(当否情報群)として記憶されている。当否テーブルとしては、低確率モード用の当否テーブル(低確率用当否情報群)と、高確率モード用の当否テーブル(高確率用当否情報群)とが設定されている。つまり、本パチンコ機10は、当否抽選手段における抽選モードとして、低確率モード(低確率状態)と高確率モード(高確率状態)とが設定されている。   The value of the random number for winning the jackpot is stored as a success / failure table (availability information group) in a success / failure table storage area 103a as a success / failure information group storage means in the ROM 103. As the success / failure table, a success / failure table for the low probability mode (low probability success / failure information group) and a high probability mode's success / failure table (high probability success / failure information group) are set. That is, in the present pachinko machine 10, a low probability mode (low probability state) and a high probability mode (high probability state) are set as the lottery mode in the winning lottery means.

上記抽選に際して低確率モード用の当否テーブルが参照されることとなる遊技状態下では、大当たり当選となる乱数の数は2個である。一方、上記抽選に際して高確率モード用の当否テーブルが参照されることとなる遊技状態下では、大当たり当選となる乱数の数は20個である。なお、低確率モードよりも高確率モードの方の当選確率が高くなるのであれば、上記当選となる乱数の数は任意である。   In the gaming state in which the winning / failing table for the low probability mode is referred to at the time of the lottery, the number of random numbers that win the jackpot is two. On the other hand, in the gaming state in which the winning / failing table for the high probability mode is referred to at the time of the lottery, the number of random numbers that will win the jackpot is 20. If the winning probability in the high probability mode is higher than that in the low probability mode, the number of random numbers to be won is arbitrary.

大当たり種別カウンタC2は、0〜29の範囲内で順に1ずつ加算され、最大値に達した後0に戻る構成となっている。大当たり種別カウンタC2は定期的に更新され、遊技球が上作動口33又は下作動口34に入賞したタイミングで保留球格納エリア104bに格納される。   The jackpot type counter C2 is configured so that 1 is added in order within a range of 0 to 29, and after reaching the maximum value, it returns to 0. The big hit type counter C2 is periodically updated and stored in the holding ball storage area 104b at the timing when the game ball wins the upper operation port 33 or the lower operation port 34.

本パチンコ機10では、複数の大当たり結果が設定されており、大当たり種別カウンタC2はこれら複数の大当たり結果のいずれかに振り分けるのに用いられる。   In the pachinko machine 10, a plurality of jackpot results are set, and the jackpot type counter C2 is used to distribute to any of the plurality of jackpot results.

複数の大当たり結果は、(1)開閉実行モードにおける可変入賞装置32の開閉制御の態様、(2)開閉実行モード終了後の当否抽選手段における抽選モード、(3)開閉実行モード終了後の下作動口34の電動役物34aにおけるサポートモード、という3つの条件に差異を設けることにより、区別される。   The plurality of jackpot results are: (1) the mode of opening / closing control of the variable winning device 32 in the opening / closing execution mode, (2) the lottery mode in the winning lottery means after the opening / closing execution mode ends, and (3) the lower operation after the opening / closing execution mode ends. A distinction is made by providing a difference in the three conditions of the support mode of the electric accessory 34a of the mouth 34.

開閉実行モードにおける可変入賞装置32の開閉制御の態様としては、開閉実行モードが開始されてから終了するまでの間における可変入賞装置32への入賞の発生頻度が、相対的に高低となるように高頻度入賞モードと低頻度入賞モードとが設定されている。具体的には、高頻度入賞モード及び低頻度入賞モードのいずれであっても、予め定められた回数のラウンド遊技を上限として実行される。   As an aspect of the opening / closing control of the variable winning device 32 in the opening / closing execution mode, the frequency of occurrence of winning in the variable winning device 32 between the start and end of the opening / closing execution mode is relatively high and low. A high frequency winning mode and a low frequency winning mode are set. Specifically, in any of the high-frequency winning mode and the low-frequency winning mode, the game is executed with a predetermined number of round games as an upper limit.

ここで、ラウンド遊技とは、予め定められた上限継続時間(上限継続期間)が経過すること、及び予め定められた上限個数の遊技球が可変入賞装置32に入賞することのいずれか一方の条件が満たされるまで継続する遊技のことである。また、大当たり結果が契機となった開閉実行モードにおけるラウンド遊技の回数は、その移行の契機となった大当たり結果の種類がいずれであっても固定ラウンド回数で同一となっている。具体的には、いずれの大当たり結果となった場合であっても、ラウンド遊技の上限回数は15ラウンド(15R)に設定されている。   Here, the round game is one of the conditions that a predetermined upper limit duration (upper limit duration) elapses and that a predetermined upper limit number of game balls win the variable winning device 32. A game that continues until is satisfied. In addition, the number of round games in the opening / closing execution mode triggered by the jackpot result is the same for a fixed number of rounds regardless of the type of jackpot result triggered by the transition. Specifically, the upper limit number of round games is set to 15 rounds (15R) regardless of which jackpot result is obtained.

また、本パチンコ機10では、可変入賞装置32の1回の開放態様が、可変入賞装置32が開放されてから閉鎖されるまでの開放継続時間(開放継続期間)を相違させて、複数種類設定されている。詳細には、開放継続時間が長時間である29secに設定された長時間態様(長期間態様)と、開放継続時間が上記長時間よりも短い短時間である0.06secに設定された短時間態様(短期間態様)と、が設定されている。   Further, in this pachinko machine 10, one opening mode of the variable winning device 32 is set in a plurality of types with different opening durations (opening durations) from when the variable winning device 32 is opened until it is closed. Has been. Specifically, a long-time mode (long-term mode) set to 29 seconds, which is a long open duration, and a short time set to 0.06 sec, which is a short time shorter than the above-mentioned long time, A mode (short-term mode) is set.

本パチンコ機10では、発射操作装置55が遊技者により操作されている状況では、0.6secに1個の遊技球が遊技領域に向けて発射されるように遊技球発射機構51が駆動制御される。また、ラウンド遊技は終了条件の上限個数が9個に設定されている。そうすると、上記開放態様のうち長時間態様では、遊技球の発射周期と1回のラウンド遊技との積よりも長い時間の開放継続時間が設定されていることとなる。一方、短時間態様では、遊技球の発射周期と1回のラウンド遊技との積よりも短い時間、より詳細には、遊技球の発射周期よりも短い時間の開放継続時間が設定されている。したがって、長時間態様で可変入賞装置32の1回の開放が行われた場合には、可変入賞装置32に対して、1回のラウンド遊技における上限個数分の入賞が発生することが期待される。一方、短時間態様で可変入賞装置32の1回の開放が行われた場合には、可変入賞装置32への入賞が発生しないこと又は入賞が発生するとしても1個程度となることが期待される。   In the present pachinko machine 10, when the launch operation device 55 is operated by the player, the game ball launching mechanism 51 is driven and controlled so that one game ball is launched toward the game area in 0.6 sec. The In the round game, the upper limit number of end conditions is set to nine. Then, in the long time mode among the above open modes, the open duration time is set longer than the product of the game ball firing period and one round game. On the other hand, in the short-time mode, an opening continuation time is set that is shorter than the product of the game ball launch cycle and one round game, more specifically, shorter than the game ball launch cycle. Therefore, when the variable winning device 32 is released once in a long-time manner, it is expected that the upper limit number of winnings in one round game will be generated for the variable winning device 32. . On the other hand, when the variable prize winning device 32 is opened once in a short time mode, it is expected that no prize will be given to the variable prize winning device 32 or even if a prize is generated. The

高頻度入賞モードでは、各ラウンド遊技において長時間態様による可変入賞装置32の開放が1回行われる。一方、低頻度入賞モードでは、各ラウンド遊技において短時間態様による可変入賞装置32の開放が1回行われる。   In the high-frequency winning mode, the variable winning device 32 is opened once in each round game in a long-time manner. On the other hand, in the low-frequency winning mode, the variable winning device 32 is opened once in a short time mode in each round game.

なお、高頻度入賞モード及び低頻度入賞モードにおける可変入賞装置32の開閉回数、ラウンド遊技の回数、1回の開放に対する開放継続時間及び1回のラウンド遊技における上限個数は、高頻度入賞モードの方が低頻度入賞モードよりも、開閉実行モードが開始されてから終了するまでの間における可変入賞装置32への入賞の発生頻度が高くなるのであれば、上記の値に限定されることはなく任意である。   The number of opening / closing of the variable winning device 32 in the high-frequency winning mode and the low-frequency winning mode, the number of round games, the opening duration for one opening, and the upper limit number in one round game are those in the high-frequency winning mode. However, the value is not limited to the above value as long as the frequency of occurrence of winning in the variable winning device 32 is higher than that in the low-frequency winning mode until the opening / closing execution mode starts and ends. It is.

下作動口34の電動役物34aにおけるサポートモードとしては、遊技領域に対して同様の態様で遊技球の発射が継続されている状況で比較した場合に、下作動口34の電動役物34aが単位時間当たりに開放状態となる頻度が相対的に高低となるように、高頻度サポートモード(高頻度サポート状態又は高頻度ガイド状態)と低頻度サポートモード(低頻度サポート状態又は低頻度ガイド状態)とが設定されている。   As a support mode for the electric combination 34a of the lower working port 34, the electric combination 34a of the lower working port 34 is compared when the game ball is continuously being fired in the same manner with respect to the game area. High frequency support mode (high frequency support state or high frequency guide state) and low frequency support mode (low frequency support state or low frequency guide state) so that the frequency of the open state per unit time is relatively high or low. And are set.

具体的には、低頻度サポートモードと高頻度サポートモードとでは、電役乱数カウンタC4を用いた電動役物開放抽選における電役開放当選となる確率は同一(例えば、共に4/5)となっている。一方、高頻度サポートモードでは低頻度サポートモードよりも、電役開放当選となった際に電動役物34aが開放状態となる回数が多く設定されており、さらに1回の開放時間が長く設定されている。この場合、高頻度サポートモードにおいて電役開放当選となり電動役物34aの開放状態が複数回発生する場合において、1回の開放状態が終了してから次の開放状態が開始されるまでの閉鎖時間は、1回の開放時間よりも短く設定されている。さらにまた、高頻度サポートモードでは低頻度サポートモードよりも、1回の電動役物開放抽選が行われてから次の電動役物開放抽選が行われる上で最低限確保される確保時間として、短い時間が選択されるように設定されている。   Specifically, in the low-frequency support mode and the high-frequency support mode, the probability of winning the winning combination in the electric combination opening lottery using the electric role random number counter C4 is the same (for example, both are 4/5). ing. On the other hand, in the high frequency support mode, the number of times that the electric accessory 34a is in the open state when the electrification release is elected is set more than in the low frequency support mode, and the opening time for one time is set longer. ing. In this case, in the high frequency support mode, when the electrification opening is elected and the opening state of the electric accessory 34a occurs a plurality of times, the closing time from the end of one opening state to the start of the next opening state Is set shorter than one opening time. Furthermore, in the high-frequency support mode, the minimum secured time is secured when the next electric-power-member release lottery is performed after one electric-power-member open lottery is performed, compared to the low-frequency support mode. The time is set to be selected.

上記のように高頻度サポートモードでは、低頻度サポートモードよりも下作動口34への入賞が発生する確率が高くなる。換言すれば、低頻度サポートモードでは、下作動口34よりも上作動口33への入賞が発生する確率が高くなるが、高頻度サポートモードでは、上作動口33よりも下作動口34への入賞が発生する確率が高くなる。そして、下作動口34への入賞が発生した場合には、所定個数の遊技球の払出が実行されるため、高頻度サポートモードでは、遊技者は持ち球をあまり減らさないようにしながら遊技を行うことができる。   As described above, in the high frequency support mode, there is a higher probability of winning a prize for the lower working port 34 than in the low frequency support mode. In other words, in the low frequency support mode, there is a higher probability that a prize will be given to the upper working port 33 than to the lower working port 34, but in the high frequency support mode, the lower working port 34 is connected to the lower working port 34. The probability of winning a prize increases. When a winning is made to the lower working port 34, a predetermined number of game balls are paid out. Therefore, in the high frequency support mode, the player plays a game while not reducing the number of possessed balls so much. be able to.

なお、高頻度サポートモードを低頻度サポートモードよりも単位時間当たりに電役開放状態となる頻度を高くする上での構成は、上記のものに限定されることはなく、例えば電動役物開放抽選における電役開放当選となる確率を高くする構成としてもよい。また、1回の電動役物開放抽選が行われてから次の電動役物開放抽選が行われる上で確保される確保時間(例えば、スルーゲート35への入賞に基づき役物用表示部44にて実行される変動表示の時間)が複数種類用意されている構成においては、高頻度サポートモードでは低頻度サポートモードよりも、短い確保時間が選択され易い又は平均の確保時間が短くなるように設定されていてもよい。さらには、開放回数を多くする、開放時間を長くする、1回の電動役物開放抽選が行われてから次の電動役物開放抽選が行われる上で確保される確保時間を短くする(すなわち、役物用表示部44における1回の変動表示時間を短くする)、係る確保時間の平均時間を短くする及び当選確率を高くするのうち、いずれか1条件又は任意の組み合わせの条件を適用することで、低頻度サポートモードに対する高頻度サポートモードの有利性を高めてもよい。   The configuration for increasing the frequency at which the high frequency support mode is set to the power release state per unit time as compared with the low frequency support mode is not limited to the above-described configuration, for example, the electric component release lottery It is good also as a structure which raises the probability that it will be elected electrification opening. In addition, a secured time (e.g., on the display part 44 for an accessory based on a winning to the through gate 35) that is secured after the next electric character opening lottery is performed after the electric character releasing lottery is performed once. In the configuration in which multiple types of variable display time) are prepared, the short support time is more easily selected in the high frequency support mode or the average secure time is shorter than in the low frequency support mode. May be. Further, the number of times of opening is increased, the opening time is lengthened, and the secured time that is secured when the next electric winning combination opening lottery is performed after the first electric winning combination releasing lottery is shortened (that is, , Shorten the one time variable display time in the display 44 for an accessory), shorten the average time of the reserved time and increase the winning probability, apply any one condition or any combination of conditions Thus, the advantage of the high frequency support mode over the low frequency support mode may be increased.

大当たり種別カウンタC2に対する遊技結果の振分先は、ROM103における振分情報群記憶手段としての振分テーブル記憶エリア103bに振分テーブル(振分情報群)として記憶されている。そして、かかる振分先として、最有利大当たり結果(高確率対応特別遊技結果)と、高入賞低確大当たり結果(低確率対応特別遊技結果)と、低入賞低確大当たり結果(明示低確率対応遊技結果)と、低入賞高確大当たり結果(明示高確率対応遊技結果又は突然確変状態となる結果)と、が設定されている。   The game result distribution destination for the big hit type counter C2 is stored as a distribution table (distribution information group) in the distribution table storage area 103b as the distribution information group storage means in the ROM 103. Then, as such distribution destinations, the most advantageous jackpot result (high probability corresponding special game result), high winning low probability big winning result (low probability corresponding special gaming result), low winning low probability big hit result (explicit low probability corresponding game) Result) and a low winning high probability big hit result (a game result corresponding to an explicit high probability or a result that suddenly changes into a probability state) are set.

最有利大当たり結果は、開閉実行モードが高頻度入賞モードとなり、さらに開閉実行モードの終了後には、当否抽選モードが高確率モードとなるとともに、サポートモードが高頻度サポートモードとなる大当たり結果である。これら高確率モード及び高頻度サポートモードは、当否抽選における抽選結果が大当たり当選となり、それによる大当たり状態に移行するまで継続する。   The most advantageous jackpot result is a jackpot result in which the opening / closing execution mode becomes the high-frequency winning mode, and after the opening / closing execution mode ends, the winning / raising lottery mode becomes the high probability mode and the support mode becomes the high-frequency support mode. These high-probability mode and high-frequency support mode are continued until the lottery result in the success / failure lottery wins a big win and the game shifts to a big win state.

高入賞低確大当たり結果は、開閉実行モードが高頻度入賞モードとなり、さらに開閉実行モードの終了後には、当否抽選モードが低確率モードとなるとともに、サポートモードが高頻度サポートモードとなる大当たり結果である。但し、この高頻度サポートモードは、移行後において遊技回数が第1終了基準回数(具体的には、100回)に達した場合に低頻度サポートモードに移行する。   The high winning low probability big hit result is a big hit result in which the open / close execution mode becomes the high frequency win mode, and after the open / close execution mode ends, the winning lottery mode becomes the low probability mode and the support mode becomes the high frequency support mode. is there. However, the high-frequency support mode shifts to the low-frequency support mode when the number of games reaches the first end reference number (specifically, 100 times) after the shift.

低入賞低確大当たり結果は、開閉実行モードが低頻度入賞モードとなり、さらに開閉実行モードの終了後には、当否抽選モードが低確率モードとなるとともに、サポートモードが高頻度サポートモードとなる大当たり結果である。但し、この高頻度サポートモードは、移行後において遊技回数が第1終了基準回数とは異なる第2終了基準回数(具体的には、50回)に達した場合に低頻度サポートモードに移行する。   The low winning low probability big hit result is a big hit result in which the open / close execution mode becomes the low frequency winning mode, and after the open / close execution mode ends, the winning lottery mode becomes the low probability mode and the support mode becomes the high frequency support mode. is there. However, the high-frequency support mode shifts to the low-frequency support mode when the number of games reaches the second end reference number (specifically, 50 times) different from the first end reference number after the shift.

低入賞高確大当たり結果は、開閉実行モードが低頻度入賞モードとなり、さらに開閉実行モードの終了後には、当否抽選モードが高確率モードとなる大当たり結果である。高確率モードは、当否抽選における抽選結果が大当たり当選となり、それによる大当たり状態に移行するまで継続する。   The low winning high probability big hit result is a big hit result in which the opening / closing execution mode becomes the low frequency winning mode, and the winning lottery mode becomes the high probability mode after the opening / closing execution mode ends. The high-probability mode is continued until the lottery result in the success / failure lottery becomes a big win and the game shifts to the big win state.

なお、上記各遊技状態との関係で通常遊技状態とは、開閉実行モードではなく、さらに当否抽選モードが低確率モードであり、サポートモードが低頻度サポートモードである状態をいう。   Note that the normal game state in relation to each of the above-described game states refers to a state in which the success / failure lottery mode is the low probability mode and the support mode is the low frequency support mode, not the open / close execution mode.

振分テーブルでは、「0〜29」の大当たり種別カウンタC2の値のうち、「0〜9」が高入賞低確大当たり結果に対応しており、「10〜11」が低入賞低確大当たり結果に対応しており、「12〜14」が低入賞高確大当たり結果に対応しており、「15〜29」が最有利大当たり結果に対応している。   In the distribution table, among the values of the big win type counter C2 of “0 to 29”, “0 to 9” corresponds to the high winning low probability winning result, and “10 to 11” is the low winning low likelihood winning result. "12-14" corresponds to the low winning high-precision jackpot result, and "15-29" corresponds to the most advantageous jackpot result.

なお、高確大当たり結果の一種として、開閉実行モードが低頻度入賞モードとなり、さらに開閉実行モードの終了後には、当否抽選モードが高確率モードとなるとともに、サポートモードがそれまでのモードに維持されることとなる非明示の低入賞高確大当たり結果(非明示高確率対応遊技結果又は潜伏確変状態となる結果)が含まれていてもよい。この場合、大当たり結果のさらなる多様化が図られる。   As a kind of high-accuracy big hit result, the open / close execution mode becomes the low-frequency winning mode, and after the open / close execution mode ends, the winning lottery mode becomes the high probability mode, and the support mode is maintained in the previous mode. An implicit low winning high probability jackpot result (a game result corresponding to an implicit high probability or a result of a latent probability changing state) may be included. In this case, the jackpot result can be further diversified.

さらにまた、当否抽選における外れ結果の一種として、低頻度入賞モードの開閉実行モードに移行するとともに、その終了後において当否抽選モード及びサポートモードの移行が発生しない特別外れ結果が含まれていてもよい。上記のような非明示の低入賞高確大当たり結果と特別外れ結果との両方が設定されている構成においては、開閉実行モードが低頻度入賞モードに移行すること、及びサポートモードがそれまでのモードに維持されることで共通している。一方、当否抽選モードの移行態様が異なっていることにより、例えば通常遊技状態において非明示の低入賞高確大当たり結果又は特別外れ結果の一方が発生した場合に、それが実際にいずれの結果に対応しているのかを遊技者に予測させることが可能となる。   Furthermore, as a kind of losing result in the winning / losing lottery, there may be included a special losing result that shifts to the opening / closing execution mode of the low-frequency winning mode and that does not shift to the winning / losing lottery mode and the support mode after the completion. . In the configuration where both the above-mentioned non-explicit low winning high-probability results and special out-of-game results are set, the switching execution mode shifts to the low-frequency winning mode, and the support mode is the previous mode. It is common to be maintained. On the other hand, due to the difference in the transition mode of the winning / failing lottery mode, for example, when one of an unspecified low winning high probability winning result or a special losing result occurs in the normal gaming state, it actually corresponds to any result It is possible to make the player predict whether the player is doing.

MPU102は、振分テーブルを参照することにより、大当たり種別カウンタC2に対応した大当たり結果を特定し、その特定された大当たり結果に対応した大当たりフラグを、RAM104にセットする。これにより、大当たりフラグの有無を確認することにより、大当たりであるか否かを特定することができ、大当たりフラグがある場合にはその種別を確認することにより、大当たり結果の種別を特定することができる。   The MPU 102 identifies the jackpot result corresponding to the jackpot type counter C <b> 2 by referring to the distribution table, and sets a jackpot flag corresponding to the identified jackpot result in the RAM 104. In this way, it is possible to specify whether or not the jackpot flag is determined by checking the presence or absence of the jackpot flag. If there is a jackpot flag, the type of the jackpot result can be specified by checking the type. it can.

リーチ乱数カウンタC3は、例えば0〜238の範囲内で順に1ずつ加算され、最大値に達した後0に戻る構成となっている。リーチ乱数カウンタC3は定期的に更新され、遊技球が上作動口33又は下作動口34に入賞したタイミングで保留球格納エリア104bに格納される。   For example, the reach random number counter C3 is incremented one by one within a range of 0 to 238, for example, and reaches a maximum value and then returns to 0. The reach random number counter C3 is periodically updated and stored in the reserved ball storage area 104b at the timing when the game ball wins the upper operation port 33 or the lower operation port 34.

ここで、本パチンコ機10には、図柄表示装置41における表示演出の一種としてリーチ表示が設定されている。リーチ表示とは、図柄(絵柄)の変動表示(又は可変表示)を行うことが可能な図柄表示装置41を備え、可変入賞装置32の開閉実行モードが高頻度入賞モードとなる遊技回では変動表示後の停止表示結果が特別表示結果となる遊技機において、図柄表示装置41における図柄(絵柄)の変動表示(又は可変表示)が開始されてから停止表示結果が導出表示される前段階で、前記特別表示結果となり易い変動表示状態であると遊技者に思わせるための表示状態をいう。   Here, in the pachinko machine 10, reach display is set as a kind of display effect in the symbol display device 41. The reach display includes a symbol display device 41 capable of performing variable display (or variable display) of symbols (patterns), and variable display in game times in which the opening / closing execution mode of the variable winning device 32 is the high-frequency winning mode. In the gaming machine in which the subsequent stop display result is a special display result, the stage before the stop display result is derived and displayed after the variable display (or variable display) of the symbol (picture) in the symbol display device 41 is started, This means a display state for making the player think that a variable display state is likely to result in a special display result.

リーチ表示には、図柄表示装置41の表示画面に表示される複数の図柄列のうち一部の図柄列について図柄を停止表示させることで、高頻度入賞モードの発生に対応した大当たり図柄の組み合わせが成立する可能性があるリーチ図柄の組み合わせを表示し、その状態で残りの図柄列において図柄の変動表示を行う表示状態が含まれる。また、上記のようにリーチ図柄の組み合わせを表示した状態で、残りの図柄列において図柄の変動表示を行うとともに、その背景画像において所定のキャラクタなどを動画として表示することによりリーチ演出を行うものや、リーチ図柄の組み合わせを縮小表示させる又は非表示とした上で、表示画面の略全体において所定のキャラクタなどを動画として表示することによりリーチ演出を行うものが含まれる。   In the reach display, a combination of jackpot symbols corresponding to the occurrence of the high-frequency winning mode is obtained by stopping and displaying symbols for some of the symbol rows displayed on the display screen of the symbol display device 41. A display state is displayed in which combinations of reach symbols that may be established are displayed, and in that state, symbols in the remaining symbol rows are displayed in a variable manner. In addition, in the state where the combination of reach symbols is displayed as described above, the variation display of symbols is performed in the remaining symbol columns, and a reach effect is performed by displaying a predetermined character or the like as a moving image in the background image. In addition, there are those that perform a reach effect by displaying a predetermined character or the like as a moving image on substantially the entire display screen after reducing or not displaying a combination of reach symbols.

リーチ表示は、高頻度入賞モードとなる開閉実行モードに移行する遊技回では、リーチ乱数カウンタC3の値に関係なく実行される。また、開閉実行モードに移行しない遊技回では、ROM103のリーチ用テーブル記憶エリア103cに記憶されたリーチ用テーブルを参照して、所定のタイミングで取得したリーチ乱数カウンタC3がリーチ表示の発生に対応している場合に実行される。   The reach display is executed regardless of the value of the reach random number counter C3 in the game times that shift to the opening / closing execution mode that becomes the high-frequency winning mode. In game times that do not shift to the open / close execution mode, the reach random number counter C3 acquired at a predetermined timing with reference to the reach table stored in the reach table storage area 103c of the ROM 103 corresponds to the occurrence of reach display. Will be executed if.

変動種別カウンタCSは、例えば0〜198の範囲内で順に1ずつ加算され、最大値に達した後0に戻る構成となっている。変動種別カウンタCSは、後述するメイン処理及びタイマ割込み処理のそれぞれにて更新され、メイン表示部43における絵柄の変動表示の開始時及び図柄表示装置41による図柄の変動開始時における変動パターンの決定に際して変動種別カウンタCSの値が取得される。   The variation type counter CS is, for example, incremented by 1 within a range of 0 to 198, and returns to 0 after reaching the maximum value. The variation type counter CS is updated in each of a main process and a timer interrupt process, which will be described later, and at the time of determining a variation pattern at the time of starting the variation display of the pattern on the main display unit 43 and at the time of starting the variation of the symbol by the symbol display device 41. The value of the variation type counter CS is acquired.

なお、変動パターンには、メイン表示部43における絵柄の変動表示時間(表示継続期間)と、図柄表示装置41における図柄の変動表示時間(表示継続期間)とが含まれる。すなわち、変動種別カウンタCSは、上記各変動表示時間を決定するのに用いられるカウンタであるとも言える。   The variation pattern includes a variation display time (display duration) of the pattern on the main display unit 43 and a variation display time (display duration) of the symbol on the symbol display device 41. That is, it can be said that the variation type counter CS is a counter used for determining each variation display time.

電役乱数カウンタC4は、例えば、0〜250の範囲内で順に1ずつ加算され、最大値に達した後0に戻る構成となっている。電役乱数カウンタC4は定期的に更新され、スルーゲート35に遊技球が入賞したタイミングでRAM104に設けられた電役保留エリア104cに格納される。そして、所定のタイミングにおいて、その格納された電役乱数カウンタC4の値によって電動役物34aを開放状態に制御するか否かの抽選が行われる。   For example, the electronic random number counter C4 is incremented by 1 in the range of 0 to 250, and returns to 0 after reaching the maximum value. The electronic combination random number counter C4 is periodically updated and stored in an electronic combination holding area 104c provided in the RAM 104 at a timing when a game ball wins the through gate 35. Then, at a predetermined timing, a lottery is performed as to whether or not to control the electric accessory 34a to the open state based on the value of the stored electric random number counter C4.

ここで、RAM104には、遊技情報格納エリア104dが設けられている。遊技情報格納エリア104dには、現状の遊技状態を特定するための情報、具体的には、開閉実行モードであるか否かを特定するための情報、当否抽選モードを特定するための情報、サポートモードを特定するための情報、大当たりフラグ、賞球コマンドに関する情報等が記憶されている。これにより、MPU102は、遊技情報格納エリア104dに格納されている情報に基づいて、現状の遊技状態を把握することができる。   Here, the RAM 104 is provided with a game information storage area 104d. In the game information storage area 104d, information for specifying the current game state, specifically, information for specifying whether or not it is the open / close execution mode, information for specifying the winning / losing lottery mode, support Information for specifying a mode, a jackpot flag, information on a prize ball command, and the like are stored. Thereby, MPU102 can grasp | ascertain the present game state based on the information stored in the game information storage area 104d.

<MPU102にて実行される各種処理について>
次に、MPU102にて遊技を進行させるために実行される各処理を説明する。かかるMPU102の処理としては大別して、電源投入に伴い起動されるメイン処理と、定期的に(本実施形態では4msec周期で)起動されるタイマ割込み処理とがある。
<About various processes executed by the MPU 102>
Next, each process performed in order to advance a game in MPU102 is demonstrated. The processing of the MPU 102 is broadly classified into main processing that is started when the power is turned on and timer interrupt processing that is started periodically (in this embodiment, at a cycle of 4 msec).

ここで、MPU102は、電断状態においてリセット回路153からのリセット信号を常時監視している。そして、MPU102は、リセット信号が立ち下がることに基づいて、電源投入がなされたと判断して、メイン処理を実行する。   Here, the MPU 102 constantly monitors the reset signal from the reset circuit 153 in the power interruption state. Then, the MPU 102 determines that the power is turned on based on the fall of the reset signal, and executes the main process.

<メイン処理>
先ず、図10のフローチャートを参照しながらメイン処理を説明する。
<Main processing>
First, the main process will be described with reference to the flowchart of FIG.

先ずステップS101では、電源投入ウェイト処理を実行する。当該電源投入ウェイト処理では、例えばメイン処理が起動されてから1secが経過するまで次の処理に進行することなく待機する。続くステップS102ではRAM104のアクセスを許可するとともに、ステップS103にてMPU102の内部機能レジスタの設定を行う。   First, in step S101, power-on wait processing is executed. In the power-on wait process, for example, the process waits without progressing to the next process until 1 sec elapses after the main process is activated. In the subsequent step S102, access to the RAM 104 is permitted, and in step S103, the internal function register of the MPU 102 is set.

その後、ステップS104では、電源及び発射制御基板121に設けられたRAM消去スイッチ135が手動操作されているか否かを判定し、続くステップS105では、RAM104の停電フラグ格納エリア104eに停電フラグがセットされているか否かを判定する。停電フラグは、MPU102が遊技に関する処理(タイマ割込み処理)を実行している状況にて停電が発生した場合にセットされるフラグである。   Thereafter, in step S104, it is determined whether or not the RAM erase switch 135 provided on the power supply and launch control board 121 is manually operated. In subsequent step S105, the power failure flag is set in the power failure flag storage area 104e of the RAM 104. It is determined whether or not. The power failure flag is a flag that is set when a power failure occurs in a situation where the MPU 102 is executing a game-related process (timer interrupt process).

また、ステップS106ではチェックサムを算出するチェックサム算出処理を実行し、続くステップS107ではそのチェックサムが電源遮断時に保存したチェックサムと一致するか否か、すなわち記憶保持されたデータの有効性を判定する。   In step S106, a checksum calculation process for calculating a checksum is executed. In subsequent step S107, whether or not the checksum matches the checksum stored when the power is turned off, that is, the validity of the stored data is checked. judge.

本パチンコ機10では、例えば遊技ホールの営業開始時など、電源投入時にRAMデータを初期化する場合にはRAM消去スイッチ135を押しながら電源が投入される。したがって、RAM消去スイッチ135が押されていれば、ステップS108の処理に移行する。また、電源遮断の発生情報が設定されていない場合や、チェックサムにより記憶保持されたデータの異常が確認された場合も同様にステップS108の処理に移行する。ステップS108では、RAM104の初期化として当該RAM104に記憶されている各種情報をクリアする。その後、ステップS109に進む。   In the pachinko machine 10, for example, when RAM data is initialized when the power is turned on, such as when a game hall starts business, the power is turned on while the RAM erase switch 135 is pressed. Therefore, if the RAM erase switch 135 is pressed, the process proceeds to step S108. Similarly, when the information on occurrence of power shutdown is not set, or when an abnormality of data stored and held is confirmed by the checksum, the process proceeds to step S108. In step S108, various information stored in the RAM 104 is cleared as initialization of the RAM 104. Thereafter, the process proceeds to step S109.

一方、RAM消去スイッチ135が押されていない場合には、停電フラグがセットされていること、及びチェックサムが正常であることを条件に、ステップS108の処理を実行することなくステップS109に進む。ステップS109では、電源投入設定処理を実行する。電源投入設定処理では、停電フラグの初期化といったRAM104の所定のエリアを初期値に設定するとともに、現状の遊技状態を認識させるために現状の遊技状態に対応したコマンドを音声発光制御装置72に送信する。また、タイマ割込み処理の発生を許可するために割込み許可の設定を行う。   On the other hand, if the RAM erase switch 135 has not been pressed, the process proceeds to step S109 without executing the process of step S108 on condition that the power failure flag is set and the checksum is normal. In step S109, a power-on setting process is executed. In the power-on setting process, a predetermined area of the RAM 104 such as initialization of a power failure flag is set to an initial value, and a command corresponding to the current gaming state is transmitted to the sound emission control device 72 in order to recognize the current gaming state. To do. In addition, an interrupt permission is set to permit the generation of timer interrupt processing.

その後、ステップS110〜ステップS112の残余処理に進む。つまり、MPU102はタイマ割込み処理を定期的に実行する構成であるが、1のタイマ割込み処理と次のタイマ割込み処理との間に残余時間が生じることとなる。この残余時間は各タイマ割込み処理の処理完了時間に応じて変動することとなるが、かかる不規則な時間を利用してステップS110〜ステップS112の残余処理を繰り返し実行する。この点、ステップS110〜ステップS112の残余処理は、非定期的に実行される非定期処理であると言える。   Then, it progresses to the residual process of step S110-step S112. That is, the MPU 102 is configured to periodically execute the timer interrupt process, but a remaining time is generated between one timer interrupt process and the next timer interrupt process. The remaining time varies depending on the processing completion time of each timer interruption process, but the remaining processes in steps S110 to S112 are repeatedly executed using such irregular time. In this regard, it can be said that the remaining processes in steps S110 to S112 are non-periodic processes that are performed irregularly.

残余処理では、先ずステップS110にて、タイマ割込み処理の発生を禁止するために割込み禁止の設定を行う。続くステップS111では、変動種別カウンタCS及び乱数初期値カウンタCINIの更新処理を実行する。これらの更新処理では、RAM104の対応するカウンタから現状の数値情報を読み出し、その読み出した数値情報を1加算する処理を実行した後に、読み出し元のカウンタに上書きする処理を実行する。この場合、カウンタ値が最大値に達した際それぞれ「0」にクリアする。その後、ステップS112にて、タイマ割込み処理の発生を禁止している状態から許可する状態へ切り換える割込み許可の設定を行う。ステップS112の処理を実行したら、ステップS110に戻り、ステップS110〜ステップS112の処理を繰り返す。   In the remaining process, first, in step S110, an interrupt prohibition setting is performed to prohibit the generation of the timer interrupt process. In subsequent step S111, update processing of the variation type counter CS and the random number initial value counter CINI is executed. In these update processes, the current numerical information is read from the corresponding counter in the RAM 104, and the process of adding 1 to the read numerical information is executed, and then the process of overwriting the read-out counter is executed. In this case, each counter value is cleared to “0” when it reaches the maximum value. Thereafter, in step S112, an interrupt permission setting for switching from a state in which the generation of the timer interrupt process is prohibited to a state in which it is permitted is performed. If the process of step S112 is performed, it will return to step S110 and will repeat the process of step S110-step S112.

ここで、上記のように残余処理では、割込み禁止の処理及び割込み許可の処理に挟まれるようにして変動種別カウンタCS及び乱数初期値カウンタCINIの更新処理が設定されているのみであるため、タイマ割込み処理が開始されるタイミングは常にステップS110の直前となる。そうすると、タイマ割込み処理が終了した後は常にステップS110から開始すればよいこととなり、タイマ割込み処理後の戻りアドレスが一義的なものとなる。よって、タイマ割込み処理の開始に際して現状の戻りアドレスを記憶する必要はなく、タイマ割込み処理の開始に際しての処理負荷が軽減される。   Here, as described above, in the remaining process, only the update process of the variation type counter CS and the random number initial value counter CINI is set so as to be sandwiched between the interrupt disable process and the interrupt enable process. The timing at which the interrupt process is started is always immediately before step S110. Then, after the timer interrupt process is completed, it is only necessary to start from step S110, and the return address after the timer interrupt process is unambiguous. Therefore, it is not necessary to store the current return address at the start of the timer interrupt process, and the processing load at the start of the timer interrupt process is reduced.

また、MPU102において所定のデータの演算を行っている途中でタイマ割込み処理が発生することもないため、タイマ割込み処理の開始に際してMPU102のレジスタにその時点で格納されているデータのRAM104への退避処理を実行する必要がなく、同様にタイマ割込み処理の終了に際してMPU102のレジスタへのデータの復帰処理を実行する必要がない。よって、タイマ割込み処理の開始に際しての処理負荷が軽減されるとともに、タイマ割込み処理の終了に際しての処理負荷も軽減される。   In addition, since the timer interrupt process does not occur during the calculation of predetermined data in the MPU 102, the save process to the RAM 104 of the data stored at that time in the register of the MPU 102 at the start of the timer interrupt process Similarly, there is no need to execute the process of restoring data to the register of the MPU 102 when the timer interrupt process ends. Therefore, the processing load at the start of the timer interrupt process is reduced, and the processing load at the end of the timer interrupt process is also reduced.

また、乱数初期値カウンタCINIの更新途中や変動種別カウンタCSの更新途中でタイマ割込み処理が開始されることがないため、これらの更新途中であるにも関わらず、タイマ割込み処理にてこれらカウンタの数値情報が取得されたり、さらなる更新処理が実行されてしまうことを防止できる。   In addition, since timer interrupt processing is not started during the update of the random number initial value counter CINI or during the update of the variation type counter CS, these counters are not updated during the timer interrupt processing. It is possible to prevent numerical information from being acquired and further update processing from being executed.

<タイマ割込み処理>
次に、図11のフローチャートを参照しながらタイマ割込み処理を説明する。
<Timer interrupt processing>
Next, timer interrupt processing will be described with reference to the flowchart of FIG.

まず、ステップS201では、停電情報記憶処理を実行する。停電情報記憶処理では、リセット回路153から出力されているリセット信号を監視し、リセット信号の立ち上がりを特定した場合には停電時処理を実行する。   First, in step S201, a power failure information storage process is executed. In the power failure information storage process, the reset signal output from the reset circuit 153 is monitored, and when the rising edge of the reset signal is specified, the power failure process is executed.

停電時処理について具体的に説明すると、まずRAM104の停電フラグ格納エリア104eに停電フラグをセットする。そして、その時点におけるRAM判定値を算出、保存する処理を実行し、その後RAM104へのアクセスを禁止する。そして、電源が完全に遮断するまで無限ループを継続する。   The power failure process will be specifically described. First, a power failure flag is set in the power failure flag storage area 104e of the RAM 104. Then, a process for calculating and saving the RAM determination value at that time is executed, and thereafter access to the RAM 104 is prohibited. Then, the infinite loop is continued until the power supply is completely cut off.

ここで、停電時処理において保存対象となるRAM104には、保留球格納エリア104b、電役保留エリア104c及び遊技情報格納エリア104dが含まれている。これにより、遊技が行われている期間中に停電が発生した場合であっても、停電復帰後には、停電前の遊技状態に復帰させることができ、遊技者に不測の不利益を与えることを回避することができる。   Here, the RAM 104 to be stored in the power failure process includes a holding ball storage area 104b, a power combination holding area 104c, and a game information storage area 104d. As a result, even if a power outage occurs during the period in which the game is being performed, it is possible to return to the gaming state before the power outage after returning from the power outage, giving the player an unexpected disadvantage. It can be avoided.

なお、リセット信号の立ち上がりを検知する具体的な構成としては、例えばタイマ割込み処理が行われる度に今回のリセット信号の状態を記憶しておき、前回のタイマ割込み処理におけるリセット信号の信号形態と今回のリセット信号の信号形態とを比較する。この場合、前回のリセット信号がLOW信号であり、今回のリセット信号がHI信号であることに基づいて、リセット信号の立ち上がりを特定する。   As a specific configuration for detecting the rising edge of the reset signal, for example, the state of the current reset signal is stored every time the timer interrupt process is performed, and the signal form of the reset signal in the previous timer interrupt process and the current time The signal form of the reset signal is compared. In this case, the rising edge of the reset signal is specified based on the fact that the previous reset signal is the LOW signal and the current reset signal is the HI signal.

また、上記構成に限られず、例えばリセット信号の立ち上がりに同期して、RAM104の停電フラグ格納エリア104eに停電フラグをセットする専用の回路を別途設ける構成としてもよい。   Further, the present invention is not limited to the above configuration, and for example, a dedicated circuit for setting a power failure flag in the power failure flag storage area 104e of the RAM 104 may be separately provided in synchronization with the rising edge of the reset signal.

続くステップS202では抽選用乱数更新処理を実行する。抽選用乱数更新処理では、大当たり乱数カウンタC1、大当たり種別カウンタC2、リーチ乱数カウンタC3及び電役乱数カウンタC4の更新を実行する。具体的には、大当たり乱数カウンタC1、大当たり種別カウンタC2、リーチ乱数カウンタC3及び電役乱数カウンタC4から現状の数値情報を順次読み出し、それら読み出した数値情報をそれぞれ1加算する処理を実行した後に、読み出し元のカウンタに上書きする処理を実行する。この場合、大当たり乱数カウンタC1以外の各種カウンタについては、カウンタ値が最大値に達した際に、それぞれ「0」にクリアする。大当たり乱数カウンタC1については、カウンタ値が最大値に達した際に、その時点における乱数初期値カウンタCINIのカウンタ値に設定する。   In subsequent step S202, a lottery random number update process is executed. In the lottery random number updating process, the big hit random number counter C1, the big hit type counter C2, the reach random number counter C3, and the electric random number counter C4 are updated. Specifically, after executing the process of sequentially reading the current numerical information from the jackpot random number counter C1, the jackpot type counter C2, the reach random number counter C3, and the electric random number counter C4, and adding 1 to each of the read numerical information, A process of overwriting the reading source counter is executed. In this case, various counters other than the jackpot random number counter C1 are each cleared to “0” when the counter value reaches the maximum value. The jackpot random number counter C1 is set to the counter value of the random number initial value counter CINI at that time when the counter value reaches the maximum value.

その後、ステップS203ではステップS111と同様に変動種別カウンタCS及び乱数初期値カウンタCINIの更新処理を実行する。   Thereafter, in step S203, update processing of the variation type counter CS and the random number initial value counter CINI is executed in the same manner as in step S111.

続くステップS204では、ポート出力処理を実行する。ポート出力処理では、前回のタイマ割込み処理において出力情報の設定が行われている場合に、その出力情報に対応した出力を各種駆動部32a,34bに行うための処理を実行する。例えば、可変入賞装置32を開放状態に切り換えるべき情報が設定されている場合には可変入賞駆動部32aへの駆動信号の出力を開始させ、閉鎖状態に切り換えるべき情報が設定されている場合には当該駆動信号の出力を停止させる。また、下作動口34の電動役物34aを開放状態に切り換えるべき情報が設定されている場合には電動役物駆動部34bへの駆動信号の出力を開始させ、閉鎖状態に切り換えるべき情報が設定されている場合には当該駆動信号の出力を停止させる。   In subsequent step S204, port output processing is executed. In the port output process, when the output information is set in the previous timer interrupt process, a process for performing output corresponding to the output information to the various drive units 32a and 34b is executed. For example, when the information for switching the variable winning device 32 to the open state is set, the output of the drive signal to the variable winning drive unit 32a is started, and when the information for switching to the closed state is set. The output of the drive signal is stopped. When the information for switching the electric accessory 34a of the lower working port 34 to the open state is set, the output of the drive signal to the electric accessory driving unit 34b is started, and the information to be switched to the closed state is set. If so, the output of the drive signal is stopped.

続くステップS205では、読み込み処理を実行する。読み込み処理では、リセット信号及び入賞信号以外の信号の読み込みを実行し、その読み込んだ情報を今後の処理にて利用するために記憶する。   In a succeeding step S205, a reading process is executed. In the reading process, signals other than the reset signal and the winning signal are read, and the read information is stored for use in future processing.

続くステップS206では、各入賞検知センサ105a〜105dから受信している信号を読み込むとともに、その読み込んだ情報に対応した処理を行うための入賞検知処理を実行する。詳細には、各入賞検知センサ105a〜105dの検知信号に基づいて、各入賞検知センサ105a〜105dに対応する各入賞口への入賞が発生したか否かを判定する。そして、入賞が発生したと特定した場合には、その入賞を特定するためのフラグをRAM104にセットする。   In the subsequent step S206, a signal received from each of the winning detection sensors 105a to 105d is read, and a winning detection process for performing a process corresponding to the read information is executed. Specifically, based on the detection signals of the winning detection sensors 105a to 105d, it is determined whether or not winning has been made to each winning opening corresponding to the winning detection sensors 105a to 105d. When it is specified that a winning has occurred, a flag for specifying the winning is set in the RAM 104.

その後、ステップS207では、RAM104に設けられている所定のタイマカウンタの数値情報をまとめて更新するためのタイマ更新処理を実行する。   Thereafter, in step S207, timer update processing for updating the numerical information of predetermined timer counters provided in the RAM 104 collectively is executed.

ステップS208では、遊技球の発射制御を実行する発射制御処理を実行する。詳細には、発射操作装置55が操作されているか否かを判定し、操作されていると判定した場合には、発射コマンドを電源及び発射制御装置79に出力する。電源及び発射制御装置79の発射制御モジュール133は、上記発射コマンドを受信した場合に、遊技球発射機構51を制御するための処理を実行する。   In step S208, a launch control process for executing launch control of the game ball is executed. Specifically, it is determined whether or not the firing operation device 55 is operated. If it is determined that the firing operation device 55 is operated, a firing command is output to the power supply and firing control device 79. The launch control module 133 of the power source and launch control device 79 executes a process for controlling the game ball launch mechanism 51 when the launch command is received.

続くステップS209では、遊技回の実行制御及び開閉実行モードの実行制御を行うための特図特電制御処理を実行する。当該特図特電制御処理では、保留球格納エリア104bに記憶されている保留情報の数が上限数未満である状況で上作動口33又は下作動口34への入賞が発生した場合に、その時点における大当たり乱数カウンタC1、大当たり種別カウンタC2及びリーチ乱数カウンタC3の各数値情報を保留情報として、保留球格納エリア104bに時系列的に格納していく処理を実行する。   In the subsequent step S209, special figure special electric control processing for performing execution control of game times and execution control of the opening / closing execution mode is executed. In the special figure special power control process, when a winning to the upper working port 33 or the lower working port 34 occurs in a situation where the number of pieces of holding information stored in the holding ball storage area 104b is less than the upper limit number, Is executed to store the numerical information of the jackpot random number counter C1, the jackpot type counter C2 and the reach random number counter C3 as hold information in the hold ball storage area 104b in time series.

また、特図特電制御処理では、遊技回中及び開閉実行モード中ではなく且つ保留情報が記憶されていることを条件に、その保留情報が大当たり当選に対応しているか否かを判定する当否判定処理、及び大当たり当選に対応している場合にはその保留情報がいずれの大当たり結果に対応しているのかを判定する振分判定処理を実行する。   Also, in the special figure special electric control process, whether or not the hold information corresponds to the big win is determined on the condition that the hold information is not stored during the game rotation and the opening / closing execution mode and is stored. If it corresponds to the process and the jackpot winning, a distribution determination process for determining which jackpot result the hold information corresponds to is executed.

さらに、特図特電制御処理では、当否判定処理及び振分判定処理だけでなく、その保留情報が大当たり当選に対応していない場合には、その保留情報がリーチ発生に対応しているか否かを判定するリーチ判定処理を実行するとともに、その時点における変動種別カウンタCSの数値情報を利用して遊技回の継続時間を選択する継続時間の選択処理を実行する。   Furthermore, in the special figure special power control process, not only the success / failure determination process and the distribution determination process, but also if the hold information does not correspond to the big win, whether or not the hold information corresponds to the occurrence of reach. A reach determination process is performed, and a duration selection process for selecting the duration of the game times using the numerical information of the variation type counter CS at that time is executed.

そして、それら各処理の結果に応じた継続時間の情報を含む変動パターンコマンドと、遊技結果の情報を含む種別コマンドとを、音声発光制御装置72に送信するとともに、メイン表示部43における絵柄の変動表示を開始させる。これにより、1遊技回が開始された状態となり、メイン表示部43及び図柄表示装置41にて遊技回用の演出が開始される。   Then, the variation pattern command including the duration information corresponding to the result of each processing and the type command including the game result information are transmitted to the sound emission control device 72 and the pattern variation in the main display unit 43 is also transmitted. Start display. As a result, one game is started, and an effect for the game is started on the main display unit 43 and the symbol display device 41.

なお、大当たり当選である場合、及び大当たり非当選であってリーチ判定処理の処理結果がリーチ発生に対応した結果である場合には、変動種別カウンタCSの数値情報を利用して、遊技回の継続時間としてリーチ表示の発生に対応した継続時間が決定されることにより、音声発光制御装置72側では変動パターンコマンドからリーチ表示の種類を特定することが可能となる。   If the jackpot is won, or if the jackpot is not won and the result of the reach determination process is a result corresponding to the occurrence of reach, the game information is continued using the numerical information of the variation type counter CS. By determining the duration corresponding to the occurrence of reach display as the time, it is possible to specify the type of reach display from the variation pattern command on the voice light emission control device 72 side.

また、特図特電制御処理では、1遊技回の実行中にはその遊技回の終了タイミングであるか否かを判定し、終了タイミングである場合には遊技結果に対応した表示を行った状態で、その遊技回を終了させる処理を実行する。この場合、遊技回を終了させるべきことを示す最終停止コマンドを音声発光制御装置72に送信する。   Also, in the special figure special electric control process, during the execution of one game round, it is determined whether or not it is the end timing of the game round. If it is the end timing, the display corresponding to the game result is performed. Then, the process of ending the game round is executed. In this case, a final stop command indicating that the game round should be ended is transmitted to the sound emission control device 72.

また、特図特電制御処理では、遊技回の結果が開閉実行モードへの移行に対応した結果である場合には、当該開閉実行モードを開始させるための処理を実行する。この開始に際しては、開閉実行モードが開始されることを示すオープニングコマンドを音声発光制御装置72に送信する。   Further, in the special figure special electric control process, when the result of the game times is a result corresponding to the transition to the opening / closing execution mode, a process for starting the opening / closing execution mode is executed. At the start, an opening command indicating that the opening / closing execution mode is started is transmitted to the sound emission control device 72.

また、特図特電制御処理では、各ラウンド遊技を開始させるための処理及び各ラウンド遊技を終了させるための処理を実行する。これら各処理に際して、ラウンド遊技が開始されることを示す開放コマンドを音声発光制御装置72に送信するとともに、ラウンド遊技が終了されることを示す閉鎖コマンドを音声発光制御装置72に送信する。   In the special figure special electric control process, a process for starting each round game and a process for ending each round game are executed. In each of these processes, an open command indicating that the round game is started is transmitted to the sound emission control device 72, and a close command indicating that the round game is ended is transmitted to the sound light emission control device 72.

また、特図特電制御処理では、開閉実行モードを終了させる場合にそのことを示すエンディングコマンドを音声発光制御装置72に送信するとともに、開閉実行モード後の当否抽選モードやサポートモードを設定するための処理を実行する。   Further, in the special figure special electric control process, when the opening / closing execution mode is ended, an ending command indicating the fact is transmitted to the sound emission control device 72, and the success / failure lottery mode and the support mode after the opening / closing execution mode are set. Execute the process.

タイマ割込み処理においてステップS209の特図特電制御処理を実行した後は、ステップS210にて普図普電制御処理を実行する。普図普電制御処理では、スルーゲート35への入賞が発生している場合に電役乱数カウンタC4の数値情報を取得するための処理を実行するとともに、当該数値情報が記憶されている場合にその数値情報について開放判定を行い、さらにその開放判定を契機として普図用の演出を行うための処理を実行する。また、開放判定の結果に基づいて、下作動口34の電動役物34aを開閉させる処理を実行する。   After executing the special figure special electric control process of step S209 in the timer interruption process, the normal figure normal electric control process is executed in step S210. In the general-purpose power control process, when winning through the through gate 35 occurs, a process for obtaining numerical information of the electric random number counter C4 is executed and the numerical information is stored. The numerical value information is determined to be opened, and further, the opening determination is used as a trigger to execute a process for performing a general-purpose effect. Moreover, the process which opens and closes the electrically-driven accessory 34a of the lower working port 34 based on the result of opening determination is performed.

続くステップS211では、直前のステップS209及びステップS210の処理結果に基づいて、メイン表示部43の表示内容を更新させるための出力情報の設定を行うとともに、役物用表示部44の表示内容を更新させるための出力情報の設定を行う。   In the subsequent step S211, the output information for updating the display content of the main display unit 43 is set based on the processing results of the immediately preceding steps S209 and S210, and the display content of the accessory display unit 44 is updated. Set the output information for

続くステップS212では、遊技回及び開閉実行モードの両方が実行されていない状況において図柄表示装置41の表示内容を待機表示用のものとするためのデモ表示用処理を実行する。   In the subsequent step S212, a demonstration display process is executed for setting the display content of the symbol display device 41 for standby display in a situation where both the game times and the opening / closing execution mode are not executed.

ステップS213では、払出制御装置78から受信したコマンド及び信号の内容を確認し、その確認結果に対応した処理を行うための払出状態受信処理を実行する。続くステップS214では、賞球コマンドを出力対象として設定するための払出出力処理を実行する。   In step S213, the contents of the command and signal received from the payout control device 78 are confirmed, and a payout state receiving process for performing processing corresponding to the confirmation result is executed. In a succeeding step S214, a payout output process for setting a prize ball command as an output target is executed.

続くステップS215では、今回のタイマ割込み処理にて実行された各種処理の処理結果に応じた外部信号の出力の開始及び終了を制御するように外部情報設定処理を実行する。   In subsequent step S215, external information setting processing is executed so as to control the start and end of output of an external signal in accordance with the processing results of various processing executed in the current timer interrupt processing.

ステップS216では、割込み終了宣言の設定を実行する。MPU102では、一度タイマ割込み処理が起動された場合、次のタイマ割込み処理が起動されるための条件の1つとして割込み終了宣言の設定を行うことが定められており、ステップS216では、次のタイマ割込み処理の実行を可能とするために割込み終了宣言の設定を行う。そして、ステップS217では、次のタイマ割込み処理の実行を可能とするために割込み許可の設定を行う。その後、本タイマ割込み処理を終了する。   In step S216, an interrupt end declaration is set. The MPU 102 stipulates that once the timer interrupt process is started, an interrupt end declaration is set as one of the conditions for starting the next timer interrupt process. In step S216, the next timer interrupt process is set. Set interrupt termination declaration to enable execution of interrupt processing. In step S217, an interrupt permission is set to enable execution of the next timer interrupt process. Thereafter, the timer interrupt process is terminated.

以上詳述した本実施形態によれば以下の優れた効果を奏する。   According to the embodiment described in detail above, the following excellent effects are obtained.

電源及び発射制御基板121にバックアップコンデンサ132を搭載した。これにより、主制御基板101単独で、遊技に関する情報を保持することができない。よって、電断時に主制御基板101を取り外し、RAM104に記憶保持されている遊技に関する情報を書き換えて元に戻すといった、遊技に関する情報を改変する不正行為を抑制することができる。さらに、バックアップコンデンサ132によって生じる死角に起因してMPU102への不正行為の痕跡を見逃すことを回避することができるとともに、上記死角を利用したMPU102への不正行為を抑制することができる。   A backup capacitor 132 is mounted on the power supply and launch control board 121. As a result, information relating to the game cannot be held by the main control board 101 alone. Therefore, it is possible to suppress an illegal act of modifying information related to a game, such as removing the main control board 101 at the time of power interruption and rewriting the information related to the game stored and held in the RAM 104 to restore the original information. Furthermore, it is possible to avoid missing a trace of the illegal act on the MPU 102 due to the blind spot caused by the backup capacitor 132 and to suppress the illegal act on the MPU 102 using the blind spot.

特に、主制御基板101においては、不正行為が行われているか否かの検査を容易に行うために、搭載面は1層構造が望ましい。一方、電源及び発射制御基板121においては、搭載面を多層構造にしてもよい。このため、仮にバックアップコンデンサ132を電源及び発射制御基板121に設けることにより他の素子を搭載することができなくなった場合には、搭載面を多層構造にすることで対応することができる。これにより、拡張性を確保しつつ、上記各不正行為を抑制することができる。   In particular, the main control board 101 preferably has a one-layer structure on the mounting surface in order to easily inspect whether fraudulent acts are being performed. On the other hand, in the power supply and launch control board 121, the mounting surface may have a multilayer structure. For this reason, if it becomes impossible to mount other elements by providing the backup capacitor 132 on the power supply and launch control board 121, it is possible to cope with this by making the mounting surface a multilayer structure. Thereby, each said fraudulent act can be suppressed, ensuring a scalability.

電源及び発射制御基板121にバックアップコンデンサ132が設けられている構成において、充電経路EL2と電断時用の電力供給経路EL3との共通の経路である共通経路EL4に制限抵抗152を設けた。これにより、電断状態から電入状態となることに基づき充電経路EL2にて発生する電流と、電断状態においてハーネスHを接続することによって電断時用の電力供給経路EL3にて発生するバックアップコンデンサ132の残留電荷に基づく電流と、を制限することができる。これにより、1の抵抗で上記2つの事象に基づく大電流の発生を回避することができ、構成の簡素化を図ることができる。   In the configuration in which the backup capacitor 132 is provided on the power supply and launch control board 121, the limiting resistor 152 is provided on the common path EL4 that is a common path between the charging path EL2 and the power supply path EL3 for power interruption. As a result, the current generated in the charging path EL2 based on the transition from the power-off state to the power-on state, and the backup generated in the power supply path EL3 for power interruption by connecting the harness H in the power-off state. The current based on the residual charge of the capacitor 132 can be limited. As a result, it is possible to avoid the generation of a large current based on the two events with one resistor, and to simplify the configuration.

特に、制限抵抗152は、充電経路EL2に設けられており、電入時用の電力供給経路EL1には設けられていない。これにより、バックアップコンデンサ132への充電が完了した後は、制限抵抗152を介することなく電力をMPU102に供給することができる。これにより、制限抵抗152を電流が流れることによる電力損失を軽減することができる。   In particular, the limiting resistor 152 is provided in the charging path EL2, and is not provided in the power supply path EL1 for turning on electricity. Thereby, after the charging of the backup capacitor 132 is completed, power can be supplied to the MPU 102 without passing through the limiting resistor 152. As a result, power loss due to current flowing through the limiting resistor 152 can be reduced.

また、ハーネスHの第2接続ライン146には電荷が残留するため、電断時にハーネスHを接続した場合には、第2接続ライン146に残留している電荷に基づく電流がMPU102に向けて流れ、MPU102が誤動作したり、破壊したりする場合がある。これに対して、本実施形態によれば、制限抵抗152を、主制御基板101、詳細にはハーネスH(第2接続ライン146)とMPU102との間にある主側第2バス145に搭載した。これにより、ハーネスHを取り付けた場合に、第2接続ライン146に残留している電荷に基づく電流がMPU102に流れた場合であっても、当該電流は制限抵抗152により制限される。これにより、ハーネスHの取り付けに伴う大電流をより好適に抑制することができる。   Further, since charges remain in the second connection line 146 of the harness H, when the harness H is connected at the time of power interruption, a current based on the charge remaining in the second connection line 146 flows toward the MPU 102. The MPU 102 may malfunction or be destroyed. On the other hand, according to the present embodiment, the limiting resistor 152 is mounted on the main control board 101, specifically, the main second bus 145 between the harness H (second connection line 146) and the MPU 102. . Thereby, even when the current based on the electric charge remaining in the second connection line 146 flows into the MPU 102 when the harness H is attached, the current is limited by the limiting resistor 152. Thereby, the large current accompanying attachment of the harness H can be suppressed more suitably.

さらに、ハーネスHを接続することにより充電経路EL2が形成される構成とした。換言すれば、ハーネスHを接続することなく、電源モジュール131によるバックアップコンデンサ132への充電が行われることを規制した。これにより、電入状態であってもハーネスHが接続されていない場合には、バックアップコンデンサ132に充電が行われない。よって、バックアップコンデンサ132への意図しない充電を回避することを通じて、感電や無駄な電力損失が発生することを避けることができる。   Further, the charging path EL2 is formed by connecting the harness H. In other words, charging of the backup capacitor 132 by the power supply module 131 without connecting the harness H is regulated. As a result, the backup capacitor 132 is not charged when the harness H is not connected even in the power-on state. Therefore, by avoiding unintentional charging of the backup capacitor 132, it is possible to avoid electric shock and useless power loss.

すなわち、仮にハーネスHが接続されていない状態で、バックアップコンデンサ132への充電可能とすると、ハーネスHを外した状態で検査を行っている状況において、誤って電源スイッチ134をOFFからONにした場合、バックアップコンデンサ132の充電が開始され、感電するおそれがある。さらに、上記充電に基づく電力は、MPU102に供給されることなく自然消費され易い。このため、無駄な電力損失が発生するとともに、バックアップコンデンサ132の寿命の低下が懸念される。   That is, if the backup capacitor 132 can be charged with the harness H not connected, the power switch 134 is erroneously turned on from OFF in a situation where the inspection is performed with the harness H removed. The backup capacitor 132 starts to be charged and there is a risk of electric shock. Furthermore, the electric power based on the charging is easily consumed naturally without being supplied to the MPU 102. For this reason, useless power loss occurs and there is a concern that the life of the backup capacitor 132 may be reduced.

この点、上記構成によれば、ハーネスHの取り外しによって、バックアップコンデンサ132の充電を規制することができる。これにより、意図しない充電を回避することができ、上記のような不都合を回避することができる。   In this regard, according to the above configuration, the charging of the backup capacitor 132 can be regulated by removing the harness H. As a result, unintended charging can be avoided, and inconveniences as described above can be avoided.

特に、電源及び発射制御基板121や主制御基板101の検査を行う場合には、ハーネスHは邪魔になり易いため、検査の前段階でハーネスHを取り外すのが一般的である。すなわち、ハーネスHの取り外しは、上記検査において必須な操作といえる。そして、検査を行う場合の必須な操作を、バックアップコンデンサ132の充電を規制するための構成とすることにより、上記意図しない充電の規制を、簡単且つ確実に行うことができる。   In particular, when the power supply and launch control board 121 and the main control board 101 are inspected, the harness H is likely to get in the way, so the harness H is generally removed before the inspection. That is, the removal of the harness H can be said to be an essential operation in the inspection. In addition, by making the essential operation in the case of performing the inspection a configuration for regulating the charging of the backup capacitor 132, the unintended charging can be regulated easily and reliably.

さらに、ハーネスHが接続されていない状態でバックアップコンデンサ132への充電が可能となっている場合、電源モジュール131から電力が供給されたまま検査を行うと、バックアップコンデンサ132は充電が完了した状態を維持する。そして、その状態(電入状態であってバックアップコンデンサ132の充電が完了している状態)でハーネスHを接続すると、接続に伴う瞬間的な大電流が、充電経路EL2に逃げることなく、MPU102に流れてしまう。このため、MPU102が誤動作したり破損したりする。   Further, when the backup capacitor 132 can be charged with the harness H not connected, if the inspection is performed while the power is supplied from the power supply module 131, the backup capacitor 132 is in a state where the charging is completed. maintain. Then, when the harness H is connected in this state (in a power-on state and the charging of the backup capacitor 132 has been completed), an instantaneous large current accompanying the connection does not escape to the charging path EL2, and the MPU 102 It will flow. For this reason, the MPU 102 malfunctions or is damaged.

これに対して、ハーネスHの取り外しによりバックアップコンデンサ132の充電を規制することにより、バックアップコンデンサ132を放電状態(自然放電状態)としておくことができる。これにより、充電が完了している状態でのハーネスHの各基板101,121への接続を回避することができる。よって、電入状態でハーネスHを接続することに伴う電流をバックアップコンデンサ132側に逃がすことができ、上記不都合を回避することができる。   On the other hand, by restricting charging of the backup capacitor 132 by removing the harness H, the backup capacitor 132 can be set in a discharged state (natural discharge state). Thereby, it is possible to avoid connection of the harness H to each of the boards 101 and 121 in a state where charging is completed. Therefore, the current accompanying the connection of the harness H in the power-on state can be released to the backup capacitor 132 side, and the above inconvenience can be avoided.

また、上流側バス142aにダイオード151を設けた。これにより、バックアップコンデンサ132に蓄積された電荷に基づく電流が逆流することを抑制することができる。   A diode 151 is provided on the upstream bus 142a. Thereby, it is possible to suppress a reverse flow of a current based on the charge accumulated in the backup capacitor 132.

特に、主制御基板101にダイオード151を設けたことにより、バックアップコンデンサ132に蓄積された電荷が、第1接続ライン143を介して、電源及び発射制御基板121に移動することを規制することができる。これにより、第1接続ライン143を電荷が移動することに起因する電磁波ノイズの発生を抑制することができる。   In particular, by providing the diode 151 on the main control board 101, it is possible to restrict the charge accumulated in the backup capacitor 132 from moving to the power supply and launch control board 121 via the first connection line 143. . Thereby, generation | occurrence | production of the electromagnetic wave noise resulting from a charge moving the 1st connection line 143 can be suppressed.

ここで、一般的に、パチンコ機10の機種変更を行う場合、遊技盤24及び主制御基板101については交換する一方、電源及び発射制御基板121については交換することなく流用する。   Here, in general, when changing the model of the pachinko machine 10, the game board 24 and the main control board 101 are exchanged, while the power supply and the launch control board 121 are used without exchange.

かかる前提において、主制御基板101に制限抵抗152及びダイオード151を設けることにより、パチンコ機10の機種変更に好適に対応することができる。すなわち、機種変更に応じてMPU102や他の回路の設計変更を行うと、制限抵抗152やダイオード151の仕様(制限抵抗152にあっては抵抗値、ダイオード151にあっては耐圧、上限電流値)を変更する必要が生じる場合がある。この場合、主制御基板101に制限抵抗152及びダイオード151が設けられているため、機種変更を行う場合には制限抵抗152及びダイオード151の仕様変更を含めて主制御基板101の回路構成のみを変更すればよく、電源及び発射制御基板121の回路構成を変更する必要がない。このため、主制御基板101のみの交換により上記仕様の変更に対応することができ、パチンコ機10の機種変更を容易に行うことができる。   Under such a premise, by providing the limiting resistor 152 and the diode 151 on the main control board 101, it is possible to suitably cope with a model change of the pachinko machine 10. That is, when the design of the MPU 102 or other circuit is changed in accordance with the model change, the specifications of the limiting resistor 152 and the diode 151 (resistance value for the limiting resistor 152, withstand voltage and upper limit current value for the diode 151) May need to be changed. In this case, since the limiting resistance 152 and the diode 151 are provided on the main control board 101, when changing the model, only the circuit configuration of the main control board 101 is changed including the specification change of the limiting resistance 152 and the diode 151. It is only necessary to change the circuit configuration of the power supply and launch control board 121. For this reason, it is possible to cope with the change in the specifications by exchanging only the main control board 101, and the model of the pachinko machine 10 can be easily changed.

さらに、その主制御基板101を収容する基板ボックス71aを開放不能に構成した。これにより、制限抵抗152を、当該制限抵抗152の抵抗値よりも小さい抵抗に置き換えることにより、RAM104に対して規格外の電流を流し、RAM104に記憶保持されている遊技に関する情報を改変させようとする不正行為を抑制することができる。   Further, the board box 71a that accommodates the main control board 101 is configured to be unopenable. As a result, by replacing the limiting resistor 152 with a resistance smaller than the resistance value of the limiting resistor 152, a non-standard current is passed through the RAM 104 to try to alter the information about the game stored and held in the RAM 104. Fraudulent acts can be suppressed.

<第2の実施形態>
本実施形態では、主制御基板101の構成及びMPU102への電源の供給に関する構成が上記第1の実施形態と異なっている。そこで、以下にその構成について詳細に説明する。なお、以下の説明では、上記第1の実施形態との相違点を中心に説明し、上記第1の実施形態と同一の構成については、上記第1の実施形態と同一の番号を利用するとともに、基本的にその説明を省略する。図12は、本実施形態における、電源及び発射制御基板121と主制御基板101とにおける電力供給を行うための構成を示す回路図である。
<Second Embodiment>
In the present embodiment, the configuration of the main control board 101 and the configuration relating to the supply of power to the MPU 102 are different from those in the first embodiment. Therefore, the configuration will be described in detail below. In the following description, differences from the first embodiment will be mainly described, and the same configurations as those in the first embodiment will use the same numbers as those in the first embodiment. Basically, the description is omitted. FIG. 12 is a circuit diagram showing a configuration for supplying power to the power and launch control board 121 and the main control board 101 in the present embodiment.

先ず、主制御基板101の構成について詳細に説明する。   First, the configuration of the main control board 101 will be described in detail.

主制御基板101に設けられたMPU102は、ROM103及びRAM104の他に、VCC端子(第1端子)、VBB端子(第2端子)及びリセット端子を備えている。   In addition to the ROM 103 and the RAM 104, the MPU 102 provided on the main control board 101 includes a VCC terminal (first terminal), a VBB terminal (second terminal), and a reset terminal.

主制御基板101には、主側コネクタCN2における第1接続ライン143との接続点と、MPU102と、を接続する主側第1バス(一本のパターンのこともバスと示す)201が設けられており、主側第1バス201はMPU102におけるVCC端子に接続されている。VCC端子は、主側第1バス201、第1接続ライン143及び電源側第1バス141を介して電源モジュール131と電気的に接続されている。電源モジュール131にて生成された+5Vの電源はVCC端子に供給され、VCC端子に供給された電源によりMPU102が動作することで、上記第1の実施の形態にて説明した各種処理が実行される。また、VCC端子に供給された電源はRAM104に供給され、RAM104にて情報の記憶保持が行われる。   The main control board 101 is provided with a main first bus 201 (a single pattern is also referred to as a bus) for connecting the connection point of the main connector CN2 with the first connection line 143 and the MPU 102. The main first bus 201 is connected to the VCC terminal in the MPU 102. The VCC terminal is electrically connected to the power supply module 131 via the main first bus 201, the first connection line 143, and the power supply first bus 141. The + 5V power generated by the power supply module 131 is supplied to the VCC terminal, and the MPU 102 is operated by the power supplied to the VCC terminal, whereby the various processes described in the first embodiment are executed. The The power supplied to the VCC terminal is supplied to the RAM 104, and information is stored and held in the RAM 104.

また、主制御基板101には、主側第1バス201における中途位置と、MPU102と、を接続する主側第2バス202が設けられており、主側第2バス202はMPU102におけるVBB端子に接続されている。VBB端子は、主側第2バス202、主側第1バス201の一部、第1接続ライン143及び電源側第1バス141を介して、電源モジュール131と電気的に接続されている。そして、電源モジュール131にて生成された+5Vの電源は、上記主側第1バス201と主側第2バス202との接続点にて分流しVBB端子にも供給される。VBB端子に供給された電源はRAM104に供給され、RAM104にて情報の記憶保持が行われる。   Also, the main control board 101 is provided with a main second bus 202 that connects the midway position in the main first bus 201 and the MPU 102, and the main second bus 202 is connected to the VBB terminal in the MPU 102. It is connected. The VBB terminal is electrically connected to the power supply module 131 via the main second bus 202, a part of the main first bus 201, the first connection line 143, and the power supply first bus 141. The + 5V power generated by the power supply module 131 is shunted at the connection point between the main first bus 201 and the main second bus 202 and supplied to the VBB terminal. The power supplied to the VBB terminal is supplied to the RAM 104, and information is stored in the RAM 104.

すなわち、本実施形態では、ハーネスHが接続されることにより、電入時用の電力供給経路EL11として、電源モジュール131→電源側第1バス141→第1接続ライン143→主側第1バス201→VCC端子(MPU102)という第1電入経路EL11aが形成されるとともに、電源モジュール131→電源側第1バス141→第1接続ライン143→主側第1バス201の一部→主側第2バス202→VBB端子(MPU102)という第2電入経路EL11bが形成される。   That is, in the present embodiment, when the harness H is connected, the power supply module 131 → the power source side first bus 141 → the first connection line 143 → the main side first bus 201 is used as the power supply path EL11 for power-on. → A first power input path EL11a called a VCC terminal (MPU102) is formed, and the power supply module 131 → the power source side first bus 141 → the first connection line 143 → the part of the main side first bus 201 → the main side second A second charging path EL11b called bus 202 → VBB terminal (MPU102) is formed.

主側第2バス202における主側第1バス201との接続点とVBB端子との中途位置には、主側第3バス203が接続されている。当該主側第3バス203のもう一方の端は、主側コネクタCN2における第2接続ライン146の接続点に接続されている。つまり、VBB端子は、主側第2バス202の一部、主側第3バス203、第2接続ライン146及び電源側第2バス144を介してバックアップコンデンサ132と電気的に接続されている。   A main third bus 203 is connected to a midpoint between the connection point of the main second bus 202 with the main first bus 201 and the VBB terminal. The other end of the main third bus 203 is connected to a connection point of the second connection line 146 in the main connector CN2. That is, the VBB terminal is electrically connected to the backup capacitor 132 via a part of the main side second bus 202, the main side third bus 203, the second connection line 146, and the power source side second bus 144.

したがって、ハーネスHが接続されることにより、電断時用の電力供給経路EL13として、バックアップコンデンサ132→電源側第2バス144→第2接続ライン146→主側第3バス203→主側第2バス202の一部→VBB端子(MPU102)という経路が形成されるとともに、バックアップコンデンサ132への充電経路EL12として、電源モジュール131→電源側第1バス141→第1接続ライン143→主側第1バス201の一部→主側第2バス202の一部→主側第3バス203→第2接続ライン146→電源側第2バス144→バックアップコンデンサ132という経路が形成される。そして、電断状態においては、バックアップコンデンサ132から放電された電源がVBB端子に供給されることでRAM104にて情報の記憶保持が行われる。   Therefore, when the harness H is connected, the backup capacitor 132 → the power source side second bus 144 → the second connection line 146 → the main side third bus 203 → the main side second as the power supply path EL13 for power interruption. A path of a part of the bus 202 → VBB terminal (MPU102) is formed, and as a charging path EL12 to the backup capacitor 132, the power supply module 131 → the power supply side first bus 141 → the first connection line 143 → the main side first. A path of part of the bus 201 → part of the main second bus 202 → main third bus 203 → second connection line 146 → power source second bus 144 → backup capacitor 132 is formed. In the power interruption state, information stored in the RAM 104 is stored by supplying power discharged from the backup capacitor 132 to the VBB terminal.

なお、以降の説明においては、主側第2バス202において、主側第1バス201との接続点から主側第3バス203との接続点までの部分を上流側バス202aともいい、主側第3バス203との接続点からVBB端子までの部分を下流側バス202bともいう。   In the following description, the portion from the connection point with the main first bus 201 to the connection point with the main third bus 203 in the main second bus 202 is also referred to as the upstream bus 202a. A portion from the connection point with the third bus 203 to the VBB terminal is also referred to as a downstream bus 202b.

本実施形態においても、バックアップコンデンサ132から電源モジュール131へ電流が逆流することを抑制するため、上流側バス202aにはダイオード151が設けられている。そして、第2接続ライン146を介した主側第3バス203からバックアップコンデンサ132までの経路が、電断時用の電力供給経路EL13と充電経路EL12とで共通しており、当該共通している経路である共通経路EL14に制限抵抗152が設けられている。これにより、本実施形態においても、バックアップコンデンサ132への充電、及びバックアップコンデンサ132に残留電荷が存在する状況においてハーネスHを接続した場合の大電流の発生を抑制することが可能となっている。   Also in the present embodiment, a diode 151 is provided in the upstream bus 202a in order to suppress the backflow of current from the backup capacitor 132 to the power supply module 131. The path from the main third bus 203 to the backup capacitor 132 via the second connection line 146 is common to the power supply path EL13 and the charging path EL12 for power interruption, and is common. A limiting resistor 152 is provided in the common path EL14 that is the path. Thereby, also in the present embodiment, it is possible to suppress the generation of a large current when the harness H is connected in a state where the backup capacitor 132 is charged and the residual charge exists in the backup capacitor 132.

上記回路構成により、本実施形態では、電入状態において、バックアップコンデンサ132への充電が終了すると電源モジュール131からの電源がMPU102に対してVCC端子及びVBB端子を介して供給される一方で、電断状態においては、バックアップコンデンサ132からの電源がMPU102に対してVBB端子を介して供給される構成としている。そしてVBB端子に供給された電源は、MPU102におけるRAM104にのみ供給される。これにより、電断状態においてMPU102全体に電力を供給する構成と比較して、電力供給先がRAM104に限定されることから、RAM104において保存対象を記憶する期間を長期化できるとともに、電断時の電力供給源となるバックアップコンデンサ132の容量を削減することができる。   With the above circuit configuration, in the present embodiment, when charging of the backup capacitor 132 is completed in the power-on state, the power from the power supply module 131 is supplied to the MPU 102 via the VCC terminal and the VBB terminal. In the disconnected state, power is supplied from the backup capacitor 132 to the MPU 102 via the VBB terminal. The power supplied to the VBB terminal is supplied only to the RAM 104 in the MPU 102. As a result, the power supply destination is limited to the RAM 104 as compared with the configuration in which power is supplied to the entire MPU 102 in the power-off state, so that the period for storing the storage target in the RAM 104 can be lengthened, and at the time of power-off The capacity of the backup capacitor 132 serving as a power supply source can be reduced.

MPU102のリセット端子には、主制御基板101に設けられたリセット回路210が接続されている。リセット回路210は、電源モジュール131からMPU102に供給される電源を監視して、所定の電圧値(又は電流値)以上又は所定の電圧値(又は電流値)未満となった場合に異なる信号形態となるようにリセット信号をMPU102に送信する回路である。リセット回路210の上流側は、主側第1バス201に接続されている。より詳細には、リセット回路210の上流側は、主側第1バス201と主側第2バス202との接続点よりも電源モジュール131側に接続されている。そして、リセット回路210は、電源モジュール131からMPU102に供給される電源の電圧値が上記所定の電圧値として+4.5V以上となった場合にリセット信号をHIレベル信号からLOWレベル信号に立ち下げることでMPU102に対してリセット信号を認識させる。また、上記所定の電圧値が+4.5V未満となった場合にリセット信号をLOWレベル信号からHIレベル信号に立ち上げることでMPU102に対してリセット信号を認識させる。本実施形態におけるMPU102はリセット信号がLOWレベル信号で出力されている場合にのみ動作可能な構成としている。但し、リセット信号の出力態様(切替態様)はこれに限定されることはなく、HIレベル信号とLOWレベル信号との関係が逆であってもよく、この場合、MPU102はリセット信号がHIレベル信号で出力されている場合にのみ動作可能な構成となる。   A reset circuit 210 provided on the main control board 101 is connected to the reset terminal of the MPU 102. The reset circuit 210 monitors the power supplied from the power supply module 131 to the MPU 102. When the reset circuit 210 is equal to or higher than a predetermined voltage value (or current value) or less than a predetermined voltage value (or current value), This is a circuit for transmitting a reset signal to the MPU 102. The upstream side of the reset circuit 210 is connected to the main first bus 201. More specifically, the upstream side of the reset circuit 210 is connected to the power supply module 131 side rather than the connection point between the main side first bus 201 and the main side second bus 202. Then, the reset circuit 210 causes the reset signal to fall from the HI level signal to the LOW level signal when the voltage value of the power supplied from the power module 131 to the MPU 102 becomes +4.5 V or more as the predetermined voltage value. This causes the MPU 102 to recognize the reset signal. Further, when the predetermined voltage value is less than +4.5 V, the MPU 102 is made to recognize the reset signal by raising the reset signal from the LOW level signal to the HI level signal. The MPU 102 in this embodiment is configured to operate only when the reset signal is output as a LOW level signal. However, the output mode (switching mode) of the reset signal is not limited to this, and the relationship between the HI level signal and the LOW level signal may be reversed. In this case, the MPU 102 detects that the reset signal is the HI level signal. It is possible to operate only when it is output with.

さらに主制御基板101には、停電監視回路211が設けられている。停電監視回路211は、電源モジュール131からMPU102に供給される電源を監視して、所定の電圧値(又は電流値)未満となった場合に異なる信号形態となるように停電信号をMPU102に送信する回路である。停電監視回路211とMPU102とは、主制御基板101に設けられた記憶保持手段としての入力ポート212を介して接続されており、停電監視回路211の上流側は主側第1バス201に接続されている。より詳細には、停電監視回路211の上流側は、上記主側第1バス201とリセット回路210との接続点よりも電源モジュール131側における主側第1バス201に接続されている。停電監視回路211は、電源モジュール131からMPU102に供給される電源の電圧値が上記所定の電圧値として+4.7V未満となった場合に、電断状態として入力ポート212への停電信号をLOWレベル信号からHIレベル信号に立ち上げる。したがって、MPU102は入力ポート212に入力される停電信号の出力態様を監視することで電断状態であるか否かを判断できるようになっている。但し、停電信号の出力態様(切替態様)はこれに限定されることはなく、HIレベル信号とLOWレベル信号との関係が逆であってもよい。また、主制御基板101が入力ポート212を有しておらず、MPU102の端子としてのポートに停電監視回路211が接続される構成としてもよい。   Further, the main control board 101 is provided with a power failure monitoring circuit 211. The power failure monitoring circuit 211 monitors the power supplied from the power supply module 131 to the MPU 102, and transmits a power failure signal to the MPU 102 so as to have a different signal form when it becomes less than a predetermined voltage value (or current value). Circuit. The power failure monitoring circuit 211 and the MPU 102 are connected via an input port 212 as a memory holding means provided in the main control board 101, and the upstream side of the power failure monitoring circuit 211 is connected to the main first bus 201. ing. More specifically, the upstream side of the power failure monitoring circuit 211 is connected to the main first bus 201 on the power supply module 131 side from the connection point between the main first bus 201 and the reset circuit 210. When the voltage value of the power supplied from the power supply module 131 to the MPU 102 is less than +4.7 V as the predetermined voltage value, the power failure monitoring circuit 211 outputs a power failure signal to the input port 212 as a power interruption state. The level signal rises to the HI level signal. Therefore, the MPU 102 can determine whether or not it is in a power failure state by monitoring the output mode of the power failure signal input to the input port 212. However, the output mode (switching mode) of the power failure signal is not limited to this, and the relationship between the HI level signal and the LOW level signal may be reversed. The main control board 101 may not have the input port 212, and the power failure monitoring circuit 211 may be connected to a port as a terminal of the MPU 102.

したがって、本実施形態では、電入時においては、電源モジュール131からの電圧値が+4.5V以上となった場合に、リセット回路210からのリセット信号がHIレベル信号からLOWレベル信号に立ち下がることで、MPU102の立ち上げ処理としてのメイン処理(図10)が開始される。上記第1の実施形態と同様に、MPU102が通常動作を行うために必要な電圧の下限値は+3.3Vである。つまり、リセット回路210は、MPU102が動作可能な電圧値の下限値よりも+1.2V余裕を設けてMPU102に動作を開始させる構成としている。これにより、MPU102は、各処理を安定的に実行することが可能となっている。   Therefore, in the present embodiment, at the time of power-on, when the voltage value from the power supply module 131 becomes +4.5 V or more, the reset signal from the reset circuit 210 falls from the HI level signal to the LOW level signal. As a result, the main process (FIG. 10) as the startup process of the MPU 102 is started. Similar to the first embodiment, the lower limit value of the voltage necessary for the MPU 102 to perform normal operation is + 3.3V. That is, the reset circuit 210 is configured to allow the MPU 102 to start operation with a margin of + 1.2V from the lower limit value of the voltage value at which the MPU 102 can operate. Thereby, the MPU 102 can stably execute each process.

電断時においては、電源モジュール131からの電圧値が+4.7V未満となった場合に、停電監視回路211からの停電信号がHIレベル信号に切り替わり、当該入力ポート212を監視することでMPU102は停電情報記憶処理を実行する。本実施形態における停電情報記憶処理(図11におけるステップS201)では、当該入力ポート212を確認することで電断状態であるか否かを判定する。入力ポート212への停電信号がHIレベル信号である場合、すなわち、電源及び発射制御基板121からの供給電力が+4.7V未満となり、電断状態である場合、停電時処理として、RAM104に停電フラグをセットするとともに、その時点におけるRAM判定値を算出、保存する処理を実行し、その後RAM104へのアクセスを禁止し無限ループを継続する。   At the time of power interruption, when the voltage value from the power supply module 131 becomes less than +4.7 V, the power failure signal from the power failure monitoring circuit 211 is switched to the HI level signal, and the MPU 102 is monitored by monitoring the input port 212. Performs a power failure information storage process. In the power failure information storage process (step S201 in FIG. 11) in the present embodiment, it is determined whether or not it is in a power failure state by checking the input port 212. When the power failure signal to the input port 212 is a HI level signal, that is, when the power supplied from the power source and the launch control board 121 is less than +4.7 V and is in a power interruption state, the power failure flag is stored in the RAM 104 as a power failure process. Is set, and the RAM determination value at that time is calculated and stored, and then the access to the RAM 104 is prohibited and the infinite loop is continued.

そして、上記電圧値が+4.5V未満となると、リセット回路210からのリセット信号がLOWレベル信号からHIレベル信号に立ち上がり、MPU102は動作を停止する。   When the voltage value is less than +4.5 V, the reset signal from the reset circuit 210 rises from the LOW level signal to the HI level signal, and the MPU 102 stops its operation.

ここで、電源及び発射制御基板121における商用電源から電源モジュール131への経路には、図示しないコンデンサが複数設けられており、電断状態となっても所定期間は+4.5V以上の電力が供給される。つまり、電源モジュール131からの電圧値が+4.7V未満となって停電監視回路211により停電信号が入力されてから、当該電圧値が+4.5V未満となるまでには、所定期間として具体的には十数秒かかる構成としている。これにより、当該所定期間内にMPU102が停電時処理を実行することが可能となっている。   Here, a plurality of capacitors (not shown) are provided in the path from the commercial power supply to the power supply module 131 in the power supply and launch control board 121, and power of +4.5 V or more is supplied for a predetermined period even when the power is cut off. Supplied. That is, a specific period is specified between the time when the voltage value from the power supply module 131 is less than + 4.7V and the power failure monitoring circuit 211 inputs the power failure signal and the voltage value becomes less than + 4.5V. Specifically, it takes 10 seconds or more. As a result, the MPU 102 can execute the power failure process within the predetermined period.

本実施形態におけるバイパスコンデンサ154は、主側第1バス201における主側第2バス202との接続点よりもMPU102側に並列に設けられている。但し、RAM104への電源供給におけるノイズを抑制するために主側第2バス202における下流側バス202bに並列に設けてもよく、主側第1バス201と下流側バス202bとの両方に設けてもよい。   The bypass capacitor 154 in the present embodiment is provided in parallel to the MPU 102 side from the connection point of the main side first bus 201 with the main side second bus 202. However, in order to suppress noise in power supply to the RAM 104, it may be provided in parallel to the downstream bus 202b in the main second bus 202, or provided in both the main first bus 201 and the downstream bus 202b. Also good.

以上詳述した本実施形態によれば、以下の優れた効果を奏する。   According to the embodiment described in detail above, the following excellent effects are obtained.

MPU102におけるRAM104への電力供給をVCC端子及びVBB端子を介して行う構成とし、電断時用の電力供給経路EL13はVBB端子へ接続する構成とした。また、VCC端子からはMPU102全体に電力供給がなされ、VBB端子からはRAM104へのみ電力供給がなされる構成としている。これにより、電断状態において、MPU102への供給電力をRAM104に限定することができ、バックアップコンデンサ132の放電による電力消費を低減することが可能となる。   The MPU 102 is configured to supply power to the RAM 104 via the VCC terminal and the VBB terminal, and the power supply path EL13 for power interruption is connected to the VBB terminal. In addition, power is supplied to the entire MPU 102 from the VCC terminal, and power is supplied only to the RAM 104 from the VBB terminal. Thereby, in the power interruption state, the power supplied to the MPU 102 can be limited to the RAM 104, and the power consumption due to the discharge of the backup capacitor 132 can be reduced.

<その他の実施形態>
なお、上述した各実施形態の記載内容に限定されず、本発明の趣旨を逸脱しない範囲内で種々の変形改良が可能である。例えば以下のように変更してもよい。ちなみに、以下の別形態の構成を、上記各実施形態の構成に対して、個別に適用してもよく、組み合わせて適用してもよい。
<Other embodiments>
In addition, it is not limited to the description content of each embodiment mentioned above, A various deformation | transformation improvement is possible within the range which does not deviate from the meaning of this invention. For example, you may change as follows. Incidentally, the configurations of the following different forms may be applied individually or in combination to the configurations of the above embodiments.

(1)上記各実施形態では、電源及び発射制御基板121及び主制御基板101間の電力供給について本発明を適用したが、これに限られず、例えば電源及び発射制御基板121及び払出制御装置78間の電力供給について本発明を適用してもよい。すなわち、電断状態となった場合にはバックアップコンデンサ132に蓄積された電荷を用いて、払い出すべき遊技球数に関する情報(賞球個数カウンタ)が記憶保持されているRAM78aに電力を供給する。これにより、電断時に上記情報が消去され、遊技者に不測の不利益を与えることを抑制することができる。   (1) In each of the above embodiments, the present invention is applied to the power supply between the power source and the launch control board 121 and the main control board 101. However, the present invention is not limited to this, for example, between the power source and the launch control board 121 and the payout control device 78. The present invention may be applied to the power supply. That is, in the case of a power interruption state, electric power stored in the backup capacitor 132 is used to supply power to the RAM 78a that stores and holds information on the number of game balls to be paid out (prize ball number counter). Thereby, the information is erased at the time of power interruption, and it is possible to suppress giving an unexpected disadvantage to the player.

(2)また、例えば携帯電話等を用いて、所定の入力部に対して遊技者を特定する情報が入力された場合に、特定の演出が行われたこと等の所定の遊技結果(所定の演出結果)を順次記憶し、特定操作が行われた場合には上記所定の遊技結果に関する情報を取得することができるように、上記所定の遊技結果に対応する信号出力又は表示を行う構成においては、停電時に上記所定の遊技結果をバックアップする構成としてもよい。   (2) In addition, when information specifying a player is input to a predetermined input unit using a mobile phone or the like, for example, a predetermined game result (predetermined effect such as a specific performance being performed) In the configuration that sequentially stores (effect results) and outputs or displays a signal corresponding to the predetermined game result so that information regarding the predetermined game result can be obtained when a specific operation is performed. In addition, the predetermined game result may be backed up during a power failure.

なお、上記所定の遊技結果を記憶するものとして音声発光制御装置72を採用する構成においては、当該音声発光制御装置72をバックアップ対象に加えるとよい。   In addition, in the structure which employ | adopts the sound emission control apparatus 72 as what memorize | stores the said predetermined | prescribed game result, it is good to add the said sound emission control apparatus 72 to backup object.

(3)上記各実施形態では、バックアップコンデンサ132は1つであったが、これに限られず、複数のコンデンサを組み合わせてもよい。この場合、各コンデンサを並列に接続する。また、主制御装置71や払出制御装置78等の複数の制御装置のバックアップを1のコンデンサで行う構成としてもよく、各制御装置71,78毎に、対応するバックアップコンデンサを別々に設ける構成としてもよい。   (3) In each of the above embodiments, the number of backup capacitors 132 is one. However, the number is not limited to this, and a plurality of capacitors may be combined. In this case, each capacitor is connected in parallel. Further, a backup of a plurality of control devices such as the main control device 71 and the payout control device 78 may be performed with one capacitor, or a corresponding backup capacitor may be provided separately for each of the control devices 71 and 78. Good.

(4)上記各実施形態では、充放電手段としてバックアップコンデンサ132を用いたが、充放電を行うことができれば任意であり、例えばLiイオン電池等の各種電池を用いる構成としてもよい。   (4) In each of the above embodiments, the backup capacitor 132 is used as the charging / discharging means. However, any configuration can be used as long as charging / discharging can be performed. For example, various batteries such as a Li ion battery may be used.

(5)上記各実施形態では、制限抵抗152は、発生する大電流が許容値よりも小さくなる範囲内で小さく設定されていたが、これに限られない。例えば、電入状態となった場合に、バックアップコンデンサ132に蓄積されている電荷量に関わらず、MPU102に対して動作電力が供給されるように、制限抵抗152の抵抗値を(高く)設定してもよい。これにより、MPU102においてメイン処理の実行タイミングを早くすることが可能となる。   (5) In each of the embodiments described above, the limiting resistor 152 is set to be small within a range in which the generated large current is smaller than the allowable value, but is not limited thereto. For example, the resistance value of the limiting resistor 152 is set (high) so that the operating power is supplied to the MPU 102 regardless of the amount of charge accumulated in the backup capacitor 132 when the power is turned on. May be. As a result, the execution timing of the main process in the MPU 102 can be advanced.

但し、充電時及び放電時における電力損失の点に鑑みれば、制限抵抗152の抵抗値は小さく設定されているとよい。   However, in view of power loss during charging and discharging, the resistance value of the limiting resistor 152 is preferably set to be small.

(6)上記各実施形態では、上流側バス142a,202aにダイオード151を設けたが、これに限られず、ダイオード151を設けない構成としてもよい。この場合、電源モジュール131に逆流する電流を吸収する回路を別途設けるとよい。但し、構成の簡素化やコストの観点に着目すれば、ダイオード151を設ける構成の方が好ましい。   (6) In each of the above embodiments, the diode 151 is provided in the upstream buses 142a and 202a. However, the present invention is not limited to this, and the diode 151 may not be provided. In this case, it is preferable to separately provide a circuit that absorbs a backflow current in the power supply module 131. However, from the viewpoint of simplification of the configuration and cost, the configuration in which the diode 151 is provided is preferable.

(7)上記各実施形態では、電入時用の電力供給経路EL1,EL11と、充電経路EL2,EL12とを一部共通化させたが、これに限られず、例えばそれぞれ独立して設ける構成としてもよい。具体的には、ハーネスHを介して電源モジュール131とMPU102とを接続する第1経路と、当該第1経路とは別に、ダイオード151及び制限抵抗152を介して電源モジュール131とバックアップコンデンサ132とを接続する第2経路と、を設ける。また、第2経路におけるダイオード151及び制限抵抗152間の途中位置とMPU102とを接続する第3経路を設け、第3経路にスイッチング素子を設ける。そして、電断状態となった場合、より具体的には第1経路を流れる電流値(又は電圧値)が予め定められた下限値よりも小さくなった場合に、当該スイッチング素子をONとするように構成する。この場合であっても、バックアップコンデンサ132への充電等に伴う大電流の発生を抑制することができる。なお、第2の実施形態に本構成を適用する場合には、上記第1経路の中途位置と第3経路の中途位置とを接続する第4経路を設け、第1経路はMPU102のVCC端子に接続し、第3経路はVBB端子に接続する。そして、電入状態において第1経路からVCC端子側へ電源を供給するとともに、第4経路を介して第3経路からVBB端子側へ電源を供給する構成とするとよい。   (7) In each of the above embodiments, the power supply paths EL1 and EL11 for power-on and the charging paths EL2 and EL12 are partially shared. However, the present invention is not limited to this. Also good. Specifically, the power supply module 131 and the backup capacitor 132 are connected via the diode 151 and the limiting resistor 152 separately from the first path connecting the power supply module 131 and the MPU 102 via the harness H, and the first path. A second path to be connected. In addition, a third path is provided to connect the MPU 102 and a midway position between the diode 151 and the limiting resistor 152 in the second path, and a switching element is provided in the third path. When the power interruption state occurs, more specifically, when the current value (or voltage value) flowing through the first path becomes smaller than a predetermined lower limit value, the switching element is turned on. Configure. Even in this case, generation of a large current accompanying charging of the backup capacitor 132 or the like can be suppressed. In addition, when applying this structure to 2nd Embodiment, the 4th path | route which connects the midway position of the said 1st path | route and the midway position of the 3rd path | route is provided, and a 1st path | route is connected to the VCC terminal of MPU102. Connect the third path to the VBB terminal. And it is good to set it as the structure which supplies a power supply from the 3rd path | route to the VBB terminal side via a 4th path | route while supplying a power supply from the 1st path | route in a power-on state.

さらに、本構成によれば、第1の実施形態においては、電入時用の電力供給経路EL1が第1経路であり、電断時用の電力供給経路EL3が第3経路である。この場合、第2の実施形態のように2系統でMPU102への電力供給が行われる。このため、電力供給がなされる経路の相違に基づいて、MPU102にて電入状態か電断状態かを特定することができる。これにより、リセット回路153を設ける必要がないため、構成の簡素化を図ることができる。   Furthermore, according to the present configuration, in the first embodiment, the power supply path EL1 for turning on the power is the first path, and the power supply path EL3 for power interruption is the third path. In this case, power is supplied to the MPU 102 in two systems as in the second embodiment. For this reason, it is possible to identify whether the MPU 102 is in the power-on state or the power-off state based on the difference in the route through which power is supplied. Accordingly, since it is not necessary to provide the reset circuit 153, the configuration can be simplified.

なお、本構成において、第2経路にハーネスHが含まれていてもよいし、第3経路にハーネスHが含まれていてもよい。第2経路にハーネスHが含まれる場合、電源モジュール131の電力が一旦主制御基板101に伝送され、再度電源及び発射制御基板121に戻ることが可能となるように、2つの接続ラインを設ける。この場合、ダイオード151及び制限抵抗152は、電源及び発射制御基板121及び主制御基板101のどちらに搭載してもよい。   In this configuration, the harness H may be included in the second path, and the harness H may be included in the third path. When the harness H is included in the second path, two connection lines are provided so that the power of the power supply module 131 is once transmitted to the main control board 101 and can be returned to the power supply and launch control board 121 again. In this case, the diode 151 and the limiting resistor 152 may be mounted on either the power supply / launch control board 121 or the main control board 101.

(8)上記各実施形態において、ダイオード151を、電源及び発射制御基板121、詳細には電源側第1バス141に設けてもよい。かかる構成によれば、主制御基板101にダイオード151が設けられていない分だけ、主制御基板101に搭載される素子を少なくすることができる。これにより、MPU102やリセット回路153への視認性の向上を図ることができ、これらへの不正行為を抑制することができる。   (8) In each of the above embodiments, the diode 151 may be provided on the power supply and launch control board 121, specifically, the power supply side first bus 141. According to this configuration, the number of elements mounted on the main control board 101 can be reduced by the amount that the diode 151 is not provided on the main control board 101. Thereby, the visibility to the MPU 102 and the reset circuit 153 can be improved, and illegal acts on these can be suppressed.

(9)上記各実施形態において、制限抵抗152を、電源及び発射制御基板121、詳細には電源側第2バス144に設けてもよい。これにより、主制御基板101の視認性の更なる向上を図ることができる。但し、第2接続ライン146に残留している電荷に基づく電流を抑制する観点に着目すれば、主制御基板101に制限抵抗152を設ける構成のほうが好ましい。   (9) In each of the above embodiments, the limiting resistor 152 may be provided on the power source and launch control board 121, specifically, the power source side second bus 144. As a result, the visibility of the main control board 101 can be further improved. However, from the viewpoint of suppressing the current based on the charge remaining in the second connection line 146, a configuration in which the limiting resistor 152 is provided on the main control board 101 is preferable.

(10)電力供給を行うための構成の第1の変形例について、図13及び図14を用いて説明する。図13は、第1の変形例を上記第1の実施形態に適用した場合の電力供給を行うための構成を示す回路図であり、図14は、第1の変形例を上記第2の実施形態に適用した場合の電力供給を行うための構成を示す回路図である。   (10) A first modification of the configuration for supplying power will be described with reference to FIGS. 13 and 14. FIG. 13 is a circuit diagram illustrating a configuration for supplying power when the first modification is applied to the first embodiment, and FIG. 14 is a circuit diagram illustrating the first modification according to the second embodiment. It is a circuit diagram which shows the structure for performing the electric power supply at the time of applying to a form.

第1の実施形態に適用すると、図13に示すように、電源及び発射制御基板121において、電源モジュール131と電源側コネクタCN1とを接続する電源側第1バス301には、ダイオード151が設けられている。そして、その電源側第1バス301におけるダイオード151の下流側の所定部分に、制限抵抗152及びバックアップコンデンサ132からなる直列接続体が接続されている。当該直列接続体の一端、詳細にはバックアップコンデンサ132の一端は接地されている。この場合、ハーネスHを介することなく充電経路EL22が形成されている。   When applied to the first embodiment, as shown in FIG. 13, in the power supply and launch control board 121, the power supply side first bus 301 connecting the power supply module 131 and the power supply side connector CN1 is provided with a diode 151. ing. In addition, a series connection body including a limiting resistor 152 and a backup capacitor 132 is connected to a predetermined portion of the power source side first bus 301 on the downstream side of the diode 151. One end of the series connection body, specifically, one end of the backup capacitor 132 is grounded. In this case, the charging path EL22 is formed without using the harness H.

また、主制御基板101には、主側コネクタCN2とMPU102とを接続する主側第1バス302が形成されている。そして、ハーネスHは、上記電源側第1バス301と主側第1バス302とを接続する第1接続ライン303を備えている。   The main control board 101 is formed with a main first bus 302 for connecting the main connector CN2 and the MPU 102. The harness H includes a first connection line 303 that connects the power-source side first bus 301 and the main-side first bus 302.

かかる構成によれば、制限抵抗152とバックアップコンデンサ132との直列接続体を設けることにより、バックアップコンデンサ132への充電、及びバックアップコンデンサ132に残留電荷が存在する状況においてハーネスHを接続した場合の大電流の発生を抑制することができる。   According to such a configuration, by providing a series connection body of the limiting resistor 152 and the backup capacitor 132, a large amount is obtained when the harness H is connected in a state where the backup capacitor 132 is charged and a residual charge exists in the backup capacitor 132. Generation of current can be suppressed.

また、充電経路EL22がハーネスHを介していない分だけ、充電経路EL22を短くすることができる。これにより、配線抵抗やコネクタの接触抵抗による電力損失を軽減することができるとともに、充電速度の向上を図ることを通じて、MPU102の立ち上がりに要する期間の短縮化を図ることができる。   Further, the charging path EL22 can be shortened by the amount that the charging path EL22 does not pass through the harness H. As a result, power loss due to wiring resistance or contact resistance of the connector can be reduced, and the period required for the startup of the MPU 102 can be shortened by improving the charging speed.

なお、上記構成においては、電源側第1バス301の一部、第1接続ライン303及び主側第1バス302が電断時用の電力供給経路EL23を構成する。   In the above configuration, a part of the power source side first bus 301, the first connection line 303, and the main side first bus 302 constitute the power supply path EL23 for power interruption.

また、電源モジュール131とリセット回路153とを接続する経路として、電源及び発射制御基板121には電源側第2バス304が設けられており、主制御基板101には主側第2バス305が設けられている。そして、ハーネスHは、これらを接続する第2接続ライン306を備えている。これにより、リセット回路153は、電入状態か電断状態かを把握することが可能となっている。   Further, as a path for connecting the power supply module 131 and the reset circuit 153, the power supply and launch control board 121 is provided with a power supply side second bus 304, and the main control board 101 is provided with a main side second bus 305. It has been. And the harness H is provided with the 2nd connection line 306 which connects these. As a result, the reset circuit 153 can recognize whether the power is on or off.

但し、本変形例においては、主制御基板101に制限抵抗152が設けられていないため、第2接続ライン306に残留した電荷に基づく電流によるMPU102の誤動作等を抑制することができない。   However, in this modification, since the limiting resistor 152 is not provided in the main control board 101, it is not possible to suppress the malfunction of the MPU 102 due to the current based on the charge remaining in the second connection line 306.

本変形例を、上記第2の実施形態に適用すると、電力供給を行うための構成は以下の通りとなる。   When this modification is applied to the second embodiment, the configuration for supplying power is as follows.

図14に示すように、電源及び発射制御基板121側においては上記第1の実施形態に適用した場合と同様に、電源モジュール131と接続された電源側第1バス301にダイオード151が設けられ、その下流側の所定部分に制限抵抗152及びバックアップコンデンサ132からなる直列接続体が接続されている。そして、当該直列接続体の一端は接地されている。したがって、上記第1の実施形態に適用した場合と同様に、ハーネスHを介することなく充電経路EL22が形成される。   As shown in FIG. 14, on the power supply and launch control board 121 side, a diode 151 is provided in the power supply side first bus 301 connected to the power supply module 131, as in the case of applying to the first embodiment. A series connection comprising a limiting resistor 152 and a backup capacitor 132 is connected to a predetermined portion on the downstream side. One end of the series connection body is grounded. Therefore, as in the case of application to the first embodiment, the charging path EL22 is formed without using the harness H.

主制御基板101側においては、MPU102のVCC端子には主側第1バス201が接続されているのに対して、MPU102のVBB端子には上記主側第1バス302が接続されている。主側第1バス201は、主側コネクタCN2において上記第2接続ライン306に接続される。第2接続ライン306は、電源側コネクタCN1において上記電源側第2バス304と接続される。   On the main control board 101 side, the main first bus 201 is connected to the VCC terminal of the MPU 102, whereas the main first bus 302 is connected to the VBB terminal of the MPU 102. The main first bus 201 is connected to the second connection line 306 at the main connector CN2. The second connection line 306 is connected to the power supply side second bus 304 at the power supply side connector CN1.

すなわち、ハーネスHを各コネクタCN1,CN2に接続することにより、電入時用の電力供給経路EL31として、電源モジュール131→電源側第2バス304→第2接続ライン306→主側第1バス201→VCC端子(MPU102)という第1電入経路EL31aと、電源モジュール131→電源側第1バス301→第1接続ライン303→主側第1バス302→VBB端子(MPU102)という第2電入経路EL31bと、が形成される。つまり本変形例における電入時用の電力供給経路EL31は、電源モジュール131からの経路の途中で分流せずに電源モジュール131からMPU102へ異なる経路として形成される。   That is, by connecting the harness H to each of the connectors CN1 and CN2, the power supply module 131 → the power supply side second bus 304 → the second connection line 306 → the main side first bus 201 is used as the power supply path EL31 for power-on. The first power input path EL31a called the VCC terminal (MPU102) and the power module 131 → the first power supply side bus 301 → the first connection line 303 → the main first bus 302 → the second power supply path called the VBB terminal (MPU102). EL31b is formed. That is, the power supply path EL31 for turning on in this modification is formed as a different path from the power supply module 131 to the MPU 102 without being shunted in the middle of the path from the power supply module 131.

そして、電断時用の電力供給経路EL23は、バックアップコンデンサ132→制限抵抗152→電源側第1バス301の一部→第1接続ライン303→主側第1バス302→VBB端子(MPU102)から形成される。   The power supply path EL23 for power interruption is from the backup capacitor 132 → the limiting resistor 152 → a part of the power source side first bus 301 → the first connection line 303 → the main side first bus 302 → the VBB terminal (MPU102). It is formed.

第2の実施形態と同様に、リセット回路210及び停電監視回路211は主側第1バス201に接続されている。リセット回路210の下流側はMPU102のリセット端子に接続され、停電監視回路211の下流側は入力ポート212を介してMPU102に接続されている。また、バイパスコンデンサ154は主側第1バス201の所定位置に設けられている。   Similar to the second embodiment, the reset circuit 210 and the power failure monitoring circuit 211 are connected to the main first bus 201. The downstream side of the reset circuit 210 is connected to the reset terminal of the MPU 102, and the downstream side of the power failure monitoring circuit 211 is connected to the MPU 102 via the input port 212. Further, the bypass capacitor 154 is provided at a predetermined position of the main first bus 201.

(11)電力供給を行うための構成の第2の変形例について、図15及び図16を用いて説明する。図15は、第2の変形例を上記第1の実施形態に適用した場合の電力供給を行うための構成を示す回路図であり、図16は、第2の変形例を上記第2の実施形態に適用した場合の電力供給を行うための構成を示す回路図である。   (11) A second modification of the configuration for supplying power will be described with reference to FIGS. 15 and 16. FIG. 15 is a circuit diagram showing a configuration for supplying power when the second modification is applied to the first embodiment, and FIG. 16 is a circuit diagram showing the second modification. It is a circuit diagram which shows the structure for performing the electric power supply at the time of applying to a form.

第1の実施形態に適用すると、図15に示すように、上流側バス142aにおけるダイオード151よりもMPU102側に制限抵抗152が設けられている。主側第2バス145には、充電方向を順方向とする第1ダイオード411が設けられている。そして、制限抵抗152及び第1ダイオード411からなる直列接続体に対して並列に第2ダイオード412が設けられている。第2ダイオード412は、放電方向を順方向にして設けられている。   When applied to the first embodiment, as shown in FIG. 15, a limiting resistor 152 is provided on the MPU 102 side of the diode 151 in the upstream bus 142a. The main second bus 145 is provided with a first diode 411 whose forward direction is the charging direction. A second diode 412 is provided in parallel to the series connection body including the limiting resistor 152 and the first diode 411. The second diode 412 is provided with the discharge direction as the forward direction.

かかる構成によれば、バックアップコンデンサ132への充電は、ダイオード151、制限抵抗152及び第1ダイオード411を介して行われる。一方、バックアップコンデンサ132の放電電流は、第2ダイオード412及び制限抵抗152を介してMPU102に伝送される。これにより、制限抵抗152の兼用を図ることができる。   According to this configuration, the backup capacitor 132 is charged via the diode 151, the limiting resistor 152, and the first diode 411. On the other hand, the discharge current of the backup capacitor 132 is transmitted to the MPU 102 via the second diode 412 and the limiting resistor 152. Thereby, the limiting resistor 152 can be shared.

また、本変形例によれば、電入時用の電力供給経路EL1に制限抵抗152が設けられているため、電入状態(電源モジュール131から電力が供給されている状態)であって且つバックアップコンデンサ132の充電が完了している状況において、ハーネスHを接続した場合等に発生し得る瞬間的な大電流に起因するMPU102の誤動作等を抑制することができる。   In addition, according to the present modification, since the limiting resistor 152 is provided in the power supply path EL1 for power-on, it is in a power-on state (a state where power is supplied from the power supply module 131) and is backed up. In a situation where the charging of the capacitor 132 is completed, the malfunction of the MPU 102 caused by an instantaneous large current that may occur when the harness H is connected can be suppressed.

本変形例を、上記第2の実施形態に適用すると、電力供給を行うための構成は以下の通りとなる。   When this modification is applied to the second embodiment, the configuration for supplying power is as follows.

上記第1の実施形態に適用した場合と同様に、図16に示すように、制限抵抗152は、上流側バス202aにおけるダイオード151よりもMPU102側に設けられている。第1ダイオード411は、主側第3バス203に充電方向を順方向として設けられている。第2ダイオード412は、制限抵抗152及び第1ダイオード411からなる直列接続体に対して並列となるように放電方向を順方向にして設けられている。   As in the case of application to the first embodiment, as shown in FIG. 16, the limiting resistor 152 is provided closer to the MPU 102 than the diode 151 in the upstream bus 202a. The first diode 411 is provided on the main third bus 203 with the charging direction as the forward direction. The second diode 412 is provided with the discharge direction as a forward direction so as to be parallel to the series connection body including the limiting resistor 152 and the first diode 411.

かかる構成によっても、電入状態(電源モジュール131から電力が供給されている状態)であって且つバックアップコンデンサ132の充電が完了している状況において、ハーネスHを接続した場合等に発生し得る瞬間的な大電流がMPU102のRAM104へ流れ込むことを抑制することが可能となる。   Even in such a configuration, a moment that may occur when the harness H is connected in a state where the power is supplied (from the power supply module 131) and the backup capacitor 132 is fully charged. It is possible to prevent a large current from flowing into the RAM 104 of the MPU 102.

(12)上記第2の実施形態において、VCC端子を介してMPU102全体に電力が供給されるとともに、VBB端子を介してMPU102におけるRAM104に電力が供給される構成としたが、VCC端子を介する電力供給はRAM104へ供給されない構成としてもよい。この場合であっても、電入状態においては、VCC端子及びVBB端子を介して電源モジュール131から電力が供給されることからMPU102全体に電力が供給され、MPU102は動作可能である。また電断状態においては、バックアップコンデンサ132からVBB端子を介してRAM104に電源が供給されるため、RAM104に記憶情報を保持することが可能である。   (12) In the second embodiment, power is supplied to the entire MPU 102 via the VCC terminal and power is supplied to the RAM 104 in the MPU 102 via the VBB terminal. The supply may not be supplied to the RAM 104. Even in this case, in the power-on state, power is supplied from the power supply module 131 via the VCC terminal and the VBB terminal, so that power is supplied to the entire MPU 102 and the MPU 102 can operate. In the power interruption state, power is supplied to the RAM 104 from the backup capacitor 132 via the VBB terminal, so that stored information can be held in the RAM 104.

(13)上記第2の実施形態において、停電監視回路211は少なくとも電断状態を特定可能であって当該特定したことをMPU102が認識することが可能であればよく、例えば、MPU102(入力ポート212)との接続点との反対側の接続点は、主側第1バス201、第1接続ライン143及び電源側第1バス141におけるいずれの箇所に接続されていてもよく、電源モジュール131に対して別途設けられた経路に接続されていてもよい。   (13) In the second embodiment, it is sufficient that the power failure monitoring circuit 211 can identify at least the power interruption state and the MPU 102 can recognize that the power interruption state has been identified. The connection point on the opposite side of the connection point to the power supply module 131 may be connected to any of the main side first bus 201, the first connection line 143, and the power source side first bus 141. May be connected to a route provided separately.

また、停電監視回路211を、電源モジュール131が変換する前の+24Vの交流電圧ラインに対して接続してもよく、変換後の+12Vの直流電圧ラインに対して接続してもよく、コンバータを+24Vの交流電圧を+24Vの直流電圧に変換可能な構成としたうえで当該+24Vの直流電圧ラインに対して接続する構成としてもよい。さらに、停電監視回路211を電源及び発射制御基板121側に設けてもよい。これらの場合、停電監視回路211は、接続されたラインにおける電圧値(又は電流値)が、少なくともMPU102が動作不可となるよりも大きい電圧値(又は電流値)である所定の電圧値(又は電流値)に降下したことを特定し、MPU102(入力ポート212)に対する停電信号をHIレベル信号に立ち上げる構成とするとよい。そして、当該停電信号の立ち上げに基づいてMPU102が停電時処理を実行できる十分な期間(電圧値又は電流値の降下期間)を経てから、リセット回路210がリセット信号をHIレベル信号に立ち上げる構成とするとよい。なお、MPU102へのノイズの影響を低減するという観点からすると、停電監視回路211が交流電圧を監視する構成とする場合には、停電監視回路211を電源及び発射制御基板121側に設けるとよい。   Further, the power failure monitoring circuit 211 may be connected to a + 24V AC voltage line before the power supply module 131 converts, may be connected to a + 12V DC voltage line after conversion, and the converter is + 24V. The AC voltage may be converted into a + 24V DC voltage and connected to the + 24V DC voltage line. Furthermore, the power failure monitoring circuit 211 may be provided on the power supply and launch control board 121 side. In these cases, the power failure monitoring circuit 211 has a predetermined voltage value (or current) at which the voltage value (or current value) in the connected line is at least a voltage value (or current value) larger than the MPU 102 becomes inoperable. The power failure signal for the MPU 102 (input port 212) is raised to the HI level signal. A configuration in which the reset circuit 210 raises the reset signal to the HI level signal after a sufficient period (voltage value or current value drop period) during which the MPU 102 can execute power failure processing based on the rise of the power failure signal. It is good to do. From the viewpoint of reducing the influence of noise on the MPU 102, when the power failure monitoring circuit 211 is configured to monitor the AC voltage, the power failure monitoring circuit 211 may be provided on the power supply and launch control board 121 side.

さらに、停電監視回路211をMPU102と入力ポート212を介して接続する構成としたが、MPU102に対して直接接続する構成としてもよい。この場合、停電信号がHIレベル信号に立ち上げられたことに基づいて他の処理を実行中であっても即座に停電時処理を実行させるべく、MPU102にNMI端子(ノンマスカブル割込端子)を設け、当該NMI端子に対して接続する構成とするとよい。但し、停電時処理における記憶容量の削減という観点からすると、入力ポート212を介して接続する構成とすることが望ましい。   Furthermore, although the power failure monitoring circuit 211 is configured to be connected to the MPU 102 via the input port 212, it may be configured to be directly connected to the MPU 102. In this case, an NMI terminal (non-maskable interrupt terminal) is provided in the MPU 102 so that the process at the time of a power failure can be immediately executed even when other processing is being performed based on the fact that the power failure signal is raised to the HI level signal. It is preferable to connect to the NMI terminal. However, from the viewpoint of reducing the storage capacity during power failure processing, it is desirable that the connection be made via the input port 212.

(14)上記第2の実施形態では、リセット回路210及び停電監視回路211を主側第1バス201と主側第2バス202との接続点よりも電源モジュール131側に接続したが、主側第1バス201と主側第2バス202との接続点よりもMPU102側に接続してもよい。   (14) In the second embodiment, the reset circuit 210 and the power failure monitoring circuit 211 are connected closer to the power supply module 131 than the connection point between the main first bus 201 and the main second bus 202. The connection point between the first bus 201 and the main second bus 202 may be connected to the MPU 102 side.

(15)上記第2の実施形態では、電断時において、リセット回路210はMPU102へ印加される電圧値が+4.5V未満となった場合にリセット信号を立ち上げ、停電監視回路211は+4.5V未満となる前のタイミングである電圧値である+4.7V未満となった場合に停電信号を立ち上げる構成としたが、これらの各信号を出力(切り替え)する契機となる電圧値は上記のものに限定されない。具体的には、これらの各信号を出力(切り替え)する電圧値は、いずれも、電入状態においてMPU102に印加されている電圧値(+5.0V)未満であってMPU102が動作可能な電圧値(+3.3V)よりも大きい所定値であればよく、リセット回路210がリセット信号を立ち上げる電圧値と、停電監視回路211が停電信号を立ち上げる電圧値との組み合わせにより、少なくともMPU102が電断状態を特定してから停電時処理を実行するまでの期間が確保されていればよい。また、これらの電圧値の組み合わせにより、MPU102が電断状態を特定してから停電時処理を実行するまでの期間が確保されるのであれば、電源モジュール131側の図示しないコンデンサによって電断時における供給電力が所定期間維持される構成としなくてもよい。   (15) In the second embodiment, at the time of power interruption, the reset circuit 210 raises the reset signal when the voltage value applied to the MPU 102 is less than +4.5 V, and the power failure monitoring circuit 211 The power failure signal is activated when the voltage value is less than +4.7 V, which is the voltage value before the voltage becomes less than 4.5 V, but the voltage value that triggers the output (switching) of these signals. Is not limited to the above. Specifically, the voltage value for outputting (switching) each of these signals is less than the voltage value (+5.0 V) applied to the MPU 102 in the power-on state, and the voltage at which the MPU 102 can operate. A predetermined value larger than the value (+ 3.3V) may be used, and at least the MPU 102 is configured by a combination of a voltage value at which the reset circuit 210 raises the reset signal and a voltage value at which the power failure monitoring circuit 211 raises the power failure signal. It suffices if a period from the determination of the power interruption state to the execution of the power failure process is ensured. Moreover, if the period from when the MPU 102 identifies the power interruption state to the execution of the power failure process is ensured by the combination of these voltage values, a capacitor (not shown) on the power supply module 131 side at the time of the power interruption The supply power may not be maintained for a predetermined period.

また、リセット回路210に、MPU102が電断状態を特定してから停電時処理を実行するまでの期間よりも長い所定期間を計測可能なクロック回路を設け、リセット回路210が所定電圧値未満となったことを特定してから所定期間の経過後にリセット信号を立ち上げる構成としてもよい。この場合、停電監視回路211が監視する電圧値とリセット回路210が監視する電圧値とを同じ電圧値とすることも可能であり、停電監視回路211が監視する電圧値をリセット回路210が監視する電圧値よりも小さい電圧値とすることも可能である。   In addition, the reset circuit 210 is provided with a clock circuit capable of measuring a predetermined period longer than the period from when the MPU 102 identifies a power interruption state to the time of power failure processing, and the reset circuit 210 becomes less than a predetermined voltage value. A configuration may be adopted in which the reset signal is raised after a predetermined period of time has elapsed since the fact is specified. In this case, the voltage value monitored by the power failure monitoring circuit 211 and the voltage value monitored by the reset circuit 210 can be set to the same voltage value, and the reset circuit 210 monitors the voltage value monitored by the power failure monitoring circuit 211. It is also possible to make the voltage value smaller than the voltage value.

(16)上記第2の実施形態において、リセット回路210はMPU102のリセット端子に接続される構成としたが、停電監視回路211と同様に入力ポート212を介して接続される構成としてもよく、入力ポート212とは別の入力ポートを介して接続される構成としてもよい。   (16) In the second embodiment, the reset circuit 210 is connected to the reset terminal of the MPU 102. However, the reset circuit 210 may be connected via the input port 212 in the same manner as the power failure monitoring circuit 211. It may be configured to be connected via an input port different from the port 212.

(17)上記各実施形態では、MPU102にROM103及びRAM104が1チップ化されている構成としたが、これに限られず、それぞれが個別にチップ化された構成としてもよい。この場合、主制御基板101の電力を供給する各経路142,145,201,202,203において、CPUに電力を供給し、CPUがRAM104に対して電力を供給する構成としてもよいし、CPU及びRAM104双方に個別に電力供給を行う構成としてもよい。   (17) In each of the above embodiments, the ROM 103 and the RAM 104 are configured as one chip in the MPU 102. However, the present invention is not limited to this, and each may be configured as a separate chip. In this case, in each of the paths 142, 145, 201, 202, and 203 for supplying power to the main control board 101, power may be supplied to the CPU, and the CPU may supply power to the RAM 104. It is good also as a structure which supplies electric power separately to both RAM104.

(18)上記各実施形態では、電断時において、RAM104の各情報を記憶保持する構成としたが、保留情報、現状の遊技状態を特定する情報といった一部の情報を記憶保持し、その他の情報を記憶保持しない構成としてもよい。この場合、RAM104に、電断時用の記憶領域を設け、停電時処理において、電断時用の記憶領域に上記一部の情報を記憶させ、バックアップコンデンサ132からの電力を、上記電断時用の記憶領域に供給する構成とする。これにより、電断状態において記憶保持する対象情報を削減することを通じて、電力損失の削減を図ることができ、バックアップコンデンサ132が記憶保持可能な期間を長くすることができる。この場合、メイン処理においては、上記電断時用の記憶領域に記憶されている情報に基づいて復帰処理を実行する。   (18) In each of the above embodiments, each information in the RAM 104 is stored and held at the time of power interruption. However, some information such as hold information and information for specifying the current gaming state is stored and held. A configuration in which information is not stored and held may be employed. In this case, a storage area for power interruption is provided in the RAM 104, and in the power failure process, the part of the information is stored in the storage area for power interruption, and the power from the backup capacitor 132 is changed to the power interruption time. Supply to the storage area. As a result, the power loss can be reduced by reducing the target information to be stored and held in the power interruption state, and the period during which the backup capacitor 132 can be stored and held can be extended. In this case, in the main process, the return process is executed based on the information stored in the storage area for power interruption.

(19)上各記実施形態では、電源及び発射制御基板121に電源側コネクタCN1を設け、主制御基板101に主側コネクタCN2を設け、これら各コネクタCN1,CN2に対して着脱可能に取り付けられるハーネスHを設ける構成としたが、これに限られず、各基板101,121のうち一方の基板にのみコネクタを設けることにより、ハーネスHを着脱可能にする一方、他方の基板においては半田付け等によりハーネスHを固定する構成としてもよい。要は、各基板101,121のうち少なくとも一方において、ハーネスHが着脱可能に構成されていればよい。   (19) In the above embodiments, the power supply and launch control board 121 is provided with the power supply side connector CN1, the main control board 101 is provided with the main side connector CN2, and is detachably attached to the connectors CN1 and CN2. Although it was set as the structure which provides the harness H, it is not restricted to this, By providing a connector only in one board | substrate among each board | substrate 101,121, while making the harness H detachable, in the other board | substrate by soldering etc. It is good also as composition which fixes harness H. In short, the harness H should just be comprised so that attachment or detachment is possible in at least one of each board | substrate 101,121.

また、各基板101,121に配線を半田付け等で固定することで両者を接続する構成としてもよい。この場合、検査を行う場合には上記配線を切断したり、半田付けを破壊して配線を取り除いたりする。そして、検査が終了した場合には、切断した配線を再接続したり、新たな配線を各基板101,121に半田付けしたりする。但し、検査の容易性に着目すれば、着脱可能なハーネスHを設ける構成の方がよい。   Moreover, it is good also as a structure which connects both by fixing wiring to each board | substrate 101,121 by soldering etc. FIG. In this case, when the inspection is performed, the wiring is cut or the soldering is broken to remove the wiring. When the inspection is completed, the cut wiring is reconnected or a new wiring is soldered to each of the substrates 101 and 121. However, if attention is paid to the ease of inspection, a configuration in which a detachable harness H is provided is better.

(20)上記各実施形態では、電源及び発射制御基板121には、電力を供給するものとして電源モジュール131及びバックアップコンデンサ132が搭載されているとともに、遊技球の発射制御を行う発射制御モジュール133が搭載されていたが、これに限られず、電源モジュール131及びバックアップコンデンサ132が搭載された基板と、発射制御モジュール133が搭載された基板とを、別々に設ける構成としてもよい。但し、構成の簡素化に着目すれば、1の基板に両者を搭載する構成の方が好ましい。   (20) In each of the above-described embodiments, the power supply and launch control board 121 is equipped with the power supply module 131 and the backup capacitor 132 to supply power, and the launch control module 133 that controls the launch of the game ball is provided. However, the present invention is not limited to this, and a substrate on which the power supply module 131 and the backup capacitor 132 are mounted and a substrate on which the launch control module 133 is mounted may be provided separately. However, in view of simplification of the configuration, a configuration in which both are mounted on one substrate is preferable.

(21)上記各実施形態とは異なる他のタイプのパチンコ機等、例えば特別装置の特定領域に遊技球が入ると電動役物が所定回数開放するパチンコ機や、特別装置の特定領域に遊技球が入ると権利が発生して大当たりとなるパチンコ機、他の役物を備えたパチンコ機、アレンジボール機、雀球等の遊技機にも、本発明を適用できる。   (21) Other types of pachinko machines different from the above-described embodiments, such as pachinko machines that release a predetermined number of times when a game ball enters a specific area of a special device, or game balls in a specific area of a special device The present invention can also be applied to a pachinko machine that generates a right if a player enters, a pachinko machine equipped with other objects, an arrangement ball machine, a sparrow ball, and other gaming machines.

また、弾球式でない遊技機、例えば、複数種の図柄が周方向に付された複数のリールを備え、メダルの投入及びスタートレバーの操作によりリールの回転を開始し、ストップスイッチが操作されることによりリールの回転を停止し、表示部から視認できる有効ライン上に特定図柄又は特定図柄の組み合わせが成立していた場合にはメダルの払い出し等といった特典を遊技者に付与するスロットマシンにも本発明を適用できる。この場合、払い出すべきメダル数に関する情報が記憶される構成においては、その情報をバックアップの対象としてもよい。   Also, a non-ball-type gaming machine, for example, a plurality of reels with a plurality of types of symbols attached in the circumferential direction, starts rotation of the reel by inserting a medal and operating a start lever, and a stop switch is operated. The slot machine that gives the player a privilege such as paying out medals when the rotation of the reel is stopped and a specific symbol or a combination of specific symbols is established on the effective line visible from the display unit. The invention can be applied. In this case, in the configuration in which information regarding the number of medals to be paid out is stored, the information may be a backup target.

また、予め定められた契機、例えばスタートレバーの操作に基づいて、特定図柄又は特定図柄の組み合わせを停止表示させるか否かの抽選を行い、当該抽選に当選した場合にのみ、上記特定図柄又は特定図柄の組み合わせを停止表示させることが可能となる構成としてもよい。かかる構成においては、上記抽選の結果を特定するための情報をバックアップの対象としてもよい。   In addition, based on a predetermined trigger, for example, the operation of the start lever, a lottery is performed as to whether or not to stop display of a specific symbol or a combination of specific symbols, and the specific symbol or the specific symbol is selected only when the lottery is won. It is good also as a structure which becomes possible to carry out the stop display of the combination of a symbol. In this configuration, information for specifying the lottery result may be a backup target.

また、遊技者にとって有利な有利状態として、遊技者に払い出されるメダル数が多いレギュラーボーナスやビックボーナスが設定されている構成においては、上記各ボーナス中であることを特定するための情報をバックアップの対象としてもよい。   In addition, in a configuration in which a regular bonus or a big bonus with a large number of medals to be paid out to the player is set as an advantageous state advantageous to the player, information for specifying that each bonus is being used is backed up. It may be a target.

さらに、ボーナスゲームとして、次回以降の所定ゲーム(例えば30ゲーム)にわたってリプレイ確率がアップするリプレイタイムゲーム(以下RTゲームという)を新たに設けてもよい。この場合、RTゲームであることをMPU102にて特定するための情報をバックアップの対象としてもよい。   Furthermore, as a bonus game, a replay time game (hereinafter referred to as an RT game) in which the replay probability is increased over a predetermined game (for example, 30 games) from the next time may be newly provided. In this case, information for specifying the MPU 102 to be an RT game may be a backup target.

また、外枠に開閉可能に支持された遊技機本体に貯留部及び取込装置を備え、貯留部に貯留されている所定数の遊技球が取込装置により取り込まれた後にスタートレバーが操作されることによりリールの回転を開始する、パチンコ機とスロットマシンとが融合された遊技機にも、本発明を適用できる。   In addition, the gaming machine main body that is supported by the outer frame so as to be openable and closable is provided with a storage unit and a capture device, and the start lever is operated after a predetermined number of game balls stored in the storage unit are captured by the capture device. Thus, the present invention can also be applied to a gaming machine in which a pachinko machine and a slot machine are fused, which starts rotating the reel.

<上記各実施形態から抽出される発明群について>
以下、上述した各実施形態から抽出される発明群の特徴について、必要に応じて効果等を示しつつ説明する。なお以下においては、理解の容易のため、上記各実施形態において対応する構成を括弧書き等で適宜示すが、この括弧書き等で示した具体的構成に限定されるものではない。
<Invention Group Extracted from Each Embodiment>
Hereinafter, the characteristics of the invention group extracted from each of the above-described embodiments will be described while showing effects and the like as necessary. In the following, for easy understanding, the corresponding configuration in each of the above embodiments is appropriately shown in parentheses, but is not limited to the specific configuration shown in parentheses.

<特徴A群>
特徴A1.遊技に関する情報を用いて所定の制御を行うものであって、自身に電力が供給されている間はその情報を記憶保持する制御手段(MPU102)が搭載された第1基板(主制御基板101)と、
前記制御手段に電力を供給可能な供給状態と、前記制御手段に電力を供給できない電断状態とに切換可能な電源手段(電源モジュール131)が搭載された第2基板(電源及び発射制御基板121)と、
前記第1基板及び前記第2基板間の電力の伝送に用いられるものであって、前記各基板のうち少なくとも一方に対して着脱可能な伝送手段(ハーネスH)と、
を備えた遊技機において、
前記第2基板には、電力が供給された場合に電荷を蓄積する充電状態となる一方、電力が供給されていない場合には電荷を放出する放電状態となる充放電手段(バックアップコンデンサ132)が搭載されており、
電力を伝送するための経路として、
前記充放電手段及び前記電源手段を電気的に接続する第1経路(充電経路EL2,EL12)と、
前記伝送手段が取り付けられることにより形成される経路であって、前記充放電手段及び前記制御手段を電気的に接続する第2経路(電断時用の電力供給経路EL3,EL13)と、
を備え、
前記充放電手段は、
前記電源手段が前記供給状態である場合に前記第1経路を介して前記電源手段から電力が供給されることにより前記充電状態となる一方、
前記電源手段が前記電断状態である場合には前記放電状態となることにより、前記第2経路を介して前記制御手段に電力を供給するものであり、
前記第1経路及び前記第2経路の少なくとも一部が共通経路として構成されており、
前記共通経路に前記各経路を流れる電流を制限する制限抵抗が設けられていることを特徴とする遊技機。
<Feature A group>
Feature A1. A first board (main control board 101) on which control means (MPU102) for storing and holding the information is stored while power is supplied to the game board. When,
A second board (power supply and launch control board 121) on which power supply means (power supply module 131) that can be switched between a supply state in which power can be supplied to the control means and an interruption state in which power cannot be supplied to the control means is mounted. )When,
Transmission means (harness H) that is used for power transmission between the first board and the second board and is attachable to and detachable from at least one of the boards.
In a gaming machine equipped with
The second substrate has charging / discharging means (backup capacitor 132) that is in a charged state in which charges are accumulated when power is supplied, and in a discharged state in which charges are discharged when power is not supplied. Installed,
As a route for transmitting power,
A first path (charging paths EL2, EL12) for electrically connecting the charging / discharging means and the power supply means;
A path formed by attaching the transmission means, and a second path (electric power supply path EL3, EL13 for power interruption) electrically connecting the charge / discharge means and the control means;
With
The charge / discharge means includes
While the power supply means is in the supply state, power is supplied from the power supply means via the first path, and the charge state is obtained.
When the power supply means is in the power-off state, the power supply means supplies power to the control means via the second path by entering the discharge state.
At least a part of the first route and the second route is configured as a common route;
A gaming machine, wherein a limiting resistor for limiting a current flowing through each of the paths is provided in the common path.

特徴A1によれば、第1経路及び第2経路が形成されている状況において、電源手段が供給状態となると、第1経路を介して充放電手段に電力が供給され、充放電手段は電荷を蓄積する充電状態となる。一方、電源手段が電断状態となると、電源手段からの電力供給が停止し、充放電手段は電荷を放出する放電状態となる。これにより、第2経路を介して制御手段に電力が供給される。よって、遊技に関する情報は、電断状態においても記憶保持される。   According to the feature A1, in the situation where the first path and the second path are formed, when the power supply unit is in the supply state, power is supplied to the charging / discharging unit via the first path, and the charging / discharging unit It becomes the charge state to accumulate. On the other hand, when the power supply means is cut off, power supply from the power supply means is stopped, and the charge / discharge means is in a discharge state in which charges are discharged. Thereby, electric power is supplied to the control means via the second path. Therefore, information relating to the game is stored and held even in a power interruption state.

ここで、充放電手段を第1基板に設けると、第1基板単独で制御手段への電力供給が可能となる。このため、制御手段に記憶保持されている遊技に関する情報を書き換えるといった不正行為が行われ易い。   Here, if the charging / discharging means is provided on the first substrate, it is possible to supply power to the control means by the first substrate alone. For this reason, fraudulent acts such as rewriting information on games stored and held in the control means are likely to be performed.

また、充放電手段は、電荷を蓄積するという特性上、大型なものとなり易い。このため、充放電手段を、不正行為の対象となり易い制御手段が搭載されている第1基板に設けると、充放電手段が邪魔となって不正行為の痕跡を見逃してしまう不都合が生じ得る。かといって、第1基板の搭載領域の関係上、制御手段を見易くするべく、充放電手段を制御手段から離間させて配置しようとすることは困難である。   Further, the charge / discharge means tends to be large due to the property of accumulating charges. For this reason, when the charging / discharging means is provided on the first substrate on which the control means that is likely to be the target of fraudulent activity is provided, there may be a problem that the charging / discharging means obstructs the trace of the fraudulent act. However, due to the mounting area of the first substrate, it is difficult to place the charging / discharging means away from the control means so that the control means can be easily seen.

これに対して、本特徴によれば、充放電手段が、電源手段が搭載されている第2基板に設けられているため、上記不都合を回避しつつ、充放電手段による電力供給を実現することができる。   On the other hand, according to this feature, since the charging / discharging means is provided on the second substrate on which the power supply means is mounted, the power supply by the charging / discharging means can be realized while avoiding the above-described disadvantages. Can do.

かかる構成において、仮に伝送手段が取り付けられており且つ充放電手段に電荷が蓄積されていない状況において、電源手段が供給状態となった場合、第1経路を、充放電手段の充電に係る電流(突入電流)が流れる。また、電源手段が電断状態であって充放電手段に電荷が蓄積されている状態において伝送手段を取り付けた場合、充放電手段に蓄積されている電荷に起因する電流が第1経路及び第2経路双方に流れる。   In such a configuration, in a situation where the transmission means is attached and no charge is accumulated in the charging / discharging means, when the power supply means is in the supply state, the current related to the charging / discharging means charging ( Inrush current) flows. In addition, when the transmission unit is attached in a state where the power source unit is in a power-off state and electric charges are accumulated in the charging / discharging unit, the current caused by the electric charges accumulated in the charging / discharging unit is supplied to the first path and the second path. It flows in both directions.

これに対して、本特徴によれば、共通経路に制限抵抗が設けられているため、上記のような各事象に基づく各電流は制限抵抗により制限される。これにより、上記のような各事象が発生した場合に各経路にて瞬間的に大電流が流れ、電源手段又は制御手段が誤動作したり破損したりすることを抑制することができる。   On the other hand, according to this feature, since the limiting resistance is provided in the common path, each current based on each event as described above is limited by the limiting resistance. Thereby, when each of the above events occurs, it is possible to suppress a large current from flowing instantaneously in each path, thereby preventing the power supply means or the control means from malfunctioning or being damaged.

特に、制限抵抗は、各経路の共通経路に設けられているため、各経路それぞれに抵抗を設ける構成と比較して、抵抗を削減することができる。これにより、比較的簡素な構成で上記効果を奏することができる。   In particular, since the limiting resistance is provided in the common path of each path, the resistance can be reduced as compared with a configuration in which a resistance is provided in each path. Thereby, the said effect can be show | played with a comparatively simple structure.

特徴A2.前記制限抵抗と直列に接続され、前記電源手段から前記充放電手段への方向を順方向とするダイオードを備え、
前記ダイオードは、前記第1経路における前記共通経路よりも前記電源手段側の所定経路(第1の実施形態では上流側バス142a又は電源側第1バス141、第2の実施形態では主側第1バス201における主側第2バス202との接続点よりも上流側、上流側バス202a、又は電源側第1バス141)に設けられていることを特徴とする特徴A1に記載の遊技機。
Feature A2. A diode connected in series with the limiting resistor and having a forward direction from the power supply means to the charge / discharge means,
The diode is a predetermined path closer to the power supply means than the common path in the first path (in the first embodiment, the upstream side bus 142a or the power source side first bus 141, in the second embodiment, the main side first The gaming machine according to Feature A1, wherein the gaming machine is provided on the upstream side, the upstream side bus 202a, or the power source side first bus 141) of the bus 201 with respect to the connection point with the main side second bus 202.

特徴A2によれば、ダイオードによって、充放電手段に蓄積された電荷による電流が電源手段に流れることを抑制することができる。この場合、ダイオードは第1経路における共通経路よりも電源手段側の所定経路に設けられているため、充放電手段の放電による制御手段への電力供給を阻害しない。   According to the feature A2, it is possible to suppress the current due to the electric charge accumulated in the charge / discharge means from flowing to the power supply means by the diode. In this case, since the diode is provided in a predetermined path on the power supply means side with respect to the common path in the first path, power supply to the control means by discharging of the charging / discharging means is not hindered.

かかる構成において、仮に伝送手段が取り付けられており且つ充放電手段に電荷が蓄積されていない状況において、電源手段が供給状態となった場合、瞬間的に大電流(突入電流)が流れ、ダイオードが破損するおそれがある。この場合、上記大電流を許容するダイオードを設ける構成も考えられるが、そのようなダイオードは通常のものと比較して非常に高価であるため、大幅なコストアップが懸念される。   In such a configuration, if the power supply means is in a supply state in a situation where the transmission means is attached and no charge is accumulated in the charge / discharge means, a large current (inrush current) flows instantaneously, and the diode There is a risk of damage. In this case, a configuration in which a diode that allows the large current is also conceivable. However, since such a diode is very expensive as compared with a normal one, there is a concern about a significant cost increase.

これに対して、特徴A1の構成を採用することにより、第1経路を流れる突入電流を、制限抵抗に対応した電流に制限することができるため、上記のような高価なダイオードを用いることなく、突入電流によるダイオードの破損を抑制することができる。   On the other hand, since the inrush current flowing through the first path can be limited to a current corresponding to the limiting resistance by adopting the configuration of the feature A1, without using an expensive diode as described above, The damage of the diode due to the inrush current can be suppressed.

特徴A3.前記所定経路の少なくとも一部は、前記第1基板に形成されており、
前記ダイオードは、前記所定経路における前記第1基板に形成された部分(第1の実施形態では上流側バス142a、第2の実施形態では主側第1バス201における主側第2バス202との接続点よりも上流側、又は上流側バス202a)に設けられていることを特徴とする特徴A2に記載の遊技機。
Feature A3. At least a portion of the predetermined path is formed on the first substrate;
The diode is a portion formed on the first substrate in the predetermined path (the upstream bus 142a in the first embodiment, and the main second bus 202 in the main first bus 201 in the second embodiment). The gaming machine according to Feature A2, wherein the gaming machine is provided on the upstream side or upstream bus 202a) from the connection point.

仮にダイオードが第2基板に設けられている場合、充放電手段に蓄積された電荷の一部が、伝送手段を介して第2基板まで移動する場合がある。この場合、伝送手段から上記電荷の移動に基づくノイズが発生し、他の電子機器に悪影響を及ぼすおそれがある。   If the diode is provided on the second substrate, a part of the charge accumulated in the charge / discharge unit may move to the second substrate through the transmission unit. In this case, noise based on the movement of the charges is generated from the transmission means, which may adversely affect other electronic devices.

これに対して、本特徴によれば、所定経路における第1基板に形成された部分にダイオードが設けられているため、上記伝送手段を介した電荷の移動を規制することができ、上記ノイズの発生を抑制することができる。これにより、電断状態となった場合における電子機器の誤動作を抑制することができる。   On the other hand, according to this feature, since the diode is provided in the portion formed on the first substrate in the predetermined path, it is possible to regulate the movement of the charge through the transmission means, and to reduce the noise. Occurrence can be suppressed. Thereby, the malfunction of the electronic device in the case of a power interruption state can be suppressed.

特徴A4.前記所定経路の少なくとも一部は、前記第2基板に形成されており、
前記ダイオードは、前記所定経路における前記2基板に形成された部分(電源側第1バス141)に設けられていることを特徴とする特徴A2に記載の遊技機。
Feature A4. At least a portion of the predetermined path is formed on the second substrate;
The gaming machine according to Feature A2, wherein the diode is provided in a portion (power supply side first bus 141) formed on the two boards in the predetermined path.

特徴A4によれば、ダイオードを所定経路における第2基板に形成された部分に設けることにより、第1基板に搭載される部品点数を削減することができる。これにより、第1基板の制御手段の視認性をより向上させることができるため、制御手段に対する不正行為が行われた場合に、その痕跡を見つけ易くなる。よって、制御手段への不正行為を好適に抑制することができる。   According to the feature A4, the number of components mounted on the first substrate can be reduced by providing the diode in the portion formed on the second substrate in the predetermined path. Thereby, since the visibility of the control means of the first substrate can be further improved, it is easy to find the trace when an illegal act is performed on the control means. Therefore, it is possible to suitably suppress fraudulent acts on the control means.

特徴A5.前記共通経路の少なくとも一部は、前記第1基板に形成されており、
前記制限抵抗は、前記共通経路における前記第1基板に形成された部分(第1の実施形態では主側第2バス145、第2の実施形態では主側第3バス203)に設けられていることを特徴とする特徴A1乃至A4のいずれか1に記載の遊技機。
Feature A5. At least a portion of the common path is formed in the first substrate;
The limiting resistor is provided in a portion of the common path formed on the first substrate (the main side second bus 145 in the first embodiment and the main side third bus 203 in the second embodiment). A gaming machine according to any one of features A1 to A4.

特徴A5によれば、第1基板に制限抵抗が設けられているため、伝送手段に残留している電荷に基づく電流は、制限抵抗により制限される。これにより、伝送手段の取り付けに伴う大電流をより好適に抑制することができる。   According to the feature A5, since the limiting resistor is provided on the first substrate, the current based on the electric charge remaining in the transmission unit is limited by the limiting resistor. Thereby, the large electric current accompanying attachment of a transmission means can be suppressed more suitably.

特徴A6.前記第1基板を収容する基板ボックスと、
前記基板ボックスを開放させた場合にその痕跡が残るようにするための痕跡手段と、
を備えていることを特徴とする特徴A5に記載の遊技機。
Feature A6. A substrate box for accommodating the first substrate;
Trace means for leaving a trace when the substrate box is opened,
The gaming machine according to Feature A5, comprising:

特徴A6によれば、制限抵抗が基板ボックス内に収容されており、当該基板ボックスは開放された場合にその痕跡が残るようになっている。これにより、制限抵抗を別の抵抗に置き換えて制御手段に意図的に大電流を流して、制御手段の誤動作を誘発させる等といった不正行為を抑制することができる。   According to the feature A6, the limiting resistance is accommodated in the substrate box, and the trace remains when the substrate box is opened. As a result, it is possible to suppress fraudulent acts such as replacing the limiting resistor with another resistor and intentionally flowing a large current to the control means to induce malfunction of the control means.

特徴A7.前記共通経路の少なくとも一部は、前記第2基板に形成されており、
前記制限抵抗は、前記共通経路における前記第2基板に形成された部分(電源側第1バス301)に設けられていることを特徴とする特徴A1乃至A4のいずれか1に記載の遊技機。
Feature A7. At least a portion of the common path is formed on the second substrate;
The gaming machine according to any one of features A1 to A4, wherein the limiting resistor is provided in a portion (power supply side first bus 301) formed in the second substrate in the common path.

特徴A7によれば、制限抵抗を第2基板に設けることにより、第1基板に搭載される部品点数を削減することができる。これにより、第1基板の制御手段の視認性をより向上させることができるため、制御手段に対する不正行為が行われた場合に、その痕跡を見つけ易くなる。よって、制御手段への不正行為を好適に抑制することができる。   According to the feature A7, the number of components mounted on the first substrate can be reduced by providing the limiting resistor on the second substrate. Thereby, since the visibility of the control means of the first substrate can be further improved, it is easy to find the trace when an illegal act is performed on the control means. Therefore, it is possible to suitably suppress fraudulent acts on the control means.

特徴A8.前記第1経路は、前記伝送手段が取り付けられることにより形成されるものであることを特徴とする特徴A1乃至A7のいずれか1に記載の遊技機。   Feature A8. The gaming machine according to any one of features A1 to A7, wherein the first path is formed by attaching the transmission means.

特徴A8によれば、伝送手段が取り付けられることにより、電源手段による充放電手段への電力供給が可能となる。これにより、伝送手段が取り付けられていない状態での充放電手段への充電を回避することができる。よって、伝送手段が取り付けられていない状況において電源手段の誤動作等によって意図しない充放電手段への充電が行われることを回避することを通じて、伝送手段を取り外して検査を行う際に感電しないようにすることができるとともに、電力損失の削減を図ることができる。さらに、電源手段が供給状態であり、且つ充放電手段の充電が完了している状況にて伝送手段を取り付けた場合に瞬間的に発生し得る大電流が、充放電手段に吸収されることなく、制御手段に流れ、制御手段が誤動作又は破損する事態を回避することができる。   According to the feature A8, by attaching the transmission means, it is possible to supply power to the charge / discharge means by the power supply means. Thereby, the charge to the charging / discharging means in the state where the transmission means is not attached can be avoided. Therefore, by avoiding unintentional charging / discharging of the charging / discharging means due to malfunction of the power supply means in the situation where the transmission means is not attached, it is possible to prevent electric shock when removing the transmission means and performing the inspection. In addition, power loss can be reduced. Furthermore, a large current that can be generated instantaneously when the transmission means is attached in a state where the power supply means is in a supply state and the charging / discharging means is completed without being absorbed by the charging / discharging means. , It is possible to avoid a situation in which the control means flows into the control means and malfunctions or breaks.

特徴A9.前記第2経路は、一端が前記第1経路の途中位置に接続され、他端が前記制御手段に接続された個別経路(下流側バス142b,202b)を備えていることを特徴とする特徴A1乃至A8のいずれか1に記載の遊技機。   Feature A9. The second path includes an individual path (downstream bus 142b, 202b) having one end connected to a midway position of the first path and the other end connected to the control means. A gaming machine according to any one of A8.

特徴A9によれば、電源手段からの電力は、第1経路の一部及び個別経路を介して制御手段に供給されるとともに、上記第1経路を介して充放電手段に供給される。これにより、第1経路及び第2経路と、電源手段が供給状態である場合における電力供給経路とを一部共通化することができる。   According to the feature A9, the electric power from the power supply unit is supplied to the control unit through a part of the first path and the individual path, and is also supplied to the charging / discharging unit through the first path. Thereby, the first route and the second route can be partially shared with the power supply route when the power supply means is in the supply state.

特徴A10.前記制御手段は、
少なくとも遊技に関する情報を用いて所定の制御を行う制御部(MPU102)へ電気的に接続される第1端子(VCC端子)と、
自身に電力が供給されている間はその情報を記憶保持する記憶保持部(RAM104)へ電気的に接続される第2端子(VBB端子)と、
を備え、
前記第2経路は、当該第2端子に接続されるものであることを特徴とする特徴A1乃至A9のいずれか1に記載の遊技機。
Feature A10. The control means includes
A first terminal (VCC terminal) that is electrically connected to a control unit (MPU102) that performs at least predetermined control using information about the game;
A second terminal (VBB terminal) that is electrically connected to a memory holding unit (RAM 104) that stores and holds the information while power is supplied to itself;
With
The gaming machine according to any one of features A1 to A9, wherein the second path is connected to the second terminal.

特徴A10によれば、電断状態となった場合には制御手段における記憶保持部に対して電力を供給することで、遊技に関する情報を記憶保持できる。したがって、電断状態となった場合に制御手段全体へ電力を供給する構成と比較して、充放電手段における単位時間当たりの放出電力を低減することができる。   According to the feature A10, when power is cut off, information relating to the game can be stored and held by supplying power to the storage holding unit in the control means. Therefore, compared with the structure which supplies electric power to the whole control means when it becomes a power interruption state, the discharge | released power per unit time in a charging / discharging means can be reduced.

なお、特徴A10の具体的な構成としては以下の構成である。   Note that the specific configuration of the feature A10 is as follows.

「前記電源手段と前記制御手段における前記第1端子とを電気的に接続する第3経路(第1電入経路EL11a)を備え、
当該第3経路は、前記第2経路と共有する伝送部分を含まないように設けられている」構成。
“Comprising a third path (first input path EL11a) for electrically connecting the power supply means and the first terminal of the control means,
The 3rd path | route is provided so that the transmission part shared with the said 2nd path | route may not be included. "

特徴A11.前記第1基板には、前記電源手段が前記供給状態か前記電断状態かを把握するための把握手段(リセット回路153,210)が設けられており、
前記制御手段は、前記把握手段により前記電源手段が前記電断状態から前記供給状態に移行したことが把握された場合に、予め定められた立ち上げ処理(メイン処理)を実行するものであることを特徴とする特徴A9又は特徴A10に記載の遊技機。
Feature A11. The first substrate is provided with grasping means (reset circuits 153 and 210) for grasping whether the power supply means is in the supply state or the power interruption state.
The control means executes a predetermined start-up process (main process) when the grasping means grasps that the power supply means has shifted from the power interruption state to the supply state. The gaming machine according to Feature A9 or Feature A10, characterized by

供給状態における制御手段への電力供給経路と、電断状態における制御手段への電力供給経路とを一部共通化した場合、制御手段は、電力供給経路に基づいて電源手段が供給状態か電断状態かを特定することができず、立ち上げ処理をどのタイミングで実行すればよいか分からなくなる。   When the power supply path to the control means in the supply state and the power supply path to the control means in the power interruption state are partially shared, the control means determines whether the power supply means is in the supply state or is disconnected based on the power supply path. It is not possible to specify whether it is in a state, and it is not known at what timing the startup process should be executed.

これに対して、本特徴によれば、把握手段を別途設け、その把握手段の把握結果に基づいて立ち上げ処理を実行する構成とした。これにより、供給状態と電断状態とで電力供給経路を一部共通化したことにより生じた上記不都合を回避することができる。   On the other hand, according to the present feature, a grasping unit is separately provided, and the startup process is executed based on the grasping result of the grasping unit. As a result, it is possible to avoid the inconvenience caused by partially sharing the power supply path between the supply state and the power interruption state.

特徴A12.前記制御手段は、前記把握手段により前記電源手段が前記電断状態から前記供給状態に移行したことが把握されたタイミングから、予め定められた特定期間が経過してから前記立ち上げ処理を実行することを特徴とする特徴A11に記載の遊技機。   Feature A12. The control means executes the start-up process after a predetermined specific period has elapsed from the timing when the grasping means grasps that the power supply means has shifted from the power interruption state to the supply state. The gaming machine according to Feature A11, wherein:

特徴A12の構成を採用した場合、伝送手段が取り付けられている状況において電源手段が供給状態となると、充放電手段の充電が行われるとともに、制御手段に電力が供給される。充放電手段の充電中は、制御手段への電力供給は不安定となり易い。   When the configuration of the feature A12 is adopted, when the power supply unit is in a supply state in a state where the transmission unit is attached, the charge / discharge unit is charged and power is supplied to the control unit. During charging of the charging / discharging means, the power supply to the control means tends to become unstable.

この点、本特徴によれば、充放電手段への充電に起因して制御手段への電力供給が不安定となっている期間中の立ち上げ処理の実行を回避することができ、安定した立ち上げ処理を実現することができる。   In this respect, according to this feature, it is possible to avoid the start-up process during the period in which the power supply to the control unit is unstable due to the charging of the charge / discharge unit, and the stable start-up. Can be realized.

なお、「特定期間」としては、例えば「前記充放電手段の充電に要する期間よりも長い期間」が考えられる。   As the “specific period”, for example, “a period longer than the period required for charging the charging / discharging unit” can be considered.

特徴A13.前記電源手段が前記供給状態となった場合に、前記充放電手段における電荷の蓄積状況に関わらず、前記制御手段に対して当該制御手段が動作可能となる電力が供給されるように、前記制限抵抗の抵抗値が設定されていることを特徴とする特徴A9乃至A12のいずれか1に記載の遊技機。   Feature A13. When the power supply unit is in the supply state, the limit is set such that power that enables the control unit to operate is supplied to the control unit regardless of the charge accumulation state in the charge / discharge unit. The gaming machine according to any one of features A9 to A12, wherein a resistance value of the resistor is set.

特徴A13によれば、充放電手段における電荷の蓄積状況に関わらず、電源手段を供給状態とすることにより、制御手段を動作させることが可能となる。これにより、制御手段の動作開始を、迅速且つ安定して行うことが可能となる。   According to the feature A13, the control unit can be operated by setting the power supply unit to the supply state regardless of the charge accumulation state in the charge / discharge unit. This makes it possible to start the operation of the control means quickly and stably.

特徴A14.遊技に関する情報を用いて所定の制御を行うものであって、自身に電力が供給されている間はその情報を記憶保持する制御手段(MPU102)が搭載された第1基板(主制御基板101)と、
前記制御手段に電力を供給可能な供給状態と、前記制御手段に電力を供給できない電断状態とに切換可能な電源手段(電源モジュール131)が搭載された第2基板(電源及び発射制御基板121)と、
前記第1基板及び前記第2基板間の電力の伝送に用いられる伝送手段(ハーネスH)と、
を備えた遊技機において、
前記第2基板には、電力が供給された場合に電荷を蓄積する充電状態となる一方、電力が供給されていない場合には電荷を放出する放電状態となる充放電手段(バックアップコンデンサ132)が搭載されており、
電力を伝送するための経路として、
前記充放電手段及び前記電源手段を電気的に接続する第1経路(充電経路EL2,EL12)と、
前記伝送手段を介して、前記充放電手段及び前記制御手段を電気的に接続する第2経路(電断時用の電力供給経路EL3,EL13)と、
を備え、
前記充放電手段は、
前記電源手段が前記供給状態である場合に前記第1経路を介して前記電源手段から電力が供給されることにより前記充電状態となる一方、
前記電源手段が前記電断状態である場合には前記放電状態となることにより、前記第2経路を介して前記制御手段に電力を供給するものであり、
前記第1経路及び前記第2経路の少なくとも一部が共通経路として構成されており、
前記共通経路に前記各経路を流れる電流を制限する制限抵抗が設けられていることを特徴とする遊技機。
Feature A14. A first board (main control board 101) on which control means (MPU102) for storing and holding the information is stored while power is supplied to the game board. When,
A second board (power supply and launch control board 121) on which power supply means (power supply module 131) that can be switched between a supply state in which power can be supplied to the control means and an interruption state in which power cannot be supplied to the control means is mounted. )When,
Transmission means (harness H) used to transmit power between the first substrate and the second substrate;
In a gaming machine equipped with
The second substrate has charging / discharging means (backup capacitor 132) that is in a charged state in which charges are accumulated when power is supplied, and in a discharged state in which charges are discharged when power is not supplied. Installed,
As a route for transmitting power,
A first path (charging paths EL2, EL12) for electrically connecting the charging / discharging means and the power supply means;
A second path (power supply paths EL3 and EL13 for power interruption) electrically connecting the charge / discharge means and the control means via the transmission means;
With
The charge / discharge means includes
While the power supply means is in the supply state, power is supplied from the power supply means via the first path, and the charge state is obtained.
When the power supply means is in the power-off state, the power supply means supplies power to the control means via the second path by entering the discharge state.
At least a part of the first route and the second route is configured as a common route;
A gaming machine, wherein a limiting resistor for limiting a current flowing through each of the paths is provided in the common path.

特徴A14によれば、電源手段が供給状態となると、第1経路を介して充放電手段に電力が供給され、充放電手段は電荷を蓄積する充電状態となる。一方、電源手段が電断状態となると、電源手段からの電力供給が停止し、充放電手段は電荷を放出する放電状態となる。これにより、第2経路を介して制御手段に電力が供給される。よって、遊技に関する情報は、電断状態においても記憶保持される。   According to the feature A14, when the power supply unit is in a supply state, power is supplied to the charge / discharge unit via the first path, and the charge / discharge unit is in a charge state in which charges are accumulated. On the other hand, when the power supply means is cut off, power supply from the power supply means is stopped, and the charge / discharge means is in a discharge state in which charges are discharged. Thereby, electric power is supplied to the control means via the second path. Therefore, information relating to the game is stored and held even in a power interruption state.

ここで、充放電手段を第1基板に設けると、第1基板単独で制御手段への電力供給が可能となる。このため、制御手段に記憶保持されている遊技に関する情報を書き換えるといった不正行為が行われ易い。   Here, if the charging / discharging means is provided on the first substrate, it is possible to supply power to the control means by the first substrate alone. For this reason, fraudulent acts such as rewriting information on games stored and held in the control means are likely to be performed.

また、充放電手段は、電荷を蓄積するという特性上、大型なものとなり易い。このため、充放電手段を、不正行為の対象となり易い制御手段が搭載されている第1基板に設けると、充放電手段が邪魔となって不正行為の痕跡を見逃してしまう不都合が生じ得る。かといって、第1基板の搭載領域の関係上、制御手段を見易くするべく、充放電手段を制御手段から離間させて配置しようとすることは困難である。   Further, the charge / discharge means tends to be large due to the property of accumulating charges. For this reason, when the charging / discharging means is provided on the first substrate on which the control means that is likely to be the target of fraudulent activity is provided, there may be a problem that the charging / discharging means obstructs the trace of the fraudulent act. However, due to the mounting area of the first substrate, it is difficult to place the charging / discharging means away from the control means so that the control means can be easily seen.

これに対して、本特徴によれば、充放電手段が、電源手段が搭載されている第2基板に設けられているため、上記不都合を回避しつつ、充放電手段による電力供給を実現することができる。   On the other hand, according to this feature, since the charging / discharging means is provided on the second substrate on which the power supply means is mounted, the power supply by the charging / discharging means can be realized while avoiding the above-described disadvantages. Can do.

かかる構成において、仮に充放電手段に電荷が蓄積されていない状況において、電源手段が供給状態となった場合、第1経路を、充放電手段の充電に係る電流(突入電流)が流れる。また、電源手段が電断状態であって充放電手段に電荷が蓄積されている状態において、伝送手段を設けた場合、充放電手段に蓄積されている電荷に起因する電流が第1経路及び第2経路双方に流れる。   In such a configuration, if the power supply means is in a supply state in a situation where no charge is accumulated in the charge / discharge means, a current (inrush current) related to charging of the charge / discharge means flows through the first path. In addition, when the transmission unit is provided in a state where the power source unit is in the power-off state and the charge is stored in the charge / discharge unit, the current caused by the charge stored in the charge / discharge unit is supplied to the first path and the second path. Flows in both directions.

これに対して、本特徴によれば、共通経路に制限抵抗が設けられているため、上記のような各事象に基づく各電流は制限抵抗により制限される。これにより、上記のような各事象が発生した場合に各経路にて瞬間的に大電流が流れ、電源手段又は制御手段が誤動作したり破損したりすることを抑制することができる。   On the other hand, according to this feature, since the limiting resistance is provided in the common path, each current based on each event as described above is limited by the limiting resistance. Thereby, when each of the above events occurs, it is possible to suppress a large current from flowing instantaneously in each path, thereby preventing the power supply means or the control means from malfunctioning or being damaged.

特に、制限抵抗は、各経路の共通経路に設けられているため、各経路それぞれに抵抗を設ける構成と比較して、抵抗を削減することができる。これにより、比較的簡素な構成で上記効果を奏することができる。   In particular, since the limiting resistance is provided in the common path of each path, the resistance can be reduced as compared with a configuration in which a resistance is provided in each path. Thereby, the said effect can be show | played with a comparatively simple structure.

なお、本特徴に対して特徴A2〜A13の構成を適用してもよい。この場合、必要に応じて、伝送手段を着脱可能に構成するとよい。   Note that the configurations of the features A2 to A13 may be applied to this feature. In this case, the transmission means may be configured to be detachable as necessary.

<特徴B群>
特徴B1.遊技に関する情報を用いて所定の制御を行うものであって、自身に電力が供給されている間はその情報を記憶保持する制御手段(MPU102)が搭載された第1基板(主制御基板101)と、
前記制御手段に電力を供給可能な供給状態と、前記制御手段に電力を供給できない電断状態とに切換可能な電源手段(電源モジュール131)が搭載された第2基板(電源及び発射制御基板121)と、
前記第1基板及び前記第2基板間の電力の伝送に用いられるものであって、前記各基板のうち少なくとも一方に対して着脱可能な伝送手段(ハーネスH)と、
を備えた遊技機において、
前記第2基板には、電力が供給された場合に電荷を蓄積する充電状態となる一方、電力が供給されていない場合には電荷を放出する放電状態となる充放電手段(バックアップコンデンサ132)が搭載されており、
前記伝送手段が取り付けられることにより、前記電源手段又は前記充放電手段による前記制御手段への電力供給が可能となり、
前記伝送手段を取り付けることなく、前記電源手段による前記充放電手段への電力供給が行われることが規制されていることを特徴とする遊技機。
<Feature B group>
Feature B1. A first board (main control board 101) on which control means (MPU102) for storing and holding the information is stored while power is supplied to the game board. When,
A second board (power supply and launch control board 121) on which power supply means (power supply module 131) that can be switched between a supply state in which power can be supplied to the control means and an interruption state in which power cannot be supplied to the control means is mounted. )When,
Transmission means (harness H) that is used for power transmission between the first board and the second board and is attachable to and detachable from at least one of the boards.
In a gaming machine equipped with
The second substrate has charging / discharging means (backup capacitor 132) that is in a charged state in which charges are accumulated when power is supplied, and in a discharged state in which charges are discharged when power is not supplied. Installed,
By attaching the transmission means, it becomes possible to supply power to the control means by the power supply means or the charge / discharge means,
A gaming machine characterized in that power supply to the charging / discharging means by the power supply means is restricted without attaching the transmission means.

特徴B1によれば、電源手段が電断状態である場合には充放電手段が放電することによって、制御手段に電力供給を行うことができる。   According to the feature B1, when the power supply means is in a power interruption state, the charging / discharging means is discharged, so that power can be supplied to the control means.

ここで、充放電手段を第1基板に設けると、第1基板単独で制御手段への電力供給が可能となる。このため、制御手段に記憶保持されている遊技に関する情報を書き換えるといった不正行為が行われ易い。   Here, if the charging / discharging means is provided on the first substrate, it is possible to supply power to the control means by the first substrate alone. For this reason, fraudulent acts such as rewriting information on games stored and held in the control means are likely to be performed.

また、充放電手段は、電荷を蓄積するという特性上、大型なものとなり易い。このため、充放電手段を、不正行為の対象となり易い制御手段が搭載されている第1基板に設けると、充放電手段が邪魔となって不正行為の痕跡を見逃してしまう不都合が生じ得る。かといって、第1基板の搭載領域の関係上、制御手段を見易くするべく、充放電手段を制御手段から離間させて配置しようとすることは困難である。   Further, the charge / discharge means tends to be large due to the property of accumulating charges. For this reason, when the charging / discharging means is provided on the first substrate on which the control means that is likely to be the target of fraudulent activity is provided, there may be a problem that the charging / discharging means obstructs the trace of the fraudulent act. However, due to the mounting area of the first substrate, it is difficult to place the charging / discharging means away from the control means so that the control means can be easily seen.

これに対して、本特徴によれば、充放電手段が、電源手段が搭載されている第2基板に設けられているため、上記不都合を回避しつつ、充放電手段による電力供給を実現することができる。   On the other hand, according to this feature, since the charging / discharging means is provided on the second substrate on which the power supply means is mounted, the power supply by the charging / discharging means can be realized while avoiding the above-described disadvantages. Can do.

かかる構成において、伝送手段が取り付けられることなく、電源手段による充放電手段への電力供給を行うことが規制されている。これにより、伝送手段が取り付けられていない状態での充放電手段への充電を回避することができる。よって、伝送手段を取り外した状況において電源手段の誤動作等によって意図しない充放電手段への充電が行われることを回避することを通じて、伝送手段を取り外して検査を行う際に感電しないようにすることができるとともに、電力損失の削減を図ることができる。さらに、電源手段が供給状態であり、且つ充放電手段の充電が完了している状況にて伝送手段を取り付けた場合に瞬間的に発生し得る大電流が、充放電手段に吸収されることなく、制御手段に流れ、制御手段が誤動作又は破損する事態を回避することができる。   In such a configuration, power supply to the charging / discharging means by the power supply means is restricted without the transmission means being attached. Thereby, the charge to the charging / discharging means in the state where the transmission means is not attached can be avoided. Therefore, by avoiding unintended charging / discharging means being charged due to malfunction of the power supply means in the situation where the transmission means is removed, it is possible to prevent electric shock when the inspection is performed with the transmission means removed. In addition, the power loss can be reduced. Furthermore, a large current that can be generated instantaneously when the transmission means is attached in a state where the power supply means is in a supply state and the charging / discharging means is completed without being absorbed by the charging / discharging means. Therefore, it is possible to avoid a situation in which the control means flows into the control means and the control means malfunctions or is damaged.

特徴B2.前記伝送手段は、第1伝送部(第1接続ライン143)と、当該第1伝送部とは別系統の第2伝送部(第2接続ライン146)と、を備え、
前記各基板間において電力を伝送するための経路として、
前記第1伝送部を介して前記電源手段及び前記制御手段を電気的に接続する電入対応経路(電入時用の電力供給経路EL1,EL11)と、
前記第2伝送部を介して前記電入対応経路における前記第1基板に形成された所定部分及び前記充放電手段を電気的に接続することにより、前記充放電手段及び前記制御手段を電気的に接続する電断対応経路(電断時用の電力供給経路EL3,EL13)と、
を備え、
前記電入対応経路における前記第1基板に形成された所定部分及び前記充放電手段を電気的に接続することにより、前記第1伝送部、前記第1基板及び前記第2伝送部を経由する前記充放電手段の充電経路が形成されることを特徴とする特徴B1に記載の遊技機。
Feature B2. The transmission means includes a first transmission unit (first connection line 143) and a second transmission unit (second connection line 146) of a system different from the first transmission unit,
As a path for transmitting power between the substrates,
A power-on-corresponding path (power supply path EL1, EL11 for power-on) for electrically connecting the power supply means and the control means via the first transmission unit;
The charge / discharge means and the control means are electrically connected by electrically connecting a predetermined portion formed on the first substrate in the route corresponding to power input and the charge / discharge means via the second transmission unit. Power interruption correspondence path (power supply paths EL3 and EL13 for power interruption) to be connected;
With
By electrically connecting a predetermined portion formed on the first substrate in the power-accepting path and the charge / discharge means, the first transmission unit, the first substrate, and the second transmission unit are passed through. The gaming machine according to Feature B1, wherein a charging path for charging / discharging means is formed.

特徴B2によれば、電源手段が供給状態である場合には、電入対応経路を介して、電源手段の電力が制御手段に供給される。一方、電源手段が電断状態である場合には、電断対応経路を介して、充放電手段の電力が制御手段に供給される。   According to the feature B2, when the power supply means is in the supply state, the power of the power supply means is supplied to the control means via the power incoming correspondence path. On the other hand, when the power supply means is in a power interruption state, the power of the charge / discharge means is supplied to the control means via the power interruption response path.

また、電入対応経路における第1基板に形成された所定部分と、充放電手段とを電気的に接続することによって電断対応経路が形成されているため、電源手段が供給状態である場合における電力供給経路(電入対応経路)と、電源手段が電断状態である場合における電力供給経路(電断対応経路)とが一部共通している。これにより、構成の簡素化を図ることができる。   Moreover, since the power interruption means path is formed by electrically connecting the predetermined portion formed on the first substrate in the power correspondence path and the charge / discharge means, the power supply means in the supply state The power supply path (power-on-corresponding path) and the power supply path (power-off-corresponding path) when the power supply means is in a power-off state are partially in common. Thereby, simplification of a structure can be achieved.

そして、上記のように接続することにより、第1伝送部、第1基板及び第2伝送部を介して電源手段と充放電手段とが電気的に接続され、伝送手段を介した充電経路が形成される。これにより、供給状態における制御手段への電力供給経路、電断状態における制御手段への電力供給経路、及び充電経路という各経路の一部共通化を図ることができる。よって、特徴B1の構成を、簡素な構成で実現することができる。   And by connecting as described above, the power supply means and the charge / discharge means are electrically connected via the first transmission part, the first substrate and the second transmission part, and a charging path via the transmission means is formed. Is done. As a result, it is possible to partially share each of the power supply path to the control means in the supply state, the power supply path to the control means in the power interruption state, and the charging path. Therefore, the configuration of the feature B1 can be realized with a simple configuration.

特徴B3.前記第1基板には、前記電源手段が前記供給状態か前記電断状態かを把握するための把握手段(リセット回路153,210)が設けられており、
前記制御手段は、前記把握手段により前記電源手段が前記電断状態から前記供給状態に移行したことが把握された場合に、予め定められた立ち上げ処理(メイン処理)を実行するものであることを特徴とする特徴B2に記載の遊技機。
Feature B3. The first substrate is provided with grasping means (reset circuits 153 and 210) for grasping whether the power supply means is in the supply state or the power interruption state.
The control means executes a predetermined start-up process (main process) when the grasping means grasps that the power supply means has shifted from the power interruption state to the supply state. The gaming machine according to Feature B2, characterized by:

供給状態における制御手段への電力供給経路と、電断状態における制御手段への電力供給経路とを一部共通化した場合、制御手段は、電力供給経路に基づいて電源手段が供給状態か電断状態かを特定することができず、立ち上げ処理をどのタイミングで実行すればよいか分からなくなる。   When the power supply path to the control means in the supply state and the power supply path to the control means in the power interruption state are partially shared, the control means determines whether the power supply means is in the supply state or is disconnected based on the power supply path. It is not possible to specify whether it is in a state, and it is not known at what timing the startup process should be executed.

これに対して、本特徴によれば、把握手段を別途設け、その把握手段の把握結果に基づいて立ち上げ処理を実行する構成とした。これにより、供給状態と電断状態とで電力供給経路を一部共通化したことにより生じた上記不都合を回避することができる。   On the other hand, according to the present feature, a grasping unit is separately provided, and the startup process is executed based on the grasping result of the grasping unit. As a result, it is possible to avoid the inconvenience caused by partially sharing the power supply path between the supply state and the power interruption state.

特徴B4.前記制御手段は、前記把握手段により前記電源手段が前記電断状態から前記供給状態に移行したことが把握されたタイミングから、予め定められた特定期間が経過してから前記立ち上げ処理を実行することを特徴とする特徴B3に記載の遊技機。   Feature B4. The control means executes the start-up process after a predetermined specific period has elapsed from the timing when the grasping means grasps that the power supply means has shifted from the power interruption state to the supply state. The gaming machine according to Feature B3, wherein

特徴B2の構成を採用した場合、伝送手段が取り付けられている状況において電源手段が供給状態となると、充放電手段の充電が行われるとともに、電入対応経路を介して制御手段に電力が供給される。充放電手段の充電中は、制御手段への電力供給は不安定となり易い。   When the configuration of the feature B2 is adopted, when the power supply unit is in a supply state in a state where the transmission unit is attached, the charging / discharging unit is charged and power is supplied to the control unit via the power input correspondence path. The During charging of the charging / discharging means, the power supply to the control means tends to become unstable.

この点、本特徴によれば、充放電手段への充電に起因して制御手段への電力供給が不安定となっている期間中の立ち上げ処理の実行を回避することができ、安定した立ち上げ処理を実現することができる。   In this respect, according to this feature, it is possible to avoid the start-up process during the period in which the power supply to the control unit is unstable due to the charging of the charge / discharge unit, and the stable start-up. Can be realized.

なお、「特定期間」としては、例えば「前記充放電手段の充電に要する期間よりも長い期間」が考えられる。   As the “specific period”, for example, “a period longer than the period required for charging the charging / discharging unit” can be considered.

特徴B5.前記充電経路と前記電断対応経路との共通経路に前記各経路を流れる電流を制限する制限抵抗が設けられていることを特徴とする特徴B2乃至B4のいずれか1に記載の遊技機。   Feature B5. The gaming machine according to any one of the characteristics B2 to B4, wherein a limiting resistor that limits a current flowing through each of the paths is provided in a common path of the charging path and the power interruption handling path.

伝送手段が取り付けられており、且つ充放電手段に電荷が蓄積されていない状況において電源手段が供給状態となった場合、充放電手段の充電に係る電流(突入電流)が充電経路を流れる。また、電源手段が電断状態であって充放電手段に電荷が蓄積されている状態において伝送手段を取り付けた場合、充放電手段に蓄積されている電荷に基づく電流が電断対応経路に流れる。これらの事象に基づく電流は、当該事象が発生した場合に瞬間的に大きくなり易い。このため、上記瞬間的な大電流に基づき、制御手段や電源手段が誤動作したり破損したりすることが懸念される。   When the power supply means is in a supply state in a state where the transmission means is attached and no charge is accumulated in the charge / discharge means, a current (inrush current) related to charging of the charge / discharge means flows through the charging path. In addition, when the transmission unit is attached in a state where the power source unit is in the power-off state and the charge is accumulated in the charge / discharge unit, a current based on the charge accumulated in the charge / discharge unit flows through the power-off correspondence path. The current based on these events tends to increase instantaneously when the event occurs. For this reason, there is a concern that the control means and the power supply means may malfunction or be damaged based on the instantaneous large current.

この点、本特徴によれば、共通経路に制限抵抗が設けられているため、上記のような各事象に基づく各電流は制限抵抗により制限される。これにより、上記のような各事象が発生した場合に各経路にて瞬間的に大電流が流れ、電源手段及び制御手段が誤動作したり破損したりすることを抑制することができる。   In this regard, according to this feature, since the limiting resistance is provided in the common path, each current based on each event as described above is limited by the limiting resistance. Thereby, when each event as described above occurs, it is possible to suppress a large current from flowing instantaneously in each path, thereby preventing the power supply means and the control means from malfunctioning or being damaged.

特に、制限抵抗は、各経路の共通経路に設けられているため、各経路それぞれに抵抗を設ける構成と比較して、抵抗を削減することができる。これにより、比較的簡素な構成で上記効果を奏することができる。   In particular, since the limiting resistance is provided in the common path of each path, the resistance can be reduced as compared with a configuration in which a resistance is provided in each path. Thereby, the said effect can be show | played with a comparatively simple structure.

なお、特徴B5の構成に対して、特徴A群の各構成を適用してもよい。   Each configuration of the feature A group may be applied to the configuration of the feature B5.

特徴B6.遊技に関する情報を用いて所定の制御を行うものであって、自身に電力が供給されている間はその情報を記憶保持する制御手段(MPU102)が搭載された第1基板(主制御基板101)と、
前記制御手段に電力を供給可能な供給状態と、前記制御手段に電力を供給できない電断状態とに切換可能な電源手段(電源モジュール131)が搭載された第2基板(電源及び発射制御基板121)と、
前記第1基板及び前記第2基板間の電力の伝送に用いられる伝送手段(ハーネスH)と、
を備えた遊技機において、
前記第2基板には、電力が供給された場合に電荷を蓄積する充電状態となる一方、電力が供給されていない場合には電荷を放出する放電状態となる充放電手段(バックアップコンデンサ132)が搭載されており、
前記電源手段又は前記充放電手段による前記制御手段への電力供給は、前記伝送手段を介して行われるものであり、
前記伝送手段を介することなく、前記電源手段による前記充放電手段への電力供給が行われないように構成されていることを特徴とする遊技機。
Feature B6. A first board (main control board 101) on which control means (MPU102) for storing and holding the information is stored while power is supplied to the game board. When,
A second board (power supply and launch control board 121) on which power supply means (power supply module 131) that can be switched between a supply state in which power can be supplied to the control means and an interruption state in which power cannot be supplied to the control means is mounted. )When,
Transmission means (harness H) used to transmit power between the first substrate and the second substrate;
In a gaming machine equipped with
The second substrate has charging / discharging means (backup capacitor 132) that is in a charged state in which charges are accumulated when power is supplied, and in a discharged state in which charges are discharged when power is not supplied. Installed,
Power supply to the control means by the power supply means or the charge / discharge means is performed via the transmission means,
A gaming machine configured such that power is not supplied to the charging / discharging means by the power supply means without going through the transmission means.

特徴B6によれば、電源手段が電断状態である場合には充放電手段が放電することによって、制御手段に電力供給を行うことができる。   According to the feature B6, when the power supply means is in a power-off state, the charge / discharge means is discharged, so that power can be supplied to the control means.

ここで、充放電手段を第1基板に設けると、第1基板単独で制御手段への電力供給が可能となる。このため、制御手段に記憶保持されている遊技に関する情報を書き換えるといった不正行為が行われ易い。   Here, if the charging / discharging means is provided on the first substrate, it is possible to supply power to the control means by the first substrate alone. For this reason, fraudulent acts such as rewriting information on games stored and held in the control means are likely to be performed.

また、充放電手段は、電荷を蓄積するという特性上、大型なものとなり易い。このため、充放電手段を、不正行為の対象となり易い制御手段が搭載されている第1基板に設けると、充放電手段が邪魔となって不正行為の痕跡を見逃してしまう不都合が生じ得る。かといって、第1基板の搭載領域の関係上、制御手段を見易くするべく、充放電手段を制御手段から離間させて配置しようとすることは困難である。   Further, the charge / discharge means tends to be large due to the property of accumulating charges. For this reason, when the charging / discharging means is provided on the first substrate on which the control means that is likely to be the target of fraudulent activity is provided, there may be a problem that the charging / discharging means obstructs the trace of the fraudulent act. However, due to the mounting area of the first substrate, it is difficult to place the charging / discharging means away from the control means so that the control means can be easily seen.

これに対して、本特徴によれば、充放電手段が、電源手段が搭載されている第2基板に設けられているため、上記不都合を回避しつつ、充放電手段による電力供給を実現することができる。   On the other hand, according to this feature, since the charging / discharging means is provided on the second substrate on which the power supply means is mounted, the power supply by the charging / discharging means can be realized while avoiding the above-described disadvantages. Can do.

かかる構成において、伝送手段を介することなく、電源手段による充放電手段への電力供給が行われないように構成されているため、伝送手段が破壊された状態での充放電手段への充電を回避することができる。よって、伝送手段が破壊されている状況において電源手段の誤動作等によって意図しない充放電手段への充電が行われることを回避することを通じて、伝送手段を破壊して検査を行う際に感電しないようにすることができるとともに、電力損失の削減を図ることができる。さらに、電源手段が供給状態であり、且つ充放電手段の充電が完了している状況にて伝送手段を設ける場合に瞬間的に発生し得る大電流が、充放電手段に吸収されることなく、制御手段に流れ、制御手段が誤動作又は破損する事態を回避することができる。   In such a configuration, since the power supply means does not supply power to the charging / discharging means without going through the transmission means, charging to the charging / discharging means when the transmission means is broken is avoided. can do. Therefore, by avoiding unintentional charging of the charging / discharging means due to malfunction of the power supply means in a situation where the transmission means is destroyed, it is possible to avoid electric shock when performing the inspection by destroying the transmission means. In addition, the power loss can be reduced. Furthermore, a large current that can be generated instantaneously when the transmission means is provided in a state where the power supply means is in the supply state and the charging / discharging means is completed without being absorbed by the charging / discharging means, A situation in which the control means flows and the control means malfunctions or is broken can be avoided.

なお、本特徴に特徴B2〜B5の構成を適用してもよい。この場合、必要に応じて、伝送手段を着脱可能に構成するとよい。   In addition, you may apply the structure of characteristics B2-B5 to this characteristic. In this case, the transmission means may be configured to be detachable as necessary.

10…パチンコ機、24…遊技盤、71…主制御装置、79…電源及び発射制御装置、101…主制御基板、102…MPU、104…RAM、121…電源及び発射制御基板、122…電力伝送回路、131…電源モジュール、132…バックアップコンデンサ、151…ダイオード、152…制限抵抗、153…リセット回路、210…リセット回路、211…停電監視回路、CN1…電源側コネクタ、CN2…主側コネクタ、H…ハーネス、EL1…電入時用の電力供給経路、EL2…充電経路、EL3…電断時用の電力供給経路、EL11…電入時用の電力供給経路、EL12…充電経路、EL13…電断時用の電力供給経路。   DESCRIPTION OF SYMBOLS 10 ... Pachinko machine, 24 ... Game board, 71 ... Main control device, 79 ... Power source and launch control device, 101 ... Main control board, 102 ... MPU, 104 ... RAM, 121 ... Power source and launch control board, 122 ... Power transmission Circuit 131 131 Power supply module 132 Backup capacitor 151 Diode 152 Limiting resistor 153 Reset circuit 210 Reset circuit 211 Power failure monitoring circuit CN1 Power supply connector CN2 Main connector H ... Harness, EL1 ... Power supply path for turning on, EL2 ... Charging path, EL3 ... Power supply path for turning off, EL11 ... Power supply path for turning on, EL12 ... Charging path, EL13 ... Power off Power supply route for time.

Claims (2)

遊技に関する情報を用いて所定の制御を行うものであって、自身に電力が供給されている間はその情報を記憶保持する制御手段が搭載された第1基板と、
前記制御手段に電力を供給可能な供給状態と、前記制御手段に電力を供給できない電断状態とに切換可能な電源手段が搭載された第2基板と、
前記第1基板及び前記第2基板間の電力の伝送に用いられるものであって、前記各基板のうち少なくとも一方に対して着脱可能な伝送手段と、
を備えた遊技機において、
前記第2基板には、電力が供給された場合に電荷を蓄積する充電状態となる一方、電力が供給されていない場合には電荷を放出する放電状態となる充放電手段が搭載されており、
電力を伝送するための経路として、
前記充放電手段及び前記電源手段を電気的に接続する第1経路と、
前記伝送手段が取り付けられることにより形成される経路であって、前記充放電手段及び前記制御手段を電気的に接続する第2経路と、
を備え、
前記充放電手段は、
前記電源手段が前記供給状態である場合に前記第1経路を介して前記電源手段から電力が供給されることにより前記充電状態となる一方、
前記電源手段が前記電断状態である場合には前記放電状態となることにより、前記第2経路を介して前記制御手段に電力を供給するものであり、
前記第1経路及び前記第2経路の少なくとも一部が共通経路として構成されており、
前記共通経路に前記第1経路又は前記第2経路を流れる電流を制限する制限抵抗が設けられており、
前記第1経路及び前記共通経路は、前記第2基板に形成されており、
前記制限抵抗は、前記共通経路における前記第2基板に形成された部分に設けられていることを特徴とする遊技機。
A first board on which control means for storing and holding the information is stored while power is supplied to the player, while performing predetermined control using information relating to the game;
A second substrate on which power supply means capable of switching between a supply state capable of supplying power to the control means and a power interruption state where power cannot be supplied to the control means;
Transmission means used for transmission of power between the first substrate and the second substrate, wherein the transmission means can be attached to and detached from at least one of the substrates;
In a gaming machine equipped with
The second substrate is equipped with charging / discharging means that is in a charged state in which electric charges are accumulated when electric power is supplied, and in a discharged state in which electric charges are discharged when electric power is not supplied,
As a route for transmitting power,
A first path electrically connecting the charge / discharge means and the power supply means;
A path formed by attaching the transmission means, the second path electrically connecting the charge / discharge means and the control means;
With
The charge / discharge means includes
While the power supply means is in the supply state, power is supplied from the power supply means via the first path, and the charge state is obtained.
When the power supply means is in the power-off state, the power supply means supplies power to the control means via the second path by entering the discharge state.
At least a part of the first route and the second route is configured as a common route;
A limiting resistor for limiting a current flowing through the first path or the second path is provided in the common path,
It said first path and said common route is formed in the second substrate,
The gaming machine according to claim 1, wherein the limiting resistor is provided in a portion of the common path formed on the second substrate.
パチンコ機、スロットマシン又は球使用回胴式遊技機のいずれかである請求項1に記載の遊技機。The gaming machine according to claim 1, wherein the gaming machine is any one of a pachinko machine, a slot machine, and a ball-cylinder spinning machine.
JP2011235582A 2011-08-23 2011-10-27 Game machine Active JP5961976B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011235582A JP5961976B2 (en) 2011-08-23 2011-10-27 Game machine

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2011181075 2011-08-23
JP2011181075 2011-08-23
JP2011235582A JP5961976B2 (en) 2011-08-23 2011-10-27 Game machine

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2016115047A Division JP6499121B2 (en) 2011-08-23 2016-06-09 Game machine

Publications (2)

Publication Number Publication Date
JP2013059601A JP2013059601A (en) 2013-04-04
JP5961976B2 true JP5961976B2 (en) 2016-08-03

Family

ID=48184840

Family Applications (4)

Application Number Title Priority Date Filing Date
JP2011235582A Active JP5961976B2 (en) 2011-08-23 2011-10-27 Game machine
JP2016115047A Active JP6499121B2 (en) 2011-08-23 2016-06-09 Game machine
JP2018115488A Pending JP2018138269A (en) 2011-08-23 2018-06-18 Game machine
JP2020016072A Pending JP2020062562A (en) 2011-08-23 2020-02-03 Game machine

Family Applications After (3)

Application Number Title Priority Date Filing Date
JP2016115047A Active JP6499121B2 (en) 2011-08-23 2016-06-09 Game machine
JP2018115488A Pending JP2018138269A (en) 2011-08-23 2018-06-18 Game machine
JP2020016072A Pending JP2020062562A (en) 2011-08-23 2020-02-03 Game machine

Country Status (1)

Country Link
JP (4) JP5961976B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016155014A (en) * 2011-08-23 2016-09-01 株式会社三洋物産 Game machine

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6291664B2 (en) * 2014-10-20 2018-03-14 株式会社三共 Game machine
JP6291665B2 (en) * 2014-10-20 2018-03-14 株式会社三共 Game machine
JP6320464B2 (en) * 2016-07-04 2018-05-09 株式会社藤商事 Game machine
JP6982038B2 (en) * 2019-09-24 2021-12-17 株式会社ユニバーサルエンターテインメント Pachinko machine
JP2021058332A (en) * 2019-10-04 2021-04-15 株式会社三洋物産 Game machine
JP7278012B1 (en) * 2022-12-12 2023-05-19 株式会社大都技研 playground

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4803704B2 (en) * 2005-03-29 2011-10-26 株式会社大一商会 Game machine
JP4916799B2 (en) * 2006-07-11 2012-04-18 株式会社大一商会 Pachinko machine
JP2011120762A (en) * 2009-12-11 2011-06-23 Daiichi Shokai Co Ltd Pachinko game machine
JP5667521B2 (en) * 2011-06-09 2015-02-12 株式会社藤商事 Game machine
JP5961976B2 (en) * 2011-08-23 2016-08-03 株式会社三洋物産 Game machine

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016155014A (en) * 2011-08-23 2016-09-01 株式会社三洋物産 Game machine

Also Published As

Publication number Publication date
JP2013059601A (en) 2013-04-04
JP6499121B2 (en) 2019-04-10
JP2020062562A (en) 2020-04-23
JP2016155014A (en) 2016-09-01
JP2018138269A (en) 2018-09-06

Similar Documents

Publication Publication Date Title
JP6499121B2 (en) Game machine
JP2015173944A (en) Game machine
JP5195790B2 (en) Game machine
JP2001145768A (en) Pachinko machine
JP2006136345A (en) Game machine
JP6365612B2 (en) Game machine
JP6341226B2 (en) Game machine
JP4984387B2 (en) Game machine
JP7514551B2 (en) Gaming Machines
JP2006158463A (en) Game machine
JP7514550B2 (en) Gaming Machines
JP6296104B2 (en) Game machine
JP6409859B2 (en) Game machine
JP5454515B2 (en) Game machine
JP4858485B2 (en) Game machine
JP2002095853A (en) Pachinko machine
JP2006115864A (en) Game machine
JP2002052156A (en) Pachinko game machine
JP2001286649A (en) Pinball game machine
JP2017127719A (en) Game machine
JP5041038B2 (en) Game machine
JP2013056012A (en) Game machine
JP2002017973A (en) Game machine
JP2015091440A (en) Game machine
JP2010194352A (en) Game machine

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140929

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150825

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150826

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151026

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160202

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160401

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160531

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160613

R150 Certificate of patent or registration of utility model

Ref document number: 5961976

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250