JP6320464B2 - Game machine - Google Patents
Game machine Download PDFInfo
- Publication number
- JP6320464B2 JP6320464B2 JP2016132362A JP2016132362A JP6320464B2 JP 6320464 B2 JP6320464 B2 JP 6320464B2 JP 2016132362 A JP2016132362 A JP 2016132362A JP 2016132362 A JP2016132362 A JP 2016132362A JP 6320464 B2 JP6320464 B2 JP 6320464B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- power supply
- level
- board
- effect
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000000694 effects Effects 0.000 claims description 122
- 238000000034 method Methods 0.000 claims description 7
- 230000008569 process Effects 0.000 claims description 5
- 230000017525 heat dissipation Effects 0.000 claims description 4
- 230000001419 dependent effect Effects 0.000 claims description 3
- 238000010248 power generation Methods 0.000 claims description 2
- 238000004519 manufacturing process Methods 0.000 description 29
- 238000012544 monitoring process Methods 0.000 description 25
- 102100031699 Choline transporter-like protein 1 Human genes 0.000 description 24
- 101000940912 Homo sapiens Choline transporter-like protein 1 Proteins 0.000 description 24
- 238000001514 detection method Methods 0.000 description 23
- 239000003990 capacitor Substances 0.000 description 18
- 230000006870 function Effects 0.000 description 17
- 230000005856 abnormality Effects 0.000 description 16
- 230000015572 biosynthetic process Effects 0.000 description 11
- 239000000758 substrate Substances 0.000 description 11
- 238000003786 synthesis reaction Methods 0.000 description 11
- 230000007704 transition Effects 0.000 description 11
- 101100500473 Bacillus subtilis (strain 168) abn2 gene Proteins 0.000 description 9
- 239000008186 active pharmaceutical agent Substances 0.000 description 9
- 238000006243 chemical reaction Methods 0.000 description 9
- 238000009499 grossing Methods 0.000 description 9
- 230000002159 abnormal effect Effects 0.000 description 7
- 230000001939 inductive effect Effects 0.000 description 7
- 238000010304 firing Methods 0.000 description 6
- NCGICGYLBXGBGN-UHFFFAOYSA-N 3-morpholin-4-yl-1-oxa-3-azonia-2-azanidacyclopent-3-en-5-imine;hydrochloride Chemical group Cl.[N-]1OC(=N)C=[N+]1N1CCOCC1 NCGICGYLBXGBGN-UHFFFAOYSA-N 0.000 description 5
- 102100035954 Choline transporter-like protein 2 Human genes 0.000 description 5
- 101000948115 Homo sapiens Choline transporter-like protein 2 Proteins 0.000 description 5
- 230000008859 change Effects 0.000 description 5
- 238000012937 correction Methods 0.000 description 5
- 241000722921 Tulipa gesneriana Species 0.000 description 4
- 238000013461 design Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 239000011521 glass Substances 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 230000005236 sound signal Effects 0.000 description 4
- 230000001052 transient effect Effects 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 230000001965 increasing effect Effects 0.000 description 3
- 230000007246 mechanism Effects 0.000 description 3
- 238000009877 rendering Methods 0.000 description 3
- 230000001360 synchronised effect Effects 0.000 description 3
- 210000000078 claw Anatomy 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 238000007599 discharging Methods 0.000 description 2
- 230000005284 excitation Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 230000002265 prevention Effects 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 238000004804 winding Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000004397 blinking Effects 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 230000030279 gene silencing Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 239000000779 smoke Substances 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
Landscapes
- Pinball Game Machines (AREA)
Description
本発明は、遊技動作に起因する抽選処理によって大当り状態を発生させる遊技機に関し、特に、迫力ある可動演出が可能な遊技機に関する。 The present invention relates to a gaming machine that generates a big hit state by a lottery process caused by a gaming operation, and more particularly to a gaming machine capable of powerful moving effects.
パチンコ機などの弾球遊技機は、遊技盤に設けた図柄始動口と、複数の表示図柄による一連の図柄変動態様を表示する図柄表示部と、開閉板が開閉される大入賞口などを備えて構成されている。そして、図柄始動口に設けられた検出スイッチが遊技球の通過を検出すると入賞状態となり、遊技球が賞球として払出された後、図柄表示部では表示図柄が所定時間変動される。その後、7・7・7などの所定の態様で図柄が停止すると大当り状態となり、大入賞口が繰返し開放されて、遊技者に有利な遊技状態を発生させている。 A ball game machine such as a pachinko machine has a symbol start opening provided on the game board, a symbol display section for displaying a series of symbol variation patterns by a plurality of display symbols, and a big winning opening for opening and closing the opening and closing plate. Configured. When the detection switch provided at the symbol start port detects the passage of the game ball, the winning state is entered, and after the game ball is paid out as a prize ball, the display symbol is changed for a predetermined time in the symbol display section. Thereafter, when the symbol is stopped in a predetermined manner such as 7, 7, 7, etc., a big hit state is established, and the big winning opening is repeatedly opened to generate a gaming state advantageous to the player.
このような遊技状態を発生させるか否かは、図柄始動口に遊技球が入賞したことを条件に実行される大当り抽選で決定されており、上記の図柄変動動作は、この抽選結果を踏まえたものとなっている。例えば、抽選結果が当選状態である場合には、リーチアクションなどと称される演出動作を20秒前後実行し、その後、特別図柄を整列させている。一方、ハズレ状態の場合にも、同様のリーチアクションが実行されることがあり、この場合には、遊技者は、大当り状態になることを強く念じつつ演出動作の推移を注視することになる。そして、図柄変動動作の終了時に、停止ラインに所定図柄が揃えば、大当り状態であることが遊技者に保証されたことになる。 Whether or not to generate such a game state is determined by a jackpot lottery executed on the condition that a game ball has won at the symbol start opening, and the above symbol variation operation is based on this lottery result. It has become a thing. For example, when the lottery result is in a winning state, an effect operation called reach action or the like is executed for about 20 seconds, and then the special symbols are aligned. On the other hand, a similar reach action may be executed even in the case of a lost state. In this case, the player pays close attention to the big hit state and pays close attention to the transition of the performance operation. When the predetermined symbols are aligned on the stop line at the end of the symbol variation operation, the player is guaranteed to be in the big hit state.
上記したリーチアクションに関連して、一又は複数の可動役物を動作させる可動演出が実行される場合がある。ここで、迫力ある可動演出を実現するには、勢い、可動役物が大型化するところ、大型の可動役物を円滑に移動させるには、それ相応の駆動電力が必要となる。そして、可動役物を駆動するモータの駆動電圧の伝送距離が長い場合には、その分だけ無駄な電力損失が増加するので、この点を考慮した高圧給電の機器構成が望まれる(特許文献1〜3参照)。 In connection with the above reach action, there may be a case where a movable effect for operating one or a plurality of movable accessories is executed. Here, in order to realize a powerful movable effect, the momentum of the movable accessory increases, and in order to smoothly move the large movable accessory, corresponding driving power is required. When the transmission distance of the driving voltage of the motor that drives the movable accessory is long, useless power loss increases accordingly, and thus a high voltage power supply device configuration that takes this point into consideration is desired (Patent Document 1). To 3).
しかし、単なる高圧給電の機器構成では、溶断ヒューズを配置しても電源投入時の過電流を回避できない。すなわち、溶断ヒューズは、発生するジュール熱の積分値(I2rt)に基づいて動作するので、電源投入時などに発生する突入電流には反応せず、その結果、電源投入毎に、電源ラインの特定箇所(接触抵抗が存在する部分)を繰り返し摩耗させることになる。また、複数の可動役物による可動演出時に、高圧給電の給電ラインから放射される電源ノイズの問題も解消されない。また、長期にわたり遊技ホールに配置される枠側部材に、機種毎に更新される遊技盤(盤側部材)を、ワンタッチコネクタで接続する構成を採る場合には、万一、電源投入状態のまま、誤って活線挿抜されることがあっても、電源トラブルの生じない機器構成が必要である。 However, in a simple high-voltage power supply configuration, overcurrent at power-on cannot be avoided even if a blown fuse is provided. In other words, the fusing fuse operates based on the integrated value (I 2 rt) of the generated Joule heat, so it does not react to the inrush current generated at the time of power-on, and as a result, the power line This specific part (the part where the contact resistance exists) is repeatedly worn. Further, the problem of power supply noise radiated from the high-voltage power supply line at the time of a movable performance by a plurality of movable objects is not solved. In addition, if the game board (board side member) updated for each model is connected to the frame side member placed in the game hall for a long time with a one-touch connector, it should remain in the power-on state. A device configuration that does not cause a power supply trouble even when hot-plugging is accidentally performed is required.
本発明は、上記の問題に鑑みてなされたものであって、電源トラブルが生じることなく大型の可動役物を駆動することができ、迫力ある可動演出を実現できる遊技機を提供することを課題とする。 The present invention has been made in view of the above problems, and it is an object of the present invention to provide a gaming machine capable of driving a large movable accessory without causing power supply trouble and realizing a powerful movable effect. And
上記の課題を解決するため、本発明は、所定のスイッチ信号に基づく抽選処理を実行して、その抽選結果に応じた遊技動作を実行可能な遊技機であって、前記抽選処理を実行して遊技動作を中心統括的に制御する主制御手段と、前記主制御手段からの指示に基づいて演出動作を実行する演出制御手段と、前記主制御手段や前記演出制御手段を機能させるための各種レベルの直流電圧を生成する電源手段とを有し、前記演出動作には、演出モータによって実行される可動演出が含まれ、前記主制御手段は、前記電源手段から給電された第1レベルの直流電圧を、そのレベルのまま、所定のインダクタンス部材に供給する一方、前記演出制御手段は、前記電源手段から給電された第1レベルの直流電圧を、キャパシタンス部材で受けた後、レベル降下させた状態で、前記演出モータに供給すると共に、前記電源手段が生成した第1レベルの直流電圧は、温度依存性の電流制限部材を介在させることなく、前記主制御手段に給電される一方、前記演出制御手段に対しては、温度依存性を有する所定の電流制限部材を介在させて給電されるよう構成されている。 In order to solve the above-described problems, the present invention is a gaming machine that can execute a lottery process based on a predetermined switch signal and execute a game operation according to the lottery result, and executes the lottery process. Main control means for centrally controlling game operations, effect control means for executing effect operations based on instructions from the main control means, and various levels for causing the main control means and the effect control means to function Power generation means for generating a direct current voltage, and the rendering operation includes a movable rendering executed by a rendering motor, and the main control means is a first level DC voltage fed from the power supply means. While the level is supplied to the predetermined inductance member, the effect control means receives the first level DC voltage fed from the power supply means by the capacitance member, and then the level. The first level DC voltage generated by the power supply means is supplied to the main control means without interposing a temperature-dependent current limiting member. The production control means is configured to be supplied with power through a predetermined current limiting member having temperature dependency.
本発明は、第1レベルの直流電圧をレベル降下させて演出モータに供給する高圧給電方式を採るので、給電線における電力損失を効果的に抑制することができる。また、第1レベルの直流電圧を、キャパシタンス部材で受けるので、演出モータ駆動時の電源リップルを抑制することができ、電源ノイズの問題が解消される。しかも、高圧給電される第1レベルの直流電圧は、温度依存性の電流制限部材を介在させて給電されるので、電源投入時など、キャパシタンス部材の急速充電時にも過大電流が流れることがなく、ノイズ対策上も機器保護上も効果的である。 The present invention employs a high-voltage power supply system that drops the first level DC voltage and supplies it to the effect motor, and therefore can effectively suppress power loss in the power supply line. Further, since the first level DC voltage is received by the capacitance member, the power supply ripple at the time of driving the effect motor can be suppressed, and the problem of power supply noise is solved. Moreover, since the first level DC voltage fed with high voltage is fed via a temperature-dependent current limiting member, an excessive current does not flow even when the capacitance member is rapidly charged, such as when the power is turned on, It is effective for noise countermeasures and device protection.
第1レベルの直流電圧は、好ましくは、公証値が30V以上であり、一又は複数の回路基板を経由して、前記キャパシタンス部材と共に降圧回路を搭載する駆動電源基板に給電され、第1レベルの直流電圧は、前記キャパシタンス部材で平滑化された状態で、前記降圧回路に供給されてレベル降下されるよう構成されている。また、第1レベルの直流電圧は、一の装着操作で複数の接点が接続状態となり、一の分離操作で複数の接点が分離状態となるワンタッチコネクタを経由して、前記演出制御手段に給電されるよう構成されているのが好適である。 The first-level DC voltage preferably has a notarized value of 30 V or more, and is supplied to a drive power supply board on which a step-down circuit is mounted together with the capacitance member via one or a plurality of circuit boards. The direct-current voltage is supplied to the step-down circuit in a state where the direct-current voltage is smoothed by the capacitance member, and the level is lowered. Also, the direct current voltage of the first level is supplied to the effect control means via a one-touch connector in which a plurality of contacts are connected in one mounting operation and a plurality of contacts are separated in one separating operation. It is suitable that it is comprised.
前記インダクタンス部材は、電源電圧を要することなく、過熱保護機能を発揮するドライバICで駆動されているのが好適であり、前記所定の電流制限部材は、25℃の抵抗値が、公証値1Ω〜3Ωのサーミスタで構成されていること、及び又は前記サーミスタは、その熱放散定数δが、14mW/℃〜27mW/℃であるのが好ましい。何れにしても、前記キャパシタンス部材の静電容量は20μF以上であるのが好適である。 The inductance member is preferably driven by a driver IC that exhibits an overheat protection function without requiring a power supply voltage, and the predetermined current limiting member has a resistance value at 25 ° C. of a notarized value of 1Ω to It is preferable that the thermistor is composed of a 3Ω thermistor and / or the heat dissipation constant δ is 14 mW / ° C. to 27 mW / ° C. In any case, the capacitance of the capacitance member is preferably 20 μF or more.
また、前記電源手段は、第1レベルより低い第2レベルの直流電圧と、第2レベルより更に低い公証値5Vの直流電圧を、第1レベルの直流電圧と共に、前記主制御手段と前記演出制御手段に給電しているのが好適であり、第2レベルの直流電圧は、ランプの駆動電圧、及び/又は、前記所定のスイッチ信号を検出するセンサの駆動電圧として使用されるのが好適である。 In addition, the power supply means outputs a DC voltage of a second level lower than the first level and a DC voltage having a notarized value of 5 V lower than the second level together with the main control means and the effect control together with the DC voltage of the first level. Preferably, the power is supplied to the means, and the second level DC voltage is preferably used as the driving voltage of the lamp and / or the driving voltage of the sensor for detecting the predetermined switch signal. .
なお、前記降圧回路は、その出力電圧が変更可能に構成されているのが好適である。この場合、前記降圧回路は、好ましくは、電圧制御信号を受けてON/OFF動作するスイッチ回路(Q2)と、前記降圧回路の出力端子とスイッチ回路との間に配置される第1抵抗(R1)、及び第2抵抗(R2)と、前記降圧回路の出力端子にエミッタ端子が接続され、第1抵抗(R1)と第2抵抗(R2)の接続点にベース端子が接続され、コレクタ端子に第3抵抗が接続された制御トランジスタ(Q1)と、を有して構成され、スイッチ回路(Q2)のON動作時には、第3抵抗に制御トランジスタの飽和電流が流れる一方、スイッチ回路(Q2)のOFF動作時には、第1抵抗(R1)と第2抵抗(R2)にスイッチ回路(Q2)の漏れ電流が流れることで、制御トランジスタ(Q1)の通電動作が阻止されている。 The step-down circuit is preferably configured so that its output voltage can be changed. In this case, the step-down circuit preferably has a switch circuit (Q2) that operates on / off in response to a voltage control signal, and a first resistor (R1) disposed between the output terminal of the step-down circuit and the switch circuit. ), The second resistor (R2), the emitter terminal is connected to the output terminal of the step-down circuit, the base terminal is connected to the connection point of the first resistor (R1) and the second resistor (R2), and the collector terminal is connected And a control transistor (Q1) to which the third resistor is connected. When the switch circuit (Q2) is turned on, the saturation current of the control transistor flows through the third resistor, while the switch circuit (Q2) During the OFF operation, the leakage current of the switch circuit (Q2) flows through the first resistor (R1) and the second resistor (R2), thereby preventing the energization operation of the control transistor (Q1).
前記第3抵抗は、200kΩ以上であるのが好ましく、飽和電流は、50μA以下であるあることが好ましい。また、漏れ電流は10μA以下であるのが好ましい。なお、実施例では、特に説明していないが、実施例の構成は、全てこの条件を満たしている。 The third resistance is preferably 200 kΩ or more, and the saturation current is preferably 50 μA or less. The leakage current is preferably 10 μA or less. Although not specifically described in the embodiment, all the configurations of the embodiment satisfy this condition.
上記の通り、本発明によれば、電源トラブルが生じることなく大型の可動役物を駆動することができ、迫力ある可動演出を実現することができる。 As described above, according to the present invention, a large movable accessory can be driven without causing a power supply trouble, and a powerful movable effect can be realized.
以下、実施例に基づいて本発明を詳細に説明する。図1は、本実施例のパチンコ機GMを示す斜視図である。このパチンコ機GMは、島構造体に着脱可能に装着される矩形枠状の木製外枠1と、外枠1に固着されたヒンジ2を介して開閉可能に枢着される前枠3とで構成されている。 Hereinafter, the present invention will be described in detail based on examples. FIG. 1 is a perspective view showing a pachinko machine GM of the present embodiment. This pachinko machine GM includes a rectangular frame-shaped wooden outer frame 1 that is detachably mounted on an island structure, and a front frame 3 that is pivotably mounted via a hinge 2 fixed to the outer frame 1. It is configured.
この前枠3には、遊技盤5が、裏側からではなく、表側からワンタッチコネクタを利用して着脱自在に装着され、その前側には、ガラス扉6と前面板7とが夫々開閉自在に枢着されている。ここで、ワンタッチコネクタとは、一の装着操作で複数の接点が接続状態となり、一の分離操作で複数の接点が分離状態となる接続コネクタC1〜C4(図3参照)を意味する。 A game board 5 is detachably attached to the front frame 3 from the front side using a one-touch connector rather than from the back side, and a glass door 6 and a front plate 7 are pivoted on the front side so as to be openable and closable. It is worn. Here, the one-touch connector means connection connectors C1 to C4 (see FIG. 3) in which a plurality of contacts are connected in one mounting operation and a plurality of contacts are disconnected in one separation operation.
ガラス扉6の外周には、LEDランプなどによる電飾ランプが、略C字状に配置されている。一方、ガラス扉6の下側には、スピーカが配置されている。 On the outer periphery of the glass door 6, an electric lamp such as an LED lamp is arranged in a substantially C shape. On the other hand, a speaker is disposed below the glass door 6.
前面板7には、発射用の遊技球を貯留する上皿8が装着され、前枠3の下部には、上皿8から溢れ出し又は抜き取った遊技球を貯留する下皿9と、発射ハンドル10とが設けられている。発射ハンドル10は発射モータと連動しており、発射ハンドル10の回動角度に応じて動作する打撃槌によって遊技球が発射される。 The front plate 7 is provided with an upper plate 8 for storing game balls for launching, and a lower plate 9 for storing game balls overflowing or extracted from the upper plate 8 and a launch handle at the lower part of the front frame 3. 10 are provided. The launch handle 10 is interlocked with the launch motor, and a game ball is launched by a striking rod that operates according to the rotation angle of the launch handle 10.
上皿8の外周面には、チャンスボタン11が設けられている。このチャンスボタン11は、遊技者の左手で操作できる位置に設けられており、遊技者は、発射ハンドル10から右手を離すことなくチャンスボタン11を操作できる。このチャンスボタン11は、通常時には機能していないが、ゲーム状態がボタンチャンス状態となると内蔵ランプが点灯されて操作可能となる。なお、ボタンチャンス状態は、必要に応じて設けられるゲーム状態である。 A chance button 11 is provided on the outer peripheral surface of the upper plate 8. The chance button 11 is provided at a position where it can be operated with the left hand of the player, and the player can operate the chance button 11 without releasing the right hand from the firing handle 10. The chance button 11 does not function normally, but when the game state becomes the button chance state, the built-in lamp is turned on and can be operated. The button chance state is a game state provided as necessary.
上皿8の右部には、カード式球貸し機に対する球貸し操作用の操作パネル12が設けられ、カード残額を3桁の数字で表示する度数表示部と、所定金額分の遊技球の球貸しを指示する球貸しスイッチと、ゲーム終了時にカードの返却を指令する返却スイッチとが設けられている。 On the right side of the upper plate 8, an operation panel 12 for ball lending operation with respect to the card-type ball lending machine is provided, a frequency display unit for displaying the remaining amount of the card with a three-digit number, and a ball of game balls for a predetermined amount A ball lending switch for instructing lending and a return switch for instructing to return the card at the end of the game are provided.
図2に示すように、遊技盤5の表面には、金属製の外レールと内レールとからなるガイドレール13が環状に設けられ、その略中央には、背面側に延びる中央開口HOが設けられている。そして、中央開口HOの奥底には、液晶カラーディスプレイで構成された表示装置DSが配置されている。 As shown in FIG. 2, a guide rail 13 made of a metal outer rail and an inner rail is provided in an annular shape on the surface of the game board 5, and a central opening HO extending toward the back side is provided in the approximate center. It has been. A display device DS composed of a liquid crystal color display is disposed at the bottom of the central opening HO.
また、表示装置DSの前面に形成される空間には、演出可動体AMU(可動役物)が昇降自在に配置されている。演出可動体AMUは、昇降機構ALVに保持されて昇降される固定部材FIXと、固定部材FIXに支持されて回転する回転部材ROTとで構成されている。 In addition, in the space formed in the front surface of the display device DS, a production movable body AMU (movable accessory) is disposed so as to be movable up and down. The effect movable body AMU includes a fixed member FIX that is held up and down by being held by the lifting mechanism ALV, and a rotating member ROT that is supported and rotated by the fixed member FIX.
昇降機構ALVの昇降動作や、回転部材ROTの回転動作は、ステッピングモータで構成された演出モータM1〜Mnの回転によって実現される。なお、通常時には、演出可動体AMUは、昇降機構ALVに吊り上げられた状態で待機している。 The raising / lowering operation of the raising / lowering mechanism ALV and the rotating operation of the rotating member ROT are realized by the rotation of the effect motors M1 to Mn formed of stepping motors. In the normal state, the effect movable body AMU stands by in a state of being lifted by the lifting mechanism ALV.
遊技領域の適所には、図柄始動口15、大入賞口16、普通入賞口17、ゲート18が配設されている。これらの入賞口15〜18は、それぞれ内部に検出スイッチを有しており、遊技球の通過を検出できるようになっている。 At appropriate positions in the game area, a symbol starting port 15, a big winning port 16, a normal winning port 17, and a gate 18 are arranged. Each of these winning openings 15 to 18 has a detection switch inside, and can detect the passage of a game ball.
表示装置DSは、大当り状態に係わる特定図柄を変動表示すると共に背景画像や各種のキャラクタなどをアニメーション的に表示する装置である。この表示装置DSは、中央部に特別図柄表示部Da〜Dcと右上部に普通図柄表示部19を有している。そして、特別図柄表示部Da〜Dcでは、大当り状態の招来を期待させるリーチ演出が実行されたり、特別図柄表示部Da〜Dc及びその周りでは、当否結果を不確定に報知する予告演出などが実行される。 The display device DS is a device that variably displays a specific symbol related to the big hit state and displays a background image and various characters in an animated manner. This display device DS has a special symbol display part Da to Dc in the central part and a normal symbol display part 19 in the upper right part. And, in the special symbol display parts Da to Dc, a reach effect is executed that expects a big hit state to be invited, or in the special symbol display parts Da to Dc and the surroundings, a notice effect that informs the result of the success / failure is executed. Is done.
普通図柄表示部19は普通図柄を表示するものであり、ゲート18を通過した遊技球が検出されると、普通図柄が所定時間だけ変動し、遊技球のゲート18の通過時点において抽出された抽選用乱数値により決定される停止図柄を表示して停止するようになっている。 The normal symbol display unit 19 displays a normal symbol. When a game ball that has passed through the gate 18 is detected, the normal symbol fluctuates for a predetermined time, and the lottery extracted at the time when the game ball passes through the gate 18 is extracted. The stop symbol determined by the random number for use is displayed and stopped.
図柄始動口15は、左右一対の開閉爪を備えた電動式チューリップで開閉されるよう構成され、普通図柄表示部19の変動後の停止図柄が当り図柄を表示した場合には、開閉爪が所定時間だけ、若しくは、所定個数の遊技球を検出するまで開放されるようになっている。 The symbol start opening 15 is configured to be opened and closed by an electric tulip having a pair of left and right opening and closing claws. When the stop symbol after the fluctuation of the normal symbol display unit 19 hits and the symbol is displayed, the opening and closing claw is predetermined. It is released only for a time or until a predetermined number of game balls are detected.
電動式チューリップは、制御信号CTLbがLレベルになるタイミングで、第2ソレノイドSLbが通電状態となって開放する(図5参照)。なお、図2の構成とは異なり、普通入賞口17を開閉可能に構成する場合には、制御信号CTLcで通電制御される第3ソレノイドSLcによって普通入賞口が開閉される。 The electric tulip is opened when the second solenoid SLb is energized at the timing when the control signal CTLb becomes L level (see FIG. 5). Unlike the configuration of FIG. 2, when the normal winning opening 17 is configured to be openable and closable, the normal winning opening is opened and closed by the third solenoid SLc that is energized and controlled by the control signal CTLc.
図柄始動口15に遊技球が入賞すると、特別図柄表示部Da〜Dcの表示図柄が所定時間だけ変動し、図柄始動口15への遊技球の入賞タイミングに応じた抽選結果に基づいて決定される停止図柄で停止する。なお、特別図柄表示部Da〜Dc及びその周りでは、一連の図柄演出の間に、予告演出が実行される場合がある。また、予告演出の一種として、演出可動体AMUが中央開口HOの位置に降下してくることがある。そして、降下した演出可動体AMUは、時計方向又は反時計方向に回転した後、元の位置に上昇する。 When a game ball wins the symbol start port 15, the display symbols of the special symbol display portions Da to Dc change for a predetermined time and are determined based on the lottery result corresponding to the winning timing of the game ball to the symbol start port 15. Stop at the stop symbol. In addition, in special symbol display parts Da-Dc and its circumference, a notice effect may be performed between a series of symbol effects. In addition, as a kind of notice effect, the effect movable body AMU may descend to the position of the central opening HO. Then, the lowered effect movable body AMU is rotated clockwise or counterclockwise and then raised to the original position.
大入賞口16は、例えば前方に開放可能な開閉板16aで開閉制御されるが、特別図柄表示部Da〜Dcの図柄変動後の停止図柄が「777」などの大当り図柄のとき、「大当りゲーム」と称する特別遊技が開始され、開閉板16aが開放されるようになっている。開閉板16aは、制御信号CTLaがLレベルになるタイミングで、第1ソレノイドSLaが通電状態となって開放する(図5参照)。 The big winning opening 16 is controlled to open and close by, for example, an opening / closing plate 16a that can be opened forward. Is started, and the opening / closing plate 16a is opened. The opening / closing plate 16a is opened when the first solenoid SLa is energized at the timing when the control signal CTLa becomes L level (see FIG. 5).
大入賞口16の開閉板16aが開放された後、所定時間が経過し、又は所定数(例えば10個)の遊技球が入賞すると開閉板16aが閉じる。このような動作は、最大で例えば15回まで特別遊技が継続され、遊技者に有利な状態に制御される。なお、特別図柄表示部Da〜Dcの変動後の停止図柄が特別図柄のうちの特定図柄であった場合には、特別遊技の終了後のゲームが高確率状態となるという特典が付与される。 After the opening / closing plate 16a of the big prize opening 16 is opened, the opening / closing plate 16a is closed when a predetermined time elapses or when a predetermined number (for example, 10) of game balls wins. In such an operation, the special game is continued up to 15 times, for example, and is controlled in a state advantageous to the player. In addition, when the stop symbol after the change of the special symbol display parts Da to Dc is a specific symbol of the special symbols, a privilege that the game after the end of the special game is in a high probability state is given.
図3は、上記した各動作を実現するパチンコ機GMの全体回路構成を示すブロック図である。図示の通り、このパチンコ機GMは、AC24Vを受けて各種の直流電圧と電源異常信号ABN1,ABN2を出力する電源基板20と、遊技制御動作を中心統括的に担う主制御基板21と、主制御基板21から受けた制御コマンドCMDに基づいてランプ演出及び音声演出を実行する演出制御基板22と、演出制御基板22から受けた制御コマンドCMD’に基づいて表示装置DSを駆動する画像制御基板23と、主制御基板21から受けた制御コマンドCMD”に基づいて払出モータMを制御して遊技球を払い出す払出制御基板24と、遊技者の操作に応答して遊技球を発射させる発射制御基板25と、を中心に構成されている。 FIG. 3 is a block diagram showing an overall circuit configuration of the pachinko machine GM that realizes the above-described operations. As shown in the figure, this pachinko machine GM receives AC24V and outputs various DC voltages and power supply abnormality signals ABN1 and ABN2, a main control board 21 mainly responsible for game control operations, and a main control. An effect control board 22 that executes a lamp effect and a sound effect based on a control command CMD received from the board 21; an image control board 23 that drives the display device DS based on a control command CMD ′ received from the effect control board 22; , A payout control board 24 for controlling the payout motor M based on the control command CMD "received from the main control board 21 and paying out the game ball, and a launch control board 25 for firing the game ball in response to the player's operation. And it is composed around.
主制御基板21が出力する制御コマンドCMDは、先ず、演出制御基板22に伝送され、演出制御基板22から出力される制御コマンドCMD’は、画像インタフェイス基板28を経由して、画像制御基板23に伝送される。また、主制御基板21が出力する制御コマンドCMD”は、主基板中継基板32を経由して、払出制御基板24に伝送される。 The control command CMD output from the main control board 21 is first transmitted to the effect control board 22, and the control command CMD ′ output from the effect control board 22 passes through the image interface board 28 to the image control board 23. Is transmitted. The control command CMD ″ output from the main control board 21 is transmitted to the payout control board 24 via the main board relay board 32.
制御コマンドCMD,CMD’,CMD”は、何れも16ビット長であるが、主制御基板21や払出制御基板24が関係する制御コマンドは、8ビット長毎に2回に分けてパラレル送信されている。一方、演出制御基板22から画像制御基板23に伝送される制御コマンドCMD’は、16ビット長をまとめてパラレル伝送されている。そのため、可動予告演出を含む予告演出を、多様化して多数の制御コマンドを連続的に送受信するような場合でも、迅速にその処理を終えることができ、他の制御動作に支障を与えない。 The control commands CMD, CMD ′, and CMD ”are all 16 bits long, but the control commands related to the main control board 21 and the payout control board 24 are transmitted in parallel every two 8 bits. On the other hand, the control command CMD ′ transmitted from the effect control board 22 to the image control board 23 is transmitted in parallel with a 16-bit length. Even when such control commands are continuously transmitted and received, the processing can be completed quickly, and other control operations are not hindered.
本実施例では、画像インタフェイス基板28と画像制御基板23とは、配線ケーブルを経由することなく、雄型コネクタと雌型コネクタとを直結されて二枚の回路基板が積層されている。そのため、各電子回路の回路構成を複雑高度化しても基板全体の収納空間を最小化できると共に、接続ラインを最短化することで耐ノイズ性を高めることができる。 In the present embodiment, the image interface board 28 and the image control board 23 are formed by stacking two circuit boards by directly connecting a male connector and a female connector without going through a wiring cable. Therefore, even if the circuit configuration of each electronic circuit is complicated and sophisticated, the storage space of the entire board can be minimized, and noise resistance can be improved by minimizing the connection lines.
これら主制御基板21、演出制御基板22、画像制御基板23、及び払出制御基板24には、ワンチップマイコンを備えるコンピュータ回路がそれぞれ搭載されている。そこで、これらの制御基板21〜24とインタフェイス基板28に搭載された回路、及びその回路によって実現される動作を機能的に総称して、本明細書では、主制御部21、演出制御部22、画像制御部23、及び払出制御部24と言うことがある。すなわち、この実施例では、画像制御基板23と画像インタフェイス基板28とで画像制御部23を構成している。なお、演出制御部22、画像制御部23、及び払出制御部24の全部又は一部がサブ制御部である。 The main control board 21, the effect control board 22, the image control board 23, and the payout control board 24 are each equipped with a computer circuit including a one-chip microcomputer. In view of this, the control boards 21 to 24 and the circuits mounted on the interface board 28 and the operations realized by the circuits are collectively referred to as functions. In this specification, the main control section 21 and the effect control section 22 are used. , Image control unit 23 and payout control unit 24. That is, in this embodiment, the image control board 23 and the image interface board 28 constitute the image control unit 23. All or part of the effect control unit 22, the image control unit 23, and the payout control unit 24 is a sub-control unit.
また、このパチンコ機GMは、図3の破線で囲む枠側部材GM1と、遊技盤5の背面に固定された盤側部材GM2とに大別されている。枠側部材GM1には、ガラス扉6や前面板7が枢着された前枠3と、その外側の木製外枠1とが含まれており、機種の変更に拘わらず、長期間にわたって遊技ホールに固定的に設置される。一方、盤側部材GM2は、機種変更に対応して交換され、新たな盤側部材GM2が、元の盤側部材の代わりに枠側部材GM1に取り付けられる。なお、枠側部材GM1を除く全てが、盤側部材GM2である。 The pachinko machine GM is roughly divided into a frame side member GM1 surrounded by a broken line in FIG. 3 and a board side member GM2 fixed to the back of the game board 5. The frame side member GM1 includes a front frame 3 on which a glass door 6 and a front plate 7 are pivotally attached, and a wooden outer frame 1 on the outside thereof. Is fixedly installed. On the other hand, the board side member GM2 is replaced in response to the model change, and a new board side member GM2 is attached to the frame side member GM1 instead of the original board side member. All except the frame side member GM1 is the panel side member GM2.
図3の破線枠に示す通り、枠側部材GM1には、電源基板20と、払出制御基板24と、発射制御基板25と、枠中継基板35と、ランプ駆動基板36とが含まれており、これらの回路基板が、前枠3の適所に各々固定されている。 As shown in the broken line frame in FIG. 3, the frame side member GM1 includes a power supply board 20, a payout control board 24, a launch control board 25, a frame relay board 35, and a lamp drive board 36. These circuit boards are respectively fixed at appropriate positions of the front frame 3.
ランプ駆動基板36には、複数のLEDが接続されており、これらのLED群を駆動する駆動データSDATAは、シリアル信号として、演出制御基板22→枠中継基板34→枠中継基板35を経由して、ランプ駆動基板36に搭載された複数のLEDドライバに伝送されている。 A plurality of LEDs are connected to the lamp drive board 36, and drive data SDATA for driving these LED groups is transmitted via the effect control board 22 → the frame relay board 34 → the frame relay board 35 as a serial signal. Are transmitted to a plurality of LED drivers mounted on the lamp driving board 36.
遊技盤5の背面には、主制御基板21、演出制御基板22、画像制御基板23及び画像インタフェイス基板28が、表示装置DSやその他の回路基板と共に固定されている。そして、枠側部材GM1と盤側部材GM2とは、一箇所に集中配置された接続コネクタC1〜C4によって電気的に接続されている。各接続コネクタC1〜C4は、各々、複数の接点を有するが、これら全体C1〜C4の接点が、一の装着操作で接続状態となり、一の分離操作で分離状態となるワンタッチコネクタである。 On the back surface of the game board 5, a main control board 21, an effect control board 22, an image control board 23, and an image interface board 28 are fixed together with the display device DS and other circuit boards. And the frame side member GM1 and the board | substrate side member GM2 are electrically connected by the connection connectors C1-C4 concentratedly arranged in one place. Each of the connection connectors C1 to C4 has a plurality of contacts, but the contacts of the whole C1 to C4 are connected to each other by one mounting operation and are separated from each other by one separation operation.
電源基板20は、接続コネクタC2を通して、主基板中継基板32に接続され、接続コネクタC3を通して、電源中継基板33に接続されている。電源基板20の内部構成は、図4(a)に示す通りであり、外部から受けるAC24Vを全波整流するブリッジ型の整流回路61と、整流回路61の出力を受けてDC35Vを出力する力率改善回路62と、整流回路の過渡電流を抑制する突入電流防止回路63と、4個のDC−DCコンバータ(以下、コンバータと略す)RG1〜RG4及びその付属回路と、交流電源の遮断と直流出力電圧の異常を監視する交流監視回路64と、を有して構成されている。 The power supply board 20 is connected to the main board relay board 32 through the connection connector C2, and is connected to the power supply relay board 33 through the connection connector C3. The internal configuration of the power supply substrate 20 is as shown in FIG. 4A. The power supply board 20 has a bridge type rectifier circuit 61 for full-wave rectifying AC24V received from the outside, and a power factor for receiving DC35V output from the rectifier circuit 61. Improvement circuit 62, inrush current prevention circuit 63 for suppressing the transient current of the rectifier circuit, four DC-DC converters (hereinafter abbreviated as converters) RG1 to RG4 and their associated circuits, AC power supply cutoff and DC output And an AC monitoring circuit 64 that monitors voltage anomalies.
力率改善回路62が出力するDC35Vは、給電ラインCB1〜CB3を通して、主制御基板21と、払出制御基板24と、演出制御基板22に配電される。そこで、電源基板20の内部構成を説明する前に、先ず、給電ラインCB1〜CB3の構成について詳細に説明する。 DC35V output from the power factor correction circuit 62 is distributed to the main control board 21, the payout control board 24, and the effect control board 22 through the power supply lines CB1 to CB3. Therefore, before describing the internal configuration of the power supply substrate 20, first, the configuration of the power supply lines CB1 to CB3 will be described in detail.
図4(a)に示す通り、溶断ヒューズFU1を経由した直流電圧DC35Vは、第1給電ラインCB1と第2給電ラインCB2を経由して、主制御基板21と払出制御基板24に給電される。一方、演出制御基板22に対しては、サーミスタTH2及び溶断ヒューズFU2を経由させた直流電圧DC35Vが、第3給電ラインCB3を通して給電される。 As shown in FIG. 4A, the DC voltage DC35V that passes through the fusing fuse FU1 is fed to the main control board 21 and the payout control board 24 via the first feeding line CB1 and the second feeding line CB2. On the other hand, the direct current voltage DC35V that passes through the thermistor TH2 and the fusing fuse FU2 is supplied to the effect control board 22 through the third power supply line CB3.
給電ラインCB1,CB2は、直接、直流電圧DC35Vを給電するのに対して、給電ラインCB3は、サーミスタTH2を介在させて、直流電圧DC35Vを給電するのは、本実施例では、給電ラインCB1,CB2が誘導性負荷で終端されているのに対して、給電ラインCB3が容量性負荷で終端されているためである。 The feed lines CB1 and CB2 directly feed the DC voltage DC35V, whereas the feed line CB3 feeds the DC voltage DC35V through the thermistor TH2 in this embodiment. This is because CB2 is terminated with an inductive load, whereas feed line CB3 is terminated with a capacitive load.
図5(a)は、給電ラインCB1〜CB3が、誘導性負荷、又は容量性負荷の何れで終端されているかを説明する図面ある。図示の通り、第1給電ラインCB1の直流電圧DC35Vは、接続コネクタC2を通過後、主制御基板21の内部配線を経由して、遊技盤中継基板31に至り、大入賞口16の開閉板16aや図柄始動口15の電動式チューリップなどを開閉させる電磁ソレノイドSLa〜SLcの一端に供給される。そして、本実施例の場合、電磁ソレノイドSLa〜SLcの他端は、電源電圧を要しない電力スイッチPSを経由して、制御信号CTLa〜CTLcを受けている。 FIG. 5A illustrates whether the power supply lines CB1 to CB3 are terminated with an inductive load or a capacitive load. As shown in the figure, the DC voltage DC35V of the first power supply line CB1 passes through the connection connector C2 and then reaches the game board relay board 31 via the internal wiring of the main control board 21, and the open / close plate 16a of the big prize opening 16 And one end of electromagnetic solenoids SLa to SLc for opening and closing an electric tulip or the like of the symbol start opening 15. In the case of this embodiment, the other ends of the electromagnetic solenoids SLa to SLc receive control signals CTLa to CTLc via the power switch PS that does not require a power supply voltage.
図5(b)に示す通り、実施例の電力スイッチPSは、入力端子INと出力端子OUTとグランド端子GNDの三端子で構成されており、出力端子OUTとグランド端子GNDとの間に、NチャンネルMOSFETであるトランジスタQnが配置されている。この電力スイッチPSのトランジスタQnは、入力端子電圧=1.5V程度を閾値電圧としてON/OFF動作をするが、過熱保護、過電流保護、過電圧保護、出力電流制御、出力遮断、及び、静電気保護などの機能を発揮する内部回路を内蔵した一素子で構成されている。 As shown in FIG. 5B, the power switch PS of the embodiment is composed of three terminals, that is, an input terminal IN, an output terminal OUT, and a ground terminal GND, and N between the output terminal OUT and the ground terminal GND. A transistor Qn, which is a channel MOSFET, is arranged. The transistor Qn of this power switch PS performs ON / OFF operation with the input terminal voltage = 1.5V as a threshold voltage, but overheat protection, overcurrent protection, overvoltage protection, output current control, output cutoff, and electrostatic protection It is composed of a single element with a built-in internal circuit that performs such functions.
具体的には、トランジスタQnのドレイン−ソース間の電圧は60V程度でクランプされ(過電圧保護)、素子温度が150℃程度で出力動作を停止し(過熱保護)、10Vを超える入力電圧がクランプされ(静電保護)、ドレイン電流が6A程度を超えると保護回路が機能するよう構成されている。なお、トランジスタQnのON動作時の出力端子とグランド間の内部抵抗は0.3Ω程度であり、電流検出用のシャント抵抗はトランジスタQnには接続されていない。また、OFF動作時のドレイン−ソース間の漏れ電流は、5〜10μA程度である。 Specifically, the drain-source voltage of the transistor Qn is clamped at about 60V (overvoltage protection), the output operation is stopped when the element temperature is about 150 ° C. (overheat protection), and the input voltage exceeding 10V is clamped. (Electrostatic protection), the protection circuit is configured to function when the drain current exceeds about 6A. Note that the internal resistance between the output terminal and the ground during the ON operation of the transistor Qn is about 0.3Ω, and the shunt resistor for current detection is not connected to the transistor Qn. Further, the drain-source leakage current during the OFF operation is about 5 to 10 μA.
この電力スイッチPSは、トランジスタQnのON動作時に、電磁ソレノイドに1A程度の駆動電流を流す電流ドライバとして機能するが、同等の保護機能を有する通常のドライバとは異なり、電源電圧が不要である点に大きな特徴がある。なお、電力スイッチPSに代えて、パワートランジスタを配置したのでは、各種の保護機能を発揮させることはできない。 The power switch PS functions as a current driver that supplies a driving current of about 1 A to the electromagnetic solenoid when the transistor Qn is turned on. However, unlike a normal driver having an equivalent protection function, the power switch PS does not require a power supply voltage. Has major features. If a power transistor is arranged instead of the power switch PS, various protection functions cannot be exhibited.
図5(c)は、図5(b)のトランジスタQnに、破線で仮想的に連結されたドライバICの出力部を示している。図5(c)に示す通り、通常のドライバICは、C−MOS構成の出力部を有して、電源電圧Vcc(例えば35V)と、平滑コンデンサCsとが必須となる。そのため、このようなドライバICの場合は、電源投入時など、ソレノイドSLiが通電していない状態は、PチャンネルトランジスタQpがON動作して給電ラインCB1に、平滑コンデンサCsが実質的に接続されることで、給電ラインCB1が、容量性負荷+誘導性負荷で終端された状態となる。 FIG. 5C shows an output portion of the driver IC virtually connected to the transistor Qn of FIG. As shown in FIG. 5C, a normal driver IC has an output section having a C-MOS configuration, and a power supply voltage Vcc (for example, 35 V) and a smoothing capacitor Cs are essential. Therefore, in the case of such a driver IC, when the solenoid SLi is not energized, such as when the power is turned on, the P-channel transistor Qp is turned on and the smoothing capacitor Cs is substantially connected to the power supply line CB1. As a result, the power supply line CB1 is terminated with a capacitive load + inductive load.
これに対して、本実施例では、電源電圧が存在しない図5(b)に示す電力スイッチPSを使用して、電磁ソレノイドSLiを駆動するので、電源投入時など、ソレノイドが通電していない状態はもとより、遊技動作中でソレノイドSLiが通電する状態でも、給電ラインCB1が容量性負荷となることがない。すなわち、トランジスタQnがON動作するソレノイドSLiの通電時に、給電ラインCB1が誘導性負荷となることは自明であるが、トランジスタQnのOFF時についても、ドレイン−ソース間の漏れ抵抗や、小容量の漂遊容量が機能することで、給電ラインCB1は誘導性負荷となる。 On the other hand, in this embodiment, since the electromagnetic solenoid SLi is driven using the power switch PS shown in FIG. 5B in which no power supply voltage exists, the solenoid is not energized, such as when the power is turned on. Of course, even when the solenoid SLi is energized during a game operation, the power supply line CB1 does not become a capacitive load. That is, it is self-evident that the power supply line CB1 becomes an inductive load when the solenoid SLi that turns on the transistor Qn is energized. Since the stray capacitance functions, the power supply line CB1 becomes an inductive load.
なお、以上の点は、第1給電ラインCB1だけでなく、第2給電ラインCB2についても同様である。すなわち、第2給電ラインCB2の直流電圧DC35Vは、払出基板24や発射制御基板25の内部配線を経由して、発射ソレノイドSLeの一端に供給され、発射ソレノイドSLeの他端は、図5(b)に示す電力スイッチPSを経由して、制御信号CTLeを受けている。 The above points are the same for the second power supply line CB2 as well as the first power supply line CB1. That is, the DC voltage DC35V of the second power supply line CB2 is supplied to one end of the firing solenoid SLe via the internal wiring of the payout board 24 and the firing control board 25, and the other end of the firing solenoid SLe is The control signal CTLe is received via the power switch PS shown in FIG.
このように、給電ラインCB1,CB2は、何れも誘導性負荷で終端されるため、電源投入時など、給電ラインが初めて活線化されるタイミングにも、過大なラッシュ電流が流れるおそれがなく、ヒューズFU1の溶断などの電源トラブルのおそれがない。 As described above, since the power supply lines CB1 and CB2 are both terminated with an inductive load, there is no possibility that an excessive rush current flows even at the timing when the power supply line is first activated, such as when the power is turned on. There is no risk of power supply trouble such as fusing of the fuse FU1.
これに対して、図5(c)に示す通常のドライバを使用する場合には、ソレノイドSLiが非通電の状態では、給電ラインCB1が容量性負荷+誘導性負荷であるので、電源投入時には、過大なラッシュ電流(LC振動電流)が流れることで、ヒューズFU1の溶断などの電源トラブルのおそれがある。 On the other hand, when the normal driver shown in FIG. 5C is used, when the solenoid SLi is in a non-energized state, the power supply line CB1 is a capacitive load + inductive load. Excessive rush current (LC vibration current) flows, which may cause power supply trouble such as fusing of the fuse FU1.
以上、給電ラインCB1,CB2を、図5(b)に示す電力スイッチPSで終端させた本実施例の効果を説明したが、第3給電ラインCB3については、同様の構成を採ることができない。 As described above, the effect of the present embodiment in which the power supply lines CB1 and CB2 are terminated by the power switch PS illustrated in FIG. 5B has been described. However, the third power supply line CB3 cannot have the same configuration.
すなわち、図5(a)に示す通り、第3給電ラインCB3の直流電圧DC35Vは、接続コネクタC3を通過後、演出制御基板22やランプ/モータ駆動基板30の内部配線を経由して、駆動電源基板26に配電される。駆動電源基板26には、DC−DCコンバータCNが配置されており、DC−DCコンバータCNの入力側に平滑コンデンサCinが配置されていることで、第3給電ラインCB3は容量性負荷となる。 That is, as shown in FIG. 5A, the DC voltage DC35V of the third power supply line CB3 passes through the connection connector C3, and then passes through the production control board 22 and the internal wiring of the lamp / motor drive board 30 to drive power. Power is distributed to the substrate 26. A DC-DC converter CN is arranged on the drive power supply board 26, and the smoothing capacitor Cin is arranged on the input side of the DC-DC converter CN, so that the third power feed line CB3 becomes a capacitive load.
ここで、平滑コンデンサCinは、可動役物による可動演出時に、DC−DCコンバータCNの入力電圧が無闇に変動して、給電ラインCB3から電源リップルノイズを発生させないよう、可動演出時の消費電力に基づいて最適値に設定される。可動演出時の消費電力は、可動役物の荷重などに大きく関連するが、平滑コンデンサCinは、少なくとも、20μF以上である必要があり、20μF〜800μFの範囲で最適設定される。 Here, the smoothing capacitor Cin reduces the power consumption at the time of the moving effect so that the input voltage of the DC-DC converter CN does not fluctuate in the dark at the time of the moving effect by the movable accessory and the power supply line noise is not generated from the power supply line CB3. Based on this, the optimum value is set. The power consumption at the time of the movable performance is largely related to the load of the movable accessory, etc., but the smoothing capacitor Cin needs to be at least 20 μF or more, and is optimally set in the range of 20 μF to 800 μF.
図7に関し後述するように、DC−DCコンバータCNは、DC35Vを受けて、DC15V又は18Vを出力する降圧型コンバータであり、その出力電圧は、演出モータM1〜Mnの駆動電圧Vmとなる。本実施例では、演出モータM1〜Mnの駆動電圧Vmが15V又は18V程度であるにも拘らず、敢えて、DC35Vを配電する高圧給電方式を採ることで、接続コネクタC3→演出制御基板22→ランプ/モータ駆動基板30→駆動電源基板26に至る通電路における電力損失を効果的に軽減している。 As will be described later with reference to FIG. 7, the DC-DC converter CN is a step-down converter that receives DC 35V and outputs DC 15V or 18V, and the output voltage is the driving voltage Vm of the effect motors M1 to Mn. In the present embodiment, although the drive voltage Vm of the effect motors M1 to Mn is about 15V or 18V, the connection connector C3 → the effect control board 22 → the lamp is intentionally adopted by adopting a high voltage power supply system that distributes DC 35V. / Power loss in the energization path from the motor drive board 30 to the drive power supply board 26 is effectively reduced.
例えば、駆動電源基板26に至るまでDC35Vを配電する実施例の構成を、DC15Vを配電する構成と比較した場合、仮に、両構成において、電源基板20からの供給電力が同一であると仮定すると、高圧給電する本実施例の構成では、給電電流Iが15/35=3/7になるので、線路損失抵抗rにおける電力損失が9/49倍に抑制されることになる(r×I2)。 For example, when comparing the configuration of the embodiment that distributes DC 35V up to the drive power supply substrate 26 with the configuration that distributes DC 15V, assuming that the supply power from the power supply substrate 20 is the same in both configurations, In the configuration of the present embodiment in which high-voltage power feeding is performed, the feeding current I is 15/35 = 3/7, so that the power loss in the line loss resistance r is suppressed to 9/49 times (r × I 2 ). .
ワンタッチコネクタCN1〜CN4を使用する本実施例では、特に、接続コネクタC3の径年劣化による接触抵抗の増加が懸念されるところ、上記した高圧給電の構成は非常に有効である。 In the present embodiment using the one-touch connectors CN1 to CN4, particularly, there is a concern about an increase in contact resistance due to deterioration of the connection connector C3 due to age, but the above-described configuration of the high-voltage power supply is very effective.
このように、本実施例では、電力損失を抑制するため高圧給電方式を採るが、ただ単に高圧給電したのでは、電源投入時に問題が生じる。すなわち、給電ラインCB3は、20μF〜800μF程度の容量性負荷であるところ、電源投入時には、コンデンサCinのインピーダンスがほぼゼロの状態から開始されて、0Vから35Vまで急速に充電されるので、この間のラッシュ電流によって、ヒューズFU2が溶断するおそれがある。また、万一、電源投入状態のまま、盤側部材GM2が枠側部材GM1に装着されるような場合、ワンタッチコネクタCN3の接触抵抗によって、その接点部分が溶断してしまう可能性もある。 As described above, in this embodiment, a high-voltage power supply method is adopted to suppress power loss. However, simply supplying high-voltage power causes a problem when the power is turned on. In other words, the power supply line CB3 is a capacitive load of about 20 μF to 800 μF, but when the power is turned on, the impedance of the capacitor Cin starts from a substantially zero state and is rapidly charged from 0 V to 35 V. The fuse FU2 may be blown by the rush current. In the unlikely event that the panel side member GM2 is attached to the frame side member GM1 with the power turned on, the contact portion of the one touch connector CN3 may be melted.
そこで、本実施例では、上記の問題を考慮して、容量性負荷である第3給電ラインCB3に限り、その最上流側にサーミスタTH2を配置している。ここで、サーミスタTH2は、25℃の抵抗値が公証値1Ω〜3Ωであり、100℃の抵抗値が0.2Ω程度、170℃の抵抗値が0.1Ω程度の素子が選択される。 Therefore, in the present embodiment, in consideration of the above problem, the thermistor TH2 is arranged on the most upstream side only in the third power feed line CB3 that is a capacitive load. Here, as the thermistor TH2, an element having a resistance value at 25 ° C. of notarized value 1Ω to 3Ω, a resistance value at 100 ° C. of about 0.2Ω, and a resistance value of 170 ° C. of about 0.1Ω is selected.
また、このサーミスタTH2の熱放散定数δは、14mW/℃〜27mW/℃である。なお、熱放散定数δは、静止空気雰囲気においてサーミスタ自身が通電による自己加熱で1℃温度上昇するために必要な電力(mW/℃)を意味する。 The thermistor TH2 has a heat dissipation constant δ of 14 mW / ° C. to 27 mW / ° C. The heat dissipation constant δ means electric power (mW / ° C.) required for the thermistor itself to rise 1 ° C. temperature by self-heating due to energization in a still air atmosphere.
本実施例では、上記した特性のサーミスタTH2を、第3給電ラインCB3に配置するので、例えば、電源投入時に2Ω程度であったサーミスタTH2の抵抗値が、その後の通電による自己発熱によって、急激に0.1〜0.2Ω程度まで低下することになり、このような過渡的に電流制限機能を発揮するサーミスタTH2によって、電源投入時の電源トラブルが確実に回避される。 In the present embodiment, the thermistor TH2 having the above-described characteristics is disposed in the third feed line CB3. For example, the resistance value of the thermistor TH2 that was about 2Ω when the power is turned on is rapidly increased by self-heating due to energization thereafter. The thermistor TH2 that exhibits a transient current limiting function can reliably avoid power supply troubles when the power is turned on.
図9は、本実施例についての実験結果であり、25℃の抵抗値が2ΩのサーミスタTH2を第3給電ラインCB3に配置することで、ラッシュ電流のピーク値が14.5A程度に抑制され、また、2.24mSの充電時間を経て、入力コンデンサCinが最終値35Vの80%程度まで充電されている。 FIG. 9 shows the experimental results for this example. By arranging the thermistor TH2 having a resistance value of 2Ω at 25 ° C. in the third power feed line CB3, the peak value of the rush current is suppressed to about 14.5 A, In addition, after the charging time of 2.24 mS, the input capacitor Cin is charged to about 80% of the final value of 35V.
以上、図5に基づいて、第1給電ラインCB1、第2給電ラインCB2、及び、第3給電ラインCB3について詳細に説明したので、図4に戻って、電源基板21の内部構成について更に説明する。 As described above, the first power supply line CB1, the second power supply line CB2, and the third power supply line CB3 have been described in detail with reference to FIG. 5, and the internal configuration of the power supply substrate 21 will be further described with reference to FIG. .
図4(a)に示す通り、力率改善回路62は、チョークコイルL1と、スイッチングトランジスタQ1,Q2と、2つのトランジスタをON/OFF制御してチョッパ動作を実現する昇圧タイプの力率制御回路PFCと、平滑コンデンサC1とを有して構成され、入力電圧のピーク値33.9V(=24*SQR2)を昇圧して、設計値DC35Vの直流電圧を出力している。 As shown in FIG. 4A, the power factor correction circuit 62 is a boost type power factor control circuit that realizes a chopper operation by controlling ON / OFF of the choke coil L1, the switching transistors Q1 and Q2, and the two transistors. It has a PFC and a smoothing capacitor C1, boosts the peak value of input voltage 33.9V (= 24 * SQR2), and outputs a DC voltage of design value DC35V.
先に説明した通り、この直流電圧DC35Vは、第1から第3の給電ラインCB1〜CB3を通して、主制御基板21と、払出制御基板24と、演出制御基板22に各々配電されている。 As described above, the DC voltage DC35V is distributed to the main control board 21, the payout control board 24, and the effect control board 22 through the first to third power supply lines CB1 to CB3.
力率制御回路PFCは、トランジスタQ1,Q2を相補的にON/OFF制御することで、AC24Vの電源ラインに、低振幅ノコギリ波状の充放電流を流している(図4(d)参照)。すなわち、トランジスタQ1のON時(Q2がOFF)に、チョークコイルL1に蓄積されたエネルギーが、トランジスタQ2のON時(Q1がOFF)に、平滑コンデンサC1に充電されることで、AC24Vの電源ラインの入力電流を略正弦波状に改善している。 The power factor control circuit PFC performs ON / OFF control of the transistors Q1 and Q2 in a complementary manner, thereby causing a low-amplitude sawtooth wave charging / discharging current to flow through the AC24V power line (see FIG. 4D). That is, when the transistor Q1 is ON (Q2 is OFF), the energy stored in the choke coil L1 is charged to the smoothing capacitor C1 when the transistor Q2 is ON (Q1 is OFF). The input current is improved to a substantially sinusoidal shape.
したがって、本実施例によれば、図4(c)に示すようなスパイク状の入力電流が流れることがなく、整流回路61を構成するダイオードD1〜D4の電流最大定格を抑制することができ、大容量のダイオードD1〜D4(相対的に高価)を使用する必要がなくなる。なお、図4(b)と図4(c)は、力率改善回路を有しない従来装置(比較例)について、平滑コンデンサC1の両端電圧と、AC24Vの電源ラインの入力電流の電流波形を示したものであり、平滑コンデンサC1への充電時に、スパイク状の大電流が流れることを示している。これに対して、本実施例では、図4(c)に示すようなスパイク電流が流れないので、電源ノイズが発生することがなく、この意味でも好適である。 Therefore, according to the present embodiment, the spike-like input current as shown in FIG. 4C does not flow, the maximum current rating of the diodes D1 to D4 constituting the rectifier circuit 61 can be suppressed, It is not necessary to use large-capacity diodes D1 to D4 (relatively expensive). 4 (b) and 4 (c) show the current waveform of the voltage across the smoothing capacitor C1 and the input current of the AC 24V power line for a conventional device (comparative example) that does not have a power factor correction circuit. It is shown that a spike-like large current flows when charging the smoothing capacitor C1. On the other hand, in the present embodiment, since a spike current as shown in FIG. 4C does not flow, no power supply noise is generated, which is also preferable in this sense.
突入電流防止回路63は、NチャンネルMOS型のスイッチングトランジスタQ3と、トランジスタQ3のドレイン端子−ソース端子間に配置されたサーミスタTH1と、トランジスタQ3のゲート電圧を規定するバイアス素子(ZD1,R1,R2,C2)とで構成されている。図示の通り、バイアス素子にはツェナーダイオードZD1が含まれているので、ツェナーダイオードZD1が降伏してON動作するまでの過渡状態では、ゲート端子にバイアス電圧が加わらず、トランジスタQ3がOFF状態となる。 The inrush current prevention circuit 63 includes an N-channel MOS type switching transistor Q3, a thermistor TH1 disposed between the drain terminal and the source terminal of the transistor Q3, and a bias element (ZD1, R1, R2) that defines the gate voltage of the transistor Q3. , C2). As shown in the figure, since the bias element includes the Zener diode ZD1, a bias voltage is not applied to the gate terminal and the transistor Q3 is turned off in a transient state until the Zener diode ZD1 breaks down and turns ON. .
そのため、電源投入直後は、AC24Vの電源ラインの入力電流が、整流回路61→力率改善回路62→サーミスタTH1→整流回路61の経路を通ることになり、電源投入時の過渡電流(突入電流)がサーミスタTH1によって最適に制限される。そのため、本実施例では、この意味でも大容量で高価なダイオードD1〜D4を使用する必要が無い利点がある。なお、力率制御回路PFCの出力値が、定常値(DC35V)に近づくと、ツェナーダイオードZD1がON動作して、トランジスタQ3もON動作するので、その後は、サーミスタTH1に電流が流れることはなく、サーミスタTH1において無駄な電力消費が継続することはない。 Therefore, immediately after the power is turned on, the input current of the AC 24V power line passes through the path of the rectifier circuit 61 → the power factor improving circuit 62 → the thermistor TH1 → the rectifier circuit 61, and a transient current (rush current) when the power is turned on. Is optimally limited by the thermistor TH1. Therefore, in this embodiment, there is an advantage that it is not necessary to use large-capacity and expensive diodes D1 to D4 in this sense. When the output value of the power factor control circuit PFC approaches the steady value (DC35V), the Zener diode ZD1 is turned on and the transistor Q3 is also turned on. Thereafter, no current flows through the thermistor TH1. In addition, useless power consumption does not continue in the thermistor TH1.
交流監視回路64は、ダイオードD5,D6及び負荷抵抗R3で構成された全波整流回路と、電流制限抵抗R4と、コンバータRG4とで構成されている。負荷抵抗R3の両端電圧は、ピーク値34V程度の脈流波形となり(図4(e)参照)、この脈流電圧が電流制限抵抗R4を経由して、コンバータRG4の監視端子Sin1に供給されている。そして、コンバータRG4は、監視端子Sin1に供給される電圧に基づいて、交流電源AC24Vの遮断を判定しているが、その詳細は後述する。 The AC monitoring circuit 64 includes a full-wave rectifier circuit including diodes D5 and D6 and a load resistor R3, a current limiting resistor R4, and a converter RG4. The voltage across the load resistor R3 has a pulsating waveform with a peak value of about 34V (see FIG. 4E), and this pulsating voltage is supplied to the monitoring terminal Sin1 of the converter RG4 via the current limiting resistor R4. Yes. Converter RG4 determines the interruption of AC power supply AC24V based on the voltage supplied to monitoring terminal Sin1, and details thereof will be described later.
4個のコンバータRG1〜RG4は、全て同一レベルの直流電圧(DC35V)をDC入力端子Vin受けて動作して、不図示の受動素子(R,L,C)と共に機能することで、降下レベルの直流電圧(12V又は5V)を出力している。すなわち、コンバータRG1とコンバータRG2は、各々、12Vを生成して出力端子Voutに出力しており、コンバータRG1の出力電圧DC12Vは、演出制御基板22に配電され、コンバータRG2の出力電圧DC12Vは、主制御基板21と払出制御基板24に配電されている。 The four converters RG1 to RG4 all receive the DC voltage (DC35V) of the same level and operate with the DC input terminal Vin, and function together with the passive elements (R, L, C) (not shown). DC voltage (12V or 5V) is output. That is, converter RG1 and converter RG2 each generate 12V and output it to output terminal Vout. Output voltage DC12V of converter RG1 is distributed to effect control board 22, and output voltage DC12V of converter RG2 is the main voltage. Power is distributed to the control board 21 and the payout control board 24.
また、コンバータRG3は、演出制御基板22に配電されるDC5Vを生成してコンバータRG3の出力端子Voutから出力し、コンバータRG4は、主制御基板21と払出制御基板24に配電されるDC5Vを生成して、コンバータRG4の出力端子Voutから出力する。このように、本実施例の電源基板20では、3種類の直流電圧(35V,12V,5V)だけを生成し、これらの直流電圧の配電を受けた各制御基板20,21,22では、必要に応じて、降下レベルの一又は複数の電源電圧を生成する構成を採っており、遊技機全体として電源回路の構成に無駄がない。 Further, converter RG3 generates DC5V distributed to effect control board 22 and outputs it from output terminal Vout of converter RG3, and converter RG4 generates DC5V distributed to main control board 21 and payout control board 24. Output from the output terminal Vout of the converter RG4. Thus, in the power supply board 20 of the present embodiment, only three types of DC voltages (35V, 12V, 5V) are generated, and the control boards 20, 21, 22 that receive the distribution of these DC voltages are necessary. Accordingly, a configuration in which one or a plurality of power supply voltages at a drop level is generated is adopted, and the configuration of the power supply circuit as a whole gaming machine is not wasted.
なお、コンバータRG4の出力に基づいてDC5Vのバックアップ電源BAKが生成され、主制御基板21と払出制御基板24に配電されている。ここで、バックアップ電源BAKとは、営業終了や停電により交流電源24Vが遮断された後も、主制御部21と払出制御部24のワンチップマイコンの内蔵RAMのデータを保持するDC5Vの直流電源である。 A backup power supply BAK of DC5V is generated based on the output of the converter RG4 and is distributed to the main control board 21 and the payout control board 24. Here, the backup power source BAK is a DC power source of DC 5V that retains data in the built-in RAM of the one-chip microcomputer of the main control unit 21 and the payout control unit 24 even after the AC power source 24V is shut off due to business termination or power failure. is there.
ところで、コンバータRG1とコンバータRG3には、各回路素子のDC−DC変換動作の許否を制御する制御端子CTLが設けられており、制御端子CTLがHレベルであることを条件に内部回路が機能してDC−DC変換動作が実行される。 Incidentally, the converter RG1 and the converter RG3 are provided with a control terminal CTL for controlling whether or not the DC-DC conversion operation of each circuit element is permitted, and the internal circuit functions on condition that the control terminal CTL is at the H level. Then, the DC-DC conversion operation is executed.
また、この実施例では、コンバータRG2と、コンバータRG4は、内部構成を図4(f)に示す同一の回路素子(IC)を使用している。この回路素子は、内蔵されたDC変換回路CNVへのDC入力端子Vinと、DC変換回路CNVの動作を許否制御する制御端子CTLと、コンパレータCM2への入力端子Sin2と、異常信号を受ける検出端子REFと、5.1V用のツェナーダイオードなどに内部接続された監視端子Sin1と、コンパレータCM2の出力端子Sout2と、コンパレータCM1の出力端子Sout1と、DC変換回路CNVの出力端子Voutと、を有して構成されている。このコンバータRG2,RG4についても、制御端子CTLがHレベルであることを条件に内部回路(DC変換回路CNV)が機能してDC−DC変換動作が実行される。 In this embodiment, converter RG2 and converter RG4 use the same circuit element (IC) whose internal configuration is shown in FIG. This circuit element includes a DC input terminal Vin to the built-in DC conversion circuit CNV, a control terminal CTL that controls whether the operation of the DC conversion circuit CNV is permitted, an input terminal Sin2 to the comparator CM2, and a detection terminal that receives an abnormal signal. REF, monitoring terminal Sin1 internally connected to a Zener diode for 5.1V, etc., output terminal Sout2 of comparator CM2, output terminal Sout1 of comparator CM1, and output terminal Vout of DC conversion circuit CNV Configured. For these converters RG2 and RG4, the internal circuit (DC conversion circuit CNV) functions and the DC-DC conversion operation is executed on condition that the control terminal CTL is at the H level.
図4(f)に示す通り、コンバータRG2やコンバータRG4に内蔵されたコンパレータCM2は、その入力端子Sin2への入力電圧と、比較基準電圧2.5Vとを比較してH/Lレベルの比較結果を出力する。具体的には、入力端子Sin2の電圧が、比較基準電圧2.5Vより高い場合には、出力端子Sout2に、Hレベルの比較結果を出力するが、入力端子Sin2の電圧が、比較基準電圧2.5Vを下回ると、Lレベルの比較結果を出力するよう構成されている。 As shown in FIG. 4F, the comparator RG2 and the comparator CM2 incorporated in the converter RG4 compare the input voltage to the input terminal Sin2 with the comparison reference voltage 2.5V, and the comparison result of the H / L level. Is output. Specifically, when the voltage at the input terminal Sin2 is higher than the comparison reference voltage 2.5V, an H level comparison result is output to the output terminal Sout2, but the voltage at the input terminal Sin2 is equal to the comparison reference voltage 2. It is configured to output an L level comparison result when the voltage is lower than 0.5V.
図4(a)に略記している通り、コンバータRG2やコンバータRG4の入力端子Sin2には、各々、直流電圧DC35Vを適宜に分圧した分圧信号DVが供給されている。この分圧信号DVは、直流電圧DC35Vが正常レベルである場合には、比較基準電圧2.5Vより高レベルであるが、直流電圧DC35Vが所定レベルまで降下すると、比較基準電圧2.5Vを下回るよう設定されている。そのため、直流電圧DC35Vが所定レベルまで降下すると、コンバータRG2やコンバータRG4の出力端子Sout2がLレベルに遷移することになる。 As abbreviated in FIG. 4A, a divided signal DV obtained by appropriately dividing the DC voltage DC35V is supplied to the input terminals Sin2 of the converter RG2 and the converter RG4. The divided voltage signal DV is higher than the comparison reference voltage 2.5V when the DC voltage DC35V is at a normal level, but falls below the comparison reference voltage 2.5V when the DC voltage DC35V drops to a predetermined level. It is set as follows. Therefore, when DC voltage DC35V falls to a predetermined level, converter RG2 and output terminal Sout2 of converter RG4 transition to the L level.
図4(a)に示す通り、コンバータRG2の出力端子Sout2は、自らの制御端子CTLと共に、コンバータRG1の制御端子CTLに接続されている。同様に、コンバータRG4の出力端子Sout2は、自らの制御端子CTLと共に、コンバータRG3の制御端子CTLに接続されている。 As shown in FIG. 4A, the output terminal Sout2 of the converter RG2 is connected to the control terminal CTL of the converter RG1 together with its own control terminal CTL. Similarly, the output terminal Sout2 of the converter RG4 is connected to the control terminal CTL of the converter RG3 together with its own control terminal CTL.
そのため、直流電圧DC35Vが降下して、コンバータRG2やコンバータRG4の出力端子Sout2の出力電圧がLレベルに遷移すると、その後は、4つのコンバータRG1〜RG4が、一斉にDC−DC変換機能を停止することになる。このように、本実施例では、DC−DC変換すべき入力電圧(DC35V)が、異常レベルまで降下すると、DC−DC変換動作が自動的に停止されるので、その後の異常動作の発生のおそれがない。 Therefore, when the DC voltage DC35V drops and the output voltage of the output terminal Sout2 of the converter RG2 or the converter RG4 transitions to the L level, the four converters RG1 to RG4 thereafter stop the DC-DC conversion function all at once. It will be. As described above, in this embodiment, when the input voltage to be DC-DC converted (DC35V) drops to an abnormal level, the DC-DC conversion operation is automatically stopped, and hence the subsequent abnormal operation may occur. There is no.
図4(f)に戻って説明を続けると、コンパレータCM1の入力部は、ワイアードOR構成になっており、監視端子Sin1からの電圧、又は、検出端子REFからの電圧の何れか一方又は双方が、比較基準電圧2.5Vを下回る場合には、出力端子Sout1に、Lレベルの検出信号を出力するようになっている。 Returning to FIG. 4 (f), the description will be continued. The input portion of the comparator CM1 has a wired OR configuration, and either one or both of the voltage from the monitoring terminal Sin1 and the voltage from the detection terminal REF are detected. When the comparison reference voltage is less than 2.5 V, an L level detection signal is output to the output terminal Sout1.
出力端子Sout1から出力されるLレベルの検出信号は、交流電源(AC24V)が降下したか、主制御基板21や払出制御基板24に配電されるべき直流電圧(5V,12V)が降下したことを示しており、電源異常信号ABN1,ABN2として、各制御基板21,24に配電される。 The L level detection signal output from the output terminal Sout1 indicates that the AC power supply (AC24V) has dropped or the DC voltage (5V, 12V) to be distributed to the main control board 21 and the payout control board 24 has dropped. As shown, the power supply abnormality signals ABN1 and ABN2 are distributed to the control boards 21 and 24, respectively.
また、この実施例の場合、コンバータRG2の出力端子Sout1は、コンバータRG4の検出端子REFに接続されている。そのため、コンバータRG2の出力端子Sout1の電圧がLレベルに遷移して、コンバータRG4の検出端子REFがLレベルに遷移すると、この動作に対応して、コンバータRG4の出力端子Sout1がLレベルに遷移することになる。 In this embodiment, the output terminal Sout1 of the converter RG2 is connected to the detection terminal REF of the converter RG4. Therefore, when the voltage at output terminal Sout1 of converter RG2 transitions to L level and detection terminal REF of converter RG4 transitions to L level, output terminal Sout1 of converter RG4 transitions to L level in response to this operation. It will be.
このような回路構成に対応して、本実施例では、コンバータRG2の出力電圧DC12Vを、分圧抵抗RA,RBによる分圧回路で監視し、コンバータRG4の出力電圧DC5Vを、分圧抵抗Ra,Rbによる分圧回路で監視している。そして、各分圧回路の監視出力は、ダイオードD7を通して結合され、監視電圧DE1として、コンバータRG2の検出端子REFに供給されている。ここで、分圧抵抗RA,RBと分圧抵抗Ra,Rbは、各コンバータRG2,RG4の出力電圧DC12V,DC5Vに対応した値に設定されており、正常時(つまり、各コンバータRG2,RG4の出力電圧が所定レベル12V,5Vである場合)には、コンバータRG2の検出端子REFに供給される監視電圧DE1が2.55V程度になるよう設計されている。 Corresponding to such a circuit configuration, in this embodiment, the output voltage DC12V of the converter RG2 is monitored by a voltage dividing circuit using voltage dividing resistors RA and RB, and the output voltage DC5V of the converter RG4 is monitored by the voltage dividing resistors Ra, Monitoring is performed by a voltage dividing circuit using Rb. The monitoring outputs of the voltage dividing circuits are coupled through a diode D7 and supplied as a monitoring voltage DE1 to the detection terminal REF of the converter RG2. Here, the voltage dividing resistors RA and RB and the voltage dividing resistors Ra and Rb are set to values corresponding to the output voltages DC12V and DC5V of the converters RG2 and RG4, respectively. When the output voltage is a predetermined level of 12V and 5V), the monitoring voltage DE1 supplied to the detection terminal REF of the converter RG2 is designed to be about 2.55V.
そのため、正常時には、コンバータRG2(コンパレータCM1)の出力端子Sout1はHレベルとなる。一方、コンバータRG2,RG4の出力電圧の一方又は双方が、所定レベル12Vや5Vを下回ると、コンバータRG2(コンパレータCM1)の出力端子Sout1は、HレベルからLレベルに降下する。先に説明した通り、コンバータRG2の出力端子Sout1は、コンバータRG4の検出端子REFに接続されているので、コンバータRG2の出力端子Sout1と共にコンバータRG4の検出端子REFがLレベルに遷移することで、コンバータRG4の出力端子Sout1がLレベルに遷移することになる。 Therefore, during normal operation, output terminal Sout1 of converter RG2 (comparator CM1) is at the H level. On the other hand, when one or both of the output voltages of converters RG2 and RG4 fall below a predetermined level of 12V or 5V, output terminal Sout1 of converter RG2 (comparator CM1) drops from H level to L level. As described above, since the output terminal Sout1 of the converter RG2 is connected to the detection terminal REF of the converter RG4, the detection terminal REF of the converter RG4 transitions to the L level together with the output terminal Sout1 of the converter RG2. The output terminal Sout1 of RG4 transitions to the L level.
ところで、交流監視回路64を構成するコンバータRG4の監視端子Sin1には、図4(e)に示す監視電圧DE2が供給されている。この監視電圧DE2は、原始的には、AC24Vの脈流であるが、電流制限抵抗R4を経由して5.1V用のツェナーダイオードに伝送されることで、振幅5.1V程度の検出電圧として、コンバータRG4のコンパレータCM1に供給される。なお、図4(e)には、監視電圧DE2がパルス波状に記載されているが、交流電源AC24Vが遮断されない限り、回路素子の容量成分や配線上の漂遊容量などに基づき、監視電圧DE2が2.5Vレベルを下回ることはない。すなわち、給電状態の交流電源AC24Vの瞬時値が、0Vのタイミングであっても、監視電圧DE2は、2.5Vレベルを上回っている。 Meanwhile, the monitoring voltage DE2 shown in FIG. 4E is supplied to the monitoring terminal Sin1 of the converter RG4 constituting the AC monitoring circuit 64. The monitoring voltage DE2 is originally a pulsating current of 24V AC, but is transmitted to the 5.1V Zener diode via the current limiting resistor R4, so that the detection voltage has an amplitude of about 5.1V. , And supplied to the comparator CM1 of the converter RG4. In FIG. 4 (e), the monitoring voltage DE2 is shown in a pulse waveform. However, unless the AC power supply AC24V is cut off, the monitoring voltage DE2 is based on the capacitance component of the circuit element, the stray capacitance on the wiring, and the like. Never fall below the 2.5V level. That is, even if the instantaneous value of the AC power supply AC 24V in the power supply state is 0V, the monitoring voltage DE2 exceeds the 2.5V level.
一方、交流電源AC24Vが途絶えると(その時のコンバータRG4の検出端子REFやDC入力端子Vinの電圧レベルに拘わらず)、コンバータRG4の出力端子Sout1が、素早く、Lレベルに遷移することになる。出力端子Sout1からの出力は、先に説明した電源異常信号ABN1,ABN2に他ならず、主制御基板21と払出制御基板24に伝送される。したがって、各制御基板21,24では、必要なバックアップ動作を迅速に開始することができる。なお、バックアップ動作とは、電源遮断前の遊技動作を電源投入後に再開できるよう、必要なデータを保存する動作を意味し、保存されたデータは、バックアップ電源BAKによって維持される(電源バックアップ機能)。なお、この実施例では、少なくとも数日は、各ワンチップマイコンのRAMの記憶内容が保持されるよう設計されている。 On the other hand, when AC power supply AC24V is interrupted (regardless of the voltage level of detection terminal REF and DC input terminal Vin of converter RG4 at that time), output terminal Sout1 of converter RG4 quickly transitions to the L level. The output from the output terminal Sout1 is transmitted to the main control board 21 and the payout control board 24 as well as the power supply abnormality signals ABN1 and ABN2 described above. Therefore, each control board 21 and 24 can quickly start a necessary backup operation. The backup operation means an operation for storing necessary data so that the game operation before power-off can be resumed after power-on, and the stored data is maintained by the backup power supply BAK (power backup function). . In this embodiment, the memory contents of the RAM of each one-chip microcomputer are designed to be retained for at least several days.
先に説明した通り、電源異常信号ABN1,ABN2は、主制御基板21や払出制御基板24に配電されるべき直流電圧(5V,12V)が異常レベルまで降下した場合にも出力される。すなわち、本実施例では、コンバータRG2,RG4及びその付属回路と、交流監視回路64とが協働して、交流入力電圧AC24Vの異常と、複数レベルの直流出力電圧(5V,12V)の異常をまとめて監視しているので、全ての異常時に、主制御部21や払出制御部24が迅速に対処できる利点がある。以上の点も含め、電源基板20における監視動作を確認すると以下の通りである。 As described above, the power supply abnormality signals ABN1 and ABN2 are also output when the DC voltage (5V, 12V) to be distributed to the main control board 21 or the payout control board 24 drops to an abnormal level. In other words, in this embodiment, converters RG2 and RG4 and their associated circuits and AC monitoring circuit 64 cooperate to detect an abnormality in AC input voltage AC24V and an abnormality in a plurality of levels of DC output voltages (5V, 12V). Since monitoring is performed collectively, there is an advantage that the main control unit 21 and the payout control unit 24 can quickly cope with all abnormalities. It is as follows when the monitoring operation in the power supply board | substrate 20 is confirmed also including the above point.
(1)交流電源AC24Vの遮断時には、交流監視回路64から受ける監視電圧DE2が、比較基準電圧2.5Vを下回ることで、コンバータRG4(交流監視回路64)の出力端子Sout1から出力される電源異常信号ABN1,ABN2が素早くLレベルとなる。 (1) When the AC power supply AC24V is shut off, the monitoring voltage DE2 received from the AC monitoring circuit 64 falls below the comparison reference voltage 2.5V, so that the power supply abnormality output from the output terminal Sout1 of the converter RG4 (AC monitoring circuit 64) The signals ABN1 and ABN2 quickly become L level.
(2)主制御基板21や払出制御基板24に伝送される直流出力電圧12V又は直流出力電圧5Vが降下すると、監視電圧DE1が比較基準電圧2.5Vを下回るタイミングで、コンバータRG2の出力端子Sout1と、コンバータRG4の検出端子REFがLレベルとなり、コンバータRG4の出力端子Sout1から出力される電源異常信号ABN1,ABN2がLレベルとなる。なお、この電源異常信号ABN1,ABN2は、交流電源AC24Vの給電状態であってもLレベルとなるので、例えば、コンバータGR2,RG4の異常時にも、各制御基板21,24では、必要なバックアップ動作を開始することができる。 (2) When the DC output voltage 12V or the DC output voltage 5V transmitted to the main control board 21 or the payout control board 24 drops, the output terminal Sout1 of the converter RG2 is at a timing when the monitoring voltage DE1 falls below the comparison reference voltage 2.5V. Then, detection terminal REF of converter RG4 becomes L level, and power supply abnormality signals ABN1 and ABN2 output from output terminal Sout1 of converter RG4 become L level. The power supply abnormality signals ABN1 and ABN2 are at the L level even when the AC power supply AC24V is being supplied. For example, even when the converters GR2 and RG4 are abnormal, the control boards 21 and 24 require the necessary backup operation. Can start.
(3)力率改善回路62から出力される直流電圧DC35Vが降下して、監視電圧DE1が比較基準電圧2.5Vを下回ると、コンバータRG2やコンバータRG4の出力端子Sout2の出力電圧がLレベルに遷移してコンバータRG1〜RG4の動作が停止状態となる。その結果、主制御基板21や払出制御基板24に伝送されるべき直流出力電圧12Vや直流出力電圧5Vのレベルも降下するので、(2)の場合と同様に、コンバータRG4の出力端子Sout1から出力される電源異常信号ABN1,ABN2がLレベルとなる。この動作も、交流電源AC24Vが給電状態か否かを問わないので、例えば、整流回路61や力率改善回路62などの異常に伴う直流電圧の降下時にも、各制御基板21,24では、必要なバックアップ動作を開始することができる。 (3) When the DC voltage DC35V output from the power factor correction circuit 62 drops and the monitoring voltage DE1 falls below the comparison reference voltage 2.5V, the output voltage at the output terminal Sout2 of the converter RG2 or the converter RG4 becomes L level. Transition is made and the operations of converters RG1 to RG4 are stopped. As a result, the levels of the DC output voltage 12V and the DC output voltage 5V to be transmitted to the main control board 21 and the payout control board 24 also drop, so that the output from the output terminal Sout1 of the converter RG4 is the same as in the case of (2). The power supply abnormality signals ABN1 and ABN2 are set to L level. This operation also does not matter whether or not the AC power supply AC24V is in a power supply state. For example, the control boards 21 and 24 are necessary even when the DC voltage drops due to an abnormality such as the rectifier circuit 61 or the power factor correction circuit 62. Backup operation can be started.
本実施例の電源基板20では、交流電源の投入を示す電源リセット信号を生成しておらず、電源リセット信号が主制御基板21、払出制御基板24、演出制御基板22などに伝送されることはない。そのため、各制御基板21,24,22では、配電された直流電圧(5V,12V)に基づいて電源リセット信号を生成している。本実施例はこのような構成を採るので、従来装置のように、電源リセット信号を電源基板から各制御基板に伝送する信号線にノイズが重畳することで、CPUが異常リセットされるおそれがない。 The power supply board 20 of the present embodiment does not generate a power supply reset signal indicating that the AC power is turned on, and the power supply reset signal is transmitted to the main control board 21, the payout control board 24, the effect control board 22, and the like. Absent. Therefore, each control board 21, 24, 22 generates a power reset signal based on the distributed DC voltage (5V, 12V). Since the present embodiment adopts such a configuration, unlike the conventional device, there is no possibility that the CPU is abnormally reset by superimposing noise on the signal line for transmitting the power reset signal from the power supply board to each control board. .
続いて、上記した電源基板20の構成を踏まえて、図3を参照しつつ、遊技機GMの他の構成について説明する。 Next, based on the configuration of the power supply board 20 described above, another configuration of the gaming machine GM will be described with reference to FIG.
図3に示す通り、主制御基板21は、主基板中継基板32を経由して電源基板20に接続されており、3種類の直流電圧DC35V,DC12V,DC5Vと、バックアップ電源BAKと、電源異常信号ABN1とを受けている。図5に関して前述した通り、DC35Vは、第1給電ラインCB1を経由して、各種のソレノイドSLa〜SLcに伝送される。 As shown in FIG. 3, the main control board 21 is connected to the power supply board 20 via the main board relay board 32, and has three types of DC voltages DC35V, DC12V, and DC5V, a backup power supply BAK, and a power supply abnormality signal. Received ABN1. As described above with reference to FIG. 5, DC35V is transmitted to the various solenoids SLa to SLc via the first power supply line CB1.
一方、払出制御基板24は、中継基板を介することなく、電源基板20に直結されており、主制御部21が受けると同様の電源異常信号ABN2や、バックアップ電源BAKを、3種類の直流電圧DC35V,DC12V,DC5Vと共に直接的に受けている。図5に示す通り、DC35Vは、第2給電ラインCB2を経由して、発射ソレノイドSLeに伝送される。 On the other hand, the payout control board 24 is directly connected to the power supply board 20 without going through a relay board, and receives the same power abnormality signal ABN2 and backup power supply BAK as the main control unit 21 receives, with three types of DC voltages DC35V. , DC12V, DC5V together. As shown in FIG. 5, DC35V is transmitted to the firing solenoid SLe via the second power supply line CB2.
ところで、この実施例では、RAMクリア信号CLRは、主制御部21で生成されて主制御部21と払出制御部24のワンチップマイコンに伝送されている。ここで、RAMクリア信号CLRは、各制御部21,24のワンチップマイコンの内蔵RAMの全領域を初期設定するか否かを決定する信号であって、係員が操作する初期化スイッチSWのON/OFF状態に対応した値を有している。 In this embodiment, the RAM clear signal CLR is generated by the main control unit 21 and transmitted to the one-chip microcomputer of the main control unit 21 and the payout control unit 24. Here, the RAM clear signal CLR is a signal for deciding whether or not to initialize all the areas of the built-in RAM of the one-chip microcomputer of each control unit 21 and 24. It has a value corresponding to the / OFF state.
また、図3に示す通り、主制御部21は、主基板中継基板32を経由して、払出制御部24に制御コマンドCMD”を送信する一方、払出制御部24からは、遊技球の払出動作を示す賞球計数信号や、払出動作の異常に係わるステイタス信号CONや、動作開始信号BGNを受信している。ステイタス信号CONには、例えば、補給切れ信号、払出不足エラー信号、下皿満杯信号が含まれる。動作開始信号BGNは、電源投入後、払出制御部24の初期動作が完了したことを主制御部21に通知する信号である。 As shown in FIG. 3, the main control unit 21 transmits a control command CMD ″ to the payout control unit 24 via the main board relay board 32, while the payout control unit 24 issues a game ball payout operation. Is received, a status signal CON relating to an abnormality in the payout operation, and an operation start signal BGN, such as a replenishment signal, a payout shortage error signal, and a lower plate full signal. The operation start signal BGN is a signal that notifies the main control unit 21 that the initial operation of the payout control unit 24 has been completed after the power is turned on.
また、主制御部21は、遊技盤中継基板31を経由して、遊技盤5の各遊技部品に接続されている。そして、遊技盤上の各入賞口16〜18に内蔵された検出スイッチのスイッチ信号を受ける一方、電動式チューリップなどのソレノイド類SLiを駆動している。 The main control unit 21 is connected to each game component of the game board 5 via the game board relay board 31. And while receiving the switch signal of the detection switch built in each winning opening 16-18 on a game board, solenoids SLi, such as an electric tulip, are driven.
ここで、検出スイッチは、主制御部21から配電された電源電圧VB(12V)で動作するよう構成されている。また、図柄始動口15への入賞状態などを示す各スイッチ信号は、電源電圧VB(12V)と電源電圧Vcc(5V)とで動作するインタフェイスICで、TTLレベル又はCMOSレベルのスイッチ信号に変換された上で、主制御部21に伝送される。 Here, the detection switch is configured to operate with the power supply voltage VB (12 V) distributed from the main control unit 21. Each switch signal indicating a winning state to the symbol start opening 15 is converted to a TTL level or CMOS level switch signal by an interface IC that operates with the power supply voltage VB (12 V) and the power supply voltage Vcc (5 V). And then transmitted to the main control unit 21.
図3に示す通り、演出制御部22は、電源中継基板33を経由して、電源基板20から3種類の直流電圧(5V,12V,32V)を受けている(図4及び図6参照)。図5に関して前述した通り、DC35Vは、第3給電ラインCB3を経由して、ランプ/モータ駆動基板30に伝送され、最終的には、駆動電源基板26に伝送される。そして、DC35Vは、駆動電源基板26に配置されたDC−DCコンバータCNで所定レベルVmまで降圧された後、ランプ/モータ駆動基板30に返送されて、演出モータM1〜Mnの駆動電圧となる。 As shown in FIG. 3, the effect control unit 22 receives three types of DC voltages (5V, 12V, and 32V) from the power supply board 20 via the power supply relay board 33 (see FIGS. 4 and 6). As described above with reference to FIG. 5, DC35V is transmitted to the lamp / motor drive board 30 via the third power feed line CB3, and finally to the drive power supply board 26. The DC 35V is stepped down to a predetermined level Vm by a DC-DC converter CN disposed on the drive power supply board 26, and then returned to the lamp / motor drive board 30 to become the drive voltages of the effect motors M1 to Mn.
また、演出制御部22は、主制御部21から制御コマンドCMDとストローブ信号STBとを受けている(図3及び図6参照)。そして、演出制御部22は、ランプ駆動基板29やランプ/モータ駆動基板30に搭載されたLEDドライバに、ランプ駆動データSDATA(シリアル信号)を供給している。特に限定されるものではないが、ランプ駆動基板29やランプ/モータ駆動基板30に搭載されているLEDドライバ/モータドライバは、ランプ駆動基板36に搭載されたLEDドライバと同一構成である。 The effect control unit 22 receives a control command CMD and a strobe signal STB from the main control unit 21 (see FIGS. 3 and 6). Then, the effect control unit 22 supplies the lamp drive data SDATA (serial signal) to the LED drivers mounted on the lamp drive board 29 and the lamp / motor drive board 30. Although not particularly limited, the LED driver / motor driver mounted on the lamp driving board 29 and the lamp / motor driving board 30 has the same configuration as the LED driver mounted on the lamp driving board 36.
また、本実施例では同じLEDドライバを使用してステッピングモータを駆動しており、ランプ/モータ駆動基板30を経由して、演出モータ群M1〜Mnを駆動している。この場合、モータ駆動データは、ランプ駆動データと同様のシリアル信号であり、演出内容を豊富化するべく演出モータ個数を増やしても、配線ケーブルが増加することがなく、機器構成が簡素化される。 In this embodiment, the same LED driver is used to drive the stepping motor, and the effect motor groups M1 to Mn are driven via the lamp / motor drive board 30. In this case, the motor drive data is a serial signal similar to the lamp drive data, and even if the number of production motors is increased in order to enrich production contents, the number of wiring cables does not increase, and the device configuration is simplified. .
なお、シリアル信号であるモータ駆動データは、LEDドライバと同一構成のモータドライバにおいて、モータ駆動パルスΦ1〜Φiに再生されて、演出モータM1〜Mnに出力される。 Note that the motor drive data, which is a serial signal, is reproduced as motor drive pulses Φ1 to Φi and output to the production motors M1 to Mn in a motor driver having the same configuration as the LED driver.
図3及び図6に示す通り、演出制御部22は、画像制御部23に対して、制御コマンドCMD’及びストローブ信号STB’と、システムリセット信号SYSと、2種類の直流電圧(12V,5V)とを出力している。 As shown in FIGS. 3 and 6, the effect control unit 22 sends the control command CMD ′ and the strobe signal STB ′, the system reset signal SYS, and two types of DC voltages (12V and 5V) to the image control unit 23. Is output.
そして、画像制御部23では、制御コマンドCMD’に基づいて表示装置DSを駆動して各種の画像演出を実行している。表示装置DSは、LEDバックライトによって発光しており、画像インタフェイス基板28から5対のLVDS(低電圧差動伝送Low voltage differential signaling)信号と、バックライト電源電圧(12V)とを受けて駆動されている(図6参照)。 The image control unit 23 drives the display device DS based on the control command CMD 'to execute various image effects. The display device DS emits light by an LED backlight, and is driven by receiving five pairs of LVDS (Low voltage differential signaling) signals and a backlight power supply voltage (12 V) from the image interface board 28. (See FIG. 6).
続いて、上記した演出制御部22と画像制御部23の構成を更に詳細に説明する。図6に示す通り、演出制御部22は、音声演出・ランプ演出・演出可動体による予告演出・データ転送などの処理を実行するワンチップマイコン40と、ワンチップマイコン40の制御プログラムなどを記憶する制御メモリ(フラッシュメモリ)41と、ワンチップマイコン40からの指示に基づいて音声信号を再生して出力する音声合成回路(音声合成IC)42と、再生される音声信号の元データである圧縮音声データを記憶する音声メモリ43と、音声合成回路42のデジタル音声信号を受けてD級増幅する2個のデジタルアンプ46a,46bと、を備えて構成されている。 Next, the configurations of the effect control unit 22 and the image control unit 23 will be described in more detail. As shown in FIG. 6, the effect control unit 22 stores a one-chip microcomputer 40 that executes processing such as a sound effect, a lamp effect, a notice effect by an effect movable body, and data transfer, and a control program for the one-chip microcomputer 40. A control memory (flash memory) 41, a voice synthesis circuit (voice synthesis IC) 42 that reproduces and outputs a voice signal based on an instruction from the one-chip microcomputer 40, and a compressed voice that is original data of the reproduced voice signal An audio memory 43 that stores data and two digital amplifiers 46a and 46b that receive the digital audio signal from the audio synthesis circuit 42 and amplify the class D are configured.
音声メモリ43は、音声合成回路42からアクセス可能な不揮発性メモリであり、一連の背景音楽の一曲分(BGM)や、ひと纏まりの演出音(予告音)などが、フレーズ圧縮データ(原音データ)として記憶されている。そして、各原音データは、11ビット長のフレーズ番号(000H〜7FFH)で特定されるようになっており、音声合成回路42やワンチップマイコン40は、フレーズ番号によって原音データを特定することができる。 The voice memory 43 is a non-volatile memory that can be accessed from the voice synthesis circuit 42, and a series of background music (BGM), a group of performance sounds (notice sound), etc. are converted into phrase compressed data (original sound data). ). Each original sound data is specified by an 11-bit long phrase number (000H to 7FFH), and the speech synthesis circuit 42 and the one-chip microcomputer 40 can specify the original sound data by the phrase number. .
デジタルアンプ46aの増幅出力(アナログ音声信号)は、低音用のスピーカに供給されており、デジタルアンプ46bの増幅出力(アナログ音声信号)は、遊技者に対して左右位置にほぼ整列配置された2個のスピーカに供給されている。 The amplified output (analog audio signal) of the digital amplifier 46a is supplied to a low-frequency speaker, and the amplified output (analog audio signal) of the digital amplifier 46b is substantially aligned in the left and right positions with respect to the player 2. Is supplied to each speaker.
また、演出制御基板22には、係員が操作する設定スイッチSETから4ビット長のスイッチ信号が供給されている。ここで、設定スイッチSETは、遊技盤5の裏側に配置されて、必要時に操作される盤側部材である。図3や図6に示す通り、設定スイッチSETは、枠側部材である音量スイッチVSW(図1参照)とは別に配置されている。そして、係員が設定スイッチSETを操作すると、遊技者が設定していた音量スイッチVSWの設定値は無効となる。但し、その後、遊技者によって設定された音量スイッチVSWの設定値は、重大な異常事態の発生時を除いて有効となる。 The effect control board 22 is supplied with a 4-bit switch signal from a setting switch SET operated by an attendant. Here, the setting switch SET is a board-side member that is arranged on the back side of the game board 5 and is operated when necessary. As shown in FIGS. 3 and 6, the setting switch SET is arranged separately from the volume switch VSW (see FIG. 1) which is a frame side member. When the clerk operates the setting switch SET, the set value of the volume switch VSW set by the player becomes invalid. However, thereafter, the set value of the volume switch VSW set by the player becomes effective except when a serious abnormal situation occurs.
図6に示す通り、演出制御基板22は、電源中継基板33を経由して、電源基板20から3種類の直流電圧(Vcc=5V、VB=12V、32V)を受けている。そして、直流電圧Vcc,VBについては、そのまま画像インタフェイス基板28及び画像制御基板23に転送され、直流電圧32Vは、そのままランプ/モータ駆動基板30から駆動電源基板26に伝送されて所定レベルVmに降圧された後、演出モータM1〜Mnの駆動電圧として活用している。 As shown in FIG. 6, the effect control board 22 receives three types of DC voltages (Vcc = 5V, VB = 12V, 32V) from the power supply board 20 via the power supply relay board 33. Then, the DC voltages Vcc and VB are transferred as they are to the image interface board 28 and the image control board 23, and the DC voltage 32V is transferred as it is from the lamp / motor drive board 30 to the drive power supply board 26 to a predetermined level Vm. After being stepped down, it is utilized as a drive voltage for the production motors M1 to Mn.
なお、直流電圧Vccは、演出制御基板22の各種デジタル回路の電源電圧として活用され、直流電圧VBは、デジタルアンプ46a,46bの電源電圧とされると共に、駆動基板29,30にも転送されてランプ演出やモータ演出に活用される。 The DC voltage Vcc is used as a power supply voltage for various digital circuits of the effect control board 22, and the DC voltage VB is used as a power supply voltage for the digital amplifiers 46a and 46b and is also transferred to the drive boards 29 and 30. Used for lamp production and motor production.
また、演出制御基板22には、電源基板20から受ける直流電圧VBに基づいて、降下レベルの3種類の直流電圧を生成する電源回路が設けられている(図6左側参照)。この電源回路は、具体的には、直流電圧12Vから直流電圧1.0Vを生成する第一DC−DCコンバータCONV1と、直流電圧12Vから直流電圧3.3Vを生成する第二DC−DCコンバータCONV2と、直流電圧3.3Vから直流電圧1.8Vを生成する第三DC−DCコンバータCONV3とを有して構成されている。 In addition, the effect control board 22 is provided with a power supply circuit that generates three types of DC voltages at a drop level based on the DC voltage VB received from the power supply board 20 (see the left side of FIG. 6). Specifically, the power supply circuit includes a first DC-DC converter CONV1 that generates a DC voltage 1.0V from a DC voltage 12V, and a second DC-DC converter CONV2 that generates a DC voltage 3.3V from the DC voltage 12V. And a third DC-DC converter CONV3 that generates a direct-current voltage 1.8V from a direct-current voltage 3.3V.
直流電圧1.0Vは、音声合成回路42に内蔵されたコア回路用の電源電圧であり、直流電圧3.3Vは、ワンチップマイコン40と、制御メモリ41と、音声合成回路42と、音声メモリ43の電源電圧として使用される。なお、音声合成回路42に供給される直流電圧3.3Vは、内蔵されたインタフェイス回路用の電源電圧である。また、ワンチップマイコン40が受ける直流電圧1.8Vは、内蔵されているコア回路の電源電圧であり、直流電圧3.3Vは、内蔵されているインタフェイス回路の電源電圧である。 The DC voltage 1.0V is a power supply voltage for the core circuit built in the voice synthesis circuit 42, and the DC voltage 3.3V is a one-chip microcomputer 40, a control memory 41, a voice synthesis circuit 42, and a voice memory. 43 is used as the power supply voltage. The DC voltage 3.3 V supplied to the voice synthesis circuit 42 is a power supply voltage for the built-in interface circuit. The DC voltage 1.8V received by the one-chip microcomputer 40 is the power supply voltage of the built-in core circuit, and the DC voltage 3.3V is the power supply voltage of the built-in interface circuit.
このように、本実施例の演出制御基板22では、主要な回路素子(IC)の電源電圧が、全てのVcc(5V)未満、具体的には公証値3.3V以下である。しかも、演算処理を制御するコア回路の電源電圧が全て、公証値1.8V以下であるので、複雑高度な動作を高速処理しても消費電力を大幅に抑制することができる。 Thus, in the effect control board 22 of the present embodiment, the power supply voltages of the main circuit elements (IC) are less than all Vcc (5 V), specifically, the notarized value 3.3 V or less. In addition, since the power supply voltages of the core circuits that control the arithmetic processing are all not more than 1.8 V, the power consumption can be greatly suppressed even when complicated and sophisticated operations are processed at high speed.
この演出制御基板22には、リセット回路RST&WDTが設けられており、電源基板20から受ける2種類の直流電圧(DC12V、DC5V)に基づいて、第一リセット信号SYSと、これに遅れて起動する第二リセット信号RSETとを生成している。また、このリセット回路RST&WDTは、ウォッチドッグタイマを兼ねている。 The effect control board 22 is provided with a reset circuit RST & WDT. Based on two types of DC voltages (DC 12 V and DC 5 V) received from the power supply board 20, the first reset signal SYS and the first reset signal SYS which starts later are provided. Two reset signals RSET are generated. The reset circuit RST & WDT also serves as a watchdog timer.
次に、演出制御部22の他の回路構成について説明する。先ず、ワンチップマイコン40には、図6に示す通り、複数のパラレル入出力ポートPIO(Pi+Pi’+Po+Po’)と、複数のシリアル出力ポートSIと、が内蔵されている。シリアル出力ポートSIは、より詳細には、3チャンネルのシリアルポート(S0〜S2)を含んで構成されており、ランプ駆動基板36、29、30に搭載された複数個のLEDドライバに、各々、シリアル駆動データSDATA0〜SDATA2を、クロック信号CK0〜CK2に同期して出力している。 Next, another circuit configuration of the effect control unit 22 will be described. First, the one-chip microcomputer 40 has a plurality of parallel input / output ports PIO (Pi + Pi '+ Po + Po') and a plurality of serial output ports SI as shown in FIG. More specifically, the serial output port SI includes three-channel serial ports (S0 to S2). Each of the LED drivers mounted on the lamp driving boards 36, 29, and 30 is connected to each of the LED drivers. Serial drive data SDATA0 to SDATA2 are output in synchronization with clock signals CK0 to CK2.
すなわち、シリアルポートS0〜シリアルポートS2は、クロック同期方式に基づいて、対応するランプ駆動基板36、29、30に、シリアル駆動データSDATA0〜SDATA2を伝送している。なお、シリアル駆動データSDATA0〜SDATA2は、その殆どが、各LEDの発光輝度をPWM制御(pulse width modulation)によって輝度調整するため輝度データ(ランプ駆動データ)であるが、演出モータM1〜Mnを駆動するモータ駆動データも含まれている。 That is, the serial port S0 to serial port S2 transmit serial drive data SDATA0 to SDATA2 to the corresponding lamp drive boards 36, 29, and 30 based on the clock synchronization method. The serial drive data SDATA0 to SDATA2 are mostly brightness data (lamp drive data) for adjusting the light emission brightness of each LED by PWM control (pulse width modulation), but drive the production motors M1 to Mn. Motor drive data to be included is also included.
また、パラレル出力ポートPo’は、3ビット長の動作許可信号ENABLE0〜ENABLE2を、ランプ駆動基板36、29、30に出力しており、各ランプ駆動基板36、29、30に搭載されたLEDドライバは、動作許可信号ENABLE0〜ENABLE2の何れかに基づいて動作を開始している。また、出力ポートPo’からは、デジタルアンプ46a,46bの出力を無音化するためのMUTE信号が出力されている。このMUTE信号は、例えば、動作が不安定となる可能性のある電源投入時や、音声合成回路42の異常動作が検出された場合などに使用される。 The parallel output port Po ′ outputs 3-bit operation enable signals ENABLE0 to ENABLE2 to the lamp drive boards 36, 29, 30 and the LED drivers mounted on the lamp drive boards 36, 29, 30. Starts operation based on one of the operation enable signals ENABLE0 to ENABLE2. The output port Po 'outputs a MUTE signal for silencing the outputs of the digital amplifiers 46a and 46b. This MUTE signal is used, for example, when power is turned on, which may cause the operation to become unstable, or when an abnormal operation of the speech synthesis circuit 42 is detected.
このような構成に対応して、演出制御基板22には、ワンチップマイコン40のパラレル出力ポートPo’や、シリアルポートSIや出力される各種の信号を伝送する出力バッファ回路47,48,49が設けられている。ここで、出力バッファ47は、第0チャンネルのLED群に関連しており、ワンチップマイコン40が出力するランプ駆動データSDATA0、クロック信号CK0、及び、動作許可信号ENABLE0を、枠中継基板34に出力している。そして、出力された3ビットの信号は、枠中継基板34、及び、枠中継基板35を経由して、ランプ駆動基板36のLEDドライバに伝送される。 Corresponding to such a configuration, the production control board 22 includes parallel output ports Po ′ of the one-chip microcomputer 40, serial buffer SI, and output buffer circuits 47, 48, and 49 for transmitting various signals to be output. Is provided. Here, the output buffer 47 is related to the LED group of the 0th channel, and outputs the lamp driving data SDATA0, the clock signal CK0, and the operation permission signal ENABLE0 output from the one-chip microcomputer 40 to the frame relay board 34. doing. The output 3-bit signal is transmitted to the LED driver of the lamp driving board 36 via the frame relay board 34 and the frame relay board 35.
同様に、出力バッファ48は、ワンチップマイコン40が出力するランプ駆動データSDATA1、クロック信号CK1、及び、動作許可信号ENABLE1をランプ駆動基板29のLEDドライバに伝送しており、出力バッファ49は、ランプ駆動データSDATA2、クロック信号CK2、及び、動作許可信号ENABLE2をランプ/モータ駆動基板30のLEDドライバに伝送している。なお、ランプ駆動基板29のLEDドライバは、第1チャンネルのLED群を駆動し、ランプ/モータ駆動基板30のLEDドライバは、第2チャンネルのLED群と、演出モータM1〜Mnとを駆動している。 Similarly, the output buffer 48 transmits the lamp drive data SDATA1, the clock signal CK1, and the operation enable signal ENABLE1 output from the one-chip microcomputer 40 to the LED driver of the lamp drive board 29, and the output buffer 49 The drive data SDATA2, the clock signal CK2, and the operation permission signal ENABLE2 are transmitted to the LED driver of the lamp / motor drive board 30. The LED driver of the lamp driving board 29 drives the LED group of the first channel, and the LED driver of the lamp / motor driving board 30 drives the LED group of the second channel and the effect motors M1 to Mn. Yes.
一方、パラレル入出力ポートPIOの入力ポートPiには、入力バッファ44を経由して、主制御部21からの制御コマンドCMD及びストローブ信号STBが入力され、コマンド出力ポートPoからは、出力バッファ45を経由して、制御コマンドCMD’及びストローブ信号STB’が出力されるよう構成されている。 On the other hand, the control command CMD and the strobe signal STB from the main control unit 21 are input to the input port Pi of the parallel input / output port PIO via the input buffer 44, and the output buffer 45 is input from the command output port Po. A control command CMD ′ and a strobe signal STB ′ are output via the route.
具体的には、入力ポートPiには、主制御基板21から出力された制御コマンドCMDとストローブ信号(割込み信号)STBとが、入力バッファ44において、ワンチップマイコン40の電源電圧3.3Vに対応する論理レベルに変換されて8ビット単位で、ワンチップマイコン40に供給される。割込み信号STBは、ワンチップマイコン40の割込み端子に供給され、受信割込み処理によって、演出制御部22は、制御コマンドCMDを取得するよう構成されている。 Specifically, the control command CMD and the strobe signal (interrupt signal) STB output from the main control board 21 correspond to the power supply voltage 3.3 V of the one-chip microcomputer 40 in the input buffer Pi. Is converted to a logical level and supplied to the one-chip microcomputer 40 in units of 8 bits. The interrupt signal STB is supplied to the interrupt terminal of the one-chip microcomputer 40, and the effect control unit 22 is configured to acquire a control command CMD by reception interrupt processing.
演出制御部22のワンチップマイコン40が取得する制御コマンドCMDには、(1)異常報知その他の報知用制御コマンドなどの他に、(2)図柄始動口への入賞に起因する各種演出動作の概要特定する制御コマンド(変動パターンコマンド)や、図柄種別を指定する制御コマンド(図柄指定コマンド)が含まれている。ここで、変動パターンコマンドで特定される演出動作の概要には、演出開始から演出終了までの演出総時間と、大当たり抽選における当否結果とが含まれている。 The control command CMD acquired by the one-chip microcomputer 40 of the effect control unit 22 includes (1) abnormality notification and other notification control commands, and (2) various effect operations resulting from winning at the symbol start opening. A control command (variation pattern command) for specifying an outline and a control command (design specifying command) for specifying a symbol type are included. Here, the outline of the production operation specified by the variation pattern command includes the production total time from the production start to the production end and the result of winning or failing in the jackpot lottery.
また、図柄指定コマンドには、大当たり抽選の結果に応じて、大当たりの場合には、大当たり種別に関する情報(15R確変、2R確変、15R通常、2R通常など)を特定する情報が含まれ、ハズレの場合には、ハズレを特定する情報が含まれている。変動パターンコマンドで特定される演出動作の概要には、演出開始から演出終了までの演出総時間と、大当り抽選における当否結果とが含まれている。なお、これらに加えて、リーチ演出や予告演出の有無などを含めて変動パターンコマンドで特定しても良いが、この場合でも、演出内容の具体的な内容は特定されていない。 In addition, the symbol designating command includes information for identifying information on the jackpot type (15R probability variation, 2R probability variation, 15R normal, 2R normal, etc.) in the case of a jackpot according to the result of the jackpot lottery. In some cases, information for identifying a loss is included. The outline of the production operation specified by the variation pattern command includes the production total time from the production start to the production end, and the result of success or failure in the big hit lottery. In addition to these, the change pattern command including the presence or absence of the reach effect or the notice effect may be specified, but even in this case, the specific content of the effect content is not specified.
そのため、演出制御部22(ワンチップマイコン40)では、変動パターンコマンドを取得すると、これに続いて演出抽選を行い、取得した変動パターンコマンドで特定される演出概要を更に具体化している。例えば、リーチ演出や予告演出について、その具体的な内容が決定される。そして、決定された具体的な遊技内容にしたがい、LED群などの点滅によるランプ演出や、スピーカによる音声演出の準備動作を行うと共に、画像制御部23に対して、ランプやスピーカによる演出動作に同期した画像演出に関する制御コマンドCMD’を出力する。 Therefore, when the effect control unit 22 (one-chip microcomputer 40) acquires the variation pattern command, the effect lottery is subsequently performed, and the effect outline specified by the acquired variation pattern command is further specified. For example, the specific contents of the reach effect and the notice effect are determined. Then, in accordance with the determined specific game content, a lamp effect by blinking the LED group and a sound effect preparation operation by the speaker are performed, and the image control unit 23 is synchronized with the effect operation by the lamp and the speaker. The control command CMD ′ relating to the performed image effect is output.
このような演出動作に同期した画像演出を実現するため、演出制御部22は、コマンド出力ポートPoを通して、画像制御部23に対するストローブ信号(割込み信号)STB’と共に、16ビット長の制御コマンドCMD’を画像インタフェイス基板28に向けて出力している。なお、演出制御部22は、図柄指定コマンドや、表示装置DSに関連する報知用制御コマンドや、その他の制御コマンドを受信した場合は、その制御コマンドを、16ビット長に纏めた状態で、割込み信号STB’と共に画像インタフェイス基板28に向けて出力している。 In order to realize such an image effect synchronized with the effect operation, the effect control unit 22 transmits a control command CMD ′ having a 16-bit length together with a strobe signal (interrupt signal) STB ′ to the image control unit 23 through the command output port Po. Are output toward the image interface board 28. When the design control command 22 receives a design designation command, a notification control command related to the display device DS, or other control command, the production control unit 22 interrupts the control command in a state of collecting the control command in a 16-bit length. It is output to the image interface board 28 together with the signal STB ′.
上記した演出制御基板22の構成に対応して、出力バッファ45が設けられており、16ビット長の制御コマンドCMD’と1ビット長の割込み信号STB’を画像インタフェイス基板28に出力している。そして、これらのデータCMD’,STB’は、画像インタフェイス基板28を経由して、画像制御基板23に伝送される。なお、これらの信号は、ワンチップマイコン40の電源電圧3.3Vに対応する論理レベルである。 An output buffer 45 is provided corresponding to the configuration of the effect control board 22 described above, and outputs a 16-bit control command CMD ′ and a 1-bit interrupt signal STB ′ to the image interface board 28. . These data CMD ′ and STB ′ are transmitted to the image control board 23 via the image interface board 28. These signals are at a logic level corresponding to the power supply voltage 3.3 V of the one-chip microcomputer 40.
また、パラレルポートPi’には、係員が音量を設定するべく操作する設定スイッチSETからのスイッチ信号が供給されている。設定スイッチSETのスイッチ信号は、電源投入時に、そのレベルが判定されて初期状態の音量設定値が決定される。そして、その後も定時的に設定スイッチSETの設定位置が判定され、もし、初期状態から変化があれば、その時のスイッチ信号のレベルに応じた音量設定値となる。 The parallel port Pi 'is supplied with a switch signal from a setting switch SET that is operated by an attendant to set the volume. The level of the switch signal of the setting switch SET is determined when the power is turned on, and an initial volume setting value is determined. After that, the setting position of the setting switch SET is determined regularly, and if there is a change from the initial state, the volume setting value according to the level of the switch signal at that time is obtained.
また、演出制御基板22には、音声合成回路42から出力される音声信号を受ける2つのデジタルアンプ46a,46bが配置されている。先に説明した通り、音声合成回路42は、3.3Vと1.0Vの電源電圧で動作しており、また、デジタルアンプ46a,46bは、電源電圧12VでD級増幅動作しており、消費電力を抑制しつつ大音量の音声演出を可能にしている。 In addition, on the effect control board 22, two digital amplifiers 46a and 46b for receiving the audio signal output from the audio synthesis circuit 42 are arranged. As described above, the speech synthesis circuit 42 operates with power supply voltages of 3.3V and 1.0V, and the digital amplifiers 46a and 46b operate with class D amplification with a power supply voltage of 12V. Enables sound production with high volume while suppressing power.
続いて、図7に基づいて駆動電源基板26について説明する。第3給電ラインCB3については、図5に関して説明した通りであるが、駆動電源基板26は、ランプ/モータ駆動基板30を経由して、演出制御基板22から、第3給電ラインCB3のDC35Vを受けると共に、電圧制御信号CTL1を受けている。 Next, the drive power supply board 26 will be described with reference to FIG. The third power supply line CB3 is as described with reference to FIG. 5, but the drive power supply board 26 receives the DC 35V of the third power supply line CB3 from the effect control board 22 via the lamp / motor drive board 30. A voltage control signal CTL1 is also received.
この駆動電源基板26は、DC−DCコンバータCNを中心に構成され、DC−DCコンバータCNの出力電圧Voutが、演出モータM1〜Mnの駆動電圧Vmとして、ランプ/モータ駆動基板30に伝送され、役物演出時には、演出モータM1〜Mnが動作するようになっている(図7(b)参照)。 The drive power supply board 26 is configured around the DC-DC converter CN, and the output voltage Vout of the DC-DC converter CN is transmitted to the lamp / motor drive board 30 as the drive voltage Vm of the effect motors M1 to Mn. During the effect production, the production motors M1 to Mn are operated (see FIG. 7B).
実施例のDC−DCコンバータCNは、チョークコイルLを内蔵して構成され(図7(c)参照)、同期整流方式のステップダウン・チョッパ型レギュレータとして機能する。そこで、以下の説明では、このDC−DCコンバータを、便宜上、降圧コンバータCNと称することにする。 The DC-DC converter CN of the embodiment is configured with a built-in choke coil L (see FIG. 7C), and functions as a synchronous rectification step-down chopper type regulator. Therefore, in the following description, this DC-DC converter will be referred to as a step-down converter CN for convenience.
駆動電源基板26の具体的な回路構成は、図7(a)に示す通りであり、降圧コンバータCNと、降圧コンバータCNの出力電圧Voutを制御する可変抵抗回路VRと、入力コンデンサCinと、出力コンデンサCoutと、を有して構成されている。 The specific circuit configuration of the drive power supply substrate 26 is as shown in FIG. 7A. The step-down converter CN, the variable resistance circuit VR that controls the output voltage Vout of the step-down converter CN, the input capacitor Cin, and the output And a capacitor Cout.
入力コンデンサCinや出力コンデンサCoutの容量値は、演出モータM1〜Mnの消費電力に関連し、役物演出時の最大消費電力に対応して、20μF〜800μF範囲内の最適値に設定される。かかる観点から、図示の駆動電源基板26には、入力コンデンサCinとして、10μF程度のキャパシタンス素子が6個並列に配置され、出力コンデンサCoutとして、220μF程度のキャパシタンス素子が2個並列に配置されている。 The capacitance values of the input capacitor Cin and the output capacitor Cout are related to the power consumption of the effect motors M1 to Mn, and are set to optimum values in the range of 20 μF to 800 μF corresponding to the maximum power consumption during the effect production. From this point of view, the illustrated drive power supply board 26 has six capacitance elements of about 10 μF arranged in parallel as the input capacitor Cin, and two capacitance elements of about 220 μF arranged in parallel as the output capacitor Cout. .
可変抵抗回路VRは、互いに連動してスイッチング動作をするトランジスタQ1,Q2と、PNP型トランジスタQ1のバイアス抵抗R1,R2と、トランジスタQ1のコレクタ抵抗R3と、NPN型トランジスタQ2のバイアス抵抗R5,R6とで構成されている。本実施例では、コレクタ抵抗R3は、例えば400kΩ程度、バイアス抵抗R1,R2は、例えば10kΩ程度である。そして、トランジスタQ1のエミッタ端子が、降圧コンバータCNの出力端子Voutに接続され、コレクタ抵抗R3が、降圧コンバータCNの制御端子Adjに接続されている。このような構成において、本実施例では、バイアス抵抗R2に加えて、敢えてバイアス抵抗R1を配置するので、トランジスタQ2のOFF時に、トランジスタQ1を確実にOFF状態に維持することができる。 The variable resistance circuit VR includes transistors Q1 and Q2 that perform switching operations in conjunction with each other, bias resistors R1 and R2 of the PNP transistor Q1, collector resistance R3 of the transistor Q1, and bias resistors R5 and R6 of the NPN transistor Q2. It consists of and. In this embodiment, the collector resistance R3 is, for example, about 400 kΩ, and the bias resistances R1, R2 are, for example, about 10 kΩ. The emitter terminal of the transistor Q1 is connected to the output terminal Vout of the step-down converter CN, and the collector resistor R3 is connected to the control terminal Adj of the step-down converter CN. In such a configuration, in this embodiment, since the bias resistor R1 is intentionally arranged in addition to the bias resistor R2, the transistor Q1 can be reliably maintained in the OFF state when the transistor Q2 is OFF.
すなわち、トランジスタQ2のOFF時には、僅かとはいえ、トランジスタQ2にコレクタ漏れ電流Lkが流れるところ、もし、バイアス抵抗R1が存在しないと、このコレクタ漏れ電流LkがトランジスタQ1のエミッタ端子→ベース端子の経路で流れて、(コレクタ電流=数10μA程度で飽和状態となる)トランジスタQ1を、増幅動作又はON動作させてしまう可能性がある。これに対して、本実施例では、漏れ電流Lkをバイアス抵抗R1に流す構成を採り、且つ、その時の抵抗R1の両端電圧が、トランジスタQ1を動作させない電圧値に設計されているので、トランジスタQ1を確実にOFF状態に維持することができる。 That is, when the transistor Q2 is OFF, the collector leakage current Lk flows through the transistor Q2 even though it is slight. If the bias resistor R1 is not present, this collector leakage current Lk is the path from the emitter terminal to the base terminal of the transistor Q1. The transistor Q1 (which becomes saturated when the collector current = several tens of μA) may be amplified or turned on. On the other hand, in this embodiment, a configuration is adopted in which the leakage current Lk flows through the bias resistor R1, and the voltage across the resistor R1 at that time is designed to a voltage value that does not cause the transistor Q1 to operate. Can be reliably maintained in the OFF state.
図5や図7(a)に示す通り、トランジスタQ2は、演出制御基板22から電圧制御信号CTL1を受けるよう構成されており、電圧制御信号CTL1がHレベルであればトランジスタQ2がON動作をする。 As shown in FIG. 5 and FIG. 7A, the transistor Q2 is configured to receive the voltage control signal CTL1 from the effect control board 22. If the voltage control signal CTL1 is at the H level, the transistor Q2 is turned on. .
そして、トランジスタQ2のON動作時には、バイアス抵抗R1,R2に電流が流れると共に、エミッタ端子→ベース端子の経路で数mA程度のベース電流が流れるので、PNP型トランジスタQ1は、確実にON動作する。なお、本実施例では、コレクタ抵抗R3が400kΩ程度であるので、トランジスタQ2のON動作時のコレクタ飽和電流は、数10μA程度となる。 When the transistor Q2 is turned on, a current flows through the bias resistors R1 and R2, and a base current of about several mA flows through the path from the emitter terminal to the base terminal, so that the PNP transistor Q1 is reliably turned on. In this embodiment, since the collector resistance R3 is about 400 kΩ, the collector saturation current when the transistor Q2 is turned on is about several tens of μA.
何れにしても、電圧制御信号CTL1がHレベルの場合には、降圧コンバータCNの出力端子Voutと、制御端子Adjとの抵抗値は、コレクタ抵抗R3の抵抗値に対応して400kΩ程度となる。 In any case, when the voltage control signal CTL1 is at the H level, the resistance value between the output terminal Vout of the step-down converter CN and the control terminal Adj is about 400 kΩ corresponding to the resistance value of the collector resistor R3.
一方、電圧制御信号CTL1がLレベルであれば、トランジスタQ2がOFF状態を維持するので、これに対応して、PNP型トランジスタQ1もOFF状態を維持する。したがって、電圧制御信号CTL1がLレベルの場合には、降圧コンバータCNの出力端子Voutと、制御端子Adjとの抵抗値は、実質的に∞となる。トランジスタQ2のコレクタ漏れ電流Lkに拘らず、トランジスタQ1が、確実にOFF状態を維持することは上記した通りである。 On the other hand, if the voltage control signal CTL1 is at the L level, the transistor Q2 maintains the OFF state, and accordingly, the PNP transistor Q1 also maintains the OFF state. Therefore, when the voltage control signal CTL1 is at the L level, the resistance value between the output terminal Vout of the step-down converter CN and the control terminal Adj is substantially ∞. As described above, the transistor Q1 reliably maintains the OFF state regardless of the collector leakage current Lk of the transistor Q2.
図7(c)は、降圧コンバータCNの内部構成を示す図面である。図示の通り、降圧コンバータCNは、相補的にON/OFF動作するMOS−FETであるパワートランジスタTR1,TR2と、各トランジスタTR1,TR2に適宜なデューティ比のPWM信号を供給するPWM回路と、トランジスタTR1,TR2のドレイン電流が流れるチョークコイルLと、出力電圧Voutを分圧して検出電圧Vrを得る分圧抵抗Ra,Rbと、検出電圧Vrを比較電圧REFと比較して比較電圧Vcを出力するコンパレータCOMと、を有して構成されている。 FIG. 7C is a diagram illustrating an internal configuration of the step-down converter CN. As shown in the figure, the step-down converter CN includes power transistors TR1 and TR2, which are MOS-FETs that perform complementary ON / OFF operations, a PWM circuit that supplies PWM signals with appropriate duty ratios to the transistors TR1 and TR2, and transistors The choke coil L through which the drain currents of TR1 and TR2 flow, the voltage dividing resistors Ra and Rb for dividing the output voltage Vout to obtain the detection voltage Vr, and the detection voltage Vr are compared with the comparison voltage REF to output the comparison voltage Vc. And a comparator COM.
図示の通り、分圧抵抗Raは、降圧コンバータCNの出力端子Voutと、制御端子Adjとの間に配置される。また、PWM回路は、スイッチング周波数140kHzのPWM信号を出力するが、比較電圧Vcの出力タイミングに応じて、PWM信号のデューティ比が変化するようになっている。 As illustrated, the voltage dividing resistor Ra is disposed between the output terminal Vout of the step-down converter CN and the control terminal Adj. The PWM circuit outputs a PWM signal with a switching frequency of 140 kHz, and the duty ratio of the PWM signal changes according to the output timing of the comparison voltage Vc.
以上を踏まえて、降圧コンバータCNの動作内容を説明する。先ず、トランジスタTR1がON状態で、トランジスタTR2がOFF状態のタイミングでは、実線で示すコイル充電電流が、増加傾向を示してチョークコイルLに流れ、チョークコイルLに電磁エネルギーが充電される。この動作に対応して、出力電圧Voutが増加し、これに合わせて検出電圧Vrも増加することになる。 Based on the above, the operation content of the step-down converter CN will be described. First, at the timing when the transistor TR1 is in the ON state and the transistor TR2 is in the OFF state, the coil charging current indicated by a solid line shows an increasing tendency and flows through the choke coil L, and the choke coil L is charged with electromagnetic energy. Corresponding to this operation, the output voltage Vout increases, and the detection voltage Vr increases accordingly.
そして、検出電圧Vrが比較電圧REFを超えるタイミングでは、PWM信号のレベルが遷移することで、トランジスタTR1がOFF状態、トランジスタTR2がON状態に遷移する。その後は、破線で示すコイル放電電流が、減少傾向を示してチョークコイルLに流れることで、電磁エネルギーが放電される。 Then, at the timing when the detection voltage Vr exceeds the comparison voltage REF, the level of the PWM signal transits, so that the transistor TR1 transits to the OFF state and the transistor TR2 transits to the ON state. Thereafter, the coil discharge current indicated by the broken line shows a decreasing tendency and flows through the choke coil L, whereby the electromagnetic energy is discharged.
そして、スイッチング周波数140kHzで規定されるタイミングで、トランジスタTR1がON状態、トランジスタTR2がOFF状態に戻り、先に説明したチョークコイルLの充電動作が再実行される。 Then, at the timing specified by the switching frequency 140 kHz, the transistor TR1 returns to the ON state and the transistor TR2 returns to the OFF state, and the charging operation of the choke coil L described above is performed again.
以上の説明から明らかな通り、PWM信号のデューティ比は、検出電圧Vrが比較電圧REFを超えるタイミングで規定され、そのタイミングは、分圧抵抗Raに並列接続関係となる可変抵抗回路VRの等価抵抗Rxによって規定されることになる。 As is clear from the above description, the duty ratio of the PWM signal is defined at the timing when the detection voltage Vr exceeds the comparison voltage REF, and the timing is equivalent to the equivalent resistance of the variable resistance circuit VR that is connected in parallel with the voltage dividing resistor Ra. Will be defined by Rx.
この等価抵抗Rxは、電圧制御信号CTL1のH/Lレベル応じて変化し、電圧制御信号CTL1=Hの場合にはRx=400kΩ、電圧制御信号CTL1=Lの場合にはRx=∞となる。この関係を言い換えると、電圧制御信号CTL1=Hの場合には、バイアス抵抗Raが実質的に低下することで、コイル充電動作からコイル放電動作の遷移タイミングが早くなることになり、出力電圧Voutが減少することになる。 The equivalent resistance Rx changes according to the H / L level of the voltage control signal CTL1, and Rx = 400 kΩ when the voltage control signal CTL1 = H and Rx = ∞ when the voltage control signal CTL1 = L. In other words, when the voltage control signal CTL1 = H, the bias resistance Ra substantially decreases, so that the transition timing from the coil charging operation to the coil discharging operation is advanced, and the output voltage Vout is Will be reduced.
減少状態の出力電圧Voutは、コレクタ抵抗R3の抵抗値に規定されるが、本実施例では、R3≒400kΩに設定することで、電圧制御信号CTL1=Hの場合には、出力電圧Voutが15V程度になり、電圧制御信号CTL1=Lの場合には、出力電圧Voutが18V程度になるよう構成されている。 The output voltage Vout in the reduced state is defined by the resistance value of the collector resistor R3. In this embodiment, by setting R3≈400 kΩ, the output voltage Vout is 15 V when the voltage control signal CTL1 = H. When the voltage control signal CTL1 = L, the output voltage Vout is about 18V.
すなわち、本実施例では、電圧制御信号CTL1のH/Lレベルに応じて、降圧コンバータCNの出力電圧Voutが、15V/18Vとなる。そして、この出力電圧Voutが、モータ駆動電圧Vmとして、演出モータM1〜Mnに供給される。 That is, in the present embodiment, the output voltage Vout of the step-down converter CN is 15V / 18V according to the H / L level of the voltage control signal CTL1. And this output voltage Vout is supplied to the production motors M1 to Mn as the motor drive voltage Vm.
ここで、モータ駆動電圧Vmを15Vとするか18Vかに応じて、モータ駆動電流が、約20%(18/15=1.2)変化するが、ステッピングモータのトルク出力は、励磁磁束の強さに比例し、励磁磁束の強さは、励磁巻線の巻数と、巻線に流れる駆動電流に比例するので、本実施例のように、モータ駆動電圧Vmを制御することで回転トルクを20%程度変化させることができる。 Here, the motor drive current changes by about 20% (18/15 = 1.2) depending on whether the motor drive voltage Vm is 15V or 18V. Since the strength of the excitation magnetic flux is proportional to the number of turns of the excitation winding and the drive current flowing in the winding, the rotational torque is set to 20 by controlling the motor drive voltage Vm as in this embodiment. % Can be changed.
電圧制御信号CTL1は、演出制御基板22から供給されるが、遊技機の機種毎にハードウェア的またはソフトウェア的に固定値としても良いし、一の遊技機において、その動作中に、適宜にソフトウェア的に可変しても良い。 The voltage control signal CTL1 is supplied from the effect control board 22, but may be a fixed value in terms of hardware or software for each model of the gaming machine. May be variable.
電圧制御信号CTL1を固定値とする構成としては、例えば、大型の可動役物をパワフルに可動させたい機種では、電圧制御信号CTL1=Lとし、その他の機種を電圧制御信号CTL1=Hとする設定が考えられる。このような構成を採ることで、共通の駆動電源基板26を全ての機種に使用できる利点が生じる。 As a configuration in which the voltage control signal CTL1 is set to a fixed value, for example, in a model in which a large movable accessory is to be moved powerfully, the voltage control signal CTL1 = L and the other models are set to have the voltage control signal CTL1 = H. Can be considered. By adopting such a configuration, there is an advantage that the common drive power supply board 26 can be used for all models.
また、電圧制御信号CTL1をソフトウェア的に可変する構成としては、例えば、大型の可動役物が可動する演出タイミングは、電圧制御信号CTL1=Lとし、小型の可動役物が可動する演出タイミングは、電圧制御信号CTL1=Hとすることが考えられる。この構成では、大型の可動役物を駆動する演出モータに供給される駆動電圧Vmが18Vとなり、小型の可動役物を駆動する演出モータに供給される駆動電圧Vmは15Vとなることで、最適な役物演出が実現される。 In addition, as a configuration in which the voltage control signal CTL1 is changed by software, for example, the effect timing when the large movable accessory moves is set to the voltage control signal CTL1 = L, and the effect timing when the small movable accessory moves is It can be considered that the voltage control signal CTL1 = H. In this configuration, the drive voltage Vm supplied to the effect motor for driving the large movable accessory is 18V, and the drive voltage Vm supplied to the effect motor for driving the small movable accessory is 15V. Realistic effect production is realized.
以上、実施例について詳細に説明したが、具体的な記載内容は、何ら本発明を限定せず、適宜に変更可能である。例えば、図7の回路構成では、演出モータM1〜Mnに、駆動電圧Vmが定常的に供給されているが、可動役物による役物演出時に限って、駆動電圧Vmを供給するのも好適である。 The embodiment has been described in detail above, but the specific description does not limit the present invention and can be changed as appropriate. For example, in the circuit configuration of FIG. 7, the drive voltage Vm is constantly supplied to the effect motors M1 to Mn. However, it is also preferable to supply the drive voltage Vm only during the effect effect by the movable accessory. is there.
図8は、このような変形実施例を示す図面であり、入力コンデンサCinと、降圧コンバータCNの間に、遮断回路CUTを配置している。図示の通り、遮断回路CUTは、PNP型のパワートランジスタQ3と、トランジスタQ3のバイアス抵抗R7,R8と、NPN型のスイッチングトランジスタQ4と、トランジスタQ4のバイアス抵抗R9,R10と、で構成されている。 FIG. 8 is a drawing showing such a modified embodiment, in which a cutoff circuit CUT is arranged between the input capacitor Cin and the step-down converter CN. As shown in the figure, the cutoff circuit CUT includes a PNP type power transistor Q3, bias resistors R7 and R8 of the transistor Q3, an NPN type switching transistor Q4, and bias resistors R9 and R10 of the transistor Q4. .
この実施例では、演出制御基板22から駆動電源基板26に、トランジスタQ4をON/OFF制御する動作制御信号CTL2が供給される。役物演出を実行するタイミングでは、これに先行して、動作制御信号CTL2をCTL2=Hとすることで、降圧コンバータCNが動作を開始する。そして、役物演出が終了した後、動作制御信号CTL2をCTL2=Lとすることで、無駄な電力消費を解消することができる。 In this embodiment, an operation control signal CTL2 for ON / OFF control of the transistor Q4 is supplied from the effect control board 22 to the drive power supply board 26. Prior to this, the step-down converter CN starts to operate by setting the operation control signal CTL2 to CTL2 = H. And after an effect production is complete | finished, useless power consumption can be eliminated by setting operation control signal CTL2 to CTL2 = L.
このような構成を採ることで、待機状態の演出モータに対する駆動パルスΦiがノイズの影響でビット化けして、その演出モータの全相がON状態となったような場合でも、発煙や発火を防止することができる。 By adopting such a configuration, even if the drive pulse Φi for the production motor in the standby state is garbled due to noise and all phases of the production motor are turned on, smoke and fire are prevented. can do.
以上、ここまでの実施例では、電圧制御信号CTL1を演出制御基板22から供給する構成を採ったが、電圧制御信号CTL1を固定化する場合には、駆動電源基板26の内部で電圧制御信号CTL1を生成しても良い。 As described above, in the embodiments described so far, the voltage control signal CTL1 is supplied from the effect control board 22. However, when the voltage control signal CTL1 is fixed, the voltage control signal CTL1 is generated inside the drive power supply board 26. May be generated.
図8(b)は、このような変形実施例を図示したものであり、DC35Vを分圧する分圧抵抗R11,R12を配置することで、17.9V程度の電圧制御信号CTL1を生成している。この状態では、トランジスタQ1がOFF状態であって、出力電圧が18V程度となる。一方、バイアス抵抗R12を短絡させる回路構成を採る場合には、トランジスタQ1がON動作して、出力電圧が15V程度となる。 FIG. 8B illustrates such a modified embodiment. By arranging voltage dividing resistors R11 and R12 that divide DC35V, a voltage control signal CTL1 of about 17.9V is generated. . In this state, the transistor Q1 is OFF and the output voltage is about 18V. On the other hand, when adopting a circuit configuration in which the bias resistor R12 is short-circuited, the transistor Q1 is turned on, and the output voltage becomes about 15V.
GM 遊技機
21 主制御手段
22 演出制御手段
20 電源手段
M1〜Mn 演出モータ
SLi インダクタンス部材
Cin キャパシタンス部材
TH2 電流制限部材
GM gaming machine 21 main control means 22 effect control means 20 power supply means M1 to Mn effect motor SLi inductance member Cin capacitance member TH2 current limiting member
Claims (10)
前記抽選処理を実行して遊技動作を中心統括的に制御する主制御手段と、前記主制御手段からの指示に基づいて演出動作を実行する演出制御手段と、前記主制御手段や前記演出制御手段を機能させるための各種レベルの直流電圧を生成する電源手段とを有し、前記演出動作には、演出モータによって実行される可動演出が含まれ、
前記主制御手段は、前記電源手段から給電された第1レベルの直流電圧を、そのレベルのまま、所定のインダクタンス部材に供給する一方、前記演出制御手段は、前記電源手段から給電された第1レベルの直流電圧を、キャパシタンス部材で受けた後、レベル降下させた状態で、前記演出モータに供給すると共に、
前記電源手段が生成した第1レベルの直流電圧は、
温度依存性の電流制限部材を介在させることなく、前記主制御手段に給電される一方、前記演出制御手段に対しては、温度依存性を有する所定の電流制限部材を介在させて給電されるよう構成されていることを特徴とする遊技機。 A gaming machine that executes a lottery process based on a predetermined switch signal and can execute a gaming operation according to the lottery result,
Main control means for controlling the game operation centrally by executing the lottery process, effect control means for executing effect operation based on an instruction from the main control means, the main control means and the effect control means Power generation means for generating various levels of DC voltage for functioning, and the effect operation includes a movable effect executed by the effect motor,
The main control means supplies the first level DC voltage supplied from the power supply means to a predetermined inductance member while maintaining the level, while the effect control means receives the first voltage supplied from the power supply means. After receiving the DC voltage of the level at the capacitance member, the level is lowered and supplied to the effect motor,
The first level DC voltage generated by the power supply means is:
Power is supplied to the main control means without interposing a temperature-dependent current limiting member, while power is supplied to the effect control means via a predetermined current-limiting member having temperature dependency. A gaming machine characterized by being configured.
第1レベルの直流電圧は、前記キャパシタンス部材で平滑化された状態で、前記降圧回路に供給されてレベル降下されるよう構成されている請求項1に記載の遊技機。 The first level DC voltage has a notarized value of 30 V or more, and is fed via one or a plurality of circuit boards to a drive power supply board on which a step-down circuit is mounted together with the capacitance member,
2. The gaming machine according to claim 1, wherein the first level DC voltage is supplied to the step-down circuit in a state where the first level DC voltage is smoothed by the capacitance member, and the level is lowered.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016132362A JP6320464B2 (en) | 2016-07-04 | 2016-07-04 | Game machine |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016132362A JP6320464B2 (en) | 2016-07-04 | 2016-07-04 | Game machine |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018000601A JP2018000601A (en) | 2018-01-11 |
JP6320464B2 true JP6320464B2 (en) | 2018-05-09 |
Family
ID=60946697
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016132362A Active JP6320464B2 (en) | 2016-07-04 | 2016-07-04 | Game machine |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6320464B2 (en) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7300980B2 (en) * | 2019-12-26 | 2023-06-30 | 株式会社藤商事 | game machine |
JP7300981B2 (en) * | 2019-12-26 | 2023-06-30 | 株式会社藤商事 | game machine |
JP7353165B2 (en) * | 2019-12-26 | 2023-09-29 | 株式会社藤商事 | gaming machine |
JP7334110B2 (en) * | 2019-12-26 | 2023-08-28 | 株式会社藤商事 | game machine |
JP7300978B2 (en) * | 2019-12-26 | 2023-06-30 | 株式会社藤商事 | game machine |
JP7300979B2 (en) * | 2019-12-26 | 2023-06-30 | 株式会社藤商事 | game machine |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1099526A (en) * | 1996-10-03 | 1998-04-21 | Nikkei Seisakusho:Kk | Game machine peripheral device and input switching device for game machine peripheral device |
JPH10234953A (en) * | 1997-02-25 | 1998-09-08 | Sankyo Kk | Pachinko machine |
JP4065606B2 (en) * | 1998-06-25 | 2008-03-26 | 株式会社三共 | Game machine |
JP2002085660A (en) * | 2000-09-20 | 2002-03-26 | Sankyo Kk | Game machine |
JP4871042B2 (en) * | 2006-06-30 | 2012-02-08 | 株式会社大一商会 | Game machine |
JP5056154B2 (en) * | 2007-05-16 | 2012-10-24 | マルホン工業株式会社 | Game machine |
JP5961976B2 (en) * | 2011-08-23 | 2016-08-03 | 株式会社三洋物産 | Game machine |
-
2016
- 2016-07-04 JP JP2016132362A patent/JP6320464B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2018000601A (en) | 2018-01-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6320464B2 (en) | Game machine | |
JP6444340B2 (en) | Game machine | |
JP6335980B2 (en) | Game machine | |
JP4904211B2 (en) | Bullet ball machine | |
JP5603463B2 (en) | Game machine | |
JP4726861B2 (en) | Game machine | |
JP2018114373A (en) | Game machine | |
JP5318846B2 (en) | Game machine | |
JP2015198715A (en) | Game machine | |
JP5603464B2 (en) | Game machine | |
JP5837659B2 (en) | Game machine | |
JP6068597B2 (en) | Game machine | |
JP5603465B2 (en) | Game machine | |
JP4836880B2 (en) | Bullet ball machine | |
JP2015013179A (en) | Game machine | |
JP5318847B2 (en) | Game machine | |
JP5893065B2 (en) | Game machine | |
JP6257743B2 (en) | Game machine | |
JP5960213B2 (en) | Game machine | |
JP5318845B2 (en) | Game machine | |
JP6140869B2 (en) | Game machine | |
JP4726862B2 (en) | Game machine | |
JP2021010562A (en) | Game machine | |
JP5491538B2 (en) | Bullet ball machine | |
JP2013173063A (en) | Game machine |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180306 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180403 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6320464 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |