JP5917782B2 - プロセッサベースのシステムにおける異種メモリアクセス要求をサポートするための、異種メモリシステム、ならびに関連する方法およびコンピュータ可読媒体 - Google Patents
プロセッサベースのシステムにおける異種メモリアクセス要求をサポートするための、異種メモリシステム、ならびに関連する方法およびコンピュータ可読媒体 Download PDFInfo
- Publication number
- JP5917782B2 JP5917782B2 JP2015553779A JP2015553779A JP5917782B2 JP 5917782 B2 JP5917782 B2 JP 5917782B2 JP 2015553779 A JP2015553779 A JP 2015553779A JP 2015553779 A JP2015553779 A JP 2015553779A JP 5917782 B2 JP5917782 B2 JP 5917782B2
- Authority
- JP
- Japan
- Prior art keywords
- access request
- memory access
- memory
- policy
- heterogeneous
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000015654 memory Effects 0.000 title claims description 1147
- 238000000034 method Methods 0.000 title claims description 68
- 230000003068 static effect Effects 0.000 claims description 62
- 238000004891 communication Methods 0.000 claims description 10
- 230000001413 cellular effect Effects 0.000 claims description 3
- 239000004065 semiconductor Substances 0.000 claims description 3
- 230000008569 process Effects 0.000 description 30
- 238000010586 diagram Methods 0.000 description 22
- 238000012546 transfer Methods 0.000 description 13
- 238000012545 processing Methods 0.000 description 12
- 230000004044 response Effects 0.000 description 12
- 230000008901 benefit Effects 0.000 description 7
- 238000013461 design Methods 0.000 description 7
- 230000006399 behavior Effects 0.000 description 5
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000008520 organization Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 230000001351 cycling effect Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000006249 magnetic particle Substances 0.000 description 1
- 230000007334 memory performance Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40603—Arbitration, priority and concurrent access to memory cells for read/write or refresh operations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1694—Configuration of memory controller to different memory types
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Bus Control (AREA)
- Memory System (AREA)
- Multi Processors (AREA)
- Dram (AREA)
Description
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
[C1] プロセッサベースのシステム中の異種メモリシステムにメモリアクセス要求を経路指定するためのバス相互接続アービタであって、
要求デバイスからバス相互接続中のメモリアクセス要求を受け取り、
複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定し、前記複数の異種メモリアクセス要求ポリシーの中の各異種メモリアクセス要求ポリシーは、前記バス相互接続に結合される前記異種メモリシステム内の同種メモリに対応する、
前記決定されるメモリアクセス要求ポリシーに対応する、前記バス相互接続に結合される前記異種メモリシステム中の前記同種メモリに、前記メモリアクセス要求を経路指定する
ように構成される、バス相互接続アービタ。
[C2] 前記異種メモリシステムが複数の同種メモリからなる、C1に記載のバス相互接続アービタ。前記複数の同種メモリは、さらに、DRAM同種メモリおよびMRAM同種メモリからなる。
[C3] 前記複数の異種メモリアクセス要求ポリシーが、少なくとも1つのスタティック異種メモリアクセス要求ポリシーおよび少なくとも1つのダイナミック異種メモリアクセス要求ポリシーからなる、C1に記載のバス相互接続アービタ。
[C4] 前記異種メモリシステム内の揮発性メモリまたは不揮発性メモリのいずれかに対応するように、前記複数の異種メモリアクセス要求ポリシーの中から前記メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C5] メモリアクセス要求ポリシー表中のスタティックメモリアクセス要求ポリシー索引に基づいて、スタティック異種メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C6] メモリアクセス要求中のマスタ識別子に基づいて、スタティック異種メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C7] メモリアクセス要求中のアプリケーション識別子に基づいて、スタティック異種メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C8] ダイナミック異種メモリアクセス要求プロファイル索引表中のダイナミックメモリアクセス要求ポリシー索引に基づいて、ダイナミック異種メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C9] 前記メモリアクセス要求中のメモリアクセス要求優先度に基づいて、ダイナミック異種メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C10] 前記メモリアクセス要求中のメモリアクセス要求デッドラインに基づいて、ダイナミック異種メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C11] 前記プロセッサベースのシステム中の電力モードに基づいて、ダイナミック異種メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C12] メモリページヒット率に基づいて、ダイナミック異種メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C13] メモリアクセス要求トラフィックに基づいて、ダイナミック異種メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C14] アプリケーション優先度、メモリアクセス要求デッドライン、電力モード、メモリページヒット率、およびメモリアクセス要求トラフィックからなるグループから選択される少なくとも1つの動作パラメータに基づいて、ダイナミック異種メモリアクセス要求ポリシープロファイルを決定するように構成される、C1に記載のバス相互接続アービタ。
[C15] 前記プロセッサベースのシステムの有効動作プロファイルが存在するかどうかを決定するようにさらに構成され、ここにおいて、前記有効動作プロファイルが存在する場合に、デフォルトメモリアクセス要求ポリシーとして、前記複数の異種メモリアクセス要求ポリシーの中から異種メモリアクセス要求ポリシーを決定するように構成される、C1に記載のバス相互接続アービタ。
[C16] バス相互接続中に配設される、C1に記載のバス相互接続アービタ。
[C17] 半導体ダイの中に一体化される、C1に記載のバス相互接続アービタ。
[C18] 前記バス相互接続アービタが一体化される、セットトップボックス、エンターテインメントユニット、ナビゲーションデバイス、通信デバイス、固定ロケーションデータユニット、モバイルロケーションデータユニット、モバイルフォン、セルラーフォン、コンピュータ、ポータブルコンピュータ、デスクトップコンピュータ、携帯情報端末(PDA)、モニタ、コンピュータモニタ、テレビジョン、チューナー、ラジオ、衛星ラジオ、音楽プレーヤ、デジタル音楽プレーヤ、ポータブル音楽プレーヤ、デジタルビデオプレーヤ、ビデオプレーヤ、デジタルビデオディスク(DVD)プレーヤ、およびポータブルデジタルビデオプレーヤからなるグループから選択されるデバイスをさらに備える、C1に記載のバス相互接続アービタ。
[C19] プロセッサベースのシステム中の異種メモリシステムにメモリアクセス要求を経路指定するためのバス相互接続アービタであって、
要求デバイスからバス相互接続中のメモリアクセス要求を受け取るための手段と、
複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定するための手段と、前記複数の異種メモリアクセス要求ポリシーの中の各異種メモリアクセス要求ポリシーは、前記バス相互接続に結合される前記異種メモリシステム内の同種メモリに対応する、
前記決定されるメモリアクセス要求ポリシーに対応する、前記バス相互接続に結合される前記異種メモリシステム中の前記同種メモリに、前記メモリアクセス要求を経路指定するための手段と
を備える、バス相互接続アービタ。
[C20] プロセッサベースのシステム中のバス相互接続に結合される異種メモリシステムであって、
前記バス相互接続中のメモリアクセス要求を受け取るように構成されるメモリコントローラと、前記メモリコントローラは、第1のメモリチャネルおよび第2のメモリチャネルを有し、
前記メモリコントローラの前記第1のメモリチャネルに結合される第1の同種メモリと、ここにおいて、前記第1の同種メモリは、揮発性メモリからなる、
前記メモリコントローラの前記第2のメモリチャネルに結合される第2の同種メモリと、ここにおいて、前記第2の同種メモリは、不揮発性メモリからなる、
ここにおいて、前記メモリコントローラは、前記バス相互接続に結合される前記第1の同種のメモリまたは前記第2の同種メモリのいずれかに前記メモリアクセス要求を経路指定するようにさらに構成される、
を備える、異種メモリシステム。
[C21] 前記第1の同種メモリがDRAMからなり、前記第2の同種メモリがMRAMからなる、C20に記載の異種メモリシステム。
[C22] 前記メモリコントローラが、前記受け取られたメモリアクセス要求中のメモリアクセス要求ポリシーに基づいて、前記第1の同種メモリまたは前記第2の同種メモリのいずれかに前記メモリアクセス要求を経路指定するように構成される、C20に記載の異種メモリシステム。
[C23] 前記メモリコントローラが、前記受け取られたメモリアクセス要求中のバス相互接続アービタにより提供されるメモリアクセス要求ポリシーに基づいて、前記メモリアクセス要求を経路指定するようにさらに構成される、C20に記載の異種メモリシステム。
[C24] プロセッサベースのシステム中のバス相互接続に結合される異種メモリシステムであって、
前記バス相互接続中のメモリアクセス要求を受け取るための手段と、メモリコントローラは、第1のメモリチャネルおよび第2のメモリチャネルを有し、
前記バス相互接続に結合される前記メモリコントローラの前記第1のメモリチャネルに結合され、揮発性メモリからなる第1の同種メモリ、または前記メモリコントローラの前記第2のメモリチャネルに結合され、不揮発性メモリからなる第2の同種メモリのいずれかに前記メモリアクセス要求を経路指定するための手段と、
を備えるメモリコントローラを含む、異種メモリシステム。
[C25] 少なくとも1つの要求デバイスに結合されるバス相互接続と、前記バス相互接続は、前記少なくとも1つの要求デバイスから受け取ったメモリアクセス要求を、異種メモリシステムに経路指定するように構成されるバス相互接続アービタを備える、
前記バス相互接続に結合される第1の同種メモリシステムと、ここにおいて、前記第1の同種メモリシステムは、揮発性メモリからなる、
前記バス相互接続に結合される第2の同種メモリシステムと、ここにおいて、前記第2の同種メモリシステムは、不揮発性メモリからなる、
ここにおいて、前記バス相互接続アービタは、
前記少なくとも1つの要求デバイスから前記バス相互接続中の前記メモリアクセス要求を受け取り、
複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定し、前記複数の異種メモリアクセス要求ポリシーの中の各異種メモリアクセス要求ポリシーは、前記バス相互接続に結合される前記第1の同種メモリシステムまたは前記第2の同種メモリシステムのいずれかに対応する、
前記決定されるメモリアクセス要求ポリシーに対応する、前記バス相互接続に結合される前記第1の同種メモリシステムまたは前記第2の同種メモリシステムの中の同種メモリに前記メモリアクセス要求を経路指定する
ように構成される、
を備える、プロセッサベースのシステム。
[C26] プロセッサベースのシステム中の異種メモリシステムにメモリアクセス要求を経路指定するためのバス相互接続アービタの方法であって、
要求デバイスからバス相互接続中のメモリアクセス要求を受け取ることと、
複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定することと、前記複数の異種メモリアクセス要求ポリシーの中の各異種メモリアクセス要求ポリシーは、前記バス相互接続に結合される前記異種メモリシステム内の同種メモリに対応する、
前記メモリアクセス要求ポリシーに対応する、前記バス相互接続に結合される前記異種メモリシステム中の前記同種メモリに、前記メモリアクセス要求を経路指定することと
を備える方法。
[C27] 前記メモリアクセス要求ポリシーを決定することが、スタティック異種メモリアクセス要求ポリシーまたはダイナミック異種メモリアクセス要求ポリシーのいずれかに基づく、C26に記載の方法。
[C28] 前記異種メモリシステム内の揮発性メモリまたは不揮発性メモリのいずれかに対応するように、前記複数の異種メモリアクセス要求ポリシーの中から前記メモリアクセス要求ポリシーを決定する、C26に記載の方法。
[C29] スタティック異種メモリアクセス要求ポリシーを決定することが、メモリアクセス要求ポリシー表中のスタティックメモリアクセス要求ポリシー索引に基づく、C26に記載の方法。
[C30] スタティック異種メモリアクセス要求ポリシーを決定することが、前記メモリアクセス要求中のマスタ識別子に基づく、C26に記載の方法。
[C31] スタティック異種メモリアクセス要求ポリシーを決定することが、前記メモリアクセス要求中のアプリケーション識別子に基づく、C26に記載の方法。
[C32] ダイナミック異種メモリアクセス要求ポリシーを決定することが、ダイナミック異種メモリアクセス要求プロファイル索引表中のダイナミックメモリアクセス要求ポリシー索引に基づく、C26に記載の方法。
[C33] ダイナミック異種メモリアクセス要求ポリシーを決定することが、前記メモリアクセス要求中のメモリアクセス要求優先度に基づく、C26に記載の方法。
[C34] ダイナミック異種メモリアクセス要求ポリシーを決定することが、前記メモリアクセス要求中のメモリアクセス要求デッドラインに基づく、C26に記載の方法。
[C35] ダイナミック異種メモリアクセス要求ポリシーを決定することが、前記プロセッサベースのシステム中の電力モードに基づく、C26に記載の方法。
[C36] ダイナミック異種メモリアクセス要求ポリシーを決定することが、メモリページヒット率に基づく、C26に記載の方法。
[C37] ダイナミック異種メモリアクセス要求ポリシーを決定することが、メモリアクセス要求トラフィックに基づく、C26に記載の方法。
[C38] ダイナミック異種メモリアクセス要求ポリシープロファイルを決定することが、アプリケーション優先度、メモリアクセス要求デッドライン、電力モード、メモリページヒット率、およびメモリアクセス要求トラフィックからなるグループから選択される少なくとも1つの動作パラメータに基づく、C26に記載の方法。
[C39] 前記プロセッサベースのシステムの有効動作プロファイルが存在するかどうかを決定し、ここにおいて、前記有効動作プロファイルが存在する場合に、デフォルトメモリアクセス要求ポリシーとして、前記複数の異種メモリアクセス要求ポリシーの中から異種メモリアクセス要求ポリシーを決定するように前記バス相互接続アービタが構成される、C26に記載の方法。
[C40] コンピュータ実行可能命令をその上に記憶させたコンピュータ可読媒体であって、前記コンピュータ実行可能命令が、プロセッサベースのシステム中の異種メモリシステムにメモリアクセス要求を経路指定するためのバス相互接続アービタに、
要求デバイスからバス相互接続中のメモリアクセス要求を受け取り、
複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定し、前記複数の異種メモリアクセス要求ポリシーの中の各異種メモリアクセス要求ポリシーは、前記バス相互接続に結合される前記異種メモリシステム内の同種メモリに対応する、
前記メモリアクセス要求ポリシーに対応する、前記バス相互接続に結合される前記異種メモリシステム中の前記同種メモリに、前記メモリアクセス要求を経路指定する
ことを行わせるコンピュータ可読媒体。
Claims (50)
- プロセッサベースのシステム中の異種メモリシステムにメモリアクセス要求を経路指定するためのバス相互接続アービタであって、
要求デバイスからバス相互接続中のメモリアクセス要求を受け取り、
前記メモリアクセス要求に基づいて、複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定し、各メモリアクセス要求ポリシーは、前記複数の同種メモリタイプの中の前記同種メモリタイプに対応し、各メモリアクセス要求ポリシーは、スタティック異種メモリアクセス要求ポリシーおよびダイナミック異種メモリアクセス要求ポリシーのうちの1つである、
前記決定されるメモリアクセス要求ポリシーに対応する前記同種メモリタイプを決定する
ようにさらに構成されることによって、前記メモリアクセス要求に関連する性能特性に基づいて、前記バス相互接続に結合される異種メモリシステム内の複数の同種メモリタイプの中から同種メモリタイプを決定し、
前記決定される同種メモリタイプに対応する前記異種メモリシステム中の複数の同種メモリの同種メモリに前記メモリアクセス要求を経路指定する
ように構成される、バス相互接続アービタ。 - 前記複数の同種メモリは、ダイナミックランダムアクセスメモリ(DRAM)同種メモリおよび磁気抵抗ランダムアクセスメモリ(MRAM)同種メモリからなる、請求項1に記載のバス相互接続アービタ。
- 前記複数の同種メモリの各々が、前記異種メモリシステム内の揮発性メモリまたは不揮発性メモリのいずれかである、請求項1に記載のバス相互接続アービタ。
- 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がスタティック異種メモリアクセス要求に対応することを決定し、
メモリアクセス要求ポリシー表中のスタティックメモリアクセス要求ポリシー索引に基づいて、前記スタティック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がスタティック異種メモリアクセス要求に対応することを決定し、
前記メモリアクセス要求中のマスタ識別子に基づいて、前記スタティック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がスタティック異種メモリアクセス要求に対応することを決定し、
前記メモリアクセス要求中のアプリケーション識別子に基づいて、前記スタティック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
ダイナミック異種メモリアクセス要求プロファイル索引表中のダイナミックメモリアクセス要求ポリシー索引に基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
前記メモリアクセス要求中のメモリアクセス要求優先度に基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
前記メモリアクセス要求中のメモリアクセス要求デッドラインに基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
前記プロセッサベースのシステム中の電力モードに基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
メモリページヒット率に基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
メモリアクセス要求トラフィックに基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
アプリケーション優先度、メモリアクセス要求デッドライン、電力モード、メモリページヒット率、およびメモリアクセス要求トラフィックからなるグループから選択される少なくとも1つの動作パラメータに基づいて、ダイナミック異種メモリアクセス要求ポリシープロファイルとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記プロセッサベースのシステムの有効動作プロファイルが存在するかどうかを決定し、
前記有効動作プロファイルが存在しない場合に、デフォルトメモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ように構成される、請求項1に記載のバス相互接続アービタ。 - 前記バス相互接続中に配設される、請求項1に記載のバス相互接続アービタ。
- 半導体ダイの中に一体化される、請求項1に記載のバス相互接続アービタ。
- 前記バス相互接続アービタが一体化される、セットトップボックス、エンターテインメントユニット、ナビゲーションデバイス、通信デバイス、固定ロケーションデータユニット、モバイルロケーションデータユニット、モバイルフォン、セルラーフォン、コンピュータ、ポータブルコンピュータ、デスクトップコンピュータ、携帯情報端末(PDA)、モニタ、コンピュータモニタ、テレビジョン、チューナー、ラジオ、衛星ラジオ、音楽プレーヤ、デジタル音楽プレーヤ、ポータブル音楽プレーヤ、デジタルビデオプレーヤ、ビデオプレーヤ、デジタルビデオディスク(DVD)プレーヤ、およびポータブルデジタルビデオプレーヤからなるグループから選択されるデバイスをさらに備える、請求項1に記載のバス相互接続アービタ。
- プロセッサベースのシステム中の異種メモリシステムにメモリアクセス要求を経路指定するためのバス相互接続アービタであって、
要求デバイスからバス相互接続中のメモリアクセス要求を受け取るための手段と、
前記メモリアクセス要求に関連する性能特性に基づいて、前記バス相互接続に結合される異種メモリシステム内の複数の同種メモリシステムタイプの中から同種メモリタイプを決定するための手段と、ここにおいて、前記同種メモリタイプを決定するための前記手段は、
前記メモリアクセス要求に基づいて、複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定するための手段と、各メモリアクセス要求ポリシーは、前記複数の同種メモリタイプの中の前記同種メモリタイプに対応し、各メモリアクセス要求ポリシーは、スタティック異種メモリアクセス要求ポリシーおよびダイナミック異種メモリアクセス要求ポリシーのうちの1つである、
前記決定されるメモリアクセス要求ポリシーに対応する前記同種メモリタイプを決定するための手段と
を備える、
前記決定される同種メモリタイプに対応する前記異種メモリシステム中の複数の同種メモリの同種メモリに、前記メモリアクセス要求を経路指定するための手段と
を備える、バス相互接続アービタ。 - プロセッサベースのシステム中のバス相互接続に結合される異種メモリシステムであって、
メモリコントローラの第1のメモリチャネルに結合される第1の同種メモリと、ここにおいて、前記第1の同種メモリは、揮発性メモリタイプである、
前記メモリコントローラの第2のメモリチャネルに結合される第2の同種メモリと、ここにおいて、前記第2の同種メモリは、不揮発性メモリタイプである、
を備え、
前記メモリコントローラは、
バス相互接続中のメモリアクセス要求を受け取り、前記メモリコントローラは、前記第1のメモリチャネルおよび前記第2のメモリチャネルを有する、
前記メモリアクセス要求に基づいて、複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定し、各メモリアクセス要求ポリシーは、前記複数の同種メモリタイプの中の前記同種メモリタイプに対応し、各メモリアクセス要求ポリシーは、スタティック異種メモリアクセス要求ポリシーおよびダイナミック異種メモリアクセス要求ポリシーのうちの1つである、
前記決定されるメモリアクセス要求ポリシーに対応する前記同種メモリタイプを決定する
ようにさらに構成されることによって、前記メモリアクセス要求に関連する性能特性に基づいて、前記バス相互接続に結合される前記異種メモリシステム内の複数の同種メモリタイプの中から同種メモリタイプを決定し、
前記決定される同種メモリタイプに対応する前記バス相互接続に結合される前記第1の同種メモリまたは前記第2の同種メモリのいずれかに前記メモリアクセス要求を経路指定するように構成される、
異種メモリシステム。 - 前記第1の同種メモリがダイナミックランダムアクセスメモリ(DRAM)からなり、前記第2の同種メモリが磁気抵抗ランダムアクセスメモリ(MRAM)からなる、請求項19に記載の異種メモリシステム。
- プロセッサベースのシステム中のバス相互接続に結合される異種メモリシステムであって、
第1のメモリチャネルおよび第2のメモリチャネルを有するバス相互接続中のメモリアクセス要求を受け取るための手段と、ここにおいて、前記メモリアクセス要求を受け取るための前記手段は、前記メモリアクセス要求に関連する性能特性に基づいて、前記バス相互接続に結合される前記異種メモリシステム内の複数の同種メモリタイプの中から同種メモリタイプを決定するための手段を備え、前記同種メモリタイプを決定するための前記手段は、
前記メモリアクセス要求に基づいて、複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定するための手段と、各メモリアクセス要求ポリシーは、前記複数の同種メモリタイプの中の前記同種メモリタイプに対応し、各メモリアクセス要求ポリシーは、スタティック異種メモリアクセス要求ポリシーおよびダイナミック異種メモリアクセス要求ポリシーのうちの1つである、
前記決定されるメモリアクセス要求ポリシーに対応する前記同種メモリタイプを決定するための手段と、
を備え、
前記決定される同種メモリタイプに基づいて、前記バス相互接続の前記第1のメモリチャネルに結合され、揮発性メモリタイプである第1の同種メモリ、または前記バス相互接続の前記第2のメモリチャネルに結合され、不揮発性メモリタイプである第2の同種メモリのいずれかに前記メモリアクセス要求を経路指定するための手段と、
を備えるメモリコントローラを含む、異種メモリシステム。 - 少なくとも1つの要求デバイスに結合されるバス相互接続と、前記バス相互接続は、前記少なくとも1つの要求デバイスから受け取ったメモリアクセス要求を、異種メモリシステムに経路指定するように構成されるバス相互接続アービタを備える、
前記バス相互接続に結合される第1の同種メモリシステムと、ここにおいて、前記第1の同種メモリシステムは、揮発性メモリタイプである、
前記バス相互接続に結合される第2の同種メモリシステムと、ここにおいて、前記第2の同種メモリシステムは、不揮発性メモリタイプである、
を備える、
ここにおいて、前記バス相互接続アービタは、
前記少なくとも1つの要求デバイスから前記バス相互接続中の前記メモリアクセス要求を受け取り、
前記メモリアクセス要求に基づいて、複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定し、各メモリアクセス要求ポリシーは、複数の同種メモリタイプの中の同種メモリタイプに対応し、各メモリアクセス要求ポリシーは、スタティック異種メモリアクセス要求ポリシーおよびダイナミック異種メモリアクセス要求ポリシーのうちの1つである、
前記決定されるメモリアクセス要求ポリシーに対応する前記同種メモリタイプを決定する
ようにさらに構成されることによって、前記メモリアクセス要求に関連する性能特性に基づいて、前記バス相互接続に結合される前記第1の同種メモリシステムまたは前記第2の同種メモリシステムのいずれかを決定し、
前記決定される同種メモリタイプに対応する、前記バス相互接続に結合される前記第1の同種メモリシステムまたは前記第2の同種メモリシステムの中の同種メモリに前記メモリアクセス要求を経路指定する
ように構成される、
プロセッサベースのシステム。 - プロセッサベースのシステム中の異種メモリシステムにメモリアクセス要求を経路指定するためのバス相互接続アービタの方法であって、
要求デバイスからバス相互接続中のメモリアクセス要求を受け取ることと、
前記メモリアクセスメモリに関連する性能特性に基づいて、前記バス相互接続に結合される異種メモリシステム内の複数の同種メモリタイプの中から同種メモリタイプを決定することと、前記同種メモリタイプを決定することは、
前記メモリアクセス要求に基づいて、複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定することと、各メモリアクセス要求ポリシーは、前記複数の同種メモリタイプの中の前記同種メモリタイプに対応し、各メモリアクセス要求ポリシーは、スタティック異種メモリアクセス要求ポリシーおよびダイナミック異種メモリアクセス要求ポリシーのうちの1つである、
前記決定されるメモリアクセス要求ポリシーに対応する前記同種メモリタイプを決定することと
を備える、
前記決定される同種メモリタイプに対応する前記異種メモリシステム中の複数の同種メモリの同種メモリに、前記メモリアクセス要求を経路指定することと
を備える方法。 - 前記複数の同種メモリの各々は、前記異種メモリシステム内の揮発性メモリまたは不揮発性メモリのいずれかである、請求項23に記載の方法。
- 前記メモリアクセス要求ポリシーを決定することが、
前記メモリアクセス要求がスタティック異種メモリアクセス要求に対応することを決定することと、
メモリアクセス要求ポリシー表中のスタティックメモリアクセス要求ポリシー索引に基づいて前記スタティック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定することと
を備える、請求項23に記載の方法。 - 前記メモリアクセス要求ポリシーを決定することが、
前記メモリアクセス要求がスタティック異種メモリアクセス要求に対応することを決定することと、
前記メモリアクセス要求中のマスタ識別子に基づいて前記スタティック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定することと
を備える、請求項23に記載の方法。 - 前記メモリアクセス要求ポリシーを決定することが、
前記メモリアクセス要求がスタティック異種メモリアクセス要求に対応することを決定することと、
前記メモリアクセス要求中のアプリケーション識別子に基づいて前記スタティック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定することとを
備える、請求項23に記載の方法。 - 前記メモリアクセス要求ポリシーを決定することが、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定することと、
ダイナミック異種メモリアクセス要求プロファイル索引表中のダイナミックメモリアクセス要求ポリシー索引に基づいて前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定することと
を備える、請求項23に記載の方法。 - 前記メモリアクセス要求ポリシーを決定することが、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定することと、
前記メモリアクセス要求中のメモリアクセス要求優先度に基づいて前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定することと
を備える、請求項23に記載の方法。 - 前記メモリアクセス要求ポリシーを決定することが、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定することと、
前記メモリアクセス要求中のメモリアクセス要求デッドラインに基づいて前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定することと
を備える、請求項23に記載の方法。 - 前記メモリアクセス要求ポリシーを決定することが、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定することと、
前記プロセッサベースのシステム中の電力モードに基づいて前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定することと
を備える、請求項23に記載の方法。 - 前記メモリアクセス要求ポリシーを決定することが、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定することと、
メモリページヒット率に基づいて前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定することと
を備える、請求項23に記載の方法。 - 前記メモリアクセス要求ポリシーを決定することが、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定することと、
メモリアクセス要求トラフィックに基づいて前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定することと
を備える、請求項23に記載の方法。 - 前記メモリアクセス要求ポリシーを決定することが、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定することと、
アプリケーション優先度、メモリアクセス要求デッドライン、電力モード、メモリページヒット率、およびメモリアクセス要求トラフィックからなるグループから選択される少なくとも1つの動作パラメータに基づいてダイナミック異種メモリアクセス要求ポリシープロファイルとして前記メモリアクセス要求ポリシーを決定することと
を備える、請求項23に記載の方法。 - 前記メモリアクセス要求ポリシーを決定することは、
前記プロセッサベースのシステムの有効動作プロファイルが存在するかどうかを決定することと、
前記有効動作プロファイルが存在しない場合に、デフォルトメモリアクセス要求ポリシーとして、前記メモリアクセス要求ポリシーを決定することと
を備える、請求項23に記載の方法。 - コンピュータ実行可能命令をその上に記憶させた非一時的なコンピュータ可読媒体であって、前記コンピュータ実行可能命令が、プロセッサベースのシステム中の異種メモリシステムにメモリアクセス要求を経路指定するためのバス相互接続アービタに、
要求デバイスからバス相互接続中のメモリアクセス要求を受け取り、
前記メモリアクセス要求に基づいて、複数の異種メモリアクセス要求ポリシーの中からメモリアクセス要求ポリシーを決定し、各メモリアクセス要求ポリシーは、前記複数の同種メモリタイプの中の前記同種メモリタイプに対応し、各メモリアクセス要求ポリシーは、スタティック異種メモリアクセス要求ポリシーおよびダイナミック異種メモリアクセス要求ポリシーのうちの1つである、
前記決定されるメモリアクセス要求ポリシーに対応する前記同種メモリタイプを決定する
ように構成されることによって、前記バス相互接続に結合される異種メモリシステム内の複数の同種メモリタイプの中の同種メモリタイプを、前記メモリアクセス要求に関連する性能特性に基づいて決定し、
前記決定される同種メモリタイプに対応する前記異種メモリシステム中の複数の同種メモリの同種メモリに、前記メモリアクセス要求を経路指定する
ことを行わせる非一時的なコンピュータ可読媒体。 - 前記メモリアクセス要求ポリシーを決定するために、前記メモリコントローラは、
前記メモリアクセス要求がスタティック異種メモリアクセス要求に対応することを決定し、
メモリアクセス要求ポリシー表中のスタティックメモリアクセス要求ポリシー索引に基づいて、前記スタティック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ようにさらに構成される、請求項19に記載の異種メモリシステム。 - 前記メモリアクセス要求ポリシーを決定するために、前記メモリコントローラは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
ダイナミック異種メモリアクセス要求プロファイル索引表中のダイナミックメモリアクセス要求ポリシー索引に基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ようにさらに構成される、請求項19に記載の異種メモリシステム。 - 前記メモリアクセス要求ポリシーを決定するために、前記メモリコントローラは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
前記メモリアクセス要求中のメモリアクセス要求優先度に基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ようにさらに構成される、請求項19に記載の異種メモリシステム。 - 前記メモリアクセス要求ポリシーを決定するために、前記メモリコントローラは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
前記メモリアクセス要求中のメモリアクセス要求デッドラインに基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ようにさらに構成される、請求項19に記載の異種メモリシステム。 - 前記第1の同種メモリシステムは、ダイナミックランダムアクセスメモリ(DRAM)同種メモリからなり、前記第2の同種メモリシステムは、磁気抵抗ランダムアクセスメモリ(MRAM)同種メモリからなる、請求項22に記載のプロセッサベースのシステム。
- 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がスタティック異種メモリアクセス要求に対応することを決定し、
メモリアクセス要求ポリシー表中のスタティックメモリアクセス要求ポリシー索引に基づいて、前記スタティック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ようにさらに構成される、請求項22に記載のプロセッサベースのシステム。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
ダイナミック異種メモリアクセス要求プロファイル索引表中のダイナミックメモリアクセス要求ポリシー索引に基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ようにさらに構成される、請求項22に記載のプロセッサベースのシステム。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
前記メモリアクセス要求中のメモリアクセス要求優先度に基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ようにさらに構成される、請求項22に記載のプロセッサベースのシステム。 - 前記メモリアクセス要求ポリシーを決定するために、前記バス相互接続アービタは、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
前記メモリアクセス要求中のメモリアクセス要求デッドラインに基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ようにさらに構成される、請求項22に記載のプロセッサベースのシステム。 - 前記複数の同種メモリは、ダイナミックランダムアクセスメモリ(DRAM)同種メモリおよび磁気抵抗ランダムアクセスメモリ(MRAM)同種メモリからなる、請求項36に記載の非一時的なコンピュータ可読媒体。
- 前記バス相互接続アービタに、
前記メモリアクセス要求がスタティック異種メモリアクセス要求に対応することを決定し、
メモリアクセス要求ポリシー表中のスタティックメモリアクセス要求ポリシー索引に基づいて、前記スタティック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ことをさらに行わせることによって前記バス相互接続アービタに前記メモリアクセス要求ポリシーを決定させるためのコンピュータ実行可能命令を記憶した、請求項36に記載の非一時的なコンピュータ可読媒体。 - 前記バス相互接続アービタに、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
ダイナミック異種メモリアクセス要求プロファイル索引表中のダイナミックメモリアクセス要求ポリシー索引に基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ことをさらに行わせることによって前記バス相互接続アービタに前記メモリアクセス要求ポリシーを決定させるためのコンピュータ実行可能命令を記憶した、請求項36に記載の非一時的なコンピュータ可読媒体。 - 前記バス相互接続アービタに、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
前記メモリアクセス要求中のメモリアクセス要求優先度に基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ことをさらに行わせることによって前記バス相互接続アービタに前記メモリアクセス要求ポリシーを決定させるためのコンピュータ実行可能命令を記憶した、請求項36に記載の非一時的なコンピュータ可読媒体。 - 前記バス相互接続アービタに、
前記メモリアクセス要求がダイナミック異種メモリアクセス要求に対応することを決定し、
前記メモリアクセス要求中のメモリアクセス要求デッドラインに基づいて、前記ダイナミック異種メモリアクセス要求ポリシーとして前記メモリアクセス要求ポリシーを決定する
ことをさらに行わせることによって前記バス相互接続アービタに前記メモリアクセス要求ポリシーを決定させるためのコンピュータ実行可能命令を記憶した、請求項36に記載の非一時的なコンピュータ可読媒体。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/743,400 US9224452B2 (en) | 2013-01-17 | 2013-01-17 | Heterogeneous memory systems, and related methods and computer-readable media for supporting heterogeneous memory access requests in processor-based systems |
US13/743,400 | 2013-01-17 | ||
PCT/US2014/011442 WO2014113374A1 (en) | 2013-01-17 | 2014-01-14 | Heterogeneous memory systems, and related methods and computer-readable media for supporting heterogeneous memory access requests in processor-based systems |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2016503935A JP2016503935A (ja) | 2016-02-08 |
JP2016503935A5 JP2016503935A5 (ja) | 2016-04-14 |
JP5917782B2 true JP5917782B2 (ja) | 2016-05-18 |
Family
ID=50073448
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015553779A Expired - Fee Related JP5917782B2 (ja) | 2013-01-17 | 2014-01-14 | プロセッサベースのシステムにおける異種メモリアクセス要求をサポートするための、異種メモリシステム、ならびに関連する方法およびコンピュータ可読媒体 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9224452B2 (ja) |
EP (1) | EP2946302B1 (ja) |
JP (1) | JP5917782B2 (ja) |
KR (1) | KR101609718B1 (ja) |
CN (1) | CN104919439B (ja) |
WO (1) | WO2014113374A1 (ja) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3129891B1 (de) * | 2014-04-08 | 2018-12-12 | Fujitsu Technology Solutions Intellectual Property GmbH | Verfahren zum verbesserten zugriff auf einen hauptspeicher eines computersystems, entsprechendes computersystem sowie computerprogramm-produkt |
US10282100B2 (en) | 2014-08-19 | 2019-05-07 | Samsung Electronics Co., Ltd. | Data management scheme in virtualized hyperscale environments |
DE102015113603B4 (de) * | 2014-08-19 | 2024-04-04 | Samsung Electronics Co., Ltd. | Datenverwaltungsverfahren in virtualisierten Hyperscale-Umgebungen |
KR102408613B1 (ko) | 2015-08-27 | 2022-06-15 | 삼성전자주식회사 | 메모리 모듈의 동작 방법, 및 메모리 모듈을 제어하는 프로세서의 동작 방법, 및 사용자 시스템 |
CN106201989B (zh) * | 2016-06-28 | 2019-06-11 | 上海兆芯集成电路有限公司 | 具有从空闲列表的处理器和使用其回收物理寄存器的方法 |
US10055158B2 (en) * | 2016-09-22 | 2018-08-21 | Qualcomm Incorporated | Providing flexible management of heterogeneous memory systems using spatial quality of service (QoS) tagging in processor-based systems |
TWI611296B (zh) | 2017-04-13 | 2018-01-11 | 慧榮科技股份有限公司 | 記憶體控制器與資料儲存裝置 |
US10810142B2 (en) * | 2017-05-15 | 2020-10-20 | Xilinx, Inc. | Adaptive scheduling of memory requests |
US11295235B2 (en) | 2017-12-28 | 2022-04-05 | Intel Corporation | Filtering training data for models in a data center |
KR102482896B1 (ko) | 2017-12-28 | 2022-12-30 | 삼성전자주식회사 | 이종 휘발성 메모리 칩들을 포함하는 메모리 장치 및 이를 포함하는 전자 장치 |
US20190042488A1 (en) * | 2017-12-28 | 2019-02-07 | Intel Corporation | Shared memory controller in a data center |
US11281595B2 (en) * | 2018-05-28 | 2022-03-22 | Intel Corporation | Integration of disparate system architectures using configurable isolated memory regions and trust domain conversion bridge |
CN110825312B (zh) * | 2018-08-10 | 2023-06-23 | 昆仑芯(北京)科技有限公司 | 数据处理装置、人工智能芯片及电子设备 |
CN111209232B (zh) * | 2018-11-21 | 2022-04-22 | 昆仑芯(北京)科技有限公司 | 访问静态随机存取存储器的方法、装置、设备和存储介质 |
JP7292044B2 (ja) * | 2019-02-07 | 2023-06-16 | キヤノン株式会社 | 制御装置および制御方法 |
US11487683B2 (en) * | 2020-04-15 | 2022-11-01 | AyDeeKay LLC | Seamlessly integrated microcontroller chip |
US11775185B2 (en) * | 2020-09-17 | 2023-10-03 | Micron Technology, Inc. | Power budget arbitration for multiple concurrent access operations in a memory device |
KR102600204B1 (ko) * | 2020-12-01 | 2023-11-10 | 한국전자통신연구원 | Gen-Z 인터페이스 기반의 혼잡 제어 방법 및 장치 |
US20230251785A1 (en) * | 2022-02-09 | 2023-08-10 | Hewlett Packard Enterprise Development Lp | Storage system selection for storage volume deployment |
CN115379261B (zh) * | 2022-08-10 | 2024-03-12 | 微梦创科网络科技(中国)有限公司 | 视频的发送方法、装置、电子设备及存储介质 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6260127B1 (en) | 1998-07-13 | 2001-07-10 | Compaq Computer Corporation | Method and apparatus for supporting heterogeneous memory in computer systems |
US6292874B1 (en) | 1999-10-19 | 2001-09-18 | Advanced Technology Materials, Inc. | Memory management method and apparatus for partitioning homogeneous memory and restricting access of installed applications to predetermined memory ranges |
US6853382B1 (en) * | 2000-10-13 | 2005-02-08 | Nvidia Corporation | Controller for a memory system having multiple partitions |
US6985985B2 (en) | 2002-06-05 | 2006-01-10 | Lsi Logic Corporation | Methods and structure for dynamic modifications to arbitration for a shared resource |
CN100559361C (zh) * | 2004-03-10 | 2009-11-11 | Nxp股份有限公司 | 集成电路及用于存储器存取控制的方法 |
US7970980B2 (en) | 2004-12-15 | 2011-06-28 | International Business Machines Corporation | Method and apparatus for accessing memory in a computer system architecture supporting heterogeneous configurations of memory structures |
US7571295B2 (en) | 2005-08-04 | 2009-08-04 | Intel Corporation | Memory manager for heterogeneous memory control |
US7685376B2 (en) * | 2006-05-03 | 2010-03-23 | Intel Corporation | Method to support heterogeneous memories |
US8074022B2 (en) * | 2006-09-28 | 2011-12-06 | Virident Systems, Inc. | Programmable heterogeneous memory controllers for main memory with different memory modules |
US20080140724A1 (en) * | 2006-12-06 | 2008-06-12 | David Flynn | Apparatus, system, and method for servicing object requests within a storage controller |
KR101464338B1 (ko) | 2007-10-25 | 2014-11-25 | 삼성전자주식회사 | 불휘발성 메모리 장치를 이용한 데이터 저장장치, 메모리시스템, 그리고 컴퓨터 시스템 |
US8700830B2 (en) * | 2007-11-20 | 2014-04-15 | Spansion Llc | Memory buffering system that improves read/write performance and provides low latency for mobile systems |
EP2497025A1 (en) * | 2009-11-04 | 2012-09-12 | ST-Ericsson (France) SAS | Dynamic management of random access memory |
US8539129B2 (en) * | 2010-04-14 | 2013-09-17 | Qualcomm Incorporated | Bus arbitration techniques to reduce access latency |
US20120089759A1 (en) * | 2010-10-08 | 2012-04-12 | Qualcomm Incorporated | Arbitrating Stream Transactions Based on Information Related to the Stream Transaction(s) |
-
2013
- 2013-01-17 US US13/743,400 patent/US9224452B2/en active Active
-
2014
- 2014-01-14 KR KR1020157021849A patent/KR101609718B1/ko not_active IP Right Cessation
- 2014-01-14 WO PCT/US2014/011442 patent/WO2014113374A1/en active Application Filing
- 2014-01-14 JP JP2015553779A patent/JP5917782B2/ja not_active Expired - Fee Related
- 2014-01-14 EP EP14703970.5A patent/EP2946302B1/en not_active Not-in-force
- 2014-01-14 CN CN201480004915.8A patent/CN104919439B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR101609718B1 (ko) | 2016-04-06 |
US20140201435A1 (en) | 2014-07-17 |
CN104919439B (zh) | 2017-06-30 |
EP2946302B1 (en) | 2017-02-22 |
JP2016503935A (ja) | 2016-02-08 |
EP2946302A1 (en) | 2015-11-25 |
US9224452B2 (en) | 2015-12-29 |
CN104919439A (zh) | 2015-09-16 |
KR20150107819A (ko) | 2015-09-23 |
WO2014113374A1 (en) | 2014-07-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5917782B2 (ja) | プロセッサベースのシステムにおける異種メモリアクセス要求をサポートするための、異種メモリシステム、ならびに関連する方法およびコンピュータ可読媒体 | |
JP5893632B2 (ja) | ストリームトランザクション情報に基づいてページ管理ポリシーを適用するためのメモリコントローラ、システム、および方法 | |
US20110055495A1 (en) | Memory Controller Page Management Devices, Systems, and Methods | |
US9176913B2 (en) | Coherence switch for I/O traffic | |
US8806232B2 (en) | Systems and method for hardware dynamic cache power management via bridge and power manager | |
JP2019525271A (ja) | 高速メモリインタフェースのためのコマンドアービトレーション | |
JP5746136B2 (ja) | メモリアクセス時間を最適化するための、メモリアクセスコントローラ、システム、および方法 | |
US9632953B2 (en) | Providing input/output virtualization (IOV) by mapping transfer requests to shared transfer requests lists by IOV host controllers | |
US20170212840A1 (en) | Providing scalable dynamic random access memory (dram) cache management using tag directory caches | |
US20150347017A1 (en) | Command trapping in an input/output virtualization (iov) host controller (hc) (iov-hc) of a flash-memory-based storage device | |
JP5662585B2 (ja) | ストリームトランザクションに関連する情報に基づくストリームトランザクションのアービトレーション | |
US10152261B2 (en) | Providing memory bandwidth compression using compression indicator (CI) hint directories in a central processing unit (CPU)-based system | |
US8856459B1 (en) | Matrix for numerical comparison | |
US10156887B2 (en) | Cache memory clock generation circuits for reducing power consumption and read errors in cache memory | |
US20170242793A1 (en) | Providing scalable dynamic random access memory (dram) cache management using dram cache indicator caches | |
US11194744B2 (en) | In-line memory module (IMM) computing node with an embedded processor(s) to support local processing of memory-based operations for lower latency and reduced power consumption | |
JP2006215852A (ja) | システム設計支援装置、システム設計支援プログラムおよびシステム設計支援方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150925 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160203 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160203 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20160203 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160222 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20160223 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160308 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160406 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5917782 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |