JP5902834B2 - 暗示的なメモリの登録のための明示的なフロー制御 - Google Patents
暗示的なメモリの登録のための明示的なフロー制御 Download PDFInfo
- Publication number
- JP5902834B2 JP5902834B2 JP2014554996A JP2014554996A JP5902834B2 JP 5902834 B2 JP5902834 B2 JP 5902834B2 JP 2014554996 A JP2014554996 A JP 2014554996A JP 2014554996 A JP2014554996 A JP 2014554996A JP 5902834 B2 JP5902834 B2 JP 5902834B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- rnic
- rdma
- data transfer
- destination buffer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Bus Control (AREA)
- Information Transfer Systems (AREA)
Description
Claims (30)
- 第1のリモート・ダイレクト・メモリ・アクセス(RDMA)ネットワークインタフェースコントローラ(第1のRNIC)で、信頼できるトランスポートプロトコルを利用して第2のRNICから前記第1のRNICへのRDMAデータトランスファーとの関連で利用される宛先バッファとして利用されるメモリの登録要求を含む第1のメッセージを受信する段階と、
前記要求に関するメモリ登録オペレーション及びページフォルトイベントが生じたことに呼応して、前記第1のメッセージが受信されたことを確認し、ページフォルト遅延イベントが生じていることを示す情報を含む第1の確認メッセージを前記第2のRNICに送信する段階と
を備える方法。 - 前記第1の確認メッセージは、バックオフタイムを含み、前記第2のRNICに対して、前記バックオフタイムが終了するまで前記RDMAデータトランスファーに対応する複数のパケットを送信しないよう要求する要求を含む、請求項1に記載の方法。
- 更に、
前記ページフォルト遅延中に前記第2のRNICから複数のパケットを受信する段階と、
前記ページフォルト遅延が生じている間、前記第1のRNIC上に前記複数のパケットを一時的にバッファリングする段階と、
前記ページフォルト遅延が完了した後に、前記複数のパケットが受信されたことを示す第2の確認メッセージを前記第2のRNICに送信する段階と
を備える、請求項1又は2に記載の方法。 - 前記第1のRNICは、複数の宛先バッファに利用されるシステムメモリと、前記システムメモリに対するアクセスを管理するために利用されるメモリ管理ユニット(MMU)を有するプロセッサとを含むホストプラットフォームにインストールされ、
仮想メモリを利用するオペレーティングシステムが前記ホストプラットフォーム上で実行され、
前記方法は更に、
複数の宛先バッファに割り当てられた複数のページのための前記MMUが利用するページテーブル情報の一部と、前記第1のRNICによってローカルにアクセスされる前記ページテーブル情報のキャッシュされているコピーとを同期させるメカニズムを実装する段階を備える、請求項1から3のいずれか一項に記載の方法。 - 前記要求に対応している、登録される前記システムメモリは、1つ又は複数のメモリページを含み、
前記方法は更に、
前記1又は複数のメモリページがピニングされていない場合、前記1つ又は複数のメモリページのピニングを要求する印(indicia)を前記MMUに提供する段階を備える、請求項4に記載の方法。 - 前記RDMAデータトランスファーが完了した後に、ピニングされている前記1つ又は複数のメモリページがピニングされないように要求する印を前記MMUに提供する段階を更に備える、請求項5に記載の方法。
- 前記第1のRNICは、複数の宛先バッファに利用されるシステムメモリと、前記システムメモリに対するアクセスを管理するために利用されるメモリ管理ユニット(MMU)を含むプロセッサとを含むホストプラットフォームにインストールされ、
仮想メモリを利用するオペレーティングシステムが前記ホストプラットフォーム上で実行され、カーネルメモリのページングテーブルを利用し、
前記方法は更に、
複数のメモリページのピニング状態を特定するべく、前記第1のRNICを介して前記ページングテーブルの複数のページテーブルエントリを更新する段階を備える、請求項1から6のいずれか一項に記載の方法。 - 複数のメモリページを利用する宛先バッファの利用が完了した後に、前記複数のメモリページがピニングされていないことを特定するべく、前記第1のRNICを介して前記複数のページテーブルエントリを更新する段階を更に備える、請求項7に記載の方法。
- 前記第1のRNICは、複数の宛先バッファに利用されるシステムメモリと、前記システムメモリに対するアクセスを管理するために利用されるメモリ管理ユニット(MMU)を含むプロセッサとを有するホストプラットフォームにインストールされ、
仮想メモリを利用するオペレーティングシステムが前記ホストプラットフォーム上で実行され、カーネルメモリのページングテーブルを利用し、
前記方法は更に、
前記第1のRNICを介して、前記ページフォルトが生じていることを検出する段階を備える、請求項1から8のいずれか一項に記載の方法。 - 前記宛先バッファに利用されるメモリの登録を試みる前に、ページフォルトが生じると判断する段階を更に備える、請求項1から9のいずれか一項に記載の方法。
- 単一のRDMAワーク要求に対応する進行中のRDMAデータトランスファー中に、宛先バッファを割り当てよ、又は、既存の宛先バッファのサイズを拡張せよ、と要求する要求を受信する段階と、
現在ページアウトされている1つ又は複数のメモリページを利用して、前記宛先バッファを割り当てる、又は、前記既存の宛先バッファのサイズを拡張する段階と
を更に備え、
前記1つ又は複数のページは、ページイン、登録、及びピニングされる、請求項1から10のいずれか一項に記載の方法。 - 前記宛先バッファを割り当てよ、又は、既存の宛先バッファのサイズを拡張せよ、と要求する前記要求は、該要求を、宛先バッファを予め割り当てよと要求する要求であると特定する印を含み、
メモリのページアウトされたページを利用することでページフォルトが生じ、
前記方法は更に、
前記ページフォルトに呼応して、バックオフタイムを含む確認メッセージを前記第2のRNICに送信しない段階を備える、請求項11に記載の方法。 - 信頼できるトランスポートプロトコルを利用してパケット化されたデータを送信及び受信するネットワークインタフェースと、
リモート・ダイレクト・メモリ・アクセス論理(RDMA論理)と
を備える装置であり、
前記RDMA論理は、前記装置が動作中に、
信頼できるトランスポートプロトコルを利用して遠隔の装置からのRDMAデータトランスファーとの関連で利用される宛先バッファとして利用されるメモリの登録要求を含む第1のメッセージを受信する動作と、
前記要求に関するメモリ登録オペレーション及びページフォルトイベントが生じたことに呼応して、前記第1のメッセージが受信されたことを確認し、ページフォルト遅延イベントが生じていることを示す情報を含む第1の確認メッセージを前記遠隔の装置に送信する動作と
を含む複数の動作の実行を促すべく利用され、
前記第1の確認メッセージは、バックオフタイムを含み、前記遠隔の装置に対して、前記バックオフタイムが終了するまで前記RDMAデータトランスファーに対応する複数のパケットを送信しないよう要求する要求を含む、装置。 - 前記装置は、RDMAイネーブルされたネットワークインタフェースコントローラ(RNIC)を備える、請求項13に記載の装置。
- 前記装置は、複数の宛先バッファに利用されるシステムメモリと、前記システムメモリに対するアクセスを管理するために利用されるメモリ管理ユニット(MMU)を含むプロセッサとを有するホストプラットフォームにインストールされ、
前記ホストプラットフォームの動作中に、仮想メモリを利用するオペレーティングシステムが前記ホストプラットフォーム上で実行され、
前記装置は更に、
複数の宛先バッファに割り当てられた複数のページのための前記MMUが利用するページテーブル情報の一部と、前記装置によってローカルにアクセスされる前記ページテーブル情報のキャッシュされているコピーとを同期させるメカニズムを備える、請求項13又は14に記載の装置。 - 前記装置は、複数の宛先バッファに利用されるシステムメモリと、前記システムメモリに対するアクセスを管理するために利用されるメモリ管理ユニット(MMU)を含むプロセッサとを含むホストプラットフォームにインストールされ、
前記ホストプラットフォームの動作中に、仮想メモリを利用するオペレーティングシステムが前記ホストプラットフォーム上で実行され、カーネルメモリのページングテーブルを利用し、
前記装置は更に、
複数のメモリページのピニング状態を特定するべく、前記ページングテーブルの複数のページテーブルエントリを更新する、請求項13から15のいずれか一項に記載の装置。 - 前記装置は更に、動作中に、
単一のRDMAワーク要求に対応する進行中のRDMAデータトランスファー中に、宛先バッファを動的に割り当てよ、又は、既存の宛先バッファのサイズを拡張せよ、と要求する要求を受信する動作と、
現在ページアウトされている1つ又は複数のメモリページを利用して、前記宛先バッファを割り当てる、又は、前記既存の宛先バッファのサイズを拡張する動作と
を含む複数の動作を実行し、
前記1つ又は複数のページは、ページイン、登録、及びピニングされる、請求項13から15のいずれか一項に記載の装置。 - 第1のリモート・ダイレクト・メモリ・アクセス(RDMA)ネットワークインタフェースコントローラ(第1のRNIC)から第2のRNICに、信頼できるトランスポートプロトコルを利用して前記第1のRNICから前記第2のRNICへのRDMAデータトランスファーとの関連で利用される宛先バッファとして利用されるメモリの登録要求を含む第1のメッセージを送信する段階と、
前記第1のRNICから前記第2のRNICに、前記RDMAデータトランスファーに対応する第1の複数のパケットをストリーミングする段階と、
前記第1のメッセージが受信されたことを確認し、ページフォルト遅延イベントが生じていることを示す情報とバックオフタイムとを含む第1の確認メッセージを前記第2のRNICから受信する段階と、
前記受信に呼応して、
バックオフタイマにより利用される前記バックオフタイムを利用して、前記バックオフタイマが時間切れになるまで、前記第1のRNICから前記第2のRNICに、前記RDMAデータトランスファーのための更なるパケットを送信しない段階と
を備える方法。 - 前記バックオフタイムの利用に関するバックオフ期間中には、前記第1の複数のパケットのいずれも再送信しない段階を更に備える、請求項18に記載の方法。
- 前記RDMAデータトランスファーは、ファイルサイズをもつファイルをトランスファーせよとのRDMAワーク要求に対応し、
前記第1のメッセージで前記メモリの登録が要求された前記宛先バッファは、前記ファイルサイズ未満のサイズをもち、第1の宛先バッファを含み、
前記方法は更に、
前記ファイルのRDMAデータトランスファーに対応する複数のパケットのストリームを、前記第1のRNICから前記第2のRNICに送信する段階と、
前記ファイルの前記RDMAデータトランスファー中に、前記ファイルの前記RDMAデータトランスファーとの関連で利用される第2の宛先バッファとして利用されるメモリの暗示的な登録要求を含む第2のメッセージを送信する段階と
を備える、請求項18又は19に記載の方法。 - 前記第2のメッセージは、前記第2の宛先バッファのための前記メモリの前記暗示的な登録中に生じうると推定されるページフォルト遅延より大きい事前期間を利用して、前記第2の宛先バッファが必要とされるよりも前に送信される、請求項20に記載の方法。
- 信頼できるトランスポートプロトコルを利用してパケット化されたデータを送信及び受信するネットワークインタフェースと、
リモート・ダイレクト・メモリ・アクセス論理(RDMA論理)と
を備える装置であり、
前記RDMA論理は、前記装置が動作中に、
前記装置から遠隔の装置に、信頼できるトランスポートプロトコルを利用して前記装置から前記遠隔の装置へのRDMAデータトランスファーとの関連で利用される宛先バッファとして利用されるメモリの登録要求を含む第1のメッセージを送信する動作と、
前記遠隔の装置に、前記RDMAデータトランスファーに対応する第1の複数のパケットをストリーミングする動作と、
前記第1のメッセージが受信されたことを確認し、ページフォルト遅延イベントが生じていることを示す情報とバックオフタイムとを含む第1の確認メッセージを前記遠隔の装置から受信する動作と、
前記受信に呼応して、
バックオフタイマにより利用される前記バックオフタイムを利用して、前記バックオフタイマが時間切れになるまで、前記遠隔の装置に、前記RDMAデータトランスファーのための更なるパケットを送信しない動作と
を含む複数の動作の実行を促すべく利用される、装置。 - 前記装置は更に、前記バックオフタイムの利用に関するバックオフ期間中には、前記第1の複数のパケットのいずれも再送信しない、請求項22に記載の装置。
- 前記RDMAデータトランスファーは、ファイルサイズをもつファイルをトランスファーせよとのRDMAワーク要求に対応し、
前記第1のメッセージで前記メモリの登録が要求された前記宛先バッファは、前記ファイルサイズ未満のサイズをもち、第1の宛先バッファを含み、
前記装置は更に、
前記ファイルのRDMAデータトランスファーに対応する複数のパケットのストリームを、前記遠隔の装置に送信する動作と、
前記ファイルの前記RDMAデータトランスファー中に、前記ファイルの前記RDMAデータトランスファーとの関連で利用される第2の宛先バッファとして利用されるメモリの暗示的な登録要求を含む第2のメッセージを送信する動作と
を含む複数の動作を実行する、請求項22又は23に記載の装置。 - 前記第2のメッセージは、前記第2の宛先バッファのための前記メモリの前記暗示的な登録中に生じうると推定されるページフォルト遅延より大きい事前期間を利用して、前記第2の宛先バッファが必要とされるよりも前に送信される、請求項24に記載の装置。
- 複数のメモリページを有するシステムメモリと、
前記システムメモリに動作可能に連結され、前記システムメモリの複数のページに対するアクセスを管理するメモリ管理ユニット(MMU)を含むプロセッサと、
二次格納デバイスと、
前記プロセッサに動作可能に連結又は集積され、前記メモリと前記二次格納デバイスとに動作可能に連結された入出力インタフェースコンポーネント(IOインタフェースコンポーネント)と、
前記IOインタフェースコンポーネントに動作可能に連結され、ドライバを介して前記MMUとインタフェースする論理を有し、更に、複数のリモート・ダイレクト・メモリ・アクセス(RDMA)ネットワークオペレーションを実行する論理を有するネットワークアダプタと
を備えるコンピュータシステムであって、
前記複数のリモート・ダイレクト・メモリ・アクセス(RDMA)ネットワークオペレーションは、
遠隔のコンピュータシステムから、信頼できるトランスポートプロトコルを利用して前記遠隔のコンピュータシステムから前記コンピュータシステムへの第1のRDMAデータトランスファーに対応したデータを格納するために利用される宛先バッファとして利用されるメモリの登録要求を含む第1のメッセージを受信することと、
前記宛先バッファに利用されるメモリの登録に関連して、ページフォルトが生じたことを特定することと、
前記第1のメッセージが受信されたことを確認し、ページフォルト遅延イベントが生じていることを示す情報を含む第1の確認メッセージを前記遠隔のコンピュータシステムに送信することと
を含む、コンピュータシステム。 - 前記第1の確認メッセージは、バックオフタイムを含み、前記遠隔のコンピュータシステムに対して、前記バックオフタイムが終了するまで前記第1のRDMAデータトランスファーに対応するパケットを送信しないよう要求する要求を含む、請求項26に記載のコンピュータシステム。
- 前記MMUとインタフェースするために利用される前記論理は、複数の宛先バッファに割り当てられた複数のページのための前記MMUが利用するページテーブル情報の一部と、前記ネットワークアダプタによってローカルにアクセスされる前記ページテーブル情報のキャッシュされているコピーとを同期させる、請求項26又は27に記載のコンピュータシステム。
- 前記ネットワークアダプタは、PCIeリンク(Peripheral Component Interconnect Express link)を介して前記IOインタフェースコンポーネントに動作可能に連結されている、請求項26から28のいずれか一項に記載のコンピュータシステム。
- 前記ネットワークアダプタは、
信頼できるトランスポートプロトコルを利用して前記コンピュータシステムから前記遠隔のコンピュータシステムへの第2のRDMAデータトランスファーとの関連で利用される宛先バッファとして利用されるメモリの登録要求を含む第2のメッセージを送信する動作と、
前記遠隔のコンピュータシステムに、前記第2のRDMAデータトランスファーに対応する第1の複数のパケットをストリーミングする動作と、
前記第2のメッセージが受信されたことを確認し、ページフォルト遅延イベントが生じていることを示す情報とバックオフタイムとを含む第1の確認メッセージを前記遠隔のコンピュータシステムから受信する動作と、
前記受信に呼応して、
バックオフタイマにより利用される前記バックオフタイムを利用して、前記バックオフタイマが時間切れになるまで、前記遠隔のコンピュータシステムへの前記第2のRDMAデータトランスファーのための更なるパケットを送信しない動作と
を含む複数の動作を実行する、請求項26から29のいずれか一項に記載のコンピュータシステム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/711,122 US9176911B2 (en) | 2012-12-11 | 2012-12-11 | Explicit flow control for implicit memory registration |
US13/711,122 | 2012-12-11 | ||
PCT/US2013/047599 WO2014092786A1 (en) | 2012-12-11 | 2013-06-25 | Explicit flow control for implicit memory registration |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015512083A JP2015512083A (ja) | 2015-04-23 |
JP5902834B2 true JP5902834B2 (ja) | 2016-04-13 |
Family
ID=50882221
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014554996A Expired - Fee Related JP5902834B2 (ja) | 2012-12-11 | 2013-06-25 | 暗示的なメモリの登録のための明示的なフロー制御 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9176911B2 (ja) |
JP (1) | JP5902834B2 (ja) |
CN (1) | CN104011696B (ja) |
WO (1) | WO2014092786A1 (ja) |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU2011348864B2 (en) * | 2011-08-31 | 2017-05-25 | Huawei Technologies Co., Ltd. | Method for managing a memory of a computer system, memory management unit and computer system |
US20150052326A1 (en) * | 2013-08-19 | 2015-02-19 | International Business Machines Corporation | User-controlled paging |
US9104334B2 (en) * | 2013-08-20 | 2015-08-11 | Avago Technologies General Ip (Singapore) Pte. Ltd | Performance improvements in input/output operations between a host system and an adapter-coupled cache |
US9239804B2 (en) * | 2013-10-03 | 2016-01-19 | Advanced Micro Devices, Inc. | Back-off mechanism for a peripheral page request log |
GB2519534A (en) * | 2013-10-23 | 2015-04-29 | Ibm | Persistent caching system and method for operating a persistent caching system |
US9648081B2 (en) | 2014-04-10 | 2017-05-09 | Mellanox Technologies, Ltd. | Network-attached memory |
US9280375B1 (en) * | 2014-04-30 | 2016-03-08 | Google Inc. | Dynamically adjustable virtual machine |
US9225695B1 (en) | 2014-06-10 | 2015-12-29 | Lockheed Martin Corporation | Storing and transmitting sensitive data |
US10430789B1 (en) | 2014-06-10 | 2019-10-01 | Lockheed Martin Corporation | System, method and computer program product for secure retail transactions (SRT) |
US10372335B2 (en) | 2014-09-16 | 2019-08-06 | Kove Ip, Llc | External memory for virtualization |
US10275171B2 (en) | 2014-09-16 | 2019-04-30 | Kove Ip, Llc | Paging of external memory |
US9626108B2 (en) | 2014-09-16 | 2017-04-18 | Kove Ip, Llc | Dynamically provisionable and allocatable external memory |
US9838498B2 (en) * | 2014-10-30 | 2017-12-05 | ScaleFlux | Remote direct non-volatile cache access |
US9940301B2 (en) | 2014-10-31 | 2018-04-10 | International Business Machines Corporation | Cache management for RDMA data stores |
US10055371B2 (en) * | 2014-11-03 | 2018-08-21 | Intel Corporation | Apparatus and method for RDMA with commit ACKs |
US10303644B2 (en) * | 2014-11-21 | 2019-05-28 | International Business Machines Corporation | Providing remote, reliant and high performance PCI express device in cloud computing environments |
US10064138B2 (en) | 2014-12-23 | 2018-08-28 | Microsoft Technology Licensing, Llc | Energy efficient wireless data transfer |
US9747249B2 (en) | 2014-12-29 | 2017-08-29 | Nicira, Inc. | Methods and systems to achieve multi-tenancy in RDMA over converged Ethernet |
US10482044B2 (en) * | 2015-01-16 | 2019-11-19 | Nec Corporation | Computer, device control system, and device control method for direct memory access |
US20160294983A1 (en) * | 2015-03-30 | 2016-10-06 | Mellanox Technologies Ltd. | Memory sharing using rdma |
US9866596B2 (en) * | 2015-05-04 | 2018-01-09 | Qualcomm Incorporated | Methods and systems for virtual conference system using personal communication devices |
US9906572B2 (en) | 2015-08-06 | 2018-02-27 | Qualcomm Incorporated | Methods and systems for virtual conference system using personal communication devices |
US10015216B2 (en) | 2015-08-06 | 2018-07-03 | Qualcomm Incorporated | Methods and systems for virtual conference system using personal communication devices |
US10185501B2 (en) | 2015-09-25 | 2019-01-22 | Intel Corporation | Method and apparatus for pinning memory pages in a multi-level system memory |
US10713211B2 (en) | 2016-01-13 | 2020-07-14 | Red Hat, Inc. | Pre-registering memory regions for remote direct memory access in a distributed file system |
US10901937B2 (en) | 2016-01-13 | 2021-01-26 | Red Hat, Inc. | Exposing pre-registered memory regions for remote direct memory access in a distributed file system |
US10303646B2 (en) | 2016-03-25 | 2019-05-28 | Microsoft Technology Licensing, Llc | Memory sharing for working data using RDMA |
JP6740683B2 (ja) * | 2016-04-07 | 2020-08-19 | 富士通株式会社 | 並列処理装置及び通信制御方法 |
US10439946B2 (en) * | 2017-02-10 | 2019-10-08 | Intel Corporation | Technologies for endpoint congestion avoidance |
CN107341130B (zh) * | 2017-06-29 | 2020-11-17 | 上海兆芯集成电路有限公司 | 具有近端数据处理引擎的芯片组 |
US11086525B2 (en) | 2017-08-02 | 2021-08-10 | Kove Ip, Llc | Resilient external memory |
KR102276895B1 (ko) * | 2017-08-17 | 2021-07-12 | 삼성전자주식회사 | 반도체 장치 및 그 이벤트 프로파일링 방법 |
CN107766261A (zh) * | 2017-09-22 | 2018-03-06 | 华为技术有限公司 | 数据校验的方法、装置以及网卡 |
KR20190123984A (ko) | 2018-04-25 | 2019-11-04 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 그것의 동작 방법 |
JP7401050B2 (ja) * | 2018-09-18 | 2023-12-19 | キヤノン株式会社 | バス制御回路 |
US11163452B2 (en) * | 2018-09-24 | 2021-11-02 | Elastic Flash Inc. | Workload based device access |
US10841231B2 (en) | 2018-11-15 | 2020-11-17 | Mellanox Technologies, Ltd. | Transmission timeout system |
US10785306B1 (en) * | 2019-07-11 | 2020-09-22 | Alibaba Group Holding Limited | Data transmission and network interface controller |
US11334498B2 (en) * | 2019-07-11 | 2022-05-17 | Vmware, Inc. | Zero copy method that can span multiple address spaces for data path applications |
CN112422244B (zh) * | 2019-08-21 | 2022-11-25 | 无锡江南计算技术研究所 | 基于流量负载预测的rdma缓冲区动态分配方法 |
CN116204487A (zh) * | 2021-11-30 | 2023-06-02 | 华为技术有限公司 | 远程数据访问方法及装置 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6721806B2 (en) | 2002-09-05 | 2004-04-13 | International Business Machines Corporation | Remote direct memory access enabled network interface controller switchover and switchback support |
US7565454B2 (en) * | 2003-07-18 | 2009-07-21 | Microsoft Corporation | State migration in multiple NIC RDMA enabled devices |
US8150996B2 (en) * | 2003-12-16 | 2012-04-03 | Hewlett-Packard Development Company, L.P. | Method and apparatus for handling flow control for a data transfer |
US7260631B1 (en) * | 2003-12-19 | 2007-08-21 | Nvidia Corporation | System and method for receiving iSCSI protocol data units |
US7577707B2 (en) * | 2004-04-21 | 2009-08-18 | International Business Machines Corporation | Method, system, and program for executing data transfer requests |
US7475153B2 (en) * | 2004-07-16 | 2009-01-06 | International Business Machines Corporation | Method for enabling communication between nodes |
US20060165084A1 (en) | 2005-01-21 | 2006-07-27 | International Business Machines Corporation | RNIC-BASED OFFLOAD OF iSCSI DATA MOVEMENT FUNCTION BY TARGET |
US8521912B2 (en) | 2006-01-12 | 2013-08-27 | Broadcom Corporation | Method and system for direct device access |
JP2007206799A (ja) | 2006-01-31 | 2007-08-16 | Toshiba Corp | データ転送装置、情報記録再生装置およびデータ転送方法 |
US7836274B2 (en) | 2006-09-05 | 2010-11-16 | Broadcom Corporation | Method and system for combining page buffer list entries to optimize caching of translated addresses |
US7840765B2 (en) | 2006-10-31 | 2010-11-23 | Hewlett-Packard Development Company, L.P. | RDMA copy-on-write |
JP2008172515A (ja) | 2007-01-11 | 2008-07-24 | Sony Corp | 送信装置および方法、通信装置、並びにプログラム |
US8387073B1 (en) * | 2007-03-23 | 2013-02-26 | Qlogic, Corporation | Method and system for processing network packets |
US8131814B1 (en) | 2008-07-11 | 2012-03-06 | Hewlett-Packard Development Company, L.P. | Dynamic pinning remote direct memory access |
US20100183024A1 (en) | 2009-01-21 | 2010-07-22 | Brocade Communications Systems, Inc | Simplified rdma over ethernet and fibre channel |
US8122155B1 (en) * | 2009-06-23 | 2012-02-21 | Chelsio Communications, Inc. | RDMA write completion semantics |
US8909727B2 (en) | 2010-11-24 | 2014-12-09 | International Business Machines Corporation | RDMA read destination buffers mapped onto a single representation |
-
2012
- 2012-12-11 US US13/711,122 patent/US9176911B2/en active Active
-
2013
- 2013-06-25 CN CN201380004588.1A patent/CN104011696B/zh not_active Expired - Fee Related
- 2013-06-25 WO PCT/US2013/047599 patent/WO2014092786A1/en active Application Filing
- 2013-06-25 JP JP2014554996A patent/JP5902834B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
WO2014092786A1 (en) | 2014-06-19 |
CN104011696B (zh) | 2016-12-21 |
US20140164545A1 (en) | 2014-06-12 |
US9176911B2 (en) | 2015-11-03 |
CN104011696A (zh) | 2014-08-27 |
JP2015512083A (ja) | 2015-04-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5902834B2 (ja) | 暗示的なメモリの登録のための明示的なフロー制御 | |
US9411775B2 (en) | iWARP send with immediate data operations | |
US10015117B2 (en) | Header replication in accelerated TCP (transport control protocol) stack processing | |
TWI332150B (en) | Processing data for a tcp connection using an offload unit | |
US10802995B2 (en) | Unified address space for multiple hardware accelerators using dedicated low latency links | |
US9430432B2 (en) | Optimized multi-root input output virtualization aware switch | |
US9558146B2 (en) | IWARP RDMA read extensions | |
US9063561B2 (en) | Direct memory access for loopback transfers in a media controller architecture | |
US7937447B1 (en) | Communication between computer systems over an input/output (I/O) bus | |
US7089289B1 (en) | Mechanisms for efficient message passing with copy avoidance in a distributed system using advanced network devices | |
EP1787440B1 (en) | Techniques to reduce latency in receive side processing | |
TWI407733B (zh) | 在高速網路應用上使用一個接收先進先出緩衝區來處理接收封包之系統與方法 | |
US6970921B1 (en) | Network interface supporting virtual paths for quality of service | |
CN112631959B (zh) | 用于一致性消息的高带宽链路层 | |
US20030051076A1 (en) | Methods and system for pre-fetching descriptors | |
US20170187589A1 (en) | Network interface device | |
JP2004520646A (ja) | 周辺デバイスからホスト・コンピュータ・システムに割込みを転送する方法および装置 | |
US20080235484A1 (en) | Method and System for Host Memory Alignment | |
EP3077914A1 (en) | System and method for managing and supporting virtual host bus adaptor (vhba) over infiniband (ib) and for supporting efficient buffer usage with a single external memory interface | |
US20080263171A1 (en) | Peripheral device that DMAS the same data to different locations in a computer | |
US8873388B2 (en) | Segmentation interleaving for data transmission requests | |
US10255213B1 (en) | Adapter device for large address spaces | |
CN105307207B (zh) | 无线联网装置中的数据传输的方法和无线联网装置 | |
US20060168092A1 (en) | Scsi buffer memory management with rdma atp mechanism | |
CN1612566A (zh) | 网络协议引擎 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150826 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150908 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151204 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160112 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20160210 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160310 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5902834 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |