JP5860523B1 - 時間デジタル変換器 - Google Patents
時間デジタル変換器 Download PDFInfo
- Publication number
- JP5860523B1 JP5860523B1 JP2014235924A JP2014235924A JP5860523B1 JP 5860523 B1 JP5860523 B1 JP 5860523B1 JP 2014235924 A JP2014235924 A JP 2014235924A JP 2014235924 A JP2014235924 A JP 2014235924A JP 5860523 B1 JP5860523 B1 JP 5860523B1
- Authority
- JP
- Japan
- Prior art keywords
- time
- signal
- clock signal
- counter
- digital converter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 9
- 238000001514 detection method Methods 0.000 claims description 6
- 102100037584 FAST kinase domain-containing protein 4 Human genes 0.000 description 12
- 101001028251 Homo sapiens FAST kinase domain-containing protein 4 Proteins 0.000 description 12
- 101100459905 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) NCP1 gene Proteins 0.000 description 11
- 101150046305 cpr-1 gene Proteins 0.000 description 11
- 102100031577 High affinity copper uptake protein 1 Human genes 0.000 description 7
- 101710196315 High affinity copper uptake protein 1 Proteins 0.000 description 7
- 101100329714 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CTR3 gene Proteins 0.000 description 7
- 102100031145 Probable low affinity copper uptake protein 2 Human genes 0.000 description 6
- 101710095010 Probable low affinity copper uptake protein 2 Proteins 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
Images
Landscapes
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Description
110、210:コンパレータユニット
120、220:デジタル位相同期ループ
130、230:カウンタユニット
240:200:マルチプレクサ
CDIT:セグメント指定コード
CKTK:カウンタクロック信号
CKR:基準クロック信号
CPR1、CPR2:比較結果
CTR1、CTR3:計数結果
CTR2:基準計数結果
Dout:出力データ
ECT:カウンタイネーブル信号
PE1、PE2:イネーブル時間
SCR:比較基準信号
STE:時間信号
Tmin:最小時間
VTM:最小時間計数値
S310、S320、S330、S340:ステップ
Claims (9)
- 時間信号のイネーブル時間を出力データへと変換するために設けられる時間デジタル変換器であって、
比較結果を提供するため、前記時間信号の前記イネーブル時間を最小時間と比較するよう設けられたコンパレータユニットと、
カウンタクロック信号を提供するため、基準クロック信号を受け取るデジタル位相同期ループと、
前記カウンタクロック信号と前記時間信号に基づき計数結果を提供するため、前記カウンタクロック信号を受け取るカウンタユニットと
を備え、
前記時間信号の前記イネーブル時間が前記最小時間よりも長いとき、前記比較結果に基づき前記計数結果が前記出力データとして出力される、
時間デジタル変換器。 - 前記コンパレータユニットが、前記時間信号と前記最小時間を表す比較基準信号とを受け取り、前記時間信号の前記イネーブル時間が前記最小時間よりも長いとき、前記コンパレータユニットが前記比較結果として前記時間信号を出力し、前記時間信号の前記イネーブル時間が前記最小時間以下であるとき、前記コンパレータユニットが無効レベルとして前記比較結果を出力し、
前記デジタル位相同期ループが、前記比較結果を受け取り、カウンタイネーブル信号として前記比較結果を出力し、
前記カウンタユニットが、前記カウンタクロック信号と前記カウンタイネーブル信号に基づき計数を行うため、前記カウンタクロック信号と前記カウンタイネーブル信号とを受け取り、前記出力データとして前記計数結果を出力しロックする、
請求項1に記載の時間デジタル変換器。 - 前記デジタル位相同期ループが前記比較基準信号を提供する、
請求項2に記載の時間デジタル変換器。 - 前記比較基準信号のイネーブル時間が前記最小時間に等しい、
請求項2に記載の時間デジタル変換器。 - 前記比較結果に基づき時間検知モードまたはデータ変換モードに設定され、
前記時間検知モードのとき、前記カウンタユニットが基準計数結果を提供するため前記基準クロック信号と前記時間信号とを受け取り、前記コンパレータユニットが前記比較結果を提供するため前記基準計数結果を前記最小時間に対応する最小時間計数値と比較し、
前記データ変換モードのとき、前記カウンタユニットが前記計数結果を提供するため前記カウンタクロック信号と前記時間信号とを受け取り、前記コンパレータユニットが前記計数結果を前記出力データとして出力しロックするため前記計数結果を受け取る、
請求項1に記載の時間デジタル変換器。 - 前記時間検知モードにプリセットされ、前記基準計数結果が前記最小時間計数値よりも大きいとき、前記データ変換モードに切り替えられる、
請求項5に記載の時間デジタル変換器。 - 前記デジタル位相同期ループが、前記基準クロック信号とセグメント指定コードに基づき前記カウンタクロック信号を生成する、
請求項5に記載の時間デジタル変換器。 - 前記比較結果に基づき前記基準クロック信号または前記カウンタクロック信号を前記カウンタユニットへ提供するため、前記基準クロック信号と前記カウンタクロック信号とを受け取るためのマルチプレクサをさらに備える、
請求項5に記載の時間デジタル変換器。 - 前記カウンタクロック信号の周波数が前記基準クロック信号の周波数よりも高い、
請求項1に記載の時間デジタル変換器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014235924A JP5860523B1 (ja) | 2014-11-20 | 2014-11-20 | 時間デジタル変換器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014235924A JP5860523B1 (ja) | 2014-11-20 | 2014-11-20 | 時間デジタル変換器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP5860523B1 true JP5860523B1 (ja) | 2016-02-16 |
JP2016100732A JP2016100732A (ja) | 2016-05-30 |
Family
ID=55305464
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014235924A Active JP5860523B1 (ja) | 2014-11-20 | 2014-11-20 | 時間デジタル変換器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5860523B1 (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012109845A (ja) * | 2010-11-18 | 2012-06-07 | Panasonic Corp | 周波数シンセサイザおよび時間デジタル変換器 |
-
2014
- 2014-11-20 JP JP2014235924A patent/JP5860523B1/ja active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012109845A (ja) * | 2010-11-18 | 2012-06-07 | Panasonic Corp | 周波数シンセサイザおよび時間デジタル変換器 |
Non-Patent Citations (1)
Title |
---|
JPN6015049121; Takamoto Watanabe, Shigenori Yamauchi: 'An All-Digital PLL for Frequency Multiplication by 4 to 1022 With Seven-Cycle Lock Time' IEEE Journal of Solid-State Circuits Vol.38,no.2, 200302, Pages 198-204 * |
Also Published As
Publication number | Publication date |
---|---|
JP2016100732A (ja) | 2016-05-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7620075B2 (en) | Serial communication system with baud rate generator | |
US20120297105A1 (en) | Pattern detection for partial networking | |
CN108880721B (zh) | 以太网络物理层电路与其时钟恢复方法 | |
US20140254731A1 (en) | Dithering Circuit for Serial Data Transmission | |
JP2019115036A5 (ja) | ||
US8989394B2 (en) | Active delay method and a improved wireless binaural hearing device using the same method | |
Huang et al. | A compact and cost-effective BLE beacon with multiprotocol and dynamic content advertising for IoT application | |
US8767077B2 (en) | Camera apparatus functioning in response to received software trigger packets | |
JP5860523B1 (ja) | 時間デジタル変換器 | |
Dong et al. | Exploiting error estimating codes for packet length adaptation in low-power wireless networks | |
US9094911B2 (en) | Data communication system, method of optimizing preamble length, and communication apparatus | |
TWI533619B (zh) | 時間數位轉換器及其運作方法 | |
TWI492553B (zh) | 通訊系統及其傳遞方法 | |
JP6205152B2 (ja) | シリアル通信システム、受信装置およびシリアル通信方法 | |
KR102410193B1 (ko) | 비밀 정보 생성 장치 및 방법 | |
US10134275B2 (en) | Monitoring vehicle parking occupancy | |
US9141088B1 (en) | Time-to-digital converter and operation method thereof | |
US20150256960A1 (en) | Asymmetric wireless system | |
CN105281750A (zh) | 时间数字转换器及其运作方法 | |
JP2015198399A (ja) | 通信装置 | |
TWI580242B (zh) | 時脈資料回復電路及其頻率偵測方法 | |
US20240126629A1 (en) | Semiconductor device and serial communication interface control method | |
KR102463259B1 (ko) | 데이터 수신 장치 및 그를 포함하는 무선 충전 모듈 | |
KR102225619B1 (ko) | 고속직렬데이터수신장치 | |
JP5676023B2 (ja) | 遠方監視制御システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151208 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151218 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5860523 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |