JP5839942B2 - Signal processing device, semiconductor device, and video display device - Google Patents
Signal processing device, semiconductor device, and video display device Download PDFInfo
- Publication number
- JP5839942B2 JP5839942B2 JP2011242493A JP2011242493A JP5839942B2 JP 5839942 B2 JP5839942 B2 JP 5839942B2 JP 2011242493 A JP2011242493 A JP 2011242493A JP 2011242493 A JP2011242493 A JP 2011242493A JP 5839942 B2 JP5839942 B2 JP 5839942B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- input
- output
- processing
- detection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Picture Signal Circuits (AREA)
- Transforming Electric Information Into Light Information (AREA)
Description
本発明は、信号処理装置、半導体装置及び映像表示装置に係り、特に、映像信号をクランプする機能を有する信号処理装置、半導体装置及び映像表示装置に関する。 The present invention relates to a signal processing device, a semiconductor device, and a video display device, and more particularly to a signal processing device, a semiconductor device, and a video display device having a function of clamping a video signal.
液晶ディプレイ、プラズマディスプレイ、有機ELディスプレイなどの映像を画面に表示する映像表示装置は、例えばビデオ信号などの映像を示すアナログの映像信号(アナログ映像信号)が外部から入力され、入力されたアナログ映像信号をAD(アナログ/デジタル)変換し、AD変換して得られたデジタルの映像信号(デジタル映像信号)により示される映像を画面に表示している。 An image display device that displays an image such as a liquid crystal display, a plasma display, or an organic EL display on a screen receives an analog image signal (analog image signal) indicating an image such as a video signal from the outside and inputs the analog A video signal is subjected to AD (analog / digital) conversion, and a video indicated by a digital video signal (digital video signal) obtained by AD conversion is displayed on the screen.
図6は、アナログ映像信号を処理するために用いる従来の映像処理部の一例を示すブロック図である。図6に示すように、映像処理部は、クランプ回路、アナログ・フロント・エンド(AFE)及びADコンバータ(ADC)を備えている。映像処理部には、外部から所定間隔毎に同期信号を有するアナログ映像信号が入力される。クランプ回路は、外部から入力されたアナログ映像信号を予め定められた最小レベル(基準レベル)にクランプする処理を行う。クランプされたアナログ映像信号は後段に接続されたAFEによってAD変換を行い易くするための処理が施され、後段に接続されたADCによりデジタル映像信号に変換されてロジック回路に出力される。 FIG. 6 is a block diagram showing an example of a conventional video processing unit used for processing an analog video signal. As shown in FIG. 6, the video processing unit includes a clamp circuit, an analog front end (AFE), and an AD converter (ADC). An analog video signal having a synchronization signal is input to the video processing unit from the outside at predetermined intervals. The clamp circuit performs a process of clamping an analog video signal input from the outside to a predetermined minimum level (reference level). The clamped analog video signal is subjected to processing for facilitating AD conversion by the AFE connected to the subsequent stage, converted into a digital video signal by the ADC connected to the subsequent stage, and output to the logic circuit.
しかし、図6に示す従来の映像処理部ではアナログ映像信号の入力がないときであってもクランプ回路の後段に接続された回路の動作を停止することができない。 However, the conventional video processing unit shown in FIG. 6 cannot stop the operation of the circuit connected to the subsequent stage of the clamp circuit even when no analog video signal is input.
そこで、特許文献1では、入力映像信号を検出する信号検出部を新たに備え、信号検出部によって入力映像信号が検出されない場合に信号処理部へ電力供給を行い、信号検出部によって入力映像信号が検出された場合に信号処理部への電力供給を停止する表示装置を提案している。 Therefore, in Patent Document 1, a signal detection unit that detects an input video signal is newly provided, and when the input video signal is not detected by the signal detection unit, power is supplied to the signal processing unit, and the input video signal is received by the signal detection unit. A display device that stops power supply to a signal processing unit when detected is proposed.
しかしながら、特許文献1に記載の技術では、入力映像信号を検出する信号検出部を新たに用意する必要があるため、回路規模の大型化を招く、という問題点があった。 However, the technique described in Patent Document 1 has a problem in that the circuit scale is increased because it is necessary to newly prepare a signal detection unit that detects an input video signal.
本発明は上記問題点を解決するために成されたものであり、回路規模の大型化を抑制しつつ効率的な省電力化を図ることができる信号処理装置、半導体装置及び映像表示装置を提供することを目的とする。 The present invention has been made to solve the above-described problems, and provides a signal processing device, a semiconductor device, and a video display device that can achieve efficient power saving while suppressing an increase in circuit scale. The purpose is to do.
上記目的を達成するために、請求項1に記載の信号処理装置は、所定時間間隔毎に同期信号を有する映像信号が入力され、入力された映像信号を処理する処理手段と、前記処理手段の前段で前記同期信号を検出する検出部を備え、該検出部によって前記同期信号が検出された場合に前記映像信号の信号レベルを調整する調整手段と、前記検出部の検出結果に基づいて前記処理手段の消費電力を抑制するように制御する制御手段と、を含み、前記制御手段は、第1リセット端を有するカウンタ回路であって、前記検出部により前記同期信号が検出されたことを示す検出信号が前記第1リセット端に入力されると、所定のクロックに基づいてカウント動作を行い、カウント値が所定の値に達するとキャリー信号を出力し、前記検出信号が前記第1リセット端に入力されると前記キャリー信号の出力を停止するカウンタ回路と、セット端及び第2リセット端を有するRS型フリップフロップ回路であって、前記キャリー信号が前記セット端に入力されると前記処理手段に対して消費電力を抑制するための抑制信号を出力し、前記第2リセット端に前記検出信号が入力されると前記抑制信号の出力を停止するRS型フリップフロップ回路と、を備えた。 In order to achieve the above object, the signal processing device according to claim 1, the video signal having a synchronizing signal at predetermined time intervals are input, and processing means for processing an input video signal, said processing means A detection unit that detects the synchronization signal in a previous stage, and an adjustment unit that adjusts a signal level of the video signal when the synchronization signal is detected by the detection unit; and the processing based on a detection result of the detection unit Control means for controlling so as to suppress power consumption of the means , wherein the control means is a counter circuit having a first reset terminal, the detection indicating that the synchronization signal is detected by the detection unit When a signal is input to the first reset terminal, a count operation is performed based on a predetermined clock, and when the count value reaches a predetermined value, a carry signal is output, and the detection signal is the first signal. A counter circuit that stops output of the carry signal when input to the set end, and an RS flip-flop circuit having a set end and a second reset end, and when the carry signal is input to the set end, An RS-type flip-flop circuit that outputs a suppression signal for suppressing power consumption to the processing means and stops the output of the suppression signal when the detection signal is input to the second reset terminal. .
上記目的を達成するために、請求項8に記載の半導体装置を、請求項1〜請求項7の何れか1項に記載の信号処理装置を1チップ化したものとした。 In order to achieve the above object, the semiconductor device according to claim 8 is obtained by integrating the signal processing device according to any one of claims 1 to 7 into one chip.
上記目的を達成するために、請求項9に記載の映像表示装置を、請求項1〜請求項7の何れか1項に記載の信号処理装置と、前記信号処理装置から出力される信号に応じた映像を表示する表示手段と、を含んで構成した。 In order to achieve the above object, the video display device according to claim 9 is configured according to the signal processing device according to any one of claims 1 to 7 and a signal output from the signal processing device. And display means for displaying the video.
上記目的を達成するために、請求項10に記載の半導体装置を、請求項8に記載の半導体装置と、前記半導体装置から出力される信号に応じた映像を表示する表示手段と、を含んで構成した。 In order to achieve the above object, the semiconductor device according to claim 10 includes the semiconductor device according to claim 8 and display means for displaying an image in accordance with a signal output from the semiconductor device. Configured.
本発明によれば、回路規模の大型化を抑制しつつ効率的な省電力化を図ることができる、という効果が得られる。 According to the present invention, there is an effect that efficient power saving can be achieved while suppressing an increase in circuit scale.
以下、図面を参照して、本発明を実施するための形態の例について詳細に説明する。なお、以下では、所定時間間隔(例えば10μs)毎に同期信号を有すると共に映像を示すアナログ映像信号が入力され、入力されたアナログ映像信号をAD変換して得られたデジタル映像信号に応じた映像を画面に表示する映像表示装置(例えば液晶ディプレイ、プラズマディスプレイ、有機ELディスプレイなど)を例に挙げて説明する。また、映像表示装置に搭載されている各回路は電源(図示省略)から供給される電力を受けて駆動する。 Hereinafter, exemplary embodiments for carrying out the present invention will be described in detail with reference to the drawings. In the following, an analog video signal that has a synchronization signal at every predetermined time interval (for example, 10 μs) and an image is input, and a video corresponding to a digital video signal obtained by AD conversion of the input analog video signal An image display device (for example, a liquid crystal display, a plasma display, an organic EL display, etc.) that displays the image on the screen will be described as an example. Each circuit mounted on the video display device is driven by receiving power supplied from a power source (not shown).
図1は、本実施の形態に係る映像表示装置10の構成の一例を示すブロック図である。図1に示すように、映像表示装置10は、入力部12、映像処理部14、表示制御部16及び表示部18を含んで構成されており、これらは直列に接続されている。アナログ映像信号が入力部12に入力され、映像処理部14は入力部12に入力されたアナログ映像信号に対して各種信号処理を施してデジタル映像信号を出力する。表示制御部16は、映像処理部14から入力されたデジタル映像信号に基づいて表示部18を制御する。表示部18は、表示制御部16の制御下でデジタル映像信号により示される映像を画面に表示する。なお、映像処理部14、表示制御部16及び表示部18は各々の処理動作に伴って電力を消費することは言うまでも無い。
FIG. 1 is a block diagram showing an example of the configuration of a video display apparatus 10 according to the present embodiment. As shown in FIG. 1, the video display apparatus 10 includes an
図2は、本実施の形態に係る映像処理部14の構成の一例を示すブロック図である。図2に示すように、映像処理部14は、入力部12からアナログ映像信号が入力される入力端14A、及び映像処理部14によって各種信号処理が施されて得られたデジタル映像信号を後段の表示制御部16に出力する出力端14Bを備えている。また、映像処理部14は、処理手段の一例である2入力1出力の回路構成とされたAFE20、1入力1出力の回路構成とされたADC22、調整手段の一例である1入力2出力の回路構成とされたクランプ部24及び制御手段の一例である1入力1出力の回路構成とされた制御部25を含んで構成されており、1チップ化された半導体装置とされている。
FIG. 2 is a block diagram showing an example of the configuration of the
クランプ部24の入力端は入力端14Aに接続されている。クランプ部24の一方の出力端は制御部25の入力端に接続されている。クランプ部24の他方の出力端はAFE20の一方の入力端に接続されている。制御部25の出力端はAFE20の他方の入力端に接続されている。AFE20の出力端はADC22の入力端に接続されている。ADC22の出力端は後段の回路(図示省略)を介して出力端14Bに接続されている。
The input end of the
AFE20は、入力されたアナログ映像信号をAD変換する際に発生し得るノイズを最小限に抑えるべく、アナログ映像信号の波形を整形するようにアナログ映像信号の信号レベルを調整する回路である。ADC22は、AFE20によって信号レベルが調整されたアナログ映像信号をデジタル変換することによってデジタル映像信号を生成して出力する回路である。ADC22の後段ではADC22から出力されたデジタル映像信号に対して更に各種信号処理が施され、これによって最終的に得られたデジタル映像信号が出力端14Bから後段の表示制御部16に出力される。
The AFE 20 is a circuit that adjusts the signal level of the analog video signal so as to shape the waveform of the analog video signal in order to minimize noise that may be generated when AD converting the input analog video signal. The
クランプ部24は、入力されたアナログ映像信号に含まれる同期信号を検出する同期信号検出機能を有すると共に、同期信号検出機能によって同期信号が検出された場合にアナログ映像信号を基準レベルでクランプしてからADC22に出力する。
The
制御部25は、クランプ部24の同期信号検出機能による検出結果(一例としてクランプ24から出力される検出信号)に基づいてAFE20の消費電力を抑制するように制御する。なお、制御部25は、AFE20に対して指示を与える指示信号であるパワーダウン信号(EN信号)を出力しており、パワーダウン信号の信号レベルを遷移させることによってAFE20の動作を制御している。具体的には、アクティブの信号レベルがAFE20の消費電力の抑制を指示することを示し、インアクティブの信号レベルがAFE20の消費電力の抑制解除を指示することを示している。ここで言う「消費電力の抑制を指示する」とは、AFE20の処理動作の停止を指示することであり、「消費電力の抑制解除を指示する」とは、AFE20の処理動作の停止解除を指示することである。従って、AFE20は、パワーダウン信号の信号レベルがアクティブの場合に処理動作を停止し、AFE20は、パワーダウン信号の信号レベルがインアクティブの場合に処理動作の停止を解除する。このように本実施の形態に係る映像表示装置10は、AFE20の処理動作を停止することによりAFE20の消費電力を抑制するように構成されている。
The
図3は、本実施の形態に係るクランプ部24の構成の一例を示す構成図である。図3に示すように、クランプ部24は、アナログ映像信号にもともと重畳していた直流電圧をクランプ容量によりカットした後、同期信号が検出された場合にアナログ映像信号を基準レベルにクランプしてからAFE20に出力するように構成されており、電源VDD、電流源24A、定電流回路24B、コンパレータ24C及びクランプ容量の一例であるコンデンサ24Dを含んで構成されている。コンデンサ24Dの一方の電極は図2に示す入力端14Aに、他方の電極はコンパレータ24Cの入力端に各々接続されている。コンパレータ24Cの入力端と電源VDDとの間には電流源24Aが挿入されている。また、コンパレータ24Cの入力端と接地点との間には定電流回路24Bが挿入されている。電流源24Aは、コンパレータ24Cの出力に応じて電流出力が制御される。電流源24Aはコンデンサ24Dを充電し、定電流回路24Bはコンデンサ24Dを放電する。従って、基準レベルでクランプされたアナログ映像信号はコンパレータ24Cの入力端から取り出されてAFE20に出力される。
FIG. 3 is a configuration diagram illustrating an example of a configuration of the
コンパレータ24Cは、アナログ映像信号に含まれる同期信号を検出する検出部として機能し、上記の同期信号検出機能を実現するためのものである。コンパレータ24Cは、通常時信号レベルがローレベルの検出信号を出力しており、同期信号を検出した場合に検出信号の信号レベルをハイレベルに遷移させる。コンパレータ24Cは、差動回路を有する電圧比較回路であり、反転入力端がコンパレータ24Cの入力端とされて定電流回路24B、コンデンサ24D及び電流源24Aに接続され、非反転入力端(図示省略)には比較用の基準電圧であるクランプ電圧が印加されている。従って、コンパレータ24Cは、反転入力端に印加された電圧の大きさが非反転入力端に印加されているクランプ電圧の大きさ未満の場合、クランプ部24の出力端であるコンパレータ24Cの出力端から出力される検出信号の信号レベルをローレベルとし、反転入力端に印加された電圧の大きさが非反転入力端に印加されているクランプ電圧の大きさ以上の場合、検出信号の信号レベルをハイレベルとする。
The comparator 24C functions as a detection unit that detects a synchronization signal included in the analog video signal, and realizes the above-described synchronization signal detection function. The comparator 24C outputs a detection signal whose normal signal level is low, and changes the signal level of the detection signal to high when a synchronization signal is detected. The comparator 24C is a voltage comparator circuit having a differential circuit, the inverting input terminal is the input terminal of the comparator 24C constant
図4は、本実施の形態に係る制御部25の構成の一例を示す構成図である。制御部25は、カウンタ回路25A及び出力手段の一例であるRS型フリップフロップ25Bを含んで構成されている。カウンタ回路25Aは、いわゆる10ビットカウンタと称される回路であり、クロック端、リセット端及びQ端を備えている。クロック端にはクロック信号(CLK)が入力される。リセット端はクランプ部24に含まれるコンパレータ24Cの出力端に接続されており、コンパレータ24Cから出力された検出信号が入力される。カウンタ回路25Aは、リセット端に信号レベルがハイレベルの検出信号が入力されるとカウント値をリセットし、リセット端に信号レベルがハイレベルの検出信号が入力されることなく10ビット(1024クロック)をカウントした場合にQ端からキャリー信号を出力する。
FIG. 4 is a configuration diagram illustrating an example of the configuration of the
RS型フリップフロップ25Bは、セット端、リセット端及びQ端を備えている。セット端はカウンタ回路25AのQ端に接続されている。リセット端はクランプ部24に含まれるコンパレータ24Cの出力端に接続されており、コンパレータ24Cから出力された検出信号が入力される。Q端はAFE20の他方の入力端に接続されており、パワーダウン信号を出力する。RS型フリップフロップ25Bは、通常時(初期状態時)パワーダウン信号の信号レベルをインアクティブとしており、セット端にキャリー信号が入力されるとパワーダウン信号の信号レベルをインアクティブからアクティブに遷移させる。但し、セット端にキャリー信号が入力されるのに伴ってリセット端に信号レベルがハイレベルの検出信号が入力された場合はパワーダウン信号の信号レベルをインアクティブのまま保持する。また、パワーダウン信号の信号レベルがアクティブにされた状態でリセット端に信号レベルがローレベルの検出信号が入力された場合はパワーダウン信号の信号レベルをアクティブのまま保持する。
The RS flip-flop 25B includes a set end, a reset end, and a Q end. The set end is connected to the Q end of the
次に上記のように構成された映像表示装置10の動作を説明する。 Next, the operation of the video display device 10 configured as described above will be described.
入力部12に入力されたアナログ映像信号は先ず映像処理部14に取り込まれる。映像処理部14に取り込まれたアナログ映像信号はクランプ部24に入力され、クランプ部24にて基準レベルでクランプされてAFE20に出力される。アナログ映像信号はAD変換の前処理として信号レベルがAFE20で調整され、その後、ADC22にてAD変換される。ここで得られたデジタル映像信号は表示制御部16に出力され、デジタル映像信号により示される映像が表示制御部16の制御下で表示部18によって表示される。
The analog video signal input to the
ところで、本実施の形態に係る制御部25は、コンパレータ24Cから出力される検出信号を利用してAFE20の作動を制御している。この制御について図5を参照しながら説明する。なお、図5は、コンパレータ24Cから出力される検出信号、カウンタ回路25Aに入力されるクロック信号、カウンタ回路25Aから出力されるキャリー信号、及びRS型フリップフロップ25Bから出力されるパワーダウン信号の各々の信号レベルの遷移状態を対比したタイムチャートである。
By the way, the
図5に示すように、カウンタ回路25Aにはクロック信号が入力され、カウンタ回路25Aはクロック信号が入力される毎にカウント値を1インクリメントする。しかし、コンパレータ24Cからカウンタ回路25Aのリセット端に入力される検出信号の信号レベルがローレベルからハイレベルに遷移すると、これに応じてカウント値がリセットされる。この場合、カウンタ回路25Aはキャリー信号を出力しないので、RS型フリップフロップ25Bから出力されるパワーダウン信号はインアクティブのまま保持される。つまり、クランプ部24において同期信号が検出されている間はRS型フリップフロップ25Bから出力されるパワーダウン信号はインアクティブとされる。パワーダウン信号がインアクティブのときは、AFE20に対して消費電力の抑制指示が与えられていないということ(消費電力の抑制解除指示が与えられているということ)であるので、AFE20は通常の処理(クランプ部24から入力されたアナログ映像信号に対する処理)を行うことができる。
As shown in FIG. 5, a clock signal is input to the
これに対し、コンパレータ24Cからカウンタ回路25Aのリセット端に入力される検出信号の信号レベルがローレベルからハイレベルに遷移してから、リセット端にハイレベルの検出信号が入力されることなく所定期間経過した場合(カウンタ回路25Aが10ビットをカウントした場合)、すなわち、カウンタ回路24が所定期間リセットされなかった場合、カウンタ回路25Aはキャリー信号を出力する。RS型フリップフロップ25Bにキャリー信号が入力されるとRS型フリップフロップ25Bから出力されるパワーダウン信号はインアクティブからアクティブに遷移する。パワーダウン信号がアクティブのときは、AFE20に対して消費電力の抑制指示が与えられたということであるので、AFE20は動作を停止し、通常の処理を行うことができなくなる。このとき、AFE20では電力が消費されないため、省電力化に寄与することなる。
On the other hand, after the signal level of the detection signal input from the comparator 24C to the reset terminal of the
そして、コンパレータ24Cからカウンタ回路25Aのリセット端に入力される検出信号の信号レベルが再度ローレベルからハイレベルに遷移すると、カウンタ回路25Aのカウント値がリセットされると共にRS型フリップフロップ25Bもリセットされる。RS型フリップフロップ25Bがリセットされると、RS型フリップフロップ25Bから出力されるパワーダウン信号がアクティブからインアクティブに遷移する。これによってAFE20は通常の処理動作状態に復帰し、AFE20ではクランプ部24から入力されたアナログ映像信号に対する処理が行われることなる。
When the signal level of the detection signal input from the comparator 24C to the reset terminal of the
このように、同期信号が所定期間検出されなかった場合にパワーダウン信号をインアクティブからアクティブに遷移することでAFE20では通常の処理動作が停止され、ハイレベルの検出信号が継続的に検出されている間(所定期間(ここでは一例として10ビット)内で検出される間)はパワーダウン信号をインアクティブとすることでAFE20では通常の処理動作が行われるので、効率的な省電力化を実現することができる。本実施の形態で説明した例において、「効率的な省電力化」とは、アナログ映像信号が入力されているときはAFE20を動作させ、アナログ映像信号が入力されていないときにはAFE20を動作させないようにすることで消費電力の削減に寄与する、ということである。しかし、省電力化の形態はこれに限定されるものではなく、AFE20の処理動作を停止せずにAFE20の処理動作に係る速度(処理速度)を落としてAFE20を待機状態にすることにより消費電力を削減するという形態例も挙げられる。この場合、AFE20の動作を停止する場合に比べ、AFE20を通常の処理動作状態に復帰させる時間を短くすることができる(立ち上がり速度の向上に寄与することができる)。
In this way, when the synchronization signal is not detected for a predetermined period, the
また、本実施の形態に係る映像表示装置10では、制御部25をカウンタ回路25A及びRS型フリップフロップ25Bを有する簡素な回路構成としたので、このような回路構成を有しない場合に比べ、回路規模の大型化を抑制しつつ効率的な消費電力の削減を図ることができる。
Further, in the video display device 10 according to the present embodiment, the
なお、上記実施の形態では、AFE20の消費電力の削減を図る場合の形態例を挙げて説明したが、これに限らず、例えばADC22の処理動作を制御することによりADC22の消費電力を削減するようにしても良い。また、処理動作の制御対象を、AFE20及びADC22の双方としても良い。また、処理動作の制御対象を、映像処理部14に含まれるその他の回路としても良い。処理動作の制御対象を、映像処理部14の前段に設けられた回路及び映像処理部14の後段に設けられた回路の少なくとも1つを対象にしても良い。
In the above-described embodiment, an example of a case where the power consumption of the
また、上記実施の形態では、AFE20の処理動作を停止することにより消費電力の削減を図る場合の形態例を挙げたが、これに限らず、AFE20に作動用の電力供給を行う電源に対してAFE20への作動用の電力の供給を停止するように制御するようにしても良い。
In the above embodiment, an example of a case where power consumption is reduced by stopping the processing operation of the
また、上記実施の形態では、制御部25を用いて消費電力の削減対象部位に対して消費電力の削減指示を与える場合の形態例を挙げて説明したが、これに限らず、例えば映像表示装置10の全体の動作を司るCPU(中央処理装置)に対して制御部25と同様の機能を担わせても良い。この場合、制御部25を映像処理部14に搭載する必要がなくなるので、映像処理部14の回路規模の小型化に寄与することができる。
Moreover, although the said embodiment gave and demonstrated the example in the case of giving the reduction instruction of power consumption with respect to the site | part to which power consumption was reduced using the
また、上記実施の形態では、ハイレベルの検出信号が継続的に検出されている間(所定期間)の一例として10ビット内で検出される間を例示したが、これに限らず、例えば8ビットや16ビット内で検出される間としても良く、映像表示装置14の用途や設計仕様などに応じて適宜に決定すれば良い。また、上記所定期間を変更自在としても良い。この場合、例えば、その変更の指示を与える操作部を設け、この操作部を介してユーザが指示を与える形態が例示できる。また、この他にも、予め定められた条件を満足した場合にビット数(上記の例で言うところの「10ビット」)を他の所定ビット数に変更する形態も例示できる。
In the above-described embodiment, an example in which the high-level detection signal is continuously detected (predetermined period) is illustrated as being detected within 10 bits. Or may be determined within 16 bits, and may be appropriately determined according to the application or design specifications of the
10 映像表示装置
14 映像処理部
20 AFE
24 クランプ部
24C コンパレータ
25 制御部
25A カウンタ回路
25B RS型フリップフロップ
10
24 Clamp
Claims (10)
前記処理手段の前段で前記同期信号を検出する検出部を備え、該検出部によって前記同期信号が検出された場合に前記映像信号の信号レベルを調整する調整手段と、
前記検出部の検出結果に基づいて前記処理手段の消費電力を抑制するように制御する制御手段と、を含み、
前記制御手段は、第1リセット端を有するカウンタ回路であって、前記検出部により前記同期信号が検出されたことを示す検出信号が前記第1リセット端に入力されると、所定のクロックに基づいてカウント動作を行い、カウント値が所定の値に達するとキャリー信号を出力し、前記検出信号が前記第1リセット端に入力されると前記キャリー信号の出力を停止するカウンタ回路と、セット端及び第2リセット端を有するRS型フリップフロップ回路であって、前記キャリー信号が前記セット端に入力されると前記処理手段に対して消費電力を抑制するための抑制信号を出力し、前記第2リセット端に前記検出信号が入力されると前記抑制信号の出力を停止するRS型フリップフロップ回路と、を備えた
信号処理装置。 Processing means for inputting a video signal having a synchronization signal at predetermined time intervals and processing the input video signal;
An adjustment means for detecting the synchronization signal in a previous stage of the processing means, and adjusting the signal level of the video signal when the synchronization signal is detected by the detection section;
Control means for controlling the power consumption of the processing means based on the detection result of the detection unit , and
The control means is a counter circuit having a first reset terminal, and when a detection signal indicating that the synchronization signal is detected by the detection unit is input to the first reset terminal, the control means is based on a predetermined clock. A counter circuit that outputs a carry signal when the count value reaches a predetermined value, and stops outputting the carry signal when the detection signal is input to the first reset terminal; An RS flip-flop circuit having a second reset terminal, wherein when the carry signal is input to the set terminal, a suppression signal for suppressing power consumption is output to the processing means, and the second reset An RS-type flip-flop circuit that stops outputting the suppression signal when the detection signal is input to an end thereof .
前記信号処理装置から出力される信号に応じた映像を表示する表示手段と、
を含む映像表示装置。 The signal processing device according to any one of claims 1 to 7,
Display means for displaying an image corresponding to a signal output from the signal processing device;
A video display device.
前記半導体装置から出力される信号に応じた映像を表示する表示手段と、
を含む映像表示装置。 A semiconductor device according to claim 8;
Display means for displaying an image corresponding to a signal output from the semiconductor device;
A video display device.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011242493A JP5839942B2 (en) | 2011-11-04 | 2011-11-04 | Signal processing device, semiconductor device, and video display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011242493A JP5839942B2 (en) | 2011-11-04 | 2011-11-04 | Signal processing device, semiconductor device, and video display device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013098918A JP2013098918A (en) | 2013-05-20 |
JP5839942B2 true JP5839942B2 (en) | 2016-01-06 |
Family
ID=48620376
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011242493A Active JP5839942B2 (en) | 2011-11-04 | 2011-11-04 | Signal processing device, semiconductor device, and video display device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5839942B2 (en) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0670264A (en) * | 1992-08-20 | 1994-03-11 | Fujitsu Ltd | Television receiver |
JPH07202730A (en) * | 1993-12-28 | 1995-08-04 | Matsushita Electric Ind Co Ltd | Signal transmitter |
JP3361909B2 (en) * | 1995-03-03 | 2003-01-07 | エヌイーシー三菱電機ビジュアルシステムズ株式会社 | Display device |
JPH11122506A (en) * | 1997-10-16 | 1999-04-30 | Fujitsu Ltd | Video signal processing circuit and computer system |
JP4572155B2 (en) * | 2005-10-21 | 2010-10-27 | 新日本無線株式会社 | Video signal processing device |
-
2011
- 2011-11-04 JP JP2011242493A patent/JP5839942B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013098918A (en) | 2013-05-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20180159490A1 (en) | Class d amplifier circuit | |
JP5175642B2 (en) | Power control device | |
TWI463769B (en) | Charge pump device | |
GB2570190A8 (en) | Gate driving circuit and display device comprising the same | |
TW201628459A (en) | Light emitting diode driver | |
US8692702B2 (en) | Analog-digital converter and power saving method thereof | |
JP2010056594A (en) | Pulse generation device | |
JP3258923B2 (en) | Semiconductor integrated circuit device | |
JP6043532B2 (en) | Power supply apparatus, power supply system, and power supply method | |
JP5839942B2 (en) | Signal processing device, semiconductor device, and video display device | |
JP6018829B2 (en) | Power supply apparatus, power supply system, and power supply method | |
KR100750894B1 (en) | Symmetric PWM Motor Driving Current Sync. Apparatus using DSP/FPGA | |
JP2009077172A (en) | Analog-to-digital converter, and imaging apparatus | |
TW200824261A (en) | Amplifier apparatus and method | |
US7242341B2 (en) | Analog-to-digital converter and analog-to-digital conversion method | |
US8050543B2 (en) | Trigger mechanism for current acquisition used for motor control applications | |
JP6019603B2 (en) | Circuit device, integrated circuit, and detection device | |
JP5800126B2 (en) | Pulse generation circuit, integrated circuit device, detection device | |
KR100574038B1 (en) | Video muting device for digital video signal and a method muting thereof | |
JP6789727B2 (en) | Analog-digital mixed circuit | |
JP2015133631A (en) | Analog-digital converter | |
US7321328B1 (en) | Single bit DAC with tristate driver | |
JP5919827B2 (en) | Power supply device, power supply control method, and power supply control program | |
JP2017200365A (en) | Through-rate control apparatus and through-rate control method | |
JP2008004713A (en) | Light-emitting element driving-signal detector |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20141017 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150624 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150728 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150928 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151020 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151110 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5839942 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |