JP5766412B2 - Display device - Google Patents

Display device Download PDF

Info

Publication number
JP5766412B2
JP5766412B2 JP2010151475A JP2010151475A JP5766412B2 JP 5766412 B2 JP5766412 B2 JP 5766412B2 JP 2010151475 A JP2010151475 A JP 2010151475A JP 2010151475 A JP2010151475 A JP 2010151475A JP 5766412 B2 JP5766412 B2 JP 5766412B2
Authority
JP
Japan
Prior art keywords
scanning
scanning line
potential
scanning lines
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010151475A
Other languages
Japanese (ja)
Other versions
JP2012014020A (en
Inventor
憲太 梶山
憲太 梶山
健 泉田
健 泉田
尚紀 徳田
尚紀 徳田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Japan Display Inc
Original Assignee
Canon Inc
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc, Japan Display Inc filed Critical Canon Inc
Priority to JP2010151475A priority Critical patent/JP5766412B2/en
Publication of JP2012014020A publication Critical patent/JP2012014020A/en
Application granted granted Critical
Publication of JP5766412B2 publication Critical patent/JP5766412B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Description

本発明は、n本の走査線によって構成される1又は複数の走査線グループを含む表示装置に関する。   The present invention relates to a display device including one or a plurality of scanning line groups configured by n scanning lines.

有機EL表示装置をはじめとする表示装置は、画像を表示する表示領域を有している。この表示領域は、複数の画素行を含んで構成されて、各画素行は複数の画素回路を含んで構成される。さらに表示装置は、各画素行に対応する複数の走査線と、各画素回路に映像信号を入力する複数の映像信号線とを有している。   Display devices such as organic EL display devices have a display area for displaying images. The display area includes a plurality of pixel rows, and each pixel row includes a plurality of pixel circuits. The display device further includes a plurality of scanning lines corresponding to each pixel row and a plurality of video signal lines for inputting a video signal to each pixel circuit.

各画素行には、それぞれ書込み期間が割り当てられて、各画素行に対応する走査線は、割り当てられた書込み期間のタイミングに合わせて走査信号を出力する。各走査線から出力される走査信号は、高電位および低電位をそれぞれ出力する2つの電源から電力が供給されることによって生成される。   Each pixel row is assigned an address period, and the scanning line corresponding to each pixel row outputs a scan signal in accordance with the timing of the assigned address period. The scanning signal output from each scanning line is generated by supplying power from two power sources that output a high potential and a low potential, respectively.

なお、特許文献1には、従来の画素回路と比べてコントラストを向上させ、かつ、電気光学素子の劣化を抑制することのできる表示装置が記載されている。また、図6は、従来の表示装置における画素回路の一例を示す図であり、図7は、図6に記載された画素回路の各走査信号線Gi,Wi,Ui,Riに入力される走査信号の一例を示すタイミングチャートである。特許文献1に開示されている表示装置では、画像を表示する表示領域内の各画素回路が同一の回路構造となっている。   Patent Document 1 describes a display device that can improve contrast as compared with a conventional pixel circuit and can suppress deterioration of an electro-optical element. FIG. 6 is a diagram illustrating an example of a pixel circuit in a conventional display device, and FIG. 7 is a diagram illustrating scanning input to each scanning signal line Gi, Wi, Ui, Ri of the pixel circuit illustrated in FIG. It is a timing chart which shows an example of a signal. In the display device disclosed in Patent Document 1, each pixel circuit in a display area for displaying an image has the same circuit structure.

国際公開WO2006/137295号公報International Publication WO2006 / 137295

ここで、走査信号を出力するための2つの電源の電源能力が不足する場合に、表示不良が生じることがある。   Here, when the power supply capability of the two power supplies for outputting the scanning signal is insufficient, a display defect may occur.

このような表示不良が生じるのは、例えば、所定の画素行の書込み期間と、当該書込み期間の直前の書込み期間とで、大部分の映像信号線から入力される映像信号が大きく変動する場合である。   Such a display defect occurs when, for example, a video signal input from most video signal lines varies greatly between a writing period of a predetermined pixel row and a writing period immediately before the writing period. is there.

映像信号線と走査線とが交差する部分には寄生容量が存在しており、映像信号線の電位の変動によって、当該映像信号線と交差する全走査線に対してかかる負荷が変動する。そしてさらに、大部分の映像信号線に印加される電位が大きく変動すると、全走査線の電位も大きく変動することになる。このような電位変動が生じた場合に電源能力が不足すると、前記所定の画素行における映像信号の入力中に走査線の電位が安定せず、当該所定の画素行の各画素回路に書き込まれる映像信号が変動して表示不良を発生させることとなる。   Parasitic capacitance is present at the intersection of the video signal line and the scanning line, and the load applied to all the scanning lines that intersect with the video signal line varies due to fluctuations in the potential of the video signal line. Furthermore, when the potential applied to most of the video signal lines varies greatly, the potentials of all the scanning lines also vary greatly. If the power supply capacity is insufficient when such potential fluctuation occurs, the potential of the scanning line is not stabilized during the input of the video signal in the predetermined pixel row, and the video written to each pixel circuit in the predetermined pixel row The signal fluctuates and a display defect occurs.

図8は、電源能力の不足に起因する表示不良が発生した例を示す図である。図8の例では、1行目の画素行から順番に書き込んで、白地の画面中央に黒の矩形を表示することを意図している。このため、1行目〜m−1行目までの画素行では映像信号が殆ど変動しない。しかし、m行目の画素行が書き込まれる際には、半数程度の映像信号線に印加される電位が大きく低下する。図8の例では、m行目における映像信号の入力中には、電源能力の不足により走査線の電位が安定せず、m行目の画素行全体で表示不良が発生している。   FIG. 8 is a diagram illustrating an example in which a display failure has occurred due to insufficient power supply capability. In the example of FIG. 8, writing is sequentially performed from the first pixel row, and a black rectangle is displayed at the center of the white screen. For this reason, the video signal hardly fluctuates in the pixel rows from the first row to the m−1th row. However, when the mth pixel row is written, the potential applied to about half of the video signal lines is greatly reduced. In the example of FIG. 8, during the input of the video signal in the m-th row, the potential of the scanning line is not stabilized due to insufficient power supply capability, and a display defect occurs in the entire m-th pixel row.

本発明は、走査線に電力を供給する電源の、電源能力不足によって生じる表示不良を防止した表示装置を提供することを目的とする。   SUMMARY OF THE INVENTION An object of the present invention is to provide a display device that prevents display defects caused by insufficient power supply capacity of a power supply that supplies power to scanning lines.

上記課題を解決するため、本発明に係る表示装置は、それぞれn本の走査線によって構成される1又は複数の走査線グループと、前記1又は複数の走査線グループに電力を供給する、高電位側及び低電位側の2つの電源と、それぞれ複数の画素回路によって構成されるn行の画素行と、を有する表示装置であって、前記1又は複数の走査線グループのそれぞれを構成するn本の走査線は、前記n行の画素行に一本ずつ関連づけられ、前記1又は複数の走査線グループのそれぞれは、前記各画素回路において互いに共通する制御を行うスイッチ素子と接続される走査線からなるグループであって、前記1又は複数の走査線グループのうち所定の1つの走査線グループにおいて、当該所定の1つの走査線グループに含まれるn本の走査線のうちの一部の走査線は、前記高電位側の電源による電位を出力することにより、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせ、残りの走査線は、前記低電位側の電源による電位を出力することにより、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせる、ことを特徴とする。   In order to solve the above problems, a display device according to the present invention includes one or more scanning line groups each including n scanning lines, and a high potential that supplies power to the one or more scanning line groups. Display device having two power supplies on the side and low potential side and n pixel rows each composed of a plurality of pixel circuits, each comprising n lines that constitute each of the one or more scanning line groups Each of the scanning lines is associated with each of the n pixel rows, and each of the one or more scanning line groups includes scanning lines connected to switching elements that perform common control in the pixel circuits. In the predetermined one scanning line group among the one or plural scanning line groups, of the n scanning lines included in the predetermined one scanning line group, The scanning line of the unit outputs the potential from the power source on the high potential side, thereby causing the switch elements to be connected to perform the common control, and the remaining scanning lines are potentials from the power source on the low potential side. Is output to cause each of the connected switch elements to perform the common control.

また、本発明に係る表示装置の一態様では、前記1又は複数の走査線グループは、1又は複数の第1走査線グループと、1又は複数の第2走査線グループと、1又は複数の第3走査線グループと、を含む複数の走査線グループであって、前記1又は複数の第1走査線グループのそれぞれにおいて、当該第1走査線グループに含まれるn本の走査線のうちの一部の走査線は、前記高電位側の電源による電位を出力することにより、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせ、残りの走査線は、前記低電位側の電源による電位を出力することにより、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせ、前記n行の画素行のそれぞれでは、当該画素行内の前記各画素回路に映像信号が入力されるために割り当てられる書込み期間以外の期間において、前記1又は複数の第2走査線グループに属する走査線から、前記低電位側の電源による電位が入力されるとともに、前記1又は複数の第3走査線グループに属する走査線から、前記高電位側の電源による電位が入力される、ことを特徴としてもよい。   In the display device according to the aspect of the invention, the one or more scanning line groups may include one or more first scanning line groups, one or more second scanning line groups, and one or more first scanning line groups. A plurality of scanning line groups, each of the one or more first scanning line groups, a part of the n scanning lines included in the first scanning line group. The scanning lines output the potential from the high-potential side power supply, thereby causing the switching elements to be connected to perform the common control, and the remaining scanning lines receive the potential from the low-potential side power supply. By outputting, each of the connected switch elements performs the common control, and in each of the n pixel rows, a video signal is input to each pixel circuit in the pixel row. In a period other than the write period, a potential from the power source on the low potential side is input from the scanning lines belonging to the one or more second scanning line groups and to the one or more third scanning line groups. A potential from the power source on the high potential side may be input from a scanning line to which the scanning line belongs.

また、本発明に係る表示装置の一態様では、前記第2走査線グループと前記第3走査線グループは、互いに等しいグループ数となる、ことを特徴としてもよい。   In the display device according to the aspect of the invention, the second scanning line group and the third scanning line group may have the same number of groups.

また、本発明に係る表示装置の一態様では、前記1又は複数の走査線グループは、3以上の奇数のグループ数であって、前記1又は複数の第1走査線グループは、1つのグループ数である、ことを特徴としてもよい。   In the display device according to the aspect of the invention, the one or more scanning line groups may have an odd number of groups of 3 or more, and the one or more first scanning line groups may have one group number. It may be characterized by that.

また、本発明に係る表示装置の一態様では、前記表示装置は、有機EL表示装置であって、前記n行の画素行を含んで表示領域が構成され、前記所定の1つの走査線グループを構成するn本の走査線に接続される前記スイッチ素子のそれぞれは、前記各画素回路が有する有機EL素子を発光させるか否かを制御する発光制御スイッチであり、前記表示領域が1フレームの画像を表示する1フレーム期間は、前記n行の画素行に映像信号を入力するためのn回の書込み期間と、前記表示領域における前記各画素回路の前記発光素子を消灯する非発光期間と、を有し、前記発光制御スイッチのそれぞれは、前記書込み期間終了後に前記発光素子を発光させ、前記非発光期間に前記発光素子を消灯させる、ことを特徴としてもよい。   Further, in one aspect of the display device according to the present invention, the display device is an organic EL display device, a display region is configured including the n pixel rows, and the predetermined one scanning line group is defined. Each of the switch elements connected to the n scanning lines that constitutes each is a light emission control switch that controls whether or not the organic EL element included in each pixel circuit emits light, and the display area is an image of one frame. One frame period for displaying the image signal includes n writing periods for inputting a video signal to the n pixel rows and a non-light emission period for turning off the light emitting elements of the pixel circuits in the display region. Each of the light emission control switches may cause the light emitting element to emit light after the writing period ends and turn off the light emitting element during the non-light emitting period.

また、本発明に係る表示装置の一態様では、前記一部の走査線は、前記低電位側の電源による電位を基準電位として前記高電位側の電源による電位に変化する信号を出力して、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせ、前記残りの一部の走査線は、前記高電位側の電源による電位を基準電位として前記低電位側の電源による電位に変化する信号を出力して、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせる、ことを特徴としてもよい。   In one embodiment of the display device according to the present invention, the part of the scanning lines outputs a signal that changes to a potential of the high-potential side power source using a potential of the low-potential side power source as a reference potential, Each of the switch elements to be connected performs the common control, and the remaining part of the scanning lines is a signal that changes to a potential by the low-potential side power source using a potential by the high-potential side power source as a reference potential. May be output to cause each of the connected switch elements to perform the common control.

また、本発明に係る表示装置の一態様では、前記一部の走査線に接続される前記スイッチ素子のそれぞれは、NMOS素子であって、前記高電位側の電源による電位によって当該NMOS素子はオン状態となり、前記低電位側の電源による電位によって当該NMOS素子はオフ状態となり、前記残りの一部の走査線に接続される前記スイッチ素子のそれぞれは、PMOS素子であって、前記高電位側の電源による電位によって当該PMOS素子はオフ状態となり、前記低電位側の電源による電位によって当該PMOS素子はオン状態となる、ことを特徴としてもよい。   In the display device according to the aspect of the invention, each of the switch elements connected to the part of the scanning lines is an NMOS element, and the NMOS element is turned on by a potential from the power source on the high potential side. The NMOS element is turned off by the potential of the low-potential-side power supply, and each of the switch elements connected to the remaining part of the scanning lines is a PMOS element, and the high-potential-side power supply The PMOS element may be turned off by the potential of the power supply, and the PMOS element may be turned on by the potential of the power supply on the low potential side.

また、本発明に係る表示装置の一態様では、前記一部の走査線は、前記n本のうちの半分の走査線であり、前記残りの走査線は、前記n本のうちの残りの半分の走査線である、ことを特徴としてもよい。   In the display device according to the aspect of the invention, the partial scanning lines may be half of the n scanning lines, and the remaining scanning lines may be the remaining half of the n scanning lines. The scanning line may be a feature.

また、本発明に係る表示装置の一態様では前記一部の走査線と、前記残りの走査線は、交互となるように前記n行の画素行に関連づけられる、ことを特徴としてもよい。   In one embodiment of the display device according to the present invention, the partial scanning lines and the remaining scanning lines may be associated with the n pixel rows so as to be alternated.

本発明によれば、走査線に電力を供給する電源の、電源能力不足によって生じる表示不良を防止した表示装置を提供できる。   ADVANTAGE OF THE INVENTION According to this invention, the display apparatus which prevented the display defect produced by the power supply capability shortage of the power supply which supplies electric power to a scanning line can be provided.

第1の本実施形態に係る表示装置のTFT基板上の様子を示す図である。It is a figure which shows the mode on the TFT substrate of the display apparatus which concerns on 1st this embodiment. 第1の実施形態における奇数行の画素行PL1が有する画素回路PX1を示す図である。3 is a diagram illustrating a pixel circuit PX1 included in an odd-numbered pixel row PL1 in the first embodiment. FIG. 第1の実施形態における偶数行の画素行PL2が有する画素回路PX2を示す図である。FIG. 3 is a diagram illustrating a pixel circuit PX2 included in an even-numbered pixel row PL2 in the first embodiment. 第1の実施形態における各走査線GA〜GCから出力される走査信号を示すタイミングチャートである。6 is a timing chart showing scanning signals output from scanning lines GA to GC in the first embodiment. 第2の実施形態における奇数行の画素行PL1が有する画素回路PX1を示す図である。It is a figure which shows pixel circuit PX1 which odd-numbered pixel row PL1 in 2nd Embodiment has. 第2の実施形態における偶数行の画素行PL2が有する画素回路PX2を示す図である。It is a figure which shows the pixel circuit PX2 which the pixel row PL2 of the even-numbered row in 2nd Embodiment has. 第2の実施形態における各走査線GA〜GDから出力される走査信号を示すタイミングチャートである。It is a timing chart which shows the scanning signal output from each scanning line GA-GD in 2nd Embodiment. 従来の表示装置における画素回路の一例を示す図である。It is a figure which shows an example of the pixel circuit in the conventional display apparatus. 図6に記載された画素回路の各走査信号線に入力される走査信号の一例を示すタイミングチャートである。7 is a timing chart illustrating an example of a scanning signal input to each scanning signal line of the pixel circuit illustrated in FIG. 6. 電源能力の不足に起因する表示不良が発生した例を示す図である。It is a figure which shows the example which the display defect resulting from the lack of power supply capability generate | occur | produced.

以下、本発明に係る各実施形態について、図面を用いて説明する。ただし、以下の説明において、各実施形態で同一の構成要素には同一符号を付し、同一構成要素の繰り返しの説明については省略する。本発明は、下記で説明する各実施形態における技術的思想を逸脱しない範囲内において適宜変更が可能であることはいうまでもない。   Embodiments according to the present invention will be described below with reference to the drawings. However, in the following description, the same reference numerals are given to the same components in the respective embodiments, and repeated descriptions of the same components will be omitted. It goes without saying that the present invention can be modified as appropriate without departing from the technical idea of each embodiment described below.

[第1の実施形態]
本実施形態に係る表示装置は、ガラス基板上に複数の有機EL素子が配列されたTFT基板と、当該TFT基板にシール材によって貼り合わされる封止基板とを含んで構成される有機EL表示装置である。
[First Embodiment]
The display device according to this embodiment includes an organic EL display device including a TFT substrate in which a plurality of organic EL elements are arranged on a glass substrate, and a sealing substrate bonded to the TFT substrate with a sealing material. It is.

図1は、本実施形態に係る表示装置のTFT基板上の様子を示す図である。同図で示すように、TFT基板上の表示領域DPは、複数の画素行PLを有しており、本実施形態の表示領域DPは、n行となる画素行PL1〜PLnを有している(本明細書において、nは1以上の整数である)。そして表示領域DP内には、複数の映像信号線DLが互いに間隔を置いて図中垂直方向に沿って敷設され、複数の第1走査線GAと、複数の第2走査線GBと、複数の第3走査線GCとが互いに間隔を置いて図中水平方向に沿って敷設される。また、同図で示すように、表示領域DPの周辺には、走査線駆動回路GDR及び映像信号線駆動回路DDRが実装される。   FIG. 1 is a diagram showing a state on the TFT substrate of the display device according to the present embodiment. As shown in the figure, the display region DP on the TFT substrate has a plurality of pixel rows PL, and the display region DP of the present embodiment has n pixel rows PL1 to PLn. (In the present specification, n is an integer of 1 or more). In the display area DP, a plurality of video signal lines DL are laid along the vertical direction in the figure at intervals, and a plurality of first scanning lines GA, a plurality of second scanning lines GB, and a plurality of The third scanning line GC is laid along the horizontal direction in the drawing at intervals. As shown in the figure, a scanning line driving circuit GDR and a video signal line driving circuit DDR are mounted around the display area DP.

そして、本実施形態では、n本の第1走査線GA1〜GAnと、n本の第2走査線GB1〜GBnと、n本の第3走査線GC1〜GCnが表示領域DPに敷設されており、各画素行PL1〜PLnに、これらが一本ずつ関連づけられる。具体的には、図1で示すように、第1走査線GAと、第2走査線GBと、第3走査線GCとが、各画素行に一本ずつ関連づけられる。   In the present embodiment, n first scanning lines GA1 to GAn, n second scanning lines GB1 to GBn, and n third scanning lines GC1 to GCn are laid in the display region DP. These are associated one by one with each of the pixel rows PL1 to PLn. Specifically, as shown in FIG. 1, the first scanning line GA, the second scanning line GB, and the third scanning line GC are associated with each pixel row one by one.

また、本実施形態における走査線駆動回路GDRは、各走査線にHレベルの電位を出力させるための電源(高電位側の電源)と、各走査線にLレベルの電位を出力するための電源(低電位側の電源)の2つの電源を有している。走査線駆動回路GDRは、当該2つの電源を用いることによって、画素行PL1〜PLnを選択する走査信号を各走査線に順番に出力させる。画素行の選択の際は、走査線駆動回路GDRは、当該画素行に関連づけられた第1〜3走査線GA〜GCにそれぞれ走査信号を出力させ、映像信号線駆動回路DDRは、選択される画素行に対応して各映像信号線DLに映像信号を出力させる。   Further, the scanning line driving circuit GDR in the present embodiment includes a power source (high potential side power source) for outputting an H level potential to each scanning line and a power source for outputting an L level potential to each scanning line. 2 power sources (low potential side power source). The scanning line driving circuit GDR outputs the scanning signals for selecting the pixel rows PL1 to PLn to each scanning line in turn by using the two power supplies. When selecting a pixel row, the scanning line driving circuit GDR outputs scanning signals to the first to third scanning lines GA to GC associated with the pixel row, respectively, and the video signal line driving circuit DDR is selected. A video signal is output to each video signal line DL corresponding to the pixel row.

そして特に、本実施形態では、各画素行PL1〜PLnのうち、奇数行の画素行PLは複数の画素回路PX1を有しており、偶数行の画素行PLは複数の画素回路PX2を有している。このため、表示領域DPでは、画素回路PX1と画素回路PX2が混在している。   In particular, in the present embodiment, among the pixel rows PL1 to PLn, the odd-numbered pixel row PL has a plurality of pixel circuits PX1, and the even-numbered pixel row PL has a plurality of pixel circuits PX2. ing. For this reason, the pixel circuit PX1 and the pixel circuit PX2 are mixed in the display area DP.

図2Aは、本実施形態における奇数行である画素行PL1が有する画素回路PX1を示す図であり、図2Bは、本実施形態における偶数行である画素行PL2が有する画素回路PX2を示す図である。同図で示されるように、画素回路PX1及び画素回路PX2は、有機EL素子Oledと、入力スイッチQ1a及びQ1bの一方と、リセットスイッチQ2と、発光制御スイッチQ3と、駆動スイッチQ4と、キャンセルコンデンサC1と、記憶コンデンサC2とを含んで構成される。これらの図で示されるように、第2走査線GBはリセットスイッチQ2のゲート電極と接続され、第3走査線GCは発光制御スイッチQ3のゲート電極と接続され、奇数行の第1走査線GAは入力スイッチQ1aのゲート電極と接続され、偶数行の第1走査線GAは入力スイッチQ1bのゲート電極と接続される。   FIG. 2A is a diagram illustrating a pixel circuit PX1 included in a pixel row PL1 that is an odd-numbered row in the present embodiment, and FIG. 2B is a diagram illustrating a pixel circuit PX2 included in a pixel row PL2 that is an even-numbered row in the present embodiment. is there. As shown in the figure, the pixel circuit PX1 and the pixel circuit PX2 include an organic EL element Oled, one of input switches Q1a and Q1b, a reset switch Q2, a light emission control switch Q3, a drive switch Q4, and a cancel capacitor. C1 and a storage capacitor C2. As shown in these drawings, the second scan line GB is connected to the gate electrode of the reset switch Q2, the third scan line GC is connected to the gate electrode of the light emission control switch Q3, and the odd-numbered first scan line GA is connected. Is connected to the gate electrode of the input switch Q1a, and the first scanning lines GA in the even rows are connected to the gate electrode of the input switch Q1b.

図2A及び図2Bに示すように、画素回路PX1及び画素回路PX2には、発光素子として有機EL素子Oledが設けられており、そのカソード端は共通電極に接続される。また、有機EL素子Oledのアノード端は、発光制御スイッチQ3の一端と接続されて、発光制御スイッチQ3の他端は、駆動スイッチQ4の一端と接続される。そしてさらに、駆動スイッチQ4の他端は電源線Voledに接続される。この電源線Voledは、表示領域DPにおいて映像信号線DLとほぼ平行に敷設されて、有機EL素子Oledに電流を供給する。   As shown in FIGS. 2A and 2B, each of the pixel circuit PX1 and the pixel circuit PX2 is provided with an organic EL element Oled as a light emitting element, and its cathode end is connected to a common electrode. The anode end of the organic EL element Oled is connected to one end of the light emission control switch Q3, and the other end of the light emission control switch Q3 is connected to one end of the drive switch Q4. Further, the other end of the drive switch Q4 is connected to the power supply line Voled. The power line Voled is laid substantially parallel to the video signal line DL in the display area DP and supplies a current to the organic EL element Oled.

また、発光制御スイッチQ3の他端と駆動スイッチQ4のゲート電極との間には、リセットスイッチQ2が接続される。駆動スイッチQ4の他端と駆動スイッチQ4のゲート電極との間には、記憶コンデンサC2が接続される。さらに、駆動スイッチQ4のゲート電極には、キャンセルコンデンサC1の一端も接続される。そして、キャンセルコンデンサC1の他端は、画素回路PX1では入力スイッチQ1aを介して映像信号線DLに接続され、画素回路PX2では入力スイッチQ1bを介して映像信号線DLに接続される。本実施形態では、第1走査線GA、第2走査線GB、第3走査線GCから、高電位側の電源によるHレベルの電位、および、低電位側の電源によるLレベルの電位の2つの電位レベルが入力されることによって、各走査線に接続されるスイッチ素子のオン/オフが切り替えられる。   A reset switch Q2 is connected between the other end of the light emission control switch Q3 and the gate electrode of the drive switch Q4. A storage capacitor C2 is connected between the other end of the drive switch Q4 and the gate electrode of the drive switch Q4. Furthermore, one end of a cancel capacitor C1 is also connected to the gate electrode of the drive switch Q4. The other end of the cancel capacitor C1 is connected to the video signal line DL via the input switch Q1a in the pixel circuit PX1, and is connected to the video signal line DL via the input switch Q1b in the pixel circuit PX2. In the present embodiment, the first scanning line GA, the second scanning line GB, and the third scanning line GC have two potentials: an H level potential by a high potential side power source and an L level potential by a low potential side power source. When the potential level is input, on / off of the switch element connected to each scanning line is switched.

ここで、奇数行の第1走査線GAに接続される入力スイッチQ1aが、Hレベルの電位の入力を受けて画素回路PX1において行う制御と、偶数行の第1走査線GAに接続される入力スイッチQ1bが、Lレベルの電位の入力を受けて画素回路PX2において行う制御は、互いに共通する。本実施形態では、具体的には、入力スイッチQ1aおよびQ1bは、映像信号線DLの電位をキャンセルコンデンサC1に伝達するための制御を行う。すなわち、第1走査線GA1〜GAnは、各画素回路において互いに共通する制御を行うスイッチ素子(入力スイッチQ1a又はQ1b)と接続される。そして本実施形態では、奇数行の入力スイッチQ1aは、高電位側の電源による電位が入力されるとON状態となるNMOS素子であり、偶数行の入力スイッチQ1bは、低電位側の電源による電位が入力されるとON状態となるPMOS素子となっている。   Here, the input switch Q1a connected to the odd-numbered first scanning lines GA receives the input of the H level potential and performs control in the pixel circuit PX1 and the input connected to the even-numbered first scanning lines GA. Controls performed by the switch Q1b in the pixel circuit PX2 upon receiving an L-level potential are common to each other. In the present embodiment, specifically, the input switches Q1a and Q1b perform control for transmitting the potential of the video signal line DL to the cancel capacitor C1. That is, the first scanning lines GA1 to GAn are connected to switch elements (input switches Q1a or Q1b) that perform common control in each pixel circuit. In this embodiment, the odd-numbered input switches Q1a are NMOS elements that are turned on when a potential from the high-potential side power supply is input, and the even-numbered input switches Q1b are the potentials from the low-potential side power supply. This is a PMOS element that is turned on when.

本実施形態の画素回路PX1及びPX2では、上述したように、第1走査線GAに接続されるスイッチ素子がPMOS素子とNMOS素子となっているが、入力スイッチQ1aとQ1bがそれぞれの画素回路において行う制御は互いに共通となるようにしている。このため、奇数行となる第1走査線GA1と偶数行となる第1走査線GA2とでは、走査信号として出力される電位が異なることとなる。以下においては、画素回路PX1及び画素回路PX2における制御についてさらに説明をするが、上述したような点を除いて、画素回路PX1と画素回路PX2は、略同様となる。したがって以下の説明では、画素回路PX1と同様になる点についての画素回路PX2の説明を省略しつつ、画素回路PX1を中心に説明をする。   In the pixel circuits PX1 and PX2 of the present embodiment, as described above, the switch elements connected to the first scanning line GA are PMOS elements and NMOS elements, but the input switches Q1a and Q1b are connected to the respective pixel circuits. The control to be performed is common to each other. For this reason, the potential output as the scanning signal is different between the first scanning line GA1 as an odd row and the first scanning line GA2 as an even row. In the following, the control in the pixel circuit PX1 and the pixel circuit PX2 will be further described, but the pixel circuit PX1 and the pixel circuit PX2 are substantially the same except for the points described above. Therefore, in the following description, the pixel circuit PX1 will be mainly described while omitting the description of the pixel circuit PX2 in terms of being the same as the pixel circuit PX1.

図3は、本実施形態における各走査線GA〜GCから出力される走査信号を示すタイミングチャートである。図3で示す書込み期間は、映像信号の入力のために各画素行に割り当てられる期間である。所定の画素行の書込み期間中には、当該所定の画素行に関連づけられた各走査線の走査信号の入力がそれぞれ開始し終了するようになっている。本実施形態の各走査線GA〜GCは、接続される画素行の書込み期間以外の期間には、Hレベルの電位及びLレベルの電位の二値の電位レベルのうちの一方の電位を基準電位として出力し、当該書込み期間内に、当該一方の電位から他方の電位の矩形波を走査信号として出力する。   FIG. 3 is a timing chart showing scanning signals output from the scanning lines GA to GC in the present embodiment. The writing period shown in FIG. 3 is a period assigned to each pixel row for inputting a video signal. During the writing period of a predetermined pixel row, the input of the scanning signal of each scanning line associated with the predetermined pixel row starts and ends. In the scanning lines GA to GC of this embodiment, during a period other than the writing period of the connected pixel row, one of the binary potential levels of the H level potential and the L level potential is set as a reference potential. And outputs a rectangular wave from the one potential to the other potential as a scanning signal within the writing period.

図3で示すように、まず、第3走査線GC1にオフ信号が出力されることにより発光制御スイッチQ3がオフになる。次に第1走査線GA1から走査信号が出力されることにより、入力スイッチQ1aがオンになると、さらに第2走査線GB1及び第3走査線GC1から走査信号が出力されて、リセットスイッチQ2がオン、発光制御スイッチQ3がオンになる。これにより、映像信号線DLに入力されている基準レベルの信号電圧がキャンセルコンデンサC1の一端に入力されるとともに、リセットスイッチQ2がオン状態になることで駆動スイッチQ4がダイオード接続され、さらに発光制御スイッチQ3がオンすることで有機EL素子Oledに電流が流れ、駆動スイッチQ4のゲートにプリチャージ電圧(駆動スイッチQ4がオンする電位)が印加される。その後、発光制御スイッチQ3がオフすると駆動スイッチQ4はドレイン側が開放されたダイオード接続となり、駆動スイッチQ4のゲート電圧は次第にしきい電圧Vthへと向かう。なお、リセットスイッチQ2は、画素回路PXに書き込まれた輝度情報をリセットするためのスイッチである。   As shown in FIG. 3, first, the emission control switch Q3 is turned off by outputting an off signal to the third scanning line GC1. Next, when the scanning signal is output from the first scanning line GA1 and the input switch Q1a is turned on, scanning signals are further output from the second scanning line GB1 and the third scanning line GC1, and the reset switch Q2 is turned on. The light emission control switch Q3 is turned on. As a result, the signal voltage of the reference level input to the video signal line DL is input to one end of the cancel capacitor C1, and when the reset switch Q2 is turned on, the drive switch Q4 is diode-connected, and the light emission control is performed. When the switch Q3 is turned on, a current flows through the organic EL element Oled, and a precharge voltage (a potential at which the drive switch Q4 is turned on) is applied to the gate of the drive switch Q4. Thereafter, when the light emission control switch Q3 is turned off, the drive switch Q4 becomes a diode connection whose drain side is opened, and the gate voltage of the drive switch Q4 gradually goes to the threshold voltage Vth. The reset switch Q2 is a switch for resetting the luminance information written in the pixel circuit PX.

その後、第2走査線GB1からの走査信号の出力が終了するとリセットスイッチQ2がオフ状態となり、キャンセルコンデンサC1の一端に駆動スイッチQ4のしきい電圧Vthが書き込まれる。そして、第2走査線GB1及び第3走査線GC1の走査信号の出力が終了後、第1走査線GA1の走査信号が出力されている間(入力スイッチQ1aがオン状態、リセットスイッチQ2がオフ状態、発光制御スイッチQ3がオフ状態の間)に、映像信号線DLから所与の輝度情報に応じた電圧レベルの映像信号が入力される。これによって、駆動スイッチQ4のゲート電圧は、リセット時の電圧を基準として映像信号線DLから入力される電圧レベルに応じた電圧だけ変化する。   Thereafter, when the output of the scanning signal from the second scanning line GB1 is completed, the reset switch Q2 is turned off, and the threshold voltage Vth of the drive switch Q4 is written to one end of the cancel capacitor C1. Then, after the output of the scanning signals of the second scanning line GB1 and the third scanning line GC1 is completed, the scanning signal of the first scanning line GA1 is being output (the input switch Q1a is in the on state and the reset switch Q2 is in the off state) When the light emission control switch Q3 is in an OFF state), a video signal having a voltage level corresponding to given luminance information is input from the video signal line DL. As a result, the gate voltage of the drive switch Q4 changes by a voltage corresponding to the voltage level input from the video signal line DL with reference to the voltage at the time of reset.

第1走査線GA1の走査信号の出力が終了すると、駆動スイッチQ4のゲート電圧はこの変化した電圧を維持することになり、記憶コンデンサC2に輝度情報に応じた電荷が蓄積された状態(すなわち、画素回路PX1に輝度情報が書き込まれた状態)になる。そして、発光制御スイッチQ3がオン状態になると、駆動スイッチQ4のゲート電圧の変化に伴って発光制御スイッチQ3を介して有機EL素子Oledに電流が流れるようになり、記憶コンデンサC2の輝度情報に応じて有機EL素子Oledが発光するようになる。   When the output of the scanning signal of the first scanning line GA1 is completed, the gate voltage of the drive switch Q4 maintains this changed voltage, and the state in which charges corresponding to the luminance information are accumulated in the storage capacitor C2 (that is, The luminance information is written in the pixel circuit PX1). When the light emission control switch Q3 is turned on, a current flows to the organic EL element Oled through the light emission control switch Q3 in accordance with the change in the gate voltage of the drive switch Q4, and according to the luminance information of the storage capacitor C2. Thus, the organic EL element Oled emits light.

以上のようにして、画素行PL1に割り当てられる書込み期間1が終了すると、画素行PL2以降に割り当てられる書込み期間(書込み期間2〜書込み期間n)が順番に開始する。図3のタイミングチャートは、表示領域DPが1画面の画像を表示する1フレーム期間の一部を示しており、書込み期間nの終了後は、表示領域DPの全体が発光して1画面の画像を表示する。そして特に図3では、上述したように、奇数行の画素行PLに関連づけられる第1走査線GAは、Lレベルの電位を基準電位としてHレベルの電位に変化する走査信号を出力し、偶数行の画素行PLに関連づけられる第1走査線GAは、Hレベルの電位を基準電位としてLレベルの電位に変化する走査信号を出力する。このようにして、奇数行の第1走査線GAおよび偶数行の第1走査線GAは、接続されるスイッチ素子(入力スイッチQ1aおよびQ1b)のそれぞれに、各画素回路において互いに共通する制御(キャンセルコンデンサC1に映像信号線DLの電位を伝達するための制御)をさせる。   As described above, when the writing period 1 assigned to the pixel row PL1 ends, the writing periods (writing period 2 to writing period n) assigned after the pixel row PL2 start in order. The timing chart of FIG. 3 shows a part of one frame period in which the display area DP displays an image of one screen. After the writing period n ends, the entire display area DP emits light and an image of one screen is displayed. Is displayed. In particular, in FIG. 3, as described above, the first scanning line GA associated with the odd-numbered pixel rows PL outputs a scanning signal that changes to an H-level potential using the L-level potential as a reference potential. The first scanning line GA associated with the pixel row PL outputs a scanning signal that changes to an L level potential using the H level potential as a reference potential. In this way, the odd-numbered first scanning lines GA and the even-numbered first scanning lines GA have control (cancellation) common to each of the switch elements (input switches Q1a and Q1b) connected to each other in each pixel circuit. The capacitor C1 is controlled to transmit the potential of the video signal line DL).

上記で説明したように、n本の第1走査線GA1〜GAnは、各画素回路において互いに共通となる制御をさせるスイッチ素子と接続され、当該n本の第1走査線GA1〜GAnには、Hレベルの電位を走査信号として出力する走査線と、走査線がLレベルの電位を走査信号として出力する走査線とが混在している。以下、本明細書では、まず、各画素回路において互いに共通となる制御をさせるスイッチ素子と接続されるn本の走査線を、走査線グループというものとする。そしてさらに、走査線グループを構成するn本の走査線のうちの一部の走査線が、高電位側の電源による電位を走査信号として出力する走査線であり、残りの走査線が低電位側の電源による電位を走査信号として出力する走査線であるものを、本明細書では、第1走査線グループというものとする。したがって本実施形態では、n本の第1走査線GA1〜GAnによって1つの第1走査線グループが構成される。   As described above, the n first scanning lines GA1 to GAn are connected to the switch elements that perform common control in the pixel circuits, and the n first scanning lines GA1 to GAn include A scanning line that outputs an H level potential as a scanning signal and a scanning line that outputs an L level potential as a scanning signal are mixed. Hereinafter, in this specification, first, n scanning lines connected to switch elements that perform common control in each pixel circuit are referred to as a scanning line group. Further, some of the n scanning lines constituting the scanning line group are scanning lines that output the potential from the power source on the high potential side as a scanning signal, and the remaining scanning lines are on the low potential side. In this specification, a scanning line that outputs a potential from the power source as a scanning signal is referred to as a first scanning line group. Therefore, in the present embodiment, one first scanning line group is configured by the n first scanning lines GA1 to GAn.

また、第2走査線GB1〜GBnも、各画素回路において共通する制御を行うリセットスイッチQ2と接続され、第3走査線GC1〜GCnも、各画素回路において共通する制御を行う発光制御スイッチQ3と接続される。本実施形態では、各第2走査線GB1〜GBnに接続されるリセットスイッチQ2、および、各第3走査線GC1〜GCnに接続される発光制御スイッチQ3は、奇数行と偶数行とに関わらず、NMOS素子である。   The second scan lines GB1 to GBn are also connected to a reset switch Q2 that performs common control in each pixel circuit, and the third scan lines GC1 to GCn are also connected to a light emission control switch Q3 that performs common control in each pixel circuit. Connected. In the present embodiment, the reset switch Q2 connected to each of the second scanning lines GB1 to GBn and the light emission control switch Q3 connected to each of the third scanning lines GC1 to GCn are independent of odd rows and even rows. , An NMOS device.

また本明細書では、走査線グループを構成するn本の走査線のそれぞれが、書込み期間以外の期間に低電位側の電源による電位を基準電位として出力する走査線であるものを、第2走査線グループというものとする。さらに、走査線グループを構成するn本の走査線のそれぞれが、書込み期間以外の期間に高電位側の電源による電位を基準電位として出力する走査線であるものを、第3走査線グループというものとする。したがって本実施形態では、n本の第2走査線GB1〜GBnによって第2走査線グループが構成され、n本の第3走査線GC1〜GCnによって第3走査線グループが構成される。   Further, in this specification, each of the n scanning lines constituting the scanning line group is a scanning line that outputs a potential from a power source on the low potential side as a reference potential in a period other than the writing period. It is called a line group. Further, each of the n scanning lines constituting the scanning line group is a scanning line that outputs the potential from the power source on the high potential side as a reference potential in a period other than the writing period, which is called a third scanning line group. And Therefore, in the present embodiment, the second scanning line group is configured by the n second scanning lines GB1 to GBn, and the third scanning line group is configured by the n third scanning lines GC1 to GCn.

そして、本実施形態では、第1走査線GAの走査信号の出力に用いられる電源が、偶数行と奇数行とで異なっており、第1走査線GA1〜GAnに電力を供給するための電源が分散されるようになっている。具体的には、奇数行では、その書込み期間以外の期間に第1走査線GAからLレベルの電位が出力されて、偶数行では、その書込み期間以外の期間に第1走査線GAからHレベルの電位が出力される。これにより、図3で示すように、1フレーム期間内の所定のタイミングにおいて、第1走査線GA1〜GAnの出力に用いられる電源が分散されるようになっている。このようにして、第1走査線GA1〜GAnに電力を供給するための電源が2つのうちの一方に偏るのが改善されて、電源能力不足によって生じる表示不良が発生しにくくなる。   In this embodiment, the power source used for outputting the scanning signal of the first scanning line GA is different between the even-numbered row and the odd-numbered row, and the power source for supplying power to the first scanning lines GA1 to GAn is used. To be distributed. Specifically, in an odd row, an L level potential is output from the first scanning line GA in a period other than the writing period, and in an even row, the first scanning line GA outputs an H level in a period other than the writing period. Is output. As a result, as shown in FIG. 3, the power used for the output of the first scanning lines GA1 to GAn is distributed at a predetermined timing within one frame period. In this way, it is improved that the power source for supplying power to the first scanning lines GA1 to GAn is biased to one of the two, and display defects caused by insufficient power source capability are less likely to occur.

また、図3で示すように、第2走査線グループに属する各第2走査線GB1〜GBnは、それぞれの書込み期間以外では、低電位側の電源によるLレベルの電位を接続される画素行に入力し、第3走査線グループに属する各第3走査線GC1〜GCnは、それぞれの書込み期間以外では、高電位側の電源によるHレベルの電位を接続される画素行に入力する。これにより、第2走査線グループの出力に用いられる電源と、第3走査線グループの各走査線の出力に用いられる電源とが、1フレーム期間内の所定のタイミングにおいて、分散されるようになっている。このようにすることで、電源能力不足による表示不良がさらに発生しにくくなる。   Further, as shown in FIG. 3, each of the second scanning lines GB1 to GBn belonging to the second scanning line group is connected to a pixel row to which an L-level potential by a low-potential-side power supply is connected, except during each writing period. Each of the third scanning lines GC1 to GCn belonging to the third scanning line group inputs an H level potential from the power source on the high potential side to the connected pixel row, except during each writing period. As a result, the power source used for the output of the second scanning line group and the power source used for the output of each scanning line of the third scanning line group are distributed at a predetermined timing within one frame period. ing. By doing so, display defects due to insufficient power supply capability are further less likely to occur.

なお、本実施形態のように、走査線グループのグループ数が奇数となる場合には、そのうちのひとつの走査線グループを、第1走査線グループとし、残りの半分ずつを第2走査線グループと第3走査線グループにすることで、電力を供給するための電源がさらに効率的に分散される。   When the number of scanning line groups is an odd number as in this embodiment, one of the scanning line groups is set as the first scanning line group, and the other half is set as the second scanning line group. By using the third scanning line group, the power source for supplying power is more efficiently distributed.

なお、本実施形態では、第1走査線GA1〜GAnにおける走査線によって1つの第1走査線グループが構成されて、Hレベルの電位を走査信号として出力する走査線と、Lレベルの電位を走査信号として出力する走査線とが混在している。また、第1走査線GA1〜GAn、第2走査線GB1〜GBn、第3走査線GC1〜GCnによって、3つの第1走査線グループが構成されるようにしてもよい。   In the present embodiment, one scanning line group is configured by the scanning lines in the first scanning lines GA1 to GAn, and scanning lines that output an H level potential as a scanning signal and scanning an L level potential are performed. Scanning lines that are output as signals are mixed. Further, three first scanning line groups may be configured by the first scanning lines GA1 to GAn, the second scanning lines GB1 to GBn, and the third scanning lines GC1 to GCn.

[第2の実施形態]
次に、本発明に係る第2の実施形態の表示装置について説明をする。第2の実施形態に係る表示装置は、第1の実施形態に係る表示装置と同様に有機EL表示装置であるが、表示領域DPでは、さらに複数の第4走査線GDが他の走査線と同様に敷設される。以下の説明では、第2の実施形態に係る表示装置について、第1の実施形態に係る表示装置との差異がある部分を中心にして説明し、第1の実施形態と同様となる部分については説明を省略する。
[Second Embodiment]
Next, a display device according to a second embodiment of the present invention will be described. The display device according to the second embodiment is an organic EL display device similarly to the display device according to the first embodiment. However, in the display region DP, a plurality of fourth scan lines GD are further separated from other scan lines. It is laid similarly. In the following description, the display device according to the second embodiment will be described with a focus on portions that are different from the display device according to the first embodiment, and portions that are the same as those of the first embodiment will be described. Description is omitted.

図4Aは、第2の実施形態における奇数行の画素行PLが有する画素回路PX1を示す図であり、図4Bは、第2の実施形態における偶数行の画素行PLが有する画素回路PX2を示す図である。同図で示すように、まず、画素回路PX1及びPX2は、プリチャージスイッチQ5を含んでおり、プリチャージスイッチQ5のゲート電極が第4走査線GDと接続される点で、第1の実施形態とは異なる。このプリチャージスイッチQ5は、駆動スイッチQ4の一端と映像信号線DLとの間に接続される。また、奇数行では、第3走査線GCが、発光制御スイッチQ3aのゲート電極と接続され、偶数行では、第3走査線GCが、発光制御スイッチQ3bのゲート電極と接続される点で、第2の実施形態は第1の実施形態と異なる。   FIG. 4A is a diagram illustrating the pixel circuit PX1 included in the odd-numbered pixel row PL in the second embodiment, and FIG. 4B illustrates the pixel circuit PX2 included in the even-numbered pixel row PL in the second embodiment. FIG. As shown in the drawing, first, the pixel circuits PX1 and PX2 include a precharge switch Q5, and the gate electrode of the precharge switch Q5 is connected to the fourth scanning line GD in the first embodiment. Is different. The precharge switch Q5 is connected between one end of the drive switch Q4 and the video signal line DL. In the odd rows, the third scan line GC is connected to the gate electrode of the light emission control switch Q3a, and in the even rows, the third scan line GC is connected to the gate electrode of the light emission control switch Q3b. The second embodiment is different from the first embodiment.

すなわち、第2の実施形態では、n本の第1走査線GA1〜GAnと、n本の第3走査線GC1〜GCnとによって、2つの第1走査線グループが構成される。そして、n本の第2走査線GB1〜GBnによって、1つの第2走査線グループが構成され、n本の第4走査線GD1〜GDnによって、1つの第3走査線グループが構成される。   That is, in the second embodiment, two first scan line groups are configured by the n first scan lines GA1 to GAn and the n third scan lines GC1 to GCn. The n second scanning lines GB1 to GBn constitute one second scanning line group, and the n fourth scanning lines GD1 to GDn constitute one third scanning line group.

ここで、第2の実施形態では、奇数行の発光制御スイッチQ3aは、高電位側の電源による電位が入力されるとON状態となるNMOS素子であり、偶数行の発光制御スイッチQ3bは、低電位側の電源による電位が入力されるとON状態となるPMOS素子となっている。また、プリチャージスイッチQ5は、奇数行と偶数行とに関わらず、低電位側の電源による電位が入力されるとON状態となるPMOS素子になっている。   Here, in the second embodiment, the odd-numbered light emission control switches Q3a are NMOS elements that are turned on when a potential from the power source on the high potential side is input, and the even-numbered light emission control switches Q3b are low. The PMOS element is turned on when a potential from the power supply on the potential side is input. In addition, the precharge switch Q5 is a PMOS element that is turned on when a potential from the power source on the low potential side is input regardless of the odd-numbered row and the even-numbered row.

図5は、第2の実施形態における各走査線GA〜GDから出力される走査信号を示すタイミングチャートである。第2の実施形態では、全画素行の書込み期間終了後、全画素行共通に非発光期間が割り当てられている。   FIG. 5 is a timing chart showing scanning signals output from the scanning lines GA to GD in the second embodiment. In the second embodiment, a non-light emission period is assigned to all pixel rows after the writing period of all pixel rows is completed.

図5で示すように、まず、第3走査線GC1からの走査信号が出力されることにより、発光制御スイッチQ3aがオフになる。次に、第1走査線GA1から走査信号が出されることにより、入力スイッチQ1aがオンになると、さらに第4走査線GD1及び第2走査線GB1から走査信号が出力されて、プリチャージスイッチQ5がオン、リセットスイッチQ2がオンになる。これにより、映像信号線DLに入力されている基準レベルの信号電圧がキャンセルコンデンサC1の一端に入力されるとともに、リセットスイッチQ2がオン状態になることで駆動スイッチQ4がダイオード接続され、電源線Voledから駆動スイッチQ4とプリチャージスイッチQ5を介して映像信号線DLに電流が流れる。そしてこの時、駆動スイッチQ4のゲートにプリチャージ電圧(駆動スイッチQ4がオンする電位)が印加される。その後、プリチャージスイッチQ5がオフすると駆動スイッチQ4はドレイン側が開放されたダイオード接続となり、駆動スイッチQ4のゲート電圧は次第にしきい電圧Vthへと向かう。   As shown in FIG. 5, first, the light emission control switch Q3a is turned off by outputting a scanning signal from the third scanning line GC1. Next, when the scanning signal is output from the first scanning line GA1 and the input switch Q1a is turned on, scanning signals are further output from the fourth scanning line GD1 and the second scanning line GB1, and the precharge switch Q5 is turned on. The on / reset switch Q2 is turned on. As a result, the signal voltage of the reference level input to the video signal line DL is input to one end of the cancel capacitor C1, and the drive switch Q4 is diode-connected by turning on the reset switch Q2, and the power line Voled Current flows through the drive switch Q4 and the precharge switch Q5 to the video signal line DL. At this time, a precharge voltage (a potential at which the drive switch Q4 is turned on) is applied to the gate of the drive switch Q4. Thereafter, when the precharge switch Q5 is turned off, the drive switch Q4 becomes a diode connection with its drain side open, and the gate voltage of the drive switch Q4 gradually goes to the threshold voltage Vth.

その後、第2走査線GB1の走査信号が終了すると、リセットスイッチQ2がオフ状態となり、キャンセルコンデンサC1の一端に駆動スイッチQ4のしきい電圧Vthが書き込まれる。そして、第1走査線GA1の走査信号が出力されている間に、映像信号線DLから所与の輝度情報に応じた電圧レベルの映像信号が入力される。これによって、駆動スイッチQ4のゲート電圧は、リセット時の電圧を基準として映像信号線DLから入力される電圧レベルに応じた電圧だけ変化する。駆動スイッチQ4のゲート電圧はこの変化した電圧を維持することになり、記憶コンデンサC2に輝度情報に応じた電荷が蓄積された状態(すなわち、画素回路PX1に輝度情報が書き込まれた状態)になる。   Thereafter, when the scanning signal of the second scanning line GB1 is finished, the reset switch Q2 is turned off, and the threshold voltage Vth of the driving switch Q4 is written to one end of the cancel capacitor C1. While the scanning signal of the first scanning line GA1 is being output, a video signal having a voltage level corresponding to given luminance information is input from the video signal line DL. As a result, the gate voltage of the drive switch Q4 changes by a voltage corresponding to the voltage level input from the video signal line DL with reference to the voltage at the time of reset. The gate voltage of the drive switch Q4 maintains this changed voltage, and the storage capacitor C2 is in a state where charges corresponding to the luminance information are accumulated (that is, the luminance information is written in the pixel circuit PX1). .

第1走査線GA1の走査信号の出力が終了し、第3走査線GC1の走査信号の出力が終了して発光制御スイッチQ3aがオン状態になると、発光制御スイッチQ3を介して有機EL素子Oledに電流が流れるようになり、記憶コンデンサC2の輝度情報に応じて有機EL素子Oledが発光するようになる。   When the output of the scanning signal of the first scanning line GA1 is finished and the output of the scanning signal of the third scanning line GC1 is finished and the light emission control switch Q3a is turned on, the light emission control switch Q3 is connected to the organic EL element Oled. A current flows, and the organic EL element Oled emits light according to the luminance information of the storage capacitor C2.

以上のようにして、画素行PL1に割り当てられる書込み期間1が終了すると、画素行PL2以降に割り当てられる書込み期間(書込み期間2〜書込み期間n)が順番に開始する。そして、書込み期間nの終了後には、表示領域DPの全体が発光して画像を表示し、さらに、全画素行PLに共通して非発光期間が割り当てられる。この非発光期間では、奇数行の発光制御スイッチQ3a及び偶数行の発光制御スイッチQ3bは、オフ状態となって、表示領域DPにおける各有機EL素子Oledを消灯させるように制御する。非発光期間の後、奇数行の発光制御スイッチQ3a及び偶数行の発光制御スイッチQ3bは、再びオン状態となって、表示領域DPにおける各有機EL素子Oledを発光させるように制御する。   As described above, when the writing period 1 assigned to the pixel row PL1 ends, the writing periods (writing period 2 to writing period n) assigned after the pixel row PL2 start in order. After the end of the writing period n, the entire display area DP emits light to display an image, and a non-emission period is assigned to all the pixel rows PL. In this non-light-emission period, the odd-numbered light emission control switches Q3a and the even-numbered light emission control switches Q3b are turned off, and are controlled to turn off each organic EL element Oled in the display region DP. After the non-light emission period, the odd-numbered light emission control switches Q3a and the even-numbered light emission control switches Q3b are turned on again to control each organic EL element Oled in the display region DP to emit light.

特に図5では、上述したように、奇数行の画素行PLに関連付けられる第3走査線GCは、Hレベルの電位を基準電位としてLレベルの電位に変化する走査信号を出力し、偶数行の画素行PLに関連づけられる第3走査線GCは、Lレベルの電位を基準電位としてHレベルの電位に変化する走査信号を出力する。このようにして、奇数行の第3走査線GCおよび偶数行の第3走査線GCは、接続されるスイッチ素子のそれぞれに、各画素回路において互いに共通する制御をさせる。   In particular, in FIG. 5, as described above, the third scanning line GC associated with the odd-numbered pixel rows PL outputs a scanning signal that changes to an L-level potential using the H-level potential as a reference potential, and The third scanning line GC associated with the pixel row PL outputs a scanning signal that changes to an H level potential using the L level potential as a reference potential. In this way, the odd-numbered third scanning lines GC and the even-numbered third scanning lines GC cause each of the connected switch elements to perform control common to each pixel circuit.

第2の実施形態のように、1フレーム期間において非発光期間を表示装置が有する場合には、有機EL素子Oledを発光させるか否かを制御する各発光制御スイッチに接続されるn本の第3走査線GCを1つの第1走査線グループにする。本実施形態では、具体的には、奇数行の第3走査線GCは、Hレベルの電位を基準電位としてLレベルの電位に変化する走査信号を出力し、偶数行の第3走査線GCは、Lレベルの電位を基準電位としてHレベルの電位に変化する走査信号を出力するようにする。このようにすることで、非発光期間においても、第3走査線GC1〜GCnに電力を供給するための電源が分散される。   As in the second embodiment, when the display device has a non-light emission period in one frame period, the n number of light emission control switches connected to each light emission control switch for controlling whether or not the organic EL element Oled emits light. The three scanning lines GC are made into one first scanning line group. Specifically, in the present embodiment, the odd-numbered third scanning lines GC output a scanning signal that changes to an L-level potential using the H-level potential as a reference potential, and the even-numbered third scanning lines GC The scanning signal that changes to the H level potential is output using the L level potential as the reference potential. By doing in this way, the power source for supplying electric power to the third scanning lines GC1 to GCn is dispersed even in the non-light emitting period.

なお、第2の実施形態に係る表示装置では、走査線グループのグループ数は偶数であって、2つの第1走査線グループと、1つの第2走査線グループと、1つの第3走査線グループとを有している。そして、第1走査線グループのうちの1つを第3走査線GC1〜GCnのn本の走査線によって構成し、非発光期間においても電源を分散させるようにしている。ここで、第2の実施形態では、もう一つの第1走査線グループを、第1走査線GA1〜GAnとしているが、第1走査線GA1〜GAnの代わりに、第2走査線GB1〜GBや第4走査線GD1〜GDnを第1走査線グループとしてもよい。   In the display device according to the second embodiment, the number of scanning line groups is an even number, and two first scanning line groups, one second scanning line group, and one third scanning line group. And have. Then, one of the first scanning line groups is constituted by n scanning lines of the third scanning lines GC1 to GCn, and the power is distributed even in the non-light emitting period. Here, in the second embodiment, another first scanning line group is the first scanning lines GA1 to GAn, but instead of the first scanning lines GA1 to GAn, the second scanning lines GB1 to GB or The fourth scanning lines GD1 to GDn may be a first scanning line group.

なお、上記各実施形態の第1走査線グループでは、奇数行と偶数行において、Hレベルの電位を走査信号として出力する走査線と、Lレベルの電位を走査信号として出力する走査線とが半分ずつ混在している。上記各実施形態のように、半分ずつ混在するのが望ましい。しかし、第1走査線グループのn本の走査線の一部となる一本以上の走査線が、Hレベルの電位を走査信号として出力し、残りの走査線が、Lレベルの電位を走査信号として出力するようにしても、n本の走査線の全てが一方の電位を走査信号として出力する場合に比して、電力を供給するための電源の偏りが改善される。   In the first scanning line group of each of the embodiments described above, the odd-numbered and even-numbered rows have half the number of scanning lines that output an H level potential as a scanning signal and the number of scanning lines that output an L level potential as a scanning signal. They are mixed together. As in each of the above embodiments, it is desirable to mix half by half. However, one or more scanning lines that are part of the n scanning lines of the first scanning line group output an H level potential as a scanning signal, and the remaining scanning lines output an L level potential as a scanning signal. Even when all the n scanning lines output one potential as a scanning signal, the bias of the power source for supplying power is improved.

なお、第2の実施形態に係る表示装置では、2つの第1走査線グループが存在し、偶数行の画素行には、Hレベルの電位を走査信号として出力する第1走査線GAと、Lレベルの電位を走査信号として出力する第3走査線GCとが関連づけられ、奇数行の画素行には、Lレベルの電位を走査信号として出力する第1走査線GAと、Hレベルの電位を走査信号として出力する第3走査線GCとが関連づけられる。しかし、1つの第1走査線グループにおける前記一部の走査線と前記残りの走査線と、他の第1走査線グループにおける前記一部の走査線と前記残りの走査線とは、互いに独立となるように各画素行に関連づけられて良い。   In the display device according to the second embodiment, there are two first scanning line groups, and even-numbered pixel rows have a first scanning line GA that outputs an H level potential as a scanning signal, and L A third scanning line GC that outputs a level potential as a scanning signal is associated, and an odd-numbered pixel row is scanned with a first scanning line GA that outputs an L level potential as a scanning signal and an H level potential. The third scanning line GC that is output as a signal is associated with the third scanning line GC. However, the partial scanning lines and the remaining scanning lines in one first scanning line group, and the partial scanning lines and the remaining scanning lines in another first scanning line group are independent of each other. It may be associated with each pixel row.

また、上記各実施形態の第1走査線グループは、奇数行と偶数行において、Hレベルの電位を走査信号として出力する走査線と、Lレベルの電位を走査信号として出力する走査線とが交互に混在している。表示画像の画質を向上させるためにも、交互に混在するのが望ましいが、例えば、表示領域DPの上側の一部分の走査線がHレベルの電位を走査信号として出力する走査線であって、下側の残りの部分の走査線がLレベルの電位を走査信号として出力する走査線であっても、電力を供給するための電源の偏りが改善される。   In the first scanning line group of each of the above embodiments, the scanning lines that output the H level potential as the scanning signal and the scanning lines that output the L level potential as the scanning signal alternately in the odd and even rows. Are mixed. In order to improve the image quality of the display image, it is desirable to mix them alternately. For example, a part of the scanning line on the upper side of the display area DP is a scanning line that outputs an H level potential as a scanning signal. Even if the remaining scanning line on the side is a scanning line that outputs an L-level potential as a scanning signal, the bias of the power supply for supplying power is improved.

また、NMOSとPMOSとで同じチャネル幅チャネル長ではソース電圧によってオン状態(オン抵抗)が異なるため、同じオン状態となるようにチャネル幅チャネル長を変えても良い。具体的には図4A図4Bの発光制御スイッチQ3aとQ3bについて、NMOSの場合W/L=4/4μm、PMOSの場合W/L=8/4μmのようにする。   Further, since the on state (on resistance) differs depending on the source voltage at the same channel width channel length between the NMOS and the PMOS, the channel width channel length may be changed so as to be the same on state. Specifically, the light emission control switches Q3a and Q3b in FIGS. 4A and 4B are set such that W / L = 4/4 μm in the case of NMOS and W / L = 8/4 μm in the case of PMOS.

なお、本実施形態では、各走査線グループの走査線が、書込み期間に出力する走査信号は、矩形波の信号となっている。しかし、矩形波以外の他の波形の信号であっても、当該走査線に接続されるスイッチ素子を各画素回路において共通に駆動させることができる信号であればよい。   In the present embodiment, the scanning signal output by the scanning lines of each scanning line group during the writing period is a rectangular wave signal. However, even a signal having a waveform other than the rectangular wave may be a signal that can drive the switch element connected to the scanning line in common in each pixel circuit.

なお、上記の各実施形態では、有機EL表示装置を表示装置の一例として説明したが、液晶表示装置等の他の表示装置であってもよい。   In each of the above embodiments, the organic EL display device has been described as an example of a display device, but other display devices such as a liquid crystal display device may be used.

DDR 映像信号線駆動回路、GDR 走査線駆動回路、DL 映像信号線、GA1〜GAn 第1走査線、GB1〜GBn 第2走査線、GC1〜GCn 第3走査線、GD1〜GDn 第4走査線、PL1〜PLn 画素行、PX1,PX2 画素回路、Voled 電源線、Oled 有機EL素子、Q1a、Q1b 入力スイッチ、Q2 リセットスイッチ、Q3,Q3a,Q3b 発光制御スイッチ、Q4 駆動スイッチ、Q5 プリチャージスイッチ、C1 キャンセルコンデンサ、C2 記憶コンデンサ。   DDR video signal line drive circuit, GDR scan line drive circuit, DL video signal line, GA1 to GAn first scan line, GB1 to GBn second scan line, GC1 to GCn third scan line, GD1 to GDn fourth scan line, PL1-PLn pixel row, PX1, PX2 pixel circuit, Voled power line, Old organic EL element, Q1a, Q1b input switch, Q2 reset switch, Q3, Q3a, Q3b light emission control switch, Q4 drive switch, Q5 precharge switch, C1 Cancel capacitor, C2 memory capacitor.

Claims (8)

それぞれn本の走査線によって構成される1又は複数の走査線グループと、
前記1又は複数の走査線グループに電力を供給する、高電位側及び低電位側の2つの電源と、
それぞれ複数の画素回路によって構成されるn行の画素行と、を有する表示装置であって、
前記1又は複数の走査線グループのそれぞれを構成するn本の走査線は、前記n行の画素行に一本ずつ関連づけられ、
前記1又は複数の走査線グループのそれぞれは、前記各画素回路において互いに共通する制御を行うスイッチ素子のオンとオフを切り替える電極と接続される走査線からなるグループであって、
前記1又は複数の走査線グループのうち所定の1つの走査線グループにおいて、当該所定の1つの走査線グループに含まれるn本の走査線のうちの一部の走査線は、前記高電位側の電源による電位を出力することにより、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせ、残りの走査線は、前記低電位側の電源による電位を出力することにより、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせ、
前記所定の1つの走査線グループにおける走査線のそれぞれは、1つの画素行のみに信号を出力し、
前記1又は複数の走査線グループは、複数の走査線グループであって、当該複数の走査線グループには、1又は複数の第1走査線グループと、1又は複数の第2走査線グループと、1又は複数の第3走査線グループと、が含まれ、
各画素回路において、前記第1走査線グループに属する走査線と、前記第2走査線グループに属する走査線と、前記第3走査線グループに属する走査線は、それぞれ異なるスイッチ素子のオンとオフを切り替える電極と接続され、かつ、
前記1又は複数の第1走査線グループのそれぞれにおいて、当該第1走査線グループに含まれるn本の走査線のうちの一部の走査線は、前記高電位側の電源による電位を出力することにより、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせ、残りの走査線は、前記低電位側の電源による電位を出力することにより、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせ、
前記n行の画素行のそれぞれでは、当該画素行内の前記各画素回路に映像信号が入力されるために割り当てられる書込み期間以外の期間において、前記1又は複数の第2走査線グループに属する走査線から、前記低電位側の電源による電位が入力されるとともに、前記1又は複数の第3走査線グループに属する走査線から、前記高電位側の電源による電位が入力される、
ことを特徴とする表示装置。
One or more scan line groups each consisting of n scan lines;
Two power supplies on the high potential side and the low potential side for supplying power to the one or more scanning line groups;
A display device having n pixel rows each composed of a plurality of pixel circuits,
N scanning lines constituting each of the one or more scanning line groups are associated one by one with the n pixel rows,
Each of the one or more scanning line groups is a group consisting of scanning lines connected to electrodes for switching on and off switching elements that perform common control in each pixel circuit,
In one predetermined scanning line group among the one or more scanning line groups, some of the n scanning lines included in the predetermined one scanning line group are on the high potential side. By outputting the potential by the power supply, the switch elements to be connected are controlled in common, and the remaining scanning lines are connected by outputting the potential by the power supply on the low potential side. Let each of the elements perform the common control,
Each of the scanning lines in the predetermined scanning line group outputs a signal to only one pixel row ,
The one or more scanning line groups are a plurality of scanning line groups, and the plurality of scanning line groups include one or more first scanning line groups, one or more second scanning line groups, One or more third scan line groups, and
In each pixel circuit, the scanning lines belonging to the first scanning line group, the scanning lines belonging to the second scanning line group, and the scanning lines belonging to the third scanning line group respectively turn on and off different switch elements. Connected to the electrode to be switched, and
In each of the one or more first scanning line groups, some of the n scanning lines included in the first scanning line group output a potential from the power source on the high potential side. Therefore, each of the switch elements to be connected performs the common control, and the remaining scanning lines output the potential from the power source on the low potential side, thereby causing the common to each of the switch elements to be connected. Let control
In each of the n pixel rows, the scanning lines belonging to the one or more second scanning line groups in a period other than an address period assigned for inputting a video signal to each pixel circuit in the pixel row. In addition, a potential from the power source on the low potential side is input, and a potential from the power source on the high potential side is input from a scanning line belonging to the one or a plurality of third scanning line groups.
A display device characterized by that.
請求項に記載された表示装置であって、
前記n行の画素行のそれぞれにおいて、前記1又は複数の第2走査線グループに属する走査線の本数と前記1又は複数の第3走査線グループに属する走査線の本数は、等しい、
ことを特徴とする表示装置。
The display device according to claim 1 ,
In each of the n pixel rows, the number of scanning lines belonging to the one or more second scanning line groups is equal to the number of scanning lines belonging to the one or more third scanning line groups.
A display device characterized by that.
請求項に記載された表示装置であって、
前記n行の画素行のそれぞれにおいて、前記1又は複数の第1走査線グループに属する走査線の本数と、前記1又は複数の第2走査線グループに属する走査線の本数と、前記1又は複数の第3走査線グループに属する走査線の本数の合計は、奇数であって、
前記n行の画素行のそれぞれにおいて、前記第1走査線グループに属する走査線の本数は1本である、
ことを特徴とする表示装置。
A display device according to claim 2 ,
In each of the n pixel rows, the number of scanning lines belonging to the one or more first scanning line groups, the number of scanning lines belonging to the one or more second scanning line groups, and the one or more The total number of scanning lines belonging to the third scanning line group is an odd number,
In each of the n pixel rows, the number of scanning lines belonging to the first scanning line group is one.
A display device characterized by that.
請求項1に記載された表示装置において、
前記表示装置は、有機EL表示装置であって、
前記n行の画素行を含んで表示領域が構成され、
前記所定の1つの走査線グループを構成するn本の走査線に接続される前記スイッチ素子のそれぞれは、前記各画素回路が有する有機EL素子を発光させるか否かを制御する発光制御スイッチであり、
前記表示領域が1フレームの画像を表示する1フレーム期間は、前記n行の画素行に映像信号を入力するためのn回の書込み期間と、前記表示領域における前記各画素回路の前記発光素子を消灯する非発光期間と、を有し、
前記発光制御スイッチのそれぞれは、前記書込み期間終了後に前記発光素子を発光させ、前記非発光期間に前記発光素子を消灯させる、
ことを特徴とする表示装置。
The display device according to claim 1,
The display device is an organic EL display device,
A display region is configured including the n pixel rows,
Each of the switching elements connected to the n scanning lines constituting the predetermined scanning line group is a light emission control switch that controls whether or not the organic EL element included in each pixel circuit emits light. ,
One frame period in which the display region displays an image of one frame includes n writing periods for inputting video signals to the n pixel rows, and the light emitting elements of the pixel circuits in the display region. A non-light-emitting period that turns off,
Each of the light emission control switches causes the light emitting element to emit light after the writing period ends, and turns off the light emitting element during the non-light emitting period.
A display device characterized by that.
請求項1に記載された表示装置であって、
前記一部の走査線は、前記低電位側の電源による電位を基準電位として前記高電位側の電源による電位に変化する信号を出力して、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせ、
前記残りの一部の走査線は、前記高電位側の電源による電位を基準電位として前記低電位側の電源による電位に変化する信号を出力して、接続される前記スイッチ素子のそれぞれに前記共通する制御をさせる、
ことを特徴とする表示装置。
The display device according to claim 1,
The part of the scanning lines outputs a signal that changes to a potential of the high-potential side power source using a potential of the low-potential side power source as a reference potential, and the common control is performed on each of the connected switch elements. Let
The remaining part of the scanning lines outputs a signal that changes to the potential of the low-potential side power supply using the potential of the high-potential-side power supply as a reference potential, and is common to each of the switch elements to be connected To control
A display device characterized by that.
請求項1に記載された表示装置において、
前記一部の走査線に接続される前記スイッチ素子のそれぞれは、NMOS素子であって、前記高電位側の電源による電位によって当該NMOS素子はオン状態となり、前記低電位側の電源による電位によって当該NMOS素子はオフ状態となり、
前記残りの一部の走査線に接続される前記スイッチ素子のそれぞれは、PMOS素子であって、前記高電位側の電源による電位によって当該PMOS素子はオフ状態となり、前記低電位側の電源による電位によって当該PMOS素子はオン状態となる、
ことを特徴とする表示装置。
The display device according to claim 1,
Each of the switch elements connected to the part of the scanning lines is an NMOS element, and the NMOS element is turned on by a potential from the power source on the high potential side, and the switch element is turned on by the potential from the power source on the low potential side. The NMOS device is turned off,
Each of the switch elements connected to the remaining part of the scanning lines is a PMOS element, and the PMOS element is turned off by the potential of the power source on the high potential side, and the potential by the power source of the low potential side This turns on the PMOS device.
A display device characterized by that.
請求項1に記載された表示装置において、
前記一部の走査線は、前記n本のうちの半分の走査線であり、
前記残りの走査線は、前記n本のうちの残りの半分の走査線である、
ことを特徴とする表示装置。
The display device according to claim 1,
The partial scanning lines are half of the n scanning lines,
The remaining scanning lines are the remaining half of the n scanning lines.
A display device characterized by that.
請求項に記載された表示装置において、
前記一部の走査線と、前記残りの走査線は、交互となるように前記n行の画素行に関連づけられる、
ことを特徴とする表示装置。
The display device according to claim 7 ,
The partial scan lines and the remaining scan lines are associated with the n pixel rows in an alternating manner.
A display device characterized by that.
JP2010151475A 2010-07-01 2010-07-01 Display device Expired - Fee Related JP5766412B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010151475A JP5766412B2 (en) 2010-07-01 2010-07-01 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010151475A JP5766412B2 (en) 2010-07-01 2010-07-01 Display device

Publications (2)

Publication Number Publication Date
JP2012014020A JP2012014020A (en) 2012-01-19
JP5766412B2 true JP5766412B2 (en) 2015-08-19

Family

ID=45600496

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010151475A Expired - Fee Related JP5766412B2 (en) 2010-07-01 2010-07-01 Display device

Country Status (1)

Country Link
JP (1) JP5766412B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012133207A (en) * 2010-12-22 2012-07-12 Japan Display East Co Ltd Image display device and driving method for the same
TWI511113B (en) * 2012-10-19 2015-12-01 Japan Display Inc Display device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2725009B2 (en) * 1987-12-25 1998-03-09 富士通株式会社 Active matrix display device
JP2003066871A (en) * 2001-08-28 2003-03-05 Sony Corp Organic el display device and its manufacturing method
JP2003271096A (en) * 2002-03-15 2003-09-25 Sanyo Electric Co Ltd Organic el display device and driving method thereof
JP2006308862A (en) * 2005-04-28 2006-11-09 Sanyo Electric Co Ltd Electroluminescence display device
JP2007025544A (en) * 2005-07-21 2007-02-01 Sony Corp Display device
JP5261900B2 (en) * 2006-08-23 2013-08-14 ソニー株式会社 Pixel circuit
JP5299730B2 (en) * 2006-10-13 2013-09-25 Nltテクノロジー株式会社 Display device
JP2008158303A (en) * 2006-12-25 2008-07-10 Sony Corp Display device
JP5342193B2 (en) * 2008-08-19 2013-11-13 株式会社ジャパンディスプレイ Image display device

Also Published As

Publication number Publication date
JP2012014020A (en) 2012-01-19

Similar Documents

Publication Publication Date Title
US8138997B2 (en) Pixel, organic light emitting display using the same, and associated methods
JP4826597B2 (en) Display device
KR101195667B1 (en) Image display device
WO2011125105A1 (en) Organic el display device and method for controlling same
US9978307B2 (en) Organic light emitting display and driving method thereof
US9805647B2 (en) Organic light emitting display including demultiplexer and driving method thereof
KR101733381B1 (en) Method for driving of the display device
US11107409B2 (en) Display device and method of driving the same
JP2005258326A (en) Active matrix type display device and driving method therefor
JP2010008523A (en) Display device
US9514678B2 (en) Pixel and organic light emitting display device using the same
CN103946912B (en) Display device and control method thereof
JP2014119574A (en) Electro-optical device drive method and electro-optical device
WO2013014703A1 (en) Display device and method for driving display device
JP2014219516A (en) Pixel circuit and method of driving the same
JP6721328B2 (en) Display device
JP5044883B2 (en) Display device, electric circuit driving method, and display device driving method
JP2015184633A (en) Display device and driving method of display device
JP5793923B2 (en) LIGHT EMITTING DEVICE, LIGHT EMITTING DEVICE DRIVE CIRCUIT, AND LIGHT EMITTING DEVICE DRIVE METHOD
US11270639B2 (en) Pixel circuit and display device
KR20150005922A (en) Electro-optical device and method for driving the same
JP5766412B2 (en) Display device
KR101825839B1 (en) Display device
JP2005274973A (en) Display device and display device control method
KR102315419B1 (en) Organic light emitting display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130624

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140225

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140701

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140901

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150217

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150417

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150519

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150617

R150 Certificate of patent or registration of utility model

Ref document number: 5766412

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees