JP5665206B2 - Semiconductor device - Google Patents
Semiconductor device Download PDFInfo
- Publication number
- JP5665206B2 JP5665206B2 JP2013188170A JP2013188170A JP5665206B2 JP 5665206 B2 JP5665206 B2 JP 5665206B2 JP 2013188170 A JP2013188170 A JP 2013188170A JP 2013188170 A JP2013188170 A JP 2013188170A JP 5665206 B2 JP5665206 B2 JP 5665206B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- pad
- semiconductor chip
- lead
- electrically connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/4901—Structure
- H01L2224/4903—Connectors having different sizes, e.g. different diameters
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
本発明は半導体装置に係わり、特にパワーMOSFET,IGBT(Insulated Gate Bipolar Transistor),バイポーラパワートランジスタ等の電源用トランジスタチップを封止した半導体装置に適用して有効な技術に関する。上記半導体装置は、携帯機器、レーザビームプリンタ、自動車電装機器等で使用されている。 The present invention relates to a semiconductor device, and more particularly to a technique effectively applied to a semiconductor device in which a power supply transistor chip such as a power MOSFET, IGBT (Insulated Gate Bipolar Transistor), or bipolar power transistor is sealed. The semiconductor device is used in portable equipment, laser beam printers, automobile electrical equipment, and the like.
携帯電話,ビデオカメラなどの充電器,オフィスオートメーション(OA)機器等の電源回路,自動車電装機器等に使用される電源用トランジスタとして、低電圧駆動用パワートランジスタが知られている(例えば、特許文献1)。 Low voltage drive power transistors are known as power transistors used in battery chargers for mobile phones, video cameras and the like, power supply circuits for office automation (OA) devices, and automobile electrical equipment (for example, Patent Documents). 1).
また、工業規格パッケージ外形がTO220型やTO247型となるハイパワーMOSFETも提案されている(例えば、特許文献2)。 In addition, a high power MOSFET having an industrial standard package outer shape of TO220 type or TO247 type has been proposed (for example, Patent Document 2).
TO220型の半導体装置(パッケージ)90は、図23及び図24に示すような外観形状をしている。図23はパッケージの平面図であり、図24はパッケージの側面図である。ヘッダと呼称される金属製の支持基板91の上面側は絶縁性樹脂からなる封止体92によって被われ、この封止体92の一端から三本のリード93〜95が平行に突出している。リード93〜95はゲート(G)リード,ドレイン(D)リード,ソース(S)リードとなっている。また、中央のリード94は封止体92の内部でオフセットされ、ヘッダ91と一体に形成されている。図示はしないが、ヘッダ91の上面にはMOSFETが形成された半導体チップが固定されている。半導体チップの裏面はドレイン電極となり、ヘッダ91と電気的に接続されている。また、半導体チップの上面にはゲート電極パッド及びソース電極パッドが設けられている。これらゲート電極パッド及びソース電極パッドと、ゲートリード93,ソースリード95のワイヤ接続部(リードポスト)は導電性のワイヤで各々接続されている。
The TO220 type semiconductor device (package) 90 has an external shape as shown in FIGS. FIG. 23 is a plan view of the package, and FIG. 24 is a side view of the package. An upper surface side of a
図25及び図26は本発明に先立って検討したTO220型の半導体装置である。図25は樹脂封止体を取り除いた場合の模式的平面図、図26は図25に対応する断面図である。図25及び図26において、各部の符号は図23及び図24と共通な構成は、その参照番号をそのまま使用する。 25 and 26 show a TO220 type semiconductor device examined prior to the present invention. 25 is a schematic plan view when the resin sealing body is removed, and FIG. 26 is a cross-sectional view corresponding to FIG. In FIG. 25 and FIG. 26, the reference numerals of the respective parts are the same as those in FIG. 23 and FIG.
ヘッダ91はパッケージ90を実装基板に固定するため使用する取付孔96を有する。半導体チップ97は矩形リング状に形成されたV溝枠98の内側の領域に接着材を介して固定されている。
The
半導体チップ97の上面(第1主面)には、ゲート電極パッド99及びソース電極パッド100が設けられている。ゲート電極パッド99とゲートリード93のワイヤ接続部(リードポスト)93aは導電性のワイヤ101で接続され、ソース電極パッド100とソースリード95のワイヤ接続部95aは導電性のワイヤ102で接続されている。オン抵抗を低減するため、ソース電極パッド100とソースリード95を接続するワイヤ102は2本使用される。このワイヤ102はゲート電極パッド99とゲートリード93を接続するワイヤ101(例えば、直径125μmのアルミニウム線)に比較して、各々が太く(例えば直径300〜500μmのアルミニウム)形成される。
A
半導体チップ97の上面には絶縁性の保護膜が形成されているが、この保護膜を部分的に除去した開口部の底にそれぞれ電極が露出し、この露出部分がゲート電極パッド99、ソース電極パッド100となる。ソース電極パッド100は2本のワイヤを接続するため幅広に形成されている。即ち、リードの延在方向に直交する方向に長く形成されている。ソース電極パッド100は半導体チップ97の略中央に形成されている。ゲート電極パッド99は細いワイヤを接続することから、ソース電極パッド100に比較して充分小さい。また、特許文献2にも示されているように、ゲート電極パッド99は、半導体チップ97の隅(コーナ)で、かつゲートリード93の先端のリードポスト93aに近接した位置に設けられている。即ち、ゲート電極パッド99はソース電極パッド100よりもリード93,95のリードポスト93a,95a側に近接している。換言するならば、ゲートリードポスト93aとソース電極パッド100との間にゲート電極パッド99が位置している。
An insulating protective film is formed on the upper surface of the
しかし、このようにゲート電極パッド99がリードポストに近い半導体チップ97のコーナ側に配置される構成の場合、半導体チップのチップサイズが大きくなると、ゲート電極パッド99とリードポスト93aが更に近接することになる。このため、パッケージの製造工程におけるワイヤボンディング時、リード段差部にボンディングツールが接触し、ボンディングが困難になる。即ち、ワイヤボンディングはウエッジボンディングツールを用いた超音波ボンディングであるため、第1ボンディングとしてゲート電極パッド99にワイヤの一端を接続する際、ワイヤを保持するボンディングツール(キャピラリ)がゲートリードポスト93aに接触し、超音波振動をワイヤ接合部に効果的に加えられなくなり、信頼性の高いワイヤボンディングが困難になる。
However, in the case where the
また、ソースリード95は、パッケージの外側に配置され、一方、ソース電極パッド100は、パッケージの中央側に配置されているため、ソース用ワイヤ102は、リードの延びる方向に対して交差する方向に延びる。
Further, since the
従って、ソース用ワイヤ102をリードの延びる方向に延ばして形成した場合に比べて、ソース用ワイヤ102間のピッチを広く設定する必要があり、多数本のソース用ワイヤ102の形成が困難になる。
Therefore, it is necessary to set the pitch between the
更に、ソース電極パッド100に接続するワイヤ102は、前述のように300〜500μm直径の太いワイヤが使用されることから、ソース電極パッド及びリードポスト95aに接続するワイヤの本数も制限され、パッケージの低ON抵抗化にも限度がある。
Furthermore, since the
本発明の一つの目的は、低オン抵抗の半導体装置を提供することにある。 One object of the present invention is to provide a low on-resistance semiconductor device.
本発明の一つの目的は、支持基板上により大きいサイズの半導体チップを固定できる半導体装置を提供することにある。 One object of the present invention is to provide a semiconductor device capable of fixing a semiconductor chip having a larger size on a support substrate.
本発明の一つの目的は、電気的信頼性の高い半導体装置の製造方法を提供することにある。 An object of the present invention is to provide a method for manufacturing a semiconductor device with high electrical reliability.
本発明の前記ならびにそのほかの目的と新規な特徴は、本明細書の記述および添付図面からあきらかになるであろう。 The above and other objects and novel features of the present invention will be apparent from the description of this specification and the accompanying drawings.
本願において開示される発明のうち代表的なものの概要を簡単に説明すれば、下記のとおりである。 The following is a brief description of an outline of typical inventions disclosed in the present application.
(1)本発明の半導体装置は、絶縁性樹脂からなる封止体によって少なくとも一部が被われ下面が前記封止体から露出しかつ第1電極になる金属製の支持基板と、前記支持基板に連なり前記封止体の一側面から突出する第1電極リードと、前記封止体の前記一側面から突出し、前記第1電極リードと並んで延在する第2電極リード及び制御電極リードと、前記封止体に被われるとともに下面に第1電極を有し上面に第2電極パッドと制御電極パッドを有し下面が導電性の接合材を介して前記支持基板に固定される半導体チップと、前記封止体内に位置し前記第2電極パッドと前記第2電極リードを電気的に接続する接続手段と、前記封止体内に位置し前記制御電極パッドと前記制御電極リードを電気的に接続する接続手段とを有し、前記制御電極リード及び前記第2電極リードに対して、前記第2電極パッドは近い位置にあり、前記制御電極パッドは遠い位置にあることを特徴とする。 (1) A semiconductor device of the present invention includes a metal support substrate that is at least partially covered by a sealing body made of an insulating resin, a lower surface exposed from the sealing body, and serving as a first electrode, and the support substrate A first electrode lead projecting from one side surface of the sealing body, and a second electrode lead and a control electrode lead projecting from the one side surface of the sealing body and extending alongside the first electrode lead; A semiconductor chip which is covered with the sealing body and has a first electrode on the lower surface, a second electrode pad and a control electrode pad on the upper surface, and the lower surface is fixed to the support substrate via a conductive bonding material; Connection means located in the sealed body for electrically connecting the second electrode pad and the second electrode lead, and electrically connected between the control electrode pad and the control electrode lead located in the sealed body Connecting means, and said control Against electrode lead and the second electrode lead located at the second electrode pad is close, the control electrode pad may be located at a position far.
前記半導体チップには電界効果トランジスタが組み込まれ、前記第1電極リードはドレインリード、前記制御電極リードはゲートリード、前記第2電極リードはソースリードである。四角形からなる半導体チップの1辺がゲートリード及びソースリードのリードポストに対面し、対面した辺の反対側の辺に連なる半導体チップの1コーナ部分にゲート電極パッドが位置している。 A field effect transistor is incorporated in the semiconductor chip, the first electrode lead is a drain lead, the control electrode lead is a gate lead, and the second electrode lead is a source lead. One side of the rectangular semiconductor chip faces the lead posts of the gate lead and the source lead, and the gate electrode pad is located at one corner portion of the semiconductor chip connected to the opposite side of the facing side.
ゲート電極パッドとゲートリードは1本のワイヤで接続され、ソース電極パッドとソースリードは複数本のワイヤで接続され、該複数本のワイヤはゲート電極パッドとゲートリードを接続するワイヤよりも太くかつ短い。 The gate electrode pad and the gate lead are connected by a single wire, the source electrode pad and the source lead are connected by a plurality of wires, and the plurality of wires are thicker than the wire connecting the gate electrode pad and the gate lead and short.
(2)前記手段(1)の構成において、ソース電極パッド及びソースリードは幅が広くなり、ソース電極パッドとソースリードは、可撓性のリボン・ストラップや所定形状に成形された金属板からなる幅広の導体板で接続されている。 (2) In the configuration of the means (1), the source electrode pad and the source lead are widened, and the source electrode pad and the source lead are made of a flexible ribbon strap or a metal plate formed in a predetermined shape. They are connected by wide conductor plates.
本願において開示される発明のうち代表的なものによって得られる効果を簡単に説明すれば、下記のとおりである。(1)低オン抵抗の半導体装置を提供することができる。(2)支持基板上により大きいサイズの半導体チップを固定できる半導体装置を提供することができ、高出力の半導体装置を提供することができる。 The effects obtained by the representative ones of the inventions disclosed in the present application will be briefly described as follows. (1) A low on-resistance semiconductor device can be provided. (2) A semiconductor device capable of fixing a semiconductor chip having a larger size on a supporting substrate can be provided, and a high-output semiconductor device can be provided.
以下、図面を参照して本発明の実施の形態を詳細に説明する。なお、発明の実施の形態を説明するための全図において、同一機能を有するものは同一符号を付け、その繰り返しの説明は省略する。 Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. Note that components having the same function are denoted by the same reference symbols throughout the drawings for describing the embodiment of the invention, and the repetitive description thereof is omitted.
(実施形態1)
図1乃至図8は本発明の一実施形態(実施形態1)である半導体装置に係わる図である。図1は樹脂封止体を取り除いた半導体装置の模式的平面図、図2は半導体装置の断面図、図3は半導体装置に組み込まれる半導体チップの模式的平面図、図4は図3のA−A線に沿う断面図、図5はゲート電極パッドをチップのコーナに配置した状態を示すチップの一部を示す平面図、図6はゲート電極パッドをチップの辺の途中に配置した状態を示すチップの一部を示す平面図である。
(Embodiment 1)
1 to 8 are diagrams related to a semiconductor device according to an embodiment (Embodiment 1) of the present invention. 1 is a schematic plan view of a semiconductor device from which a resin sealing body is removed, FIG. 2 is a cross-sectional view of the semiconductor device, FIG. 3 is a schematic plan view of a semiconductor chip incorporated in the semiconductor device, and FIG. FIG. 5 is a cross-sectional view taken along line -A, FIG. 5 is a plan view showing a part of the chip showing a state where the gate electrode pad is arranged at the corner of the chip, and FIG. 6 is a state where the gate electrode pad is arranged in the middle of the chip side. It is a top view which shows a part of chip | tip shown.
本実施形態1では、本発明を縦型パワートランジスタ(半導体装置)1に適用した例について説明する。即ち、第1電極としてドレイン(D)電極、第2電極としてソース(S)電極、制御電極としてゲート(G)電極となる電界効果トランジスタを組み込んだ半導体チップが、半導体装置1に組み込まれている。
In the first embodiment, an example in which the present invention is applied to a vertical power transistor (semiconductor device) 1 will be described. That is, a semiconductor chip in which a field effect transistor that becomes a drain (D) electrode as a first electrode, a source (S) electrode as a second electrode, and a gate (G) electrode as a control electrode is incorporated in the
パワートランジスタ1は、図1および図2に示すように、絶縁性樹脂からなる封止体2と、前記封止体2によって少なくとも一部が被われ下面が前記封止体2から露出しかつ第1電極になる金属製の支持基板(ヘッダ)3と、前記支持基板3に連なり前記封止体2の一端面から突出しかつ途中で一段階段状に屈曲する第1電極リード(ドレインリード)4と、前記封止体2の前記一端面から並んで突出する第2電極リード(ソースリード)5および制御電極リード(ゲートリード)6を有している。ソースリード5及びゲートリード6はドレインリード4と同じ高さになっている。支持基板3は厚く、リードは薄くなり、これらは部分的に厚さが異なる異型材から製造される。
As shown in FIGS. 1 and 2, the
また、前記封止体(パッケージ)2内には半導体チップ7が配置されている。この半導体チップ7には、図4に示すように縦型パワーMOSFETが形成され下面に第1電極(ドレイン電極)10を有し、図3及び図1に示すように、主面(上面)には第2電極(ソース電極)パッド11と制御電極(ゲート電極)パッド12を有した構造になっている。ドレイン電極はTi・Ni・Auによって形成されている。また、ソース電極パッド11及びゲート電極パッド12はAlで形成されている。
A
半導体チップ7は、図2に示すように、図示しない下面のドレイン電極が導電性の接合材(図示せず)を介して前記支持基板(ヘッダ)3に固定されている。また、前記封止体2内に延在するソースリード5及びゲートリード6の先端は幅広になるリードポスト5a,6aとなっている。これらリードポスト5a,6aは、ワイヤ14,15を介して半導体チップ7のソース電極パッド11及びゲート電極パッド12にそれぞれ接続されている。
As shown in FIG. 2, the
ゲートリード6のリードポスト6aとゲート電極パッド12を接続するワイヤ15は直径が、例えば、125μmと細いAl線である。ソースリード5のリードポスト5aとソース電極パッド11は複数本のワイヤ14で接続されている。図では2本になっているが、オン抵抗を低減するためにさらに多くてもよい。このワイヤ14は直径が300〜500μm程度、例えば500μmとなり、ワイヤ15に比較して太い。このワイヤ15もAl線である。また、オン抵抗の低減を図るため、ワイヤ14の接続長さは5mm以内となっている。また、いずれのワイヤも超音波によくこすり付けによって接続される。従って、半導体チップ7の主面の電極パッドにワイヤボンディングを行うときは、ワイヤを保持するボンディングツールが一段高い位置にあるリードポストに接触しないようにして行う必要がある。
The
本実施形態1では、図1に示すように、ゲート電極パッド12はリードポストから遠い位置にあり、ソース電極パッド11は大きく、ワイヤ14はこのソース電極パッド11の中心線に沿う位置にそれぞれボンディングされることから、ボンディングツールがリードポストに接触することがなく、確実なワイヤボンディングが可能になる。
In the first embodiment, as shown in FIG. 1, the
ここで、簡単に半導体チップ7について説明する。半導体チップ7は図3に示すように、平面的に見て四角形である。ソース電極パッド11は幅広(長方形)となるとともに、チップの一方の辺側に偏った位置に設けられている。ソース電極パッド11に近接する辺(図3では下縁になる辺)が、支持基板3に固定されるときリードポストに対面する辺である。そして、この対面する辺の反対側の辺(図3では上縁になる辺)に連なるチップの1コーナ部分(図3では左側のコーナ)にゲート電極パッド12が位置している。図1に示すように、ソース電極パッド11の中心線からゲート電極パッド12は距離eずれている。
Here, the
半導体チップ7は、特に限定はされないが、1辺が8〜9mmの大きさである。そして、ゲート電極パッド12はワイヤ15の太さが125μm直径であることから、その大きさは一辺が0.3〜0.5mm程度となる正方形である。これに対して、ソース電極パッド11は、例えば、ソース電極パッド11の中心線に沿って複数本のワイヤ14を接続することから、例えば、縦4mm、横(幅)7mm程度である。
The
図4は図3のA−A線に沿う一部の拡大断面図である。半導体チップ7は、主面にn−型のエピタキシャル層21を有するn+型のシリコン半導体基板20を基に形成されている。パワートランジスタ1は縦型MOSFETであり、平面的に見て多数のセル(トランジスタ)が整列配置されている。この例では、各トランジスタセルはトレンチ構成になっている。エピタキシャル層21の所定領域には、p−型のチャネル(ch)層22が形成されるとともに、その外周にはガードリングとなるp−型のウエル層23が形成されている。
FIG. 4 is a partial enlarged sectional view taken along line AA of FIG. The
また、チャネル(ch)層22を貫通するようにセル形成領域には多数のトレンチ(溝)25が形成される。このトレンチ25はウエル層23にも設けられる。ウエル層23に設けられるトレンチと、その内側の最外周に位置するセルを構成するトレンチとの間の領域は、セルとして使用されない無効領域fとなる。この無効領域fは、図3では二点鎖線で示される2本線に挟まれた領域である。無効領域fで囲まれた領域はセルが形成される有効領域hになる。この有効領域hが広い程セルの数を多くでき、パワートランジスタ1の出力増大を図ることができる。
A large number of trenches (grooves) 25 are formed in the cell formation region so as to penetrate the channel (ch)
本実施形態1では、ゲート電極パッド12は半導体チップ7の1隅(コーナ)に設けられ、無効領域fで囲まれる領域(有効領域h)の外側に位置している。図6に示すように、リードポストに対面したチップの辺に連なりかつこの対面した辺に直交するチップの辺の途中部分にゲート電極パッド12を位置させることも可能である。ゲートリード6のリードポスト6aに対応するため、ゲート電極パッド12はチップの左側の辺の途中に配置してある。
In the first embodiment, the
ゲート電極パッド12をチップの一辺の途中部分に設けると、図6に示すように、無効領域fはゲート電極パッド12の三辺に沿って現れるが、ゲート電極パッド12を半導体チップ7のコーナに配置すると、図5に示すように、無効領域fはゲート電極パッド12の二辺に現れるだけである。従って、ゲート電極パッド12をコーナに設ければ、無効領域fの面積を減らすことができ、その減らした分だけ有効領域hの面積が増大することから、セル数の増大を図ることができる。本実施形態1の場合、例えば、セルの大きさは一辺が3〜5μmとなる正方形状である。ゲート電極パッド12の一辺は300〜500μmであることから、ゲート電極パッド12をコーナに設けることによってより多くのセルを形成することができる。
When the
トレンチ25内にはゲート電極となるポリシリコンゲート層26が設けられ、この層の下にはゲート絶縁膜27が設けられている。そして、トレンチに囲まれたチャネル層22の中央表層部分にはp+領域28が形成されている。セル部分のチャネル層22においては、p+領域28の外側からトレンチに到る領域に亘ってn+型からなるソース領域29が設けられている。トレンチ部分、即ち、ゲート絶縁膜27及びポリシリコンゲート層26は絶縁膜32で被われ、この絶縁膜32上にはソース電極33が形成されている。このソース電極33は絶縁膜32が設けられない開口部分でp+領域28及びソース領域29と電気的に接続されている。
A
無効領域fの外側に位置するトレンチ25部分では、ゲート絶縁膜27に連なって厚い絶縁膜(LOCOS)34が設けられている。この厚い絶縁膜34はウエル層23の外周を超えて延在している。無効領域fの外側に位置するトレンチ25に埋め込まれたポリシリコンゲート層26は厚い絶縁膜34上の途中部分にまで延在して周辺ゲート配線35を形成している。また、この周辺ゲート配線35及び厚い絶縁膜34も絶縁膜32で被われている。この絶縁膜32部分上にはゲート電極配線36が設けられている。このゲート電極配線36は絶縁膜32に部分的に設けられた開口を通してポリシリコンゲート層26に電気的に接続されている。
In the
図4に示すように、絶縁膜32は半導体チップ7の周縁まで到達しない状態となっている。また、絶縁膜32から外れたエピタキシャル層21の表面はわずかにエッチングされて一段低くなっている。そしてこの低くなった部分において、絶縁膜32の周縁はドレイン電極と同電位となるガードリング37で被われている。ガードリング37の下のエピタキシャル層21の表層には、p+型からなるガードリングコンタクト層(HCNT)38が設けられている。このガードリングコンタクト層(HCNT)38は半導体チップ7の縁にまで延在している。また、ガードリング37の内側のエピタキシャル層21の表層部分には、n+型からなるチャネルストッパ層(S)39が設けられている。ガードリングコンタクト層(HCNT)38はガードリングの電位をとるためで、チャネルストッパ層(S)39は、空乏層の進行をガードする効果がある。
As shown in FIG. 4, the insulating
半導体チップ7の主面は、図4に示すように、絶縁膜40で被われて保護されている。また、この絶縁膜40は選択的に開口されている。この開口部分が、図3及び図1に示すソース電極パッド11及びゲート電極パッド12になる。
The main surface of the
一方、半導体チップ7から外れる封止体2の中央部分には、パワートランジスタ1を実装基板等に取り付ける際利用する取付用孔8が設けられている。この取付用孔8が設けられる支持基板3には、この取付用孔8と同心円からなるとともに、取付用孔8よりも大きな孔9が設けられている。また、支持基板3の主面には四角枠状にV溝が形成されている。このV溝枠41のV溝内にも封止体2を形成する樹脂が充填される。このV溝枠41の存在によって、支持基板3と封止体2との界面における水分の浸入もし難くなる。また、支持基板3の両側はそれぞれ2箇所に亘って押し潰し部分42が設けられている。この押し潰し部分42の上下には封止体2を形成する樹脂が位置し、支持基板3から封止体2が剥離し難くなっている。これによりパワートランジスタ1の耐湿性が向上する。
On the other hand, an
つぎに、本実施形態1の半導体装置(パワートランジスタ1)の製造方法について、図7及び図8を参照しながら説明する。図7はパワートランジスタの製造において、チップを固定したリードフレームを示す平面図であり、図8はワイヤを接続したリードフレームを示す平面図である。 Next, a method for manufacturing the semiconductor device (power transistor 1) according to the first embodiment will be described with reference to FIGS. FIG. 7 is a plan view showing a lead frame to which a chip is fixed in manufacturing a power transistor, and FIG. 8 is a plan view showing a lead frame to which wires are connected.
パワートランジスタ1の製造においては、図7に示すようにリードフレーム45が用意される。このリードフレーム45は複数個のパワートランジスタ1を製造するように、1個のパワートランジスタ1を製造する単位リードフレーム46が、並列に複数繋がる短冊形状になっている。
In manufacturing the
単位リードフレーム46は、図1で説明した3本のリード6,4,5を所定長さ長く延在させるパターンになるとともに、これら3本のリード6,4,5を支持するようにリードに直交する方向に延在する細いダム47と、3本のリード6,4,5の先端部分を接続する枠片48とを有する。ダム47は封止体2に近接した位置に設けられている。
The
単位リードフレーム46は、これらダム47及び枠片48によって繋がっている。また、支持基板(ヘッダ)3の先端側部も隣接するヘッダに連結部50で繋がる構造になっている。単位リードフレーム46を3個並列にした状態が図7である。また、支持基板3は各リードよりも一段低くなる(図2参照)。枠片48にはガイド孔49が設けられている。ガイド孔49はリードフレーム45を移送したり、リードフレーム45の位置決め時に使用される。リードフレーム45は、一側が所定の幅で厚くなる帯状の銅合金等からなる金属板(異形材)を精密プレスで打ち抜いてパターニングするとともに、薄い一部で屈曲させて薄い部分を厚い部分よりも一段高くした構造(段差は1.8mm)になっている。厚い部分が前記支持基板3であり1.26mmの厚さになり、薄い部分がゲートリード6,ドレインリード4,ソースリード5であり0.6mmの厚さになっている。ソースリード5及びゲートリード6の先端は幅広のリードポスト5a,6aになっている。
The
このようなリードフレーム45の各支持基板3上の所定位置に半導体チップ7を接着材を介して固定する。この際、リードポスト5a,6aに近い位置にソース電極パッド11が位置し、リードポスト5a,6aから遠い位置にゲート電極パッド12が位置する状態で半導体チップ7の固定を行う(図7参照)。
The
つぎに、図8に示すように、ソース電極パッド11とソースリード5のリードポスト5aを、500μm直径のAlワイヤで電気的に接続する。ソース電極パッド11とソースリード5は2本のワイヤ14で接続する。ワイヤ14は超音波ワイヤボンディングによって接続される。
Next, as shown in FIG. 8, the
つぎに、ゲート電極パッド12とゲートリード6のリードポスト6aを、125μmのAlワイヤ15で接続する。ワイヤ15は超音波ワイヤボンディングによって接続される。ゲート電極パッド12にワイヤ15の先端を超音波ボンディングしても、ゲート電極パッド12がリードポスト6aから遠い位置にあることから、ボンディングツールがリードポスト6aに接触することがなく、確実なワイヤボンディングができる。このため、半導体チップ7をリードポスト5a,6aに近づけるようにして支持基板3に固定することができる。これは、支持基板3の長さを短くしたり、あるいは固定する半導体チップ7のサイズの大型化が図れることになり、パワートランジスタ1の小型化やチップ大型化による出力増大が可能になる。
Next, the
つぎに、図8の点線で示すように、トランスファモールディング等によって絶縁性樹脂によって封止体2を形成する。つぎに、各リード間のダム47及び連結部50を切断除去し、ついで各リードを切断して図1及び図2に示すパワートランジスタ1を複数製造する。
Next, as shown by a dotted line in FIG. 8, the sealing
つぎに、必要に応じて封止体2から突出するリード表面に半田メッキ処理を行い、リードや支持基板3の所定箇所に図示しない実装用の半田メッキ膜を形成する。
Next, if necessary, a solder plating process is performed on the lead surface protruding from the sealing
本実施形態1のパワートランジスタ1は、例えば、自動車の制御系のスイッチとしても使用できる。例えば、出力は10〜15W(電源電圧が10〜20V)のものである。
The
本実施形態1によれば、以下の効果を奏する。 According to the first embodiment, the following effects are obtained.
(1)ゲート電極パッド12がゲートリード6のリードポスト6aから遠い位置にあることから、ワイヤボンディング時、ワイヤを保持するボンディングツールがゲートリード6のリードポスト6aに接触しなくなる。この結果、支持基板(ヘッダ)3に固定する半導体チップ7をゲートリード6のリードポスト6a側に近接させて配置することができるため、その分支持基板3を小さくでき、パワートランジスタ(半導体装置)1の小型化が可能になる。
(1) Since the
(2)上記(1)により、支持基板3に固定する半導体チップ7をゲートリード6のリードポスト6a側に近接させて配置することができるため、支持基板3により大きいサイズの半導体チップ7を固定することができる。この結果、パワートランジスタ1の出力増大を図ることができる。
(2) According to the above (1), the
(3)ソース電極パッド11をソースリード5に近づけることができるため、ソース電極パッド11とソースリード5を接続するワイヤ14の長さを短くでき、オン抵抗の低減を図ることができる。
(3) Since the
(実施形態2)
図9は本発明の他の実施形態(実施形態2)である半導体装置の樹脂封止体を取り除いた模式的平面図、図10は半導体装置の断面図である。
(Embodiment 2)
FIG. 9 is a schematic plan view of a semiconductor device according to another embodiment (Embodiment 2) of the present invention from which a resin sealing body is removed, and FIG. 10 is a cross-sectional view of the semiconductor device.
本実施形態2は実施形態1のパワートランジスタ1において、ソース電極パッド11とソースリード5を導体板52で接続した例である。この実施形態では、導体板52として、厚さ150〜250μm程度の可撓性のAl箔からなるリボン・ストラップ53を使用する。
The second embodiment is an example in which the
本実施形態では、導体板52による接続がしやすいようにするため、図9に示すように、ソースリード5が中央に位置させている。ソースリード5の左側にゲートリード6が位置し、右側にドレインリード4が位置している。ソースリード5のリードポスト5aは、導体板52を接続できるように他のリードの幅よりも広くなり、例えば、ソース電極パッド11と略同じ幅となっている。このため、幅広いリボン・ストラップを接続することができる。リボン・ストラップ53は可撓性のAl箔からなり、超音波ボンディングによってソース電極パッド11やソースリード5のリードポスト5aに接続される。
In the present embodiment, the
即ち、パワートランジスタ1の製造においては、最初に、図7に示すようなリードフレーム45が用意される。このリードフレーム45は、パターニングされかつ一部で1段屈曲させた一枚の金属板からなり、第1電極(ドレイン電極)を構成するとともに半導体チップが固定される支持基板と、支持基板を先端に支持する第1電極リード(ドレインリード4)と、第1電極リードと並んで延在する第2電極リード(ソースリード5)及び制御電極リード(ゲートリード6)を有する。
That is, in manufacturing the
また、下面に第1電極(ドレイン電極)を有し上面に第2電極パッド(ソース電極パッド11)と制御電極パッド(ゲート電極パッド12)を有する四角形の半導体チップ7が用意される。
Further, a
つぎに、半導体チップ7をその第1電極部分(ドレイン電極)で導電性の接合材を介して支持基板3上に固定する。
Next, the
つぎに、半導体チップ7のソース電極パッド11とソース電極パッド11を接続手段で電気的に接続するとともに、半導体チップ7のゲート電極パッド12とゲートリード6を接続手段で電気的に接続する。ゲート電極パッド12とゲートリード6は直径125μmのAlワイヤ15で接続するが、ソース電極パッド11とソース電極パッド11は前述のリボン・ストラップ53で接続する。この場合、図9に示すように、ワイヤ15はリボン・ストラップ53の角部を横切るため、リボン・ストラップ53の接続が終了した後、ゲート電極パッド12とゲートリード6のリードポスト6aをワイヤ15で接続する必要がある。
Next, the
つぎに、半導体チップ7,接続手段であるワイヤ15及びリボン・ストラップ53,ソースリード5及びゲートリード6の一部を絶縁性樹脂で封止して封止体2で被う。
Next, a part of the
つぎに、実施形態1と同様にリードフレーム45の不要部分を切断除去するとともにリードを所定長さで切断する。
Next, as in the first embodiment, unnecessary portions of the
本実施形態によれば、幅広いのリボン・ストラップ53を用いることから、さらにオン抵抗の低減が可能になる。本実施形態2のパワートランジスタ1も実施形態1のパワートランジスタ1と同様の効果を有する。
According to this embodiment, since a wide range of ribbon straps 53 are used, the on-resistance can be further reduced. The
(実施形態3)
図11は本発明の他の実施形態(実施形態3)である半導体装置の樹脂封止体を取り除いた模式的平面図、図12は半導体装置の断面図である。
(Embodiment 3)
FIG. 11 is a schematic plan view of a semiconductor device according to another embodiment (Embodiment 3) of the present invention from which a resin sealing body is removed, and FIG. 12 is a cross-sectional view of the semiconductor device.
本実施形態では、実施形態2と同様にソース電極パッド11とソースリード5を導体板52で接続するが、本例では、導体板52として、所定形状に成形した金属板54を使用する。金属板54は、例えば銅板からなっている。図11に示すように、成形された金属板54は、ソース電極パッド11及びソースリード5のリードポスト5aに接着材55によって電気的に接続される。接着材55は導電性樹脂や半田等を使用する。ただし、この場合、ソース電極パッド11の表面にアンダーバリアメタル加工が必要である。これは、Al表面酸化膜によって導通阻害を防止するためである。アンダーバリアメタル層は、例えば、Alパッド表面にNi層を形成し、最上部はNiの酸化を防止するAuまたはAgからなっている。
In this embodiment, the
本実施形態3においてもオン抵抗の低減が図れる。また、接着材55を用いて金属板54を接続することから,作業が容易になる。本実施形態3のパワートランジスタ1も実施形態2のパワートランジスタ1と同様の効果を有する。
Also in the third embodiment, the on-resistance can be reduced. Further, since the
(実施形態4)
図13は本発明の他の実施形態(実施形態4)である半導体装置の樹脂封止体を取り除いた模式的平面図である。
(Embodiment 4)
FIG. 13 is a schematic plan view of a semiconductor device according to another embodiment (Embodiment 4) of the present invention from which a resin sealing body is removed.
本実施形態4は、実施形態1のパワートランジスタ1におけるソース電極パッド11を、ソース電極パッド11a,bの2本で構成し、それぞれのソース電極パッド11a,bとソースリード5のリードポスト5aをそれぞれワイヤ14で接続したものである。そして、この例においても、リードポスト5a,6aに近いソース電極パッド11aの中心線から距離g程ゲート電極パッド12はリードポスト5a,6aから遠ざかる構造になっている。図13においては、封止体2は省略してある。
In the fourth embodiment, the
本実施形態4のパワートランジスタ1も実施形態1と同様にゲート電極パッド12がゲートリード6のリードポスト6aから遠い位置にあることから、ワイヤボンディングに支障を来さない。また、ソース電極パッド11aの中心線部分は、半導体チップ7のソースリード5のリードポスト5a寄りの辺から、例えば、2mm程度となり、かつこの部分に第1ボンディングとしてワイヤ14が接続されるため、ボンディングツールがリードポスト5aに接触することもなく良好なワイヤボンディングが可能になる。このようにワイヤボンディングを支障を来さない位置となるならば、ソース電極パッド11を3本,4本と多くしても問題はない。
In the
本実施形態4の構成では、ソース電極パッド11を複数本としたことから、ワイヤを接続する場所が多くなり、さらに多い本数のワイヤボンディングが可能になり、オン抵抗の低減が可能になる。本実施形態4のパワートランジスタ1も実施形態1のパワートランジスタ1と同様の効果を有する。
In the configuration of the fourth embodiment, since a plurality of
(実施形態5)
図14は本発明の他の実施形態(実施形態5)である半導体装置の樹脂封止体を取り除いた模式的平面図、図15は半導体装置の断面図、図16は半導体装置の製造で使用するリードフレームの平面図である。
(Embodiment 5)
14 is a schematic plan view of a semiconductor device according to another embodiment (Embodiment 5) of the present invention from which a resin sealing body is removed, FIG. 15 is a sectional view of the semiconductor device, and FIG. 16 is used for manufacturing the semiconductor device. It is a top view of the lead frame which does.
本実施形態5は、実施形態4と同様にソース電極パッド11を複数設け、かつ各ソース電極パッド11とソースリード5をワイヤ等の接続手段で電気的に接続する技術思想のものである。
As in the fourth embodiment, the fifth embodiment has a technical idea in which a plurality of
本実施形態5では、図14に示すように、ソース電極パッド11をゲート電極パッド12と同じ大きさの四角形とし、各リードの延在方向に交差する方向に(支持基板3の幅方向)沿って千鳥足跡状に複数設けた構造になっている。そして、ワイヤボンディングを効果的に行うため、ソースリード5を中央に配列させている。
In the fifth embodiment, as shown in FIG. 14, the
図16は本実施形態5のパワートランジスタ1を製造する際用いるリードフレーム45aである。このリードフレーム45aは、実施形態1のリードフレーム45において、リードの配列が異なる。また、ソースリード5のリードポスト5aの幅(長さ)が他のリード、即ち、ゲートリード6よりも広い点等においても異なる。
FIG. 16 shows a
即ち、本実施形態1のパワートランジスタ1は、図14に示すように、ソースリード5を中央に位置させ、ソースリード5の一側(左側)にゲートリード6を位置させ、ソースリード5の他側(右側)にドレインリード4を位置させている。そして、ソースリード5の幅、即ち、ソースリード5のリードポスト5aの幅を、他のリードの幅(ゲートリード6のリードポスト6aの幅)よりも広く形成している。即ち、千鳥足跡状に配列した各ソース電極パッド11に接続するワイヤ14の全てに接続するに充分な幅(長さ)になっている。そして、図15にも示すように、各ソース電極パッド11とソースリード5のリードポスト5aはワイヤ14によって接続されている。
That is, in the
本実施形態5においても、千鳥足跡状配列のソース電極パッド11よりも遠い位置にゲート電極パッド12が配置され、ゲート電極パッド12へのワイヤボンディング時、ボンディングツールがリードポスト5aに接触しないようになっている。千鳥足跡状配列のソース電極パッド11においてもソースリード5のリードポスト5aから充分離れていることから、ソース電極パッド11へのワイヤボンディング時、ボンディングツールがソースリード5のリードポスト5aに接触することもなく、確実なワイヤボンディングが可能になる。
Also in the fifth embodiment, the
本実施形態5のパワートランジスタ1においても、6本と多数のワイヤ14でソース電極パッド11とソースリード5を接続するため、オン抵抗の低減を図ることができる。本実施形態5のパワートランジスタ1も実施形態4のパワートランジスタ1と同様の効果を有する。
Also in the
(実施形態6)
図17は本発明の他の実施形態(実施形態6)である半導体装置の樹脂封止体を取り除いた模式的平面図、図18は半導体装置の断面図である。
(Embodiment 6)
FIG. 17 is a schematic plan view of a semiconductor device according to another embodiment (embodiment 6) of the present invention from which a resin sealing body is removed, and FIG. 18 is a cross-sectional view of the semiconductor device.
本実施形態6は実施形態5において、ソース電極パッド11を千鳥足跡状配列とせず、実施形態4のように、平行に延在する2本の長いソース電極パッド11a,11bとしたものである。そして、複数のワイヤ14のうちの各ワイヤは、図18に示すように、ソース電極パッド11a,11bとソースリード5のリードポスト5aに接続されるものである。
In the sixth embodiment, the
本実施形態6におけるワイヤボンディングにおいては、ボンディングツールで保持したワイヤの先端を、第1ボンディング点として半導体チップ7のリードポスト5aから遠い位置にあるソース電極パッド11aに接続し、その後ボンディングツールでワイヤを引き回し、その途中部分を半導体チップ7のソース電極パッド11bに接続し、さらにソースリード5のリードポスト5aに接続し、その後リードポスト5aの接続部分近傍でワイヤを切断して1張りのワイヤボンディングを終了する。即ち、本実施形態6ではステッチボンディングによってワイヤ14の接続を行うものである。このステッチボンディングによってソース電極パッド11a,11bとソースリード5のリードポスト5aを複数のワイヤ14で接続する。図19には7本のワイヤ14が使用された例が示されている。
In wire bonding in the sixth embodiment, the tip of the wire held by the bonding tool is connected to the
本実施形態6の場合においても、ソース電極パッド11a,11bとソースリード5を接続する複数のワイヤ14のうち、ゲート電極パッド12とゲートリード6を接続するワイヤ15に近い側のワイヤ14のワイヤボンディング時、ワイヤ15と接触してショート不良を発生させることも考えられるので、ソース電極パッド11a,11bとソースリード5のワイヤボンディングを終了した後にゲート電極パッド12とゲートリード6とのワイヤボンディングを行う必要がある。
Also in the case of the sixth embodiment, among the plurality of
本実施形態6においても、ソース電極パッド11a,11bよりも遠い位置にゲート電極パッド12が配置され、ゲート電極パッド12へのワイヤボンディング時、ボンディングツールがリードポスト5aに接触しないようになっている。また、ソース電極パッド11a,11bとソースリード5とのワイヤボンディングにおいては、ソースリード5が中央に位置し、ソースリード5のリードポスト5aとソース電極パッド11a,11bは同じ幅で対面していることから、ワイヤボンディングは他のリードポスト等に接触することもなく、良好なワイヤボンディングが可能になる。この結果、大きな半導体チップ7を支持基板3に固定することも可能になる。
Also in the sixth embodiment, the
本実施形態6のパワートランジスタ1においても、7本と多数のワイヤ14でソース電極パッド11とソースリード5を接続するため、オン抵抗の低減を図ることができる。本実施形態6のパワートランジスタ1も実施形態5のパワートランジスタ1と同様の効果を有する。
Also in the
(実施形態7)
図19は本発明の他の実施形態(実施形態7)である半導体装置の樹脂封止体を取り除いた模式的平面図、図20は半導体装置の断面図である。
(Embodiment 7)
FIG. 19 is a schematic plan view of a semiconductor device according to another embodiment (Embodiment 7) of the present invention from which a resin sealing body is removed, and FIG. 20 is a cross-sectional view of the semiconductor device.
本実施形態7は、実施形態6において、中央のソースリード5を太くしたものである。ソースリード5のリードポスト5aは多数のワイヤ14を接続するため当然にして幅広であるが、リードポスト5aから外れた封止体2から外部に突出する部分をも含み全体を他のリード(ドレインリード4,ゲートリード6)よりも幅広としてある。これにより、封止体2内の半導体チップ7で発生する熱を多数のワイヤ14を介在させて太いソースリード5から外部に放散することができ、パワートランジスタ1の安定動作が可能になる。本実施形態7のパワートランジスタ1も実施形態6のパワートランジスタ1と同様の効果を有する。
In the seventh embodiment, the
(実施形態8)
図21は本発明の他の実施形態(実施形態8)である半導体装置の樹脂封止体を取り除いた模式的平面図である。
(Embodiment 8)
FIG. 21 is a schematic plan view of a semiconductor device according to another embodiment (Embodiment 8) of the present invention from which a resin sealing body is removed.
本実施形態8は、実施形態1等と同様に制御電極リード(ゲートリード)及び第2電極リード(ソースリード)のリードポストに対して、第2電極パッド(ソース電極パッド)は近い位置にあり、制御電極パッド(ゲート電極パッド)は遠い位置にあるという技術思想のものである。 In the eighth embodiment, the second electrode pad (source electrode pad) is located close to the lead posts of the control electrode lead (gate lead) and the second electrode lead (source lead) as in the first embodiment. The control electrode pad (gate electrode pad) has a technical idea that it is located at a distant position.
そして、さらに第2電極パッドを複数設けた場合、複数の第2電極パッドにおいて、リードポスト寄りの第2電極パッドは、リードポストに対して、制御電極パッドよりも近い位置にあるという技術思想のものである。 Further, in the case where a plurality of second electrode pads are provided, in the plurality of second electrode pads, the second electrode pad near the lead post is located closer to the lead post than the control electrode pad. Is.
本実施形態8のパワートランジスタ1は、実施形態4のパワートランジスタ1において、ゲート電極パッド12を四角形からなる半導体チップ7の左側の辺の途中部分に配置したものである。辺の途中にゲート電極パッド12を設けるため、並列配置されるソース電極パッド11a,11bはその分短くなっている。
In the
換言するならば、四角形からなる半導体チップ7の1辺はゲートリード6及びソースリード5の先端のリードポスト5a,6aに対面している。そこで、この対面した辺に連なりかつ前記対面した辺に直交する左辺の途中部分にゲート電極パッド12を位置させる。図21に示すように、リードポスト5a,6aに近いソース電極パッド11aの中心線からゲート電極パッド12は距離m程遠い位置に配置されている。しかし、この例では、リードポスト5a,6aから遠い位置にあるソース電極パッド11bに比較して、ゲート電極パッド12はリードポスト5a,6aに近くなっている。これにより、本実施形態8のパワートランジスタ1も実施形態1のパワートランジスタ1と同様の効果を有する。
In other words, one side of the
(実施形態9)
図22は本発明の他の実施形態(実施形態9)である半導体装置の模式的断面図である。本実施形態9は、実施形態1のパワートランジスタ1において、封止体2の端面から突出するドレインリード4,ソースリード5,ゲートリード6の3本のリードを、途中で折れ曲がるように成形し、先端は支持基板3の下面と略同じ高さに位置させて延在させた構造になっている。この先端の延在部分60は、パワートランジスタ1を実装基板等に支持基板3を固定する際、3本のリードの先端の延在部分60は実装基板に設けた配線との接続部分になる。実施形態9のパワートランジスタ1は面実装構造になっている。なお、ドレインリード4は支持基板3と同じ電位になることから、封止体2から突出する付け根部分で切断して実装基板には接続しない構造としてもよい。本実施形態8のパワートランジスタ1も実施形態1のパワートランジスタ1と同様の効果を有する。
(Embodiment 9)
FIG. 22 is a schematic cross-sectional view of a semiconductor device according to another embodiment (Embodiment 9) of the present invention. In
以上本発明者によってなされた発明を実施形態に基づき具体的に説明したが、本発明は上記実施形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。実施形態では、第1電極,第2電極,制御電極をそれぞれ電極とするパワーMOSFETを半導体チップに組み込んだ例を示したが、組み込む素子としてはパワーバイポーラトランジスタ,IGBT等のトランジスタ、あるいはトランジスタを含むICでもよい。本発明は少なくともTO−220構造の半導体装置には適用できる。 Although the invention made by the present inventor has been specifically described based on the embodiment, the present invention is not limited to the embodiment described above, and various modifications can be made without departing from the scope of the invention. Nor. In the embodiment, the power MOSFET having the first electrode, the second electrode, and the control electrode as the electrodes is incorporated in the semiconductor chip. However, the elements to be incorporated include a power bipolar transistor, a transistor such as an IGBT, or a transistor. IC may be used. The present invention can be applied to at least a semiconductor device having a TO-220 structure.
1…半導体装置(パワートランジスタ)、2…封止体(パッケージ)、3…支持基板(ヘッダ)、4…第1電極リード(ドレインリード)、5…第2電極リード(ソースリード)、5a,6a…リードポスト、6…制御電極リード(ゲートリード)、7…半導体チップ、8…取付用孔、9…孔、10…第1電極(ドレイン電極)、11…第2電極(ソース電極)パッド、12…制御電極(ゲート電極)パッド、14,15…ワイヤ、20…シリコン半導体基板、21…エピタキシャル層、22…チャネル(ch)層、23…ウエル層、25…トレンチ(溝)、26…ポリシリコンゲート層、27…ゲート絶縁膜、28…p+領域、29…ソース領域、32…絶縁膜、33…ソース電極、34…厚い絶縁膜、35…周辺ゲート配線、36…ゲート電極配線、37…ガードリング、38…ガードリングコンタクト、39…チャネルストッパ、40…絶縁膜、41…V溝枠、42…押し潰し部分、45…リードフレーム、46…単位リードフレーム、47…ダム、48…枠片、49…ガイド孔、50…連結部、52…導体板、53…リボン・ストラップ、54…金属板、55…接着材、60…延在部分、90…半導体装置(パッケージ)、91…支持基板(ヘッダ)、92…封止体、93…ゲートリード、94…ドレインリード、95…ソースリード、96…取付孔、97…半導体チップ、98…V溝枠、99…ゲート電極パッド、100…ソース電極パッド、101,102…ワイヤ。
DESCRIPTION OF
Claims (12)
前記半導体チップが搭載された第1面を有するヘッダと、
前記ヘッダを介して前記半導体チップの前記第1電極と電気的に接続された第1電極リードと、
前記半導体チップの前記第2電極第1パッドおよび前記第2電極第2パッドと電気的に接続された第2電極リードと、
前記半導体チップの前記制御電極パッドと電気的に接続された制御電極リードと、
前記半導体チップを封止する封止体と、を有し、
前記第1電極リード、前記第2電極リード、および前記制御電極リードは、それぞれの一部が前記封止体で封止され、それ以外の部分は前記封止体の一側面から突出し、
前記半導体チップは、前記ヘッダの前記第1面上に前記ヘッダの前記第1面とその前記第2主面とが対向するように、かつ、平面視において、前記第2電極第2パッドが前記第2電極第1パッドよりも前記電極リード群に近くなるように搭載され、
前記半導体チップの前記第1電極は、導電性接合材を介して前記ヘッダの前記第1面と電気的に接続され、
前記半導体チップの前記制御電極パッドは、第1導電性部材を介して前記制御電極リードと電気的に接続され、
前記半導体チップの前記第2電極第1パッドおよび前記第2電極第2パッドは、第2導電性部材を介して前記第2電極リードと電気的に接続され、
前記第2導電性部材は、前記半導体チップの前記第2電極第1パッドと電気的に接続された第1部分、前記半導体チップの前記第2電極第2パッドと電気的に接続された第2部分、および前記第1部分と前記第2部分との間に配置された第3部分を有し、
前記第2導電性部材の前記第3部分と前記半導体チップの前記第1主面との間には隙間が形成され、
平面視において、前記電極リード群を基準として見たときに、前記半導体チップの前記制御電極パッドは、前記第2電極第1パッドよりも遠くに配置されている、半導体装置。 A power transistor is formed, has a first main surface and a second main surface opposite to the first main surface, and the first electrode of the power transistor is formed on the second main surface ; A second electrode first pad electrically connected to the second electrode of the power transistor on the first main surface; a second electrode second pad electrically connected to the second electrode of the power transistor; and a semiconductor chip having a control electrode and electrically connected to the control electrode pads of the power transistor, is arranged,
A header having a first surface on which the semiconductor chip is mounted;
A first electrode lead electrically connected to the first electrode of the semiconductor chip via the header;
A second electrode lead electrically connected to the second electrode first pad and the second electrode second pad of the semiconductor chip;
A control electrode lead electrically connected to the control electrode pad of the semiconductor chip;
A sealing body for sealing the semiconductor chip,
Each of the first electrode lead, the second electrode lead, and the control electrode lead is sealed with the sealing body, and the other portions protrude from one side surface of the sealing body,
In the semiconductor chip, the second electrode second pad is disposed on the first surface of the header so that the first surface of the header and the second main surface thereof are opposed to each other in plan view. Mounted to be closer to the electrode lead group than the second electrode first pad,
The first electrode of the semiconductor chip is electrically connected to the first surface of the header via a conductive bonding material,
The control electrode pad of the semiconductor chip is electrically connected to the control electrode lead through a first conductive member,
The second electrode first pad and the second electrode second pad of the semiconductor chip are electrically connected to the second electrode lead through a second conductive member,
The second conductive member includes a first portion electrically connected to the second electrode first pad of the semiconductor chip, and a second portion electrically connected to the second electrode second pad of the semiconductor chip. A portion, and a third portion disposed between the first portion and the second portion,
A gap is formed between the third portion of the second conductive member and the first main surface of the semiconductor chip,
The semiconductor device, wherein the control electrode pad of the semiconductor chip is disposed farther than the second electrode first pad when viewed in plan view with the electrode lead group as a reference.
前記半導体チップが搭載された第1面を有するヘッダと、
前記ヘッダを介して前記半導体チップの前記第1電極と電気的に接続された第1電極リードと、
前記半導体チップの前記第2電極第1パッドおよび前記第2電極第2パッドと電気的に接続された第2電極リードと、
前記半導体チップの前記制御電極パッドと電気的に接続された制御電極リードと、
前記半導体チップを封止する封止体と、を有し、
前記第1電極リード、前記第2電極リード、および前記制御電極リードは、それぞれの一部が前記封止体で封止され、それ以外の部分は前記封止体の一側面から突出し、
前記半導体チップは、前記ヘッダの前記第1面上に前記ヘッダの前記第1面とその前記第2主面とが対向するように、かつ、平面視において、前記第2電極第2パッドが前記第2電極第1パッドよりも前記電極リード群に近くなるように搭載され、
前記半導体チップの前記第1電極は、導電性接合材を介して前記ヘッダの前記第1面と電気的に接続され、
前記半導体チップの前記制御電極パッドは、第1導電性部材を介して前記制御電極リードと電気的に接続され、
前記半導体チップの前記第2電極第1パッドおよび前記第2電極第2パッドは、第2導電性部材を介して前記第2電極リードと電気的に接続され、
前記第2導電性部材は、前記半導体チップの前記第2電極第1パッドと電気的に接続された第1部分、前記半導体チップの前記第2電極第2パッドと電気的に接続された第2部分、および前記第1部分と前記第2部分との間に配置された第3部分を有し、
前記第2導電性部材の前記第3部分と前記半導体チップの前記第1主面との間には隙間が形成され、
平面視において、前記電極リード群を基準として見たときに、前記第1導電性部材と前記制御電極パッドとの接続部分は、前記第2導電性部材の前記第2電極第1パッドとの接続部分より遠くに位置する、半導体装置。 A power transistor is formed, has a first main surface and a second main surface opposite to the first main surface, and the first electrode of the power transistor is formed on the second main surface ; A second electrode first pad electrically connected to the second electrode of the power transistor on the first main surface; a second electrode second pad electrically connected to the second electrode of the power transistor; and a semiconductor chip having a control electrode and electrically connected to the control electrode pads of the power transistor, is arranged,
A header having a first surface on which the semiconductor chip is mounted;
A first electrode lead electrically connected to the first electrode of the semiconductor chip via the header;
A second electrode lead electrically connected to the second electrode first pad and the second electrode second pad of the semiconductor chip;
A control electrode lead electrically connected to the control electrode pad of the semiconductor chip;
A sealing body for sealing the semiconductor chip,
Each of the first electrode lead, the second electrode lead, and the control electrode lead is sealed with the sealing body, and the other portions protrude from one side surface of the sealing body,
In the semiconductor chip, the second electrode second pad is disposed on the first surface of the header so that the first surface of the header and the second main surface thereof are opposed to each other in plan view. Mounted to be closer to the electrode lead group than the second electrode first pad,
The first electrode of the semiconductor chip is electrically connected to the first surface of the header via a conductive bonding material,
The control electrode pad of the semiconductor chip is electrically connected to the control electrode lead through a first conductive member,
The second electrode first pad and the second electrode second pad of the semiconductor chip are electrically connected to the second electrode lead through a second conductive member,
The second conductive member includes a first portion electrically connected to the second electrode first pad of the semiconductor chip, and a second portion electrically connected to the second electrode second pad of the semiconductor chip. A portion, and a third portion disposed between the first portion and the second portion,
A gap is formed between the third portion of the second conductive member and the first main surface of the semiconductor chip,
In a plan view, when viewed with the electrode lead group as a reference, a connection portion between the first conductive member and the control electrode pad is connected to the second electrode first pad of the second conductive member. A semiconductor device located far from the part.
前記半導体チップの第1主面上には、前記制御電極と電気的に接続された第1アルミ層と、前記第2電極と電気的に接続された第2アルミ層が形成され、
さらに、前記第1アルミ層および前記第2アルミ層上に、第1開口部、第2開口部、および第3開口部が形成された絶縁膜が配置され、
前記第1アルミ層の前記第1開口部から露出した部分が前記制御電極パッドであり、
前記第2アルミ層の前記第2開口部から露出した部分が前記第2電極第1パッドであり、
前記第2アルミ層の前記第3開口部から露出した部分が前記第2電極第2パッドである、半導体装置。 The semiconductor device according to claim 1, wherein:
On the first main surface of the semiconductor chip, a first aluminum layer electrically connected to the control electrode and a second aluminum layer electrically connected to the second electrode are formed,
Furthermore, an insulating film in which a first opening, a second opening, and a third opening are formed is disposed on the first aluminum layer and the second aluminum layer,
A portion exposed from the first opening of the first aluminum layer is the control electrode pad,
A portion exposed from the second opening of the second aluminum layer is the second electrode first pad,
The semiconductor device, wherein a portion exposed from the third opening of the second aluminum layer is the second electrode second pad.
平面視において、前記半導体チップの前記第1主面は四角形状であって、第1辺、前記第1辺に対向する第2辺、前記第1辺および第2辺と交差する第3辺を有し、
前記半導体チップの前記第2辺は、前記第1辺よりも前記電極リード群に近くなるように配置され、
前記制御電極パッドは、前記第1辺と前記第3辺とで構成されたコーナ部に配置されている、半導体装置。 The semiconductor device according to claim 1, wherein:
In plan view, the first main surface of the semiconductor chip has a quadrangular shape, and includes a first side, a second side facing the first side, and a third side intersecting the first side and the second side. Have
The second side of the semiconductor chip is disposed closer to the electrode lead group than the first side,
The control electrode pad is a semiconductor device disposed at a corner portion constituted by the first side and the third side.
前記半導体チップが搭載された第1面を有するヘッダと、
前記半導体チップの前記ソース電極第1パッドおよび前記ソース電極第2パッドと電気的に接続されたソース電極リードと、
前記半導体チップの前記ゲート電極パッドと電気的に接続されたゲート電極リードと、
前記半導体チップを封止する封止体と、を有し、
前記ソース電極リードおよび前記ゲート電極リードは、それぞれの一部が前記封止体で封止され、それ以外の部分は前記封止体の一側面から突出し、
前記半導体チップは、前記ヘッダの前記第1面上に前記ヘッダの前記第1面とその前記第2主面とが対向するように、かつ、平面視において、前記ソース電極第2パッドが前記ソース電極第1パッドよりも前記電極リード群に近くなるように搭載され、
前記半導体チップの前記ドレイン電極は、導電性接合材を介して前記ヘッダの前記第1面と電気的に接続され、
前記半導体チップの前記ゲート電極パッドは、第1導電性部材を介して前記ゲート電極リードと電気的に接続され、
前記半導体チップの前記ソース電極第1パッドおよび前記ソース電極第2パッドは、第2導電性部材を介して前記ソース電極リードと電気的に接続され、
前記第2導電性部材は、前記半導体チップの前記ソース電極第1パッドと電気的に接続された第1部分、前記半導体チップの前記ソース電極第2パッドと電気的に接続された第2部分、および前記第1部分と前記第2部分との間に配置された第3部分を有し、
前記第2導電性部材の前記第3部分と前記半導体チップの前記第1主面との間には隙間が形成され、
平面視において、前記電極リード群を基準として見たときに、前記第1導電性部材と前記ゲート電極パッドとの接続部分は、前記第2導電性部材の前記ソース電極第1パッドとの接続部分より遠くに位置する、半導体装置。 A vertical power MOSFET is formed, has a first main surface and a second main surface opposite to the first main surface, and a drain electrode of the vertical power MOSFET is formed on the second main surface A source electrode first pad electrically connected to the source electrode of the vertical power MOSFET on the first main surface, and a source electrode second electrically connected to the source electrode of the vertical power MOSFET. a semi-conductor chip pads, and the vertical power MOSFET gate electrode and electrically connected to the gate electrode pad, is arranged,
A header having a first surface on which the semiconductor chip is mounted;
A source electrode lead electrically connected to the source electrode first pad and the source electrode second pad of the semiconductor chip;
A gate electrode lead electrically connected to the gate electrode pad of the semiconductor chip;
A sealing body for sealing the semiconductor chip,
Each of the source electrode lead and the gate electrode lead is sealed with the sealing body, and other portions protrude from one side surface of the sealing body,
In the semiconductor chip, the source electrode second pad is the source electrode in the plan view so that the first surface of the header and the second main surface thereof are opposed to the first surface of the header. Mounted to be closer to the electrode lead group than the electrode first pad,
The drain electrode of the semiconductor chip is electrically connected to the first surface of the header via a conductive bonding material,
The gate electrode pad of the semiconductor chip is electrically connected to the gate electrode lead through a first conductive member,
The source electrode first pad and the source electrode second pad of the semiconductor chip are electrically connected to the source electrode lead through a second conductive member,
The second conductive member includes a first portion electrically connected to the source electrode first pad of the semiconductor chip, a second portion electrically connected to the source electrode second pad of the semiconductor chip, And a third portion disposed between the first portion and the second portion,
A gap is formed between the third portion of the second conductive member and the first main surface of the semiconductor chip,
In a plan view, when viewed with the electrode lead group as a reference, the connection portion between the first conductive member and the gate electrode pad is the connection portion between the source electrode first pad of the second conductive member. A semiconductor device located farther away.
前記半導体チップの第1主面上には、前記ゲート電極と電気的に接続された第1アルミ層と、前記ソース電極と電気的に接続された第2アルミ層が形成され、
さらに、前記第1アルミ層および前記第2アルミ層上に、第1開口部、第2開口部、および第3開口部が形成された絶縁膜が配置され、
前記第1アルミ層の前記第1開口部から露出した部分が前記ゲート電極パッドであり、
前記第2アルミ層の前記第2開口部から露出した部分が前記ソース電極第1パッドであり、
前記第2アルミ層の前記第3開口部から露出した部分が前記ソース電極第2パッドである、半導体装置。 The semiconductor device according to claim 5,
A first aluminum layer electrically connected to the gate electrode and a second aluminum layer electrically connected to the source electrode are formed on the first main surface of the semiconductor chip,
Furthermore, an insulating film in which a first opening, a second opening, and a third opening are formed is disposed on the first aluminum layer and the second aluminum layer,
The portion exposed from the first opening of the first aluminum layer is the gate electrode pad,
The portion exposed from the second opening of the second aluminum layer is the source electrode first pad,
The semiconductor device, wherein a portion of the second aluminum layer exposed from the third opening is the source electrode second pad.
平面視において、前記半導体チップの前記第1主面は四角形状であって、第1辺、前記第1辺に対向する第2辺、前記第1辺および第2辺と交差する第3辺を有し、
前記半導体チップの前記第2辺は、前記第1辺よりも前記電極リード群に近くなるように配置され、
前記ゲート電極パッドは、前記第1辺と前記第3辺とで構成されたコーナ部に配置されている、半導体装置。 The semiconductor device according to claim 5,
In plan view, the first main surface of the semiconductor chip has a quadrangular shape, and includes a first side, a second side facing the first side, and a third side intersecting the first side and the second side. Have
The second side of the semiconductor chip is disposed closer to the electrode lead group than the first side,
The gate electrode pad is a semiconductor device arranged at a corner portion constituted by the first side and the third side.
前記第2導電性部材の線幅は、前記第1導電性部材の線幅より広い、半導体装置。 The semiconductor device according to any one of claims 1, 2, and 5,
The semiconductor device, wherein a line width of the second conductive member is wider than a line width of the first conductive member.
前記第2導電性部材はAl線である、半導体装置。 The semiconductor device according to any one of claims 1, 2, and 5,
The semiconductor device, wherein the second conductive member is an Al wire.
前記第2導電性部材は複数本である、半導体装置。 The semiconductor device according to claim 9.
A semiconductor device comprising a plurality of the second conductive members.
前記ヘッダは、前記第1面とは反対側の面である第2面を有し、
前記第2面は前記封止体で覆われていない、半導体装置。 The semiconductor device according to any one of claims 1, 2, and 5,
The header has a second surface that is a surface opposite to the first surface;
The semiconductor device, wherein the second surface is not covered with the sealing body.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013188170A JP5665206B2 (en) | 2013-09-11 | 2013-09-11 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013188170A JP5665206B2 (en) | 2013-09-11 | 2013-09-11 | Semiconductor device |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011086201A Division JP5388235B2 (en) | 2011-04-08 | 2011-04-08 | Semiconductor device |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014218996A Division JP2015019115A (en) | 2014-10-28 | 2014-10-28 | Semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014027293A JP2014027293A (en) | 2014-02-06 |
JP5665206B2 true JP5665206B2 (en) | 2015-02-04 |
Family
ID=50200622
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013188170A Expired - Lifetime JP5665206B2 (en) | 2013-09-11 | 2013-09-11 | Semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5665206B2 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102014119466A1 (en) * | 2014-12-22 | 2016-06-23 | Infineon Technologies Ag | SEMICONDUCTOR DEVICE WITH STRIPULAR TRENCHGATE STRUCTURES AND GATE CONNECTOR STRUCTURE |
JP6663340B2 (en) | 2016-10-28 | 2020-03-11 | ルネサスエレクトロニクス株式会社 | Semiconductor device |
US10396189B2 (en) * | 2017-05-30 | 2019-08-27 | Fuji Electric Co., Ltd. | Semiconductor device |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03232246A (en) * | 1989-12-12 | 1991-10-16 | Fuji Electric Co Ltd | Semiconductor device |
WO1998021751A2 (en) * | 1996-11-11 | 1998-05-22 | Siemens Aktiengesellschaft | Optimizing the power connection between chip and circuit board for a power switch |
US6476481B2 (en) * | 1998-05-05 | 2002-11-05 | International Rectifier Corporation | High current capacity semiconductor device package and lead frame with large area connection posts and modified outline |
JP2000049184A (en) * | 1998-05-27 | 2000-02-18 | Hitachi Ltd | Semiconductor device and production thereof |
US6040626A (en) * | 1998-09-25 | 2000-03-21 | International Rectifier Corp. | Semiconductor package |
US20040217488A1 (en) * | 2003-05-02 | 2004-11-04 | Luechinger Christoph B. | Ribbon bonding |
-
2013
- 2013-09-11 JP JP2013188170A patent/JP5665206B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2014027293A (en) | 2014-02-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4248953B2 (en) | Semiconductor device and manufacturing method thereof | |
JP4746061B2 (en) | Semiconductor device | |
US7763967B2 (en) | Semiconductor device with surface mounting terminals | |
US6992386B2 (en) | Semiconductor device and a method of manufacturing the same | |
US8629467B2 (en) | Semiconductor device | |
JP2008294384A (en) | Semiconductor device | |
JP2009147103A (en) | Semiconductor device and manufacturing method of same | |
JP5271778B2 (en) | Manufacturing method of semiconductor device | |
JP5665206B2 (en) | Semiconductor device | |
JP2013016837A (en) | Semiconductor device | |
JP2005243685A (en) | Semiconductor device | |
JP7383881B2 (en) | Semiconductor device and semiconductor device manufacturing method | |
JP2015019115A (en) | Semiconductor device | |
JP5388235B2 (en) | Semiconductor device | |
WO2022153902A1 (en) | Semiconductor device | |
JP2005101293A (en) | Semiconductor device | |
JP2012182240A (en) | Semiconductor device | |
JP2016040839A (en) | Method of manufacturing semiconductor device | |
JP5512845B2 (en) | Semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140530 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140605 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140722 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140904 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141028 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141204 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141205 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5665206 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313115 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
EXPY | Cancellation because of completion of term |