JP5651096B2 - Flexible printed circuit board and flat display device - Google Patents
Flexible printed circuit board and flat display device Download PDFInfo
- Publication number
- JP5651096B2 JP5651096B2 JP2011247223A JP2011247223A JP5651096B2 JP 5651096 B2 JP5651096 B2 JP 5651096B2 JP 2011247223 A JP2011247223 A JP 2011247223A JP 2011247223 A JP2011247223 A JP 2011247223A JP 5651096 B2 JP5651096 B2 JP 5651096B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- conductive layer
- protective layer
- protective
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000011241 protective layer Substances 0.000 claims description 67
- 239000010410 layer Substances 0.000 claims description 57
- 230000001681 protective effect Effects 0.000 claims description 20
- 239000000463 material Substances 0.000 claims description 5
- 239000011810 insulating material Substances 0.000 claims description 2
- 239000010408 film Substances 0.000 description 78
- 238000007747 plating Methods 0.000 description 26
- 239000000758 substrate Substances 0.000 description 18
- 239000004973 liquid crystal related substance Substances 0.000 description 16
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 13
- 239000010409 thin film Substances 0.000 description 12
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 11
- 239000011889 copper foil Substances 0.000 description 11
- 239000012790 adhesive layer Substances 0.000 description 9
- 239000004642 Polyimide Substances 0.000 description 7
- 229920001721 polyimide Polymers 0.000 description 7
- 229910052759 nickel Inorganic materials 0.000 description 6
- 239000011248 coating agent Substances 0.000 description 5
- 238000000576 coating method Methods 0.000 description 5
- 238000005530 etching Methods 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 229920003002 synthetic resin Polymers 0.000 description 4
- 239000000057 synthetic resin Substances 0.000 description 4
- 239000010949 copper Substances 0.000 description 3
- 230000003014 reinforcing effect Effects 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 239000004020 conductor Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 150000002815 nickel Chemical class 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
Images
Landscapes
- Non-Metallic Protective Coatings For Printed Circuits (AREA)
Description
本発明の実施形態は、導電層を覆って形成される保護層を備えたフレキシブルプリント基板に関する。 Embodiments described herein relate generally to a flexible printed circuit board including a protective layer formed to cover a conductive layer.
近年、フレキシブルプリント基板(以下、FPC)は、高密度実装が進み、それにともなって、ポリイミドなどの材質によって形成された保護層すなわちカバーレイの他に感光性レジスト(Photo sensitive resist、PSR)による保護層を形成する構成がある。このような感光性レジストによる保護層は、露光、現像およびエッチングの各工程により形成されるため、開口精度が向上し、より高密度な実装が可能になるので、特に部品実装面に用いられることが多い。 In recent years, flexible printed circuit boards (hereinafter referred to as FPC) have advanced in high-density packaging, and accordingly, a protective layer formed of a material such as polyimide, that is, a cover lay, is also protected by a photosensitive resist (PSR). There are configurations that form layers. Such a protective layer made of a photosensitive resist is formed by the steps of exposure, development, and etching, so that the opening accuracy is improved and higher-density mounting is possible. There are many.
しかしながら、カバーレイを構成するポリイミドなどの材質と感光性レジストとでは、熱履歴による熱膨張率(Coefficient of thermal expansion、CTE)が異なるため、熱膨張率が大きい感光性レジストによる保護層が形成されている面側へと反りが発生する。特に、FPCはフレキシブル性が求められるため、薄型化の傾向にあるため、反りがより発生しやすくなっている。 However, a material such as polyimide constituting the coverlay and the photosensitive resist have a different coefficient of thermal expansion (CTE) due to thermal history, so a protective layer is formed of a photosensitive resist having a high coefficient of thermal expansion. Warpage occurs to the surface side. In particular, since FPC is required to be flexible, it tends to be thinned, and thus warpage is more likely to occur.
そして、このようにFPCが反っている場合、例えば液晶表示素子である液晶パネル(Liquid crystal display、LCD)に対して、異方性導電フィルム(Anisotropic Conductive Film、ACF)などを用いた熱圧着などによりFPCを接続してLCDモジュールを構成する場合、認識位置合わせができないという問題がある。 When the FPC is warped as described above, for example, thermocompression bonding using an anisotropic conductive film (ACF) or the like to a liquid crystal display (LCD) as a liquid crystal display element. When the LCD module is configured by connecting the FPC by the above method, there is a problem that the recognition position cannot be aligned.
本発明が解決しようとする課題は、反りを抑制しつつ高密度実装に対応できるフレキシブルプリント基板を提供することである。 The problem to be solved by the present invention is to provide a flexible printed circuit board that can cope with high-density mounting while suppressing warpage.
実施形態のフレキシブルプリント基板は、ベースフィルムを有する。また、このフレキシブルプリント基板は、ベースフィルムの一主面上に形成される第1導電層を有する。さらに、このフレキシブルプリント基板は、ベースフィルムの他主面上に形成される第2導電層を有する。また、このフレキシブルプリント基板は、第1導電層を覆って形成される第1保護層を有する。さらに、このフレキシブルプリント基板は、第2導電層を覆って形成される第2保護層を有する。そして、第1保護層と第2保護層とは、少なくともいずれか一方の少なくとも一部が感光性レジストにより形成され、全体として互いの熱膨張率が等しい。 The flexible printed circuit board of an embodiment has a base film. Moreover, this flexible printed circuit board has the 1st conductive layer formed on one main surface of a base film. Furthermore, this flexible printed circuit board has a second conductive layer formed on the other main surface of the base film. The flexible printed board has a first protective layer formed to cover the first conductive layer. Furthermore, this flexible printed circuit board has a second protective layer formed so as to cover the second conductive layer. And at least one part of at least any one of a 1st protective layer and a 2nd protective layer is formed with the photosensitive resist, and a mutual thermal expansion coefficient is equal as a whole.
以下、第1の実施形態の構成を図1ないし図3を参照して説明する。 The configuration of the first embodiment will be described below with reference to FIGS.
図3(a)および図3(b)において、11は平面表示装置としての液晶表示装置であるLCDモジュールを示し、このLCDモジュール11は、平面表示素子としての液晶表示素子である液晶パネル(LCD)12と、この液晶パネル12に対して接続されるフレキシブルプリント基板13(以下、FPC13という)とを備えている。
3 (a) and 3 (b), 11 denotes an LCD module which is a liquid crystal display device as a flat display device. The
液晶パネル12は、第1の基板としての長方形状のアレイ基板15と、第2の基板としての長方形状の対向基板16と、これらアレイ基板15と対向基板16との間に介在される光変調層としての液晶層17とを有している。そして、液晶パネル12は、アレイ基板15と対向基板16とが互いに対向配置されてスペーサなどを介して間隙を保持した状態で貼り合わせられ、液晶層17に対応する領域に、図示しない複数の画素がマトリクス状に形成された表示領域を備えている。また、アレイ基板15は、対向基板16と略等しい幅寸法で、かつ、この対向基板16よりも大きい長手寸法に形成されており、長手方向の一端側と幅方向の両側とが対向基板16と位置合わせされている。このため、液晶パネル12は、長手方向の他端側に突出するアレイ基板15の一主面上に、配線領域18が形成されている。そして、この配線領域18には、各画素を駆動するドライバ19などが実装されているとともに、このドライバ19などを含む液晶パネル12側の回路部と電気的に接続された図示しない配線端子が幅方向に所定のピッチで離間されて複数形成されている。
The
また、FPC13は、配線端子と電気的および物理的に接続されて液晶パネル12側の回路部(ドライバ19など)と外部回路とを電気的に接続する部分であり、例えば四角形状に形成された両面配線領域である本体部21と、この本体部21の一端側に連続する片面配線領域である連続部22と、この連続部22の一端側に連続する外部接続端子部(OLB端子部)23と、本体部21の他端側から突出する接続部24とを有している。
The FPC 13 is a portion that is electrically and physically connected to the wiring terminal to electrically connect the circuit portion (
また、本体部21は、図1および図2(a)、図2(b)に示すように、ベースフィルム25と、このベースフィルム25の一主面25a側に設けられた第1導電層26と、この第1導電層26を覆う第1保護層27と、ベースフィルム25の他主面25b側に設けられた第2導電層28と、この第2導電層28を覆う第2保護層29とを備え、例えば122.5μm程度の厚みに形成されている。そして、ベースフィルム25の一主面25a側(第1導電層26および第1保護層27側)が、FPC13の配線面となっており、ベースフィルム25の他主面25b側(第2導電層28および第2保護層29側)が、FPC13の部品実装面となっている。
The
ベースフィルム25は、例えばポリイミドなどの絶縁性を有する合成樹脂により薄膜状、例えば、25μm程度の厚みに形成されている。
The
また、第1導電層26は、ベースフィルム25の一主面25aを覆う第1導電膜としての第1銅箔26aと、この第1銅箔26aを覆う第2導電膜としての第1スルーホールめっき26bとを有している。
The first
第1銅箔26aおよび第1スルーホールめっき26bは、例えばそれぞれ銅(Cu)などの導電性を有する部材により薄膜状に形成されている。第1銅箔26aは、例えば12μm程度の厚み、第1スルーホールめっき26bは、例えば8μm程度の厚みに形成されている。
The
また、第1保護層27は、第1導電層26を覆って保護するものであり、第1スルーホールめっき26bを覆う第1保護膜としての第1カバーレイ27aと、この第1カバーレイ27aを覆う第2保護膜としての第1感光性レジスト膜27bとを一体に有している。
The first
第1カバーレイ27aは、例えばポリイミドなどの、感光性レジストよりも熱膨張率(Coefficient of thermal expansion、CTE)が小さく(例えば熱膨張率16〜22程度)、かつ、絶縁性を有する合成樹脂などの部材により薄膜状、例えば12.5μm程度の厚みに形成されている。また、この第1カバーレイ27aは、第1接着層31を介して第1導電層26の第1スルーホールめっき26bに接着されている。ここで、第1接着層31は、例えば25μm程度の厚みに形成されている。
The
また、第1感光性レジスト膜27bは、例えば熱膨張率32程度の感光性レジスト(Photo sensitive resist、PSR)によって薄膜状、例えば20±5μm程度の厚みに形成され、例えば塗布、露光、現像およびエッチングの各工程によって形成されている。
The first
ここで、第1カバーレイ27aは、本体部21の一端側、すなわち外部接続端子部23側を覆っており、第1感光性レジスト膜27bは、本体部21の他端側、すなわち接続部24側を覆っている。また、第1カバーレイ27aと第1感光性レジスト膜27bとは、互いに同面積に形成されている。なお、以下、同面積とは、完全に同じ面積の他に、実質的に同じ面積の意味を含むものとする。さらに、これら第1カバーレイ27aおよび第1感光性レジスト膜27bは、互いに隣接して形成され、例えば本体部21の左右両側に亘って連続している。
Here, the first cover lay 27a covers one end side of the
一方、第2導電層28は、ベースフィルム25の他主面25bを覆う第3導電膜としての第2銅箔28aと、この第2銅箔28aを覆う第4導電膜としての第2スルーホールめっき28bとを有している。そして、この第2導電層28(の第2スルーホールめっき28b)には、図示しない導電部を介して部品33(図3)が実装されている。この導電部は、第2保護層29の一部に形成された図示しない開口部に形成されており、例えば1〜6μm程度の厚みを有する薄膜状の第1導電体膜であるニッケルめっき、および、例えば0.03〜0.19μm程度の厚みを有する薄膜状でニッケルめっきを覆う第2導電体膜である金めっきを有している。
On the other hand, the second
第2銅箔28aおよび第2スルーホールめっき28bは、例えばそれぞれ銅などの導電性を有する部材により薄膜状に形成されている。第2銅箔28aは、例えば12μm程度の厚み、第2スルーホールめっき28bは、例えば8μm程度の厚みに形成されている。
The
また、第2保護層29は、第2導電層28を覆って保護するものであり、第2スルーホールめっき28bを覆う第3保護膜としての第2カバーレイ29aと、この第2カバーレイ29aを覆う第4保護膜としての第2感光性レジスト膜29bとを一体に有している。さらに、この第2保護層29は、第1保護層27と同面積に形成されている。
The second
第2カバーレイ29aは、例えばポリイミドなどの、感光性レジストよりも熱膨張率が小さく(例えば熱膨張率16〜22程度)、かつ、絶縁性を有する、第1カバーレイ27aと同じ合成樹脂などの部材により薄膜状、例えば12.5μm程度の厚みに形成されている。また、この第2カバーレイ29aは、第2接着層35を介して第2導電層28の第2スルーホールめっき28bに接着されている。ここで、第2接着層35は、例えば25μm程度の厚みに形成されている。また、この第2カバーレイ29aは、第1カバーレイ27aおよび第1感光性レジスト膜27bと同面積に形成されている。
The
また、第2感光性レジスト膜29bは、例えば熱膨張率32程度の、第1感光性レジスト膜27bと同じ感光性レジストによって薄膜状、例えば20±5μm程度の厚みに形成され、例えば塗布、露光、現像およびエッチングの各工程によって形成されている。さらに、この第2感光性レジスト膜29bは、第1カバーレイ27a、第1感光性レジスト膜27bおよび第2カバーレイ29aと同面積に形成されている。
The second photosensitive resist
ここで、第2カバーレイ29aは、本体部21の他端側、すなわち接続部24側を覆っており、第2感光性レジスト膜29bは、本体部21の一端側、すなわち外部接続端子部23側を覆っている。さらに、これら第2カバーレイ29aおよび第2感光性レジスト膜29bは、互いに隣接して形成され、例えば本体部21の左右両側に亘って連続している。また、第2カバーレイ29aと第2感光性レジスト膜29bとは、互いに同面積に形成されている。
Here, the
したがって、第1保護層27と第2保護層29とは、平面視でLCDモジュール11(図3)の長手方向に互いに対称に配置されている。すなわち、第1保護層27の第1カバーレイ27aの背面側に第2保護層29の第2感光性レジスト膜29bが位置し、第1保護層27の第1感光性レジスト膜27bの背面側に第2保護層29の第2カバーレイ29aが位置している。また、第1保護層27と第2保護層29とのそれぞれの熱膨張率は、全体としては互いに等しくなっている。すなわち、第1保護層27と第2保護層29とをそれぞれ1つの層とみた場合の熱膨張率は互いに等しい。
Therefore, the first
また、連続部22は、本体部21を構成するベースフィルム25、第1導電層26(第1銅箔26aおよび第1スルーホールめっき26b)、および、第1保護層27が延びて形成され、例えば82.5μm程度の厚みとなっている。
The
また、外部接続端子部23は、本体部21を構成するベースフィルム25と第1導電層26(第1銅箔26aおよび第1スルーホールめっき26b)とが連続部22からさらに延びて、この第1導電層26に対して、導電性を有する図示しない複数の端子が電気的に接続されて形成され、この端子の厚みを除き例えば45μm程度の厚みに形成されている。
The external
各端子は、第1導電層26(の第1スルーホールめっき26b)を覆ってこの第1導電層26に電気的に接続される例えば第1端子部導電膜としてのニッケルめっきと、このニッケルめっきを覆う第2端子部導電膜としての金めっきとを有しており、第1保護層27により覆われずにFPC13の一主面側に露出している。また、これら端子は、幅方向に所定のピッチで離間されて形成されている。そして、これら端子は、例えば図示しない異方性導電フィルム(Anisotropic Conductive Film、ACF)により、配線領域18(図3)の配線端子と電気的および物理的に接続される。
Each terminal covers the first conductive layer 26 (the first through-
さらに、接続部24は、本体部21を構成するベースフィルム25と第1導電層26(第1銅箔26aおよび第1スルーホールめっき26b)とが延びて、この第1導電層26に対して、導電性を有する図示しない複数の接続端子が電気的に接続されて形成され、この接続端子の厚みを除き例えば45μm程度の厚みとなっている。また、この接続部24には、ベースフィルム25の他主面25bに、補強層としての補強部40が接続端子の背面側に位置して形成されている。
Further, the connecting
各接続端子は、例えば第1導電層26(の第1スルーホールめっき26b)を覆ってこの第1導電層26に電気的に接続される例えば第1接続端子部導電膜としてのニッケルめっきと、このニッケルめっきを覆う第2接続端子部導電膜としての金めっきとを有しており、接続部24の本体部21と反対側の端部に位置し、第1保護層27により覆われずに露出している。また、これら接続端子は、幅方向に所定のピッチで離間されて形成されている。そして、これら接続端子は、外部回路の図示しないコネクタなどに対して挿入されて電気的および物理的に接続される。
Each connection terminal covers, for example, the first conductive layer 26 (the first through-
また、補強部40は、例えばポリイミドなどの絶縁性を有する合成樹脂などの部材により薄膜状、例えば75μm程度の厚みに形成されている。
The reinforcing
そして、上記第1の実施形態のFPC13は、図1ないし図3に示すように、外部接続端子部23の各端子を液晶パネル12の配線領域18の各配線端子とそれぞれ位置合わせした状態で、異方性導電フィルムを介してFPC13を液晶パネル12に対して熱圧着することにより、端子と配線端子とが互いに電気的および物理的に接続され、液晶パネル12と一体的に接続される。さらに、このFPC13は、接続部24の各接続端子をコネクタなどに挿入することにより、外部回路に対して電気的に接続される。
The
このように、上記第1の実施形態によれば、第1保護層27を、絶縁性を有する材質により第1導電層26の一部を覆う第1カバーレイ27aと、感光性レジストにより第1導電層26の他部を覆う第1感光性レジスト膜27bとにより構成するとともに、第2保護層29を、第1カバーレイ27aと同じ材質によりこの第1カバーレイ27aと同面積で第2導電層28の一部を覆う第2カバーレイ29aと、第1感光性レジスト膜27bと同じ感光性レジストにより第2導電層28の他部を第1感光性レジスト膜27bと同面積で覆う第2感光性レジスト膜29bとにより構成することで、FPC13の一主面側と他主面側との熱膨張率を容易に等しくできる。
As described above, according to the first embodiment, the first
また、第1カバーレイ27a、第1感光性レジスト膜27b、第2カバーレイ29aおよび第2感光性レジスト膜29bをそれぞれ同面積とし、かつ、第1カバーレイ27aの背面側に第2感光性レジスト膜29bを配置し、第1感光性レジスト膜27bの背面側に第2カバーレイ29aを配置することにより、FPC13の一主面側と他主面側との熱膨張率を、全体に亘ってより均一化できる。
The
なお、上記第1の実施形態において、図4(a)および図4(b)に示す第2の実施の形態のように、第1保護層27の第1カバーレイ27aを幅方向の一側に形成するとともに第1感光性レジスト膜27bを幅方向の他側に形成し、第2保護層29の第2カバーレイ29aを幅方向の他側に形成するとともに第2感光性レジスト膜29bを幅方向の一側に形成して、すなわち、第1保護層27と第2保護層29とを平面視で幅方向に互いに対称に配置してもよい。この場合にも、第1カバーレイ27aと第2カバーレイ29aとの面積を等しくするとともに、第1感光性レジスト膜27bと第2感光性レジスト膜29bとの面積を等しくすることで、第1保護層27と第2保護層29との熱膨張率を全体として互いに等しくすることにより、上記第1の実施形態と同様の作用効果を奏することができる。
In the first embodiment, the first cover lay 27a of the first
次に、第3の実施形態を図5を参照して説明する。なお、上記第1の実施形態と同様の構成および作用については、同一符号を付してその説明を省略する。 Next, a third embodiment will be described with reference to FIG. In addition, about the structure and effect | action similar to the said 1st Embodiment, the same code | symbol is attached | subjected and the description is abbreviate | omitted.
この第3の実施形態は、上記各実施形態の第1保護層27および第2保護層29に代えて、第1導電層26(の第1スルーホールめっき26b)を覆って、第1保護層45および第2保護層46を備えるものである。
In the third embodiment, instead of the first
第1保護層45は、本体部21全体において第1導電層26を覆って保護するものであり、第1スルーホールめっき26bを覆う第1被覆膜としてのカバーレイ45aと、このカバーレイ45aを覆う第2被覆膜としてのレジスト膜45bとを一体に有している。
The first
カバーレイ45aは、例えばポリイミドなどの絶縁性を有する合成樹脂などの部材により薄膜状、例えば12.5μm程度の厚みに形成されている。また、このカバーレイ45aは、接着層48を介して第1導電層26の第1スルーホールめっき26bに接着されている。ここで、接着層48は、例えば25μm程度の厚みに形成されている。
The
また、レジスト膜45bは、例えば薄膜フィルム状に形成され、カバーレイ45aの一主面に貼り付けられて固定されている。
Further, the resist
また、第2保護層46は、本体部21全体において第2導電層28を覆って保護するものであり、例えば感光性レジストを用いて薄膜状、例えば20±5μm程度の厚みに形成され、例えば塗布、露光、現像およびエッチングの各工程によって形成されている。さらに、この第2保護層46は、第1保護層45と同面積に形成されている。
Further, the second
また、第1保護層45と第2保護層46との熱膨張率は、全体としては互いに等しくなっている。すなわち、第1保護層45のカバーレイ45aの熱膨張率とレジスト膜45bの熱膨張率との和は、第2保護層46の熱膨張率と等しく設定されている。
The thermal expansion coefficients of the first
そして、上記第3の実施形態によれば、第1保護層45を、絶縁性を有し第2保護層46を形成する感光性レジストよりも熱膨張率が小さい材質により、第1導電層26を覆うカバーレイ45aを形成するとともに、このカバーレイ45aとの熱膨張率の和が第2保護層46の熱膨張率と等しくなるようにレジスト膜45bをカバーレイ45aを覆って貼り付けることにより、FPC13の一主面側と他主面側との熱膨張率を容易に等しくできる。
According to the third embodiment, the first
以上説明した少なくとも1つの実施形態によれば、ベースフィルム25の一主面25a側の第1導電層26を保護する第1保護層27,45と、ベースフィルム25の他主面25b側の第2導電層28を保護する第2保護層29,46との全体として互いの熱膨張率を等しくすることにより、FPC13の一主面側と他主面側との熱履歴による熱膨張率の相違に起因するFPC13の反りを抑制できる。
According to at least one embodiment described above, the first
また、第1保護層27および第2保護層29、あるいは第2保護層46は、露光、現像およびエッチングなどの工程により感光性レジストを用いて少なくとも一部を形成するので、例えば±0.1mm程度に誤差を抑制した高精度に形成することが可能になる。したがって、第1カバーレイ27aおよび第2カバーレイ29a、あるいはカバーレイ45aなどと比較して(第1接着層31および第2接着層35、あるいは接着層48のはみ出しを含めると例えば±0.3m程度の誤差)、精度を向上でき、高密度実装に対応できる。
Further, the first
特に、LCDモジュール11に用い異方性導電フィルムなどを用いて液晶パネル12にFPC13を熱圧着して接続する場合、熱履歴による反りがFPC13に発生しにくいので、液晶パネル12側の配線端子とFPC13側の端子との位置合わせが容易になり、これらの接続の作業性をより向上できる。
In particular, when the
なお、上記各実施形態において、FPC13は、LCDモジュール11だけでなく、例えばタッチパネル用基板など、他の任意の機器に用いることができる。
In each of the above embodiments, the
また、本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。 Moreover, although some embodiment of this invention was described, these embodiment is shown as an example and is not intending limiting the range of invention. These novel embodiments can be implemented in various other forms, and various omissions, replacements, and changes can be made without departing from the scope of the invention. These embodiments and modifications thereof are included in the scope and gist of the invention, and are included in the invention described in the claims and the equivalents thereof.
13 フレキシブルプリント基板
25 ベースフィルム
25a 一主面
25b 他主面
26 第1導電層
27,45 第1保護層
27a 第1保護膜としての第1カバーレイ
27b 第2保護膜としての第1感光性レジスト膜
28 第2導電層
29,46 第2保護層
29a 第3保護膜としての第2カバーレイ
29b 第4保護膜としての第2感光性レジスト膜
45a 第1被覆膜としてのカバーレイ
45b 第2被覆膜としてのレジスト膜
13 Flexible printed circuit boards
25 Base film
25a Main surface
25b Other main surfaces
26 First conductive layer
27,45 First protective layer
27a First coverlay as first protective film
27b First photosensitive resist film as second protective film
28 Second conductive layer
29, 46 Second protective layer
29a Second coverlay as third protective film
29b Second photosensitive resist film as fourth protective film
45a Coverlay as first coating
45b Resist film as second coating film
Claims (3)
このベースフィルムの一主面上に形成される第1導電層と、
前記ベースフィルムの他主面上に形成される第2導電層と、
前記第1導電層を覆って形成される第1保護層と、
前記第2導電層を覆って形成される第2保護層とを具備し、
前記第1保護層は、
絶縁性を有する材質により前記第1導電層の一部を覆って形成された第1保護膜と、
感光性レジストにより前記第1導電層の他部を覆って形成された第2保護膜とを備え、
前記第2保護層は、
前記第1保護膜と同じ材質によりこの第1保護膜と同面積で前記第2導電層の一部を覆って、前記第2保護膜が形成された領域の裏面側の領域に形成された第3保護膜と、
前記第2保護膜と同じ感光性レジストにより前記第2導電層の他部を前記第2保護膜と同面積で覆って、前記第1保護膜が形成された領域の裏面側の領域に形成された第4保護膜とを備え、
前記第1保護層と前記第2保護層との熱膨張率が等しい
ことを特徴とするフレキシブルプリント基板。 A base film,
A first conductive layer formed on one main surface of the base film;
A second conductive layer formed on the other main surface of the base film;
A first protective layer formed over the first conductive layer;
A second protective layer formed to cover the second conductive layer,
The first protective layer includes
A first protective film formed by covering a part of the first conductive layer with an insulating material;
A second protective film formed by covering the other part of the first conductive layer with a photosensitive resist,
The second protective layer is
The first protective film is formed in a region on the back surface side of the region where the second protective film is formed by covering the part of the second conductive layer with the same material as the first protective film and having the same area as the first protective film. 3 protective films,
The other part of the second conductive layer is covered with the same area as the second protective film by the same photosensitive resist as the second protective film, and is formed in a region on the back side of the region where the first protective film is formed. A fourth protective film,
The flexible printed circuit board, wherein the first protective layer and the second protective layer have the same thermal expansion coefficient.
ことを特徴とする請求項1記載のフレキシブルプリント基板。The flexible printed circuit board according to claim 1.
ことを特徴とする平面表示装置。A flat display device characterized by that.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011247223A JP5651096B2 (en) | 2011-11-11 | 2011-11-11 | Flexible printed circuit board and flat display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011247223A JP5651096B2 (en) | 2011-11-11 | 2011-11-11 | Flexible printed circuit board and flat display device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013105810A JP2013105810A (en) | 2013-05-30 |
JP5651096B2 true JP5651096B2 (en) | 2015-01-07 |
Family
ID=48625165
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011247223A Active JP5651096B2 (en) | 2011-11-11 | 2011-11-11 | Flexible printed circuit board and flat display device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5651096B2 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107407787B (en) * | 2015-04-03 | 2019-12-31 | 夏普株式会社 | Camera module |
JP2017174841A (en) * | 2016-03-18 | 2017-09-28 | 株式会社ジャパンディスプレイ | Flexible wiring board and display device |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09283571A (en) * | 1996-04-12 | 1997-10-31 | Hitachi Cable Ltd | Bga type semiconductor device and tab tape therefor |
JP3599487B2 (en) * | 1996-06-17 | 2004-12-08 | キヤノン株式会社 | Flexible printed circuit board |
JP2000183506A (en) * | 1998-12-17 | 2000-06-30 | Yamaichi Electronics Co Ltd | Wiring board |
JP2002240192A (en) * | 2001-02-15 | 2002-08-28 | Minebea Co Ltd | Single surface paper/phenol resin/copper clad laminated sheet |
-
2011
- 2011-11-11 JP JP2011247223A patent/JP5651096B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013105810A (en) | 2013-05-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101154565B1 (en) | Multi-layer flexible printed circuit board and manufacturing method thereof | |
KR101488733B1 (en) | Substrate device | |
US20110155460A1 (en) | Substrate and substrate bonding device using the same | |
JP2007281378A (en) | Flexible wiring board and electronic component | |
JP4696924B2 (en) | Flexible circuit board | |
WO2018235730A1 (en) | Display module | |
JP5567362B2 (en) | Display device and electronic device | |
JP2011249383A (en) | Flexible printed-wiring board, connection structure, and electronic apparatus | |
JP5651096B2 (en) | Flexible printed circuit board and flat display device | |
JP5962746B2 (en) | Piezoelectric transformer device | |
JP2008300509A (en) | Display module | |
JP2008211023A (en) | Flexible circuit board mounting body | |
JP2000196205A (en) | Flexible printed board | |
US9907163B2 (en) | Flexible circuit board and display device | |
JP2004140384A (en) | Method of connecting printed wiring board | |
JP5115116B2 (en) | Flexible wiring board | |
JP5761744B2 (en) | FPC board for strain gauge | |
US20180343747A1 (en) | Component mounting board | |
JP4113723B2 (en) | Liquid crystal display | |
CN215420943U (en) | Flexible circuit board | |
JP2012003842A (en) | Connection structure, electronic apparatus | |
JP2011233609A (en) | Connection structure of flexible printed wiring board and electronic apparatus with the same | |
JP2009246081A (en) | Terminal structure using flexible circuit board | |
JP4902060B2 (en) | Wiring board for liquid crystal panel and its mounting structure | |
JP2011253926A (en) | Double-sided flexible printed wiring board, connection structure and electronic apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140304 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20140304 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140808 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140820 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140903 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141105 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141114 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5651096 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |