JP5577799B2 - In-vehicle motor drive control method - Google Patents

In-vehicle motor drive control method Download PDF

Info

Publication number
JP5577799B2
JP5577799B2 JP2010087740A JP2010087740A JP5577799B2 JP 5577799 B2 JP5577799 B2 JP 5577799B2 JP 2010087740 A JP2010087740 A JP 2010087740A JP 2010087740 A JP2010087740 A JP 2010087740A JP 5577799 B2 JP5577799 B2 JP 5577799B2
Authority
JP
Japan
Prior art keywords
frequency
drive
random
vehicle motor
drive control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2010087740A
Other languages
Japanese (ja)
Other versions
JP2010263776A (en
Inventor
陽介 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Original Assignee
Denso Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp filed Critical Denso Corp
Priority to JP2010087740A priority Critical patent/JP5577799B2/en
Publication of JP2010263776A publication Critical patent/JP2010263776A/en
Application granted granted Critical
Publication of JP5577799B2 publication Critical patent/JP5577799B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Direct Current Motors (AREA)

Description

本発明は、車載モータをPWM駆動制御するための駆動制御方法に関する。   The present invention relates to a drive control method for PWM drive control of an in-vehicle motor.

近年、車載モータコントローラの技術分野では、PWM制御などを行う場合にノイズ発生防止用にLCフィルタを設けている。このLCフィルタが設けられることによりAMノイズの発生を抑制している。近年、このLCフィルタを簡素化、小型化してコストを削減したいという要望がある。しかし、単一の周波数を適用してPWM制御する場合、仕様を満足するLCフィルタの小型化には限界を生じる。そこで、PWM制御を行う場合、モータノイズの低減技術としてモータの基本周波数をスペクトラム拡散しノイズのピークレベルを低減する技術が提供されている(例えば、特許文献1参照)。   In recent years, in the technical field of in-vehicle motor controllers, an LC filter is provided to prevent noise generation when performing PWM control or the like. By providing this LC filter, generation of AM noise is suppressed. In recent years, there has been a desire to reduce the cost by simplifying and downsizing the LC filter. However, when PWM control is performed by applying a single frequency, there is a limit to downsizing the LC filter that satisfies the specifications. Therefore, when PWM control is performed, a technique of reducing the peak level of noise by spreading the spectrum of the fundamental frequency of the motor is provided as a technique for reducing motor noise (see, for example, Patent Document 1).

しかし、この特許文献1記載の技術思想を適用したとしても、基本周波数の拡散範囲が狭くノイズが大きい。また、特許文献2にも同様な方法が開示されており、単一駆動周波数を使用する場合に比較してノイズの平均エネルギーを低下できるものの、高調波のエネルギーは中心周波数の整数倍近くに集中してしまう。   However, even if the technical idea described in Patent Document 1 is applied, the diffusion range of the fundamental frequency is narrow and noise is large. A similar method is also disclosed in Patent Document 2, and although the average energy of noise can be reduced as compared with the case where a single driving frequency is used, the energy of harmonics is concentrated near an integral multiple of the center frequency. Resulting in.

特開2000−217395号公報JP 2000-217395 A 特開2007−43818号公報JP 2007-43818 A

本発明は、上記事情に鑑みてなされたもので、その目的は、モータ駆動に応じて発生するノイズを低減できるようにした車載モータの駆動制御方法を提供することにある。   The present invention has been made in view of the above circumstances, and an object thereof is to provide a drive control method for an on-vehicle motor that can reduce noise generated in accordance with motor drive.

請求項1記載の発明によれば、180kHz〜500kHz範囲の周波数内で単一駆動周波数が順次変更されるため、AM帯を外れた周波数範囲で駆動制御することができ、AMノイズを抑制できる。しかも、使用する単一駆動周波数の倍数にAMラジオの受信周波数を加えた周波数値と、ランダムな単一駆動周波数の倍数の周波数値との間が、510〜2620kHzの範囲においてAM放送の帯域幅(15kHz)以上離れているように各単一駆動周波数が設定されているため、AM帯の周波数範囲内に高調波成分が現れることが少なくなりAMノイズを抑制できる。
請求項2記載の発明によれば、車載モータを連続駆動する連続時間が可聴周波数範囲を超える所定周波数に対応した周期未満の時間に設定されているため、周波数を順次変更したとしても可聴周波数帯域の周波数成分が現れることがなくなる。したがって、可聴周波数成分がノイズとして検出されることが少なくなり耳障りな音を低減できる。
According to the first aspect of the present invention, since the single drive frequency is sequentially changed within the frequency range of 180 kHz to 500 kHz, drive control can be performed within the frequency range outside the AM band, and AM noise can be suppressed. Moreover, the bandwidth of the AM broadcast is in a range of 510 to 2620 kHz between a frequency value obtained by adding the AM radio reception frequency to a multiple of the single drive frequency to be used and a frequency value of a multiple of the random single drive frequency. Since each single drive frequency is set so as to be separated by (15 kHz) or more, harmonic components are less likely to appear in the AM band frequency range, and AM noise can be suppressed.
According to the invention described in claim 2, since the continuous time for continuously driving the vehicle-mounted motor is set to a time shorter than the period corresponding to the predetermined frequency exceeding the audible frequency range, the audible frequency band even if the frequency is sequentially changed No frequency component appears. Therefore, an audible frequency component is less likely to be detected as noise, and an unpleasant sound can be reduced.

請求項3記載の発明によれば、順次異なるランダムな単一駆動周波数が複数の単一駆動周波数からなる周波数パターンを含んでいるときに、周波数パターンが可聴周波数の周期で所定回数以上繰り返されないように順次異なるランダムな単一駆動周波数を選定するため、可聴周波数におけるノイズを抑制することができる。 According to the third aspect of the present invention, the frequency pattern is not repeated more than a predetermined number of times in the period of the audible frequency when sequentially different random single drive frequencies include a frequency pattern composed of a plurality of single drive frequencies. Thus, since random single drive frequencies that are sequentially different are selected, noise at an audible frequency can be suppressed.

ランダムな単一駆動周波数を生成するときには、請求項4記載の発明のように多項式による疑似乱数を用いても良いし、請求項5記載の発明のように半導体の熱雑音を利用した自然乱数発生器を用いても良い。 When generating a random single drive frequency, a pseudo-random number based on a polynomial may be used as in the invention described in claim 4 , or a natural random number generation utilizing semiconductor thermal noise as in the invention described in claim 5. A vessel may be used.

請求項6記載の発明によれば、車載モータに流れる電流についてA/D変換器によりアナログ値からデジタル値に変換するタイミングパルスの周波数をランダムな周波数としているため、変換タイミングパルスに基づく高調波成分を抑制することができ、ノイズの低減を図ることができる。 According to the invention described in claim 6, since the frequency of the timing pulse for converting the current flowing through the vehicle-mounted motor from the analog value to the digital value by the A / D converter is a random frequency, the harmonic component based on the conversion timing pulse Can be suppressed, and noise can be reduced.

請求項7記載の発明によれば、A/D変換器による変換タイミングパルスがPWM駆動制御するときのランダムな駆動周波数によるPWM信号に同期するように構成することで、変換タイミングパルスの周波数をランダムな周波数としているため、PWM信号を生成する回路と変換タイミングパルスを生成する回路とを共用でき、回路規模を抑制できる。 According to the seventh aspect of the invention, the conversion timing pulse by the A / D converter is configured to synchronize with the PWM signal having a random driving frequency when the PWM driving control is performed, so that the frequency of the conversion timing pulse is random. Therefore, the circuit for generating the PWM signal and the circuit for generating the conversion timing pulse can be shared, and the circuit scale can be suppressed.

請求項8記載の発明によれば、A/D変換器による変換タイミングパルスをPWM信号の複数パルスに1パルスとしているため、変換タイミングパルスの周波数を低下させることができ、送受信時の使用周波数が比較的低い他の車載機器(例えばスマートキーシステム)に与えられる影響を極力抑制することができる。 According to the eighth aspect of the invention, since the conversion timing pulse by the A / D converter is set to one pulse for a plurality of pulses of the PWM signal, the frequency of the conversion timing pulse can be reduced, and the frequency used at the time of transmission / reception is The influence given to other in-vehicle devices (for example, smart key system) comparatively low can be suppressed as much as possible.

請求項9記載の発明によれば、A/D変換器による変換タイミングパルスがPWM駆動制御するときのランダムな駆動周波数によるPWM信号に非同期で且つ独立してランダムな周波数のパルス信号としているため、PWM信号と変換タイミングパルスの高調波が重畳してノイズレベルが上昇する懸念を極力防ぐことができる。

According to the invention of claim 9, since the conversion timing pulse by the A / D converter is a pulse signal having a random frequency that is asynchronous and independent of the PWM signal by a random drive frequency when PWM drive control is performed. It is possible to prevent as much as possible the concern that the noise level rises due to the superposition of the PWM signal and harmonics of the conversion timing pulse.

本発明の第1実施形態について要部の構成を示すブロック図The block diagram which shows the structure of the principal part about 1st Embodiment of this invention. 駆動周波数および駆動周波数に対応したデューティ比の組合せの一例を示す図The figure which shows an example of the combination of the duty ratio corresponding to a drive frequency and a drive frequency 駆動周波数の時間的変化およびパワースペクトラムを概略的に示す図Diagram showing drive frequency over time and power spectrum schematically 比較例を示す図3相当図FIG. 3 equivalent diagram showing a comparative example ランダム周波数の条件説明図Random frequency condition explanation diagram 動作を概略的に示すフローチャートFlow chart schematically showing the operation 電流検出値に応じた駆動周波数リストの一例を示すテーブルTable showing an example of a drive frequency list according to the current detection value 本発明の第2実施形態について示す図1相当図FIG. 1 equivalent view showing a second embodiment of the present invention 要部の信号波形を示すタイミングチャートTiming chart showing the signal waveform of the main part 本発明の第3実施形態について示す図1相当図FIG. 1 equivalent view showing a third embodiment of the present invention 図9相当図Fig. 9 equivalent 本発明の第4実施形態について示す図1相当図FIG. 1 equivalent view showing a fourth embodiment of the present invention 乱数生成部の構成を概略的に示すブロック図Block diagram schematically showing the configuration of the random number generator 図9相当図Fig. 9 equivalent

(第1実施形態)
以下、本発明の第1実施形態について図面を参照しながら説明する。図1は、車載モータ駆動制御装置の構成をブロック図により概略的に示している。
(First embodiment)
Hereinafter, a first embodiment of the present invention will be described with reference to the drawings. FIG. 1 is a block diagram schematically showing the configuration of an in-vehicle motor drive control device.

この図1に示すように、車載モータ駆動制御装置1は、制御部2、指令部3および駆動部4を備えており、例えばマイクロコンピュータなどを備えて構成されている。この車載モータ駆動制御装置1は、制御部2からの制御信号に基づいて駆動部4を制御し駆動部4がDCモータからなる車載モータ5を駆動する。   As shown in FIG. 1, the on-vehicle motor drive control device 1 includes a control unit 2, a command unit 3, and a drive unit 4, and includes a microcomputer, for example. The in-vehicle motor drive control device 1 controls the drive unit 4 based on a control signal from the control unit 2, and the drive unit 4 drives an in-vehicle motor 5 formed of a DC motor.

電流検出部6は、車載モータ5に流れる通電電流を検出する。指令部3は、電流検出部6が検出した検出結果に基づいて駆動周波数およびデューティ比の指令値を制御部2に出力する。指令部3は、フィードバック制御部7、データベース8、選定部9を備え、パターン制御部としての機能を備える。フィードバック制御部7は、電流検出部6が検出した車載モータ5の電流に基づいて制御部2に制御指令信号を出力する。データベース8には、駆動周波数と当該駆動周波数に対応したデューティ比との組み合わせが多数記憶されている。図2は、これらの組み合わせの一例を示している。   The current detection unit 6 detects an energization current flowing through the in-vehicle motor 5. The command unit 3 outputs a drive frequency and a duty ratio command value to the control unit 2 based on the detection result detected by the current detection unit 6. The command unit 3 includes a feedback control unit 7, a database 8, and a selection unit 9, and has a function as a pattern control unit. The feedback control unit 7 outputs a control command signal to the control unit 2 based on the current of the in-vehicle motor 5 detected by the current detection unit 6. The database 8 stores a large number of combinations of drive frequencies and duty ratios corresponding to the drive frequencies. FIG. 2 shows an example of these combinations.

この図2に示すように、データベース8には、単一駆動周波数f1〜fzとデューティ比D1〜Dzと電流検出値I1〜Izとがそれぞれ対応して多数記憶されている。これらの組み合わせはAM帯(510kHz〜1710kHz)に現れるノイズを低減できるように予め選定されている。   As shown in FIG. 2, the database 8 stores a large number of single drive frequencies f1 to fz, duty ratios D1 to Dz, and current detection values I1 to Iz corresponding to each other. These combinations are selected in advance so that noise appearing in the AM band (510 kHz to 1710 kHz) can be reduced.

駆動周波数f1〜fzは、それぞれ車載モータ5をPWM駆動制御するときのPWM駆動周波数を示しており、予め次のように選定されている。PWM駆動制御時の駆動周波数の候補は、180kHz〜500kHzの所定範囲内で例えば1kHzステップの何れか複数の周波数になっている。   The drive frequencies f1 to fz indicate PWM drive frequencies when the in-vehicle motor 5 is subjected to PWM drive control, and are selected in advance as follows. The drive frequency candidates at the time of PWM drive control are, for example, any one of a plurality of frequencies in a 1 kHz step within a predetermined range of 180 kHz to 500 kHz.

これは駆動周波数を180kHz未満に設定すると、高調波がAM帯(510kHz〜1710kHz)に現れやすくなるためであり、また500kHzを超える周波数を選定するとAM帯を直接妨害してしまうためである。また、180kHz未満の低い周波数は特に車載用途では他の車両機器(例えばスマートキーなど)で用いられる周波数帯であり、PWM駆動制御に不適な周波数帯であることが挙げられる。このような理由から180kHz〜500kHzの範囲で選定する。   This is because when the driving frequency is set to less than 180 kHz, harmonics are likely to appear in the AM band (510 kHz to 1710 kHz), and when the frequency exceeding 500 kHz is selected, the AM band is directly disturbed. In addition, the low frequency of less than 180 kHz is a frequency band used in other vehicle equipment (for example, smart key) particularly for in-vehicle applications, and is a frequency band that is inappropriate for PWM drive control. For this reason, it is selected in the range of 180 kHz to 500 kHz.

また、これら互いの高調波が余裕周波数(AM帯の帯域幅:15kHz)以上離間している周波数を選定する(第1条件)。これはAM帯におけるラジオノイズのピークレベルを低減するには、高調波をできる限り離した周波数条件に設定するのが良いことが確認されているためである。   Further, a frequency at which these harmonics are separated by a margin frequency (AM band bandwidth: 15 kHz) or more is selected (first condition). This is because it has been confirmed that in order to reduce the peak level of radio noise in the AM band, it is preferable to set the harmonics to a frequency condition as far as possible.

また、AMラジオの受信周波数+910kHzが、駆動周波数による高調波と余裕周波数(AM放送の帯域幅:15kHz)以上離間するように選定する(第2条件)。これは、AMラジオ周波数帯におけるイメージ妨害の混信を防ぐためである。   In addition, the AM radio reception frequency +910 kHz is selected so as to be separated from the harmonic due to the drive frequency by a margin frequency (AM broadcast bandwidth: 15 kHz) or more (second condition). This is to prevent image interference in the AM radio frequency band.

AMラジオは、455kHzを中間周波数として構成されているのが一般的であり、例えば800kHzの放送を受信する場合には、AMラジオ内では1255kHzの局部発振周波数が設定されることになる。この場合、1255+455=1710kHzの信号もイメージ受信してしまうため、800+910=1710kHzに高調波が現れないように駆動周波数およびその組合せを設定すると良い。信頼性を良好にするためには、510〜2620kHzの範囲において前記周波数から余裕周波数(AM放送の帯域幅:15kHz)以上離れるように設定すると良い。   The AM radio is generally configured with an intermediate frequency of 455 kHz. For example, when receiving an 800 kHz broadcast, a local oscillation frequency of 1255 kHz is set in the AM radio. In this case, since a signal of 1255 + 455 = 1710 kHz is also received as an image, it is preferable to set the drive frequency and its combination so that no harmonic appears at 800 + 910 = 1710 kHz. In order to improve the reliability, it is preferable to set the frequency to be more than the margin frequency (AM broadcast bandwidth: 15 kHz) from the frequency in the range of 510 to 2620 kHz.

データベース8には、これらの単一駆動周波数f1〜fzにそれぞれ対応してデューティ比D1〜Dzが記憶されている。これらのデューティ比は、車載モータ5をPWM駆動制御するときのデューティ比を示している。例えば駆動周波数f1に対応したデューティ比D1は以下のように予め選定されている。   The database 8 stores duty ratios D1 to Dz corresponding to these single drive frequencies f1 to fz, respectively. These duty ratios indicate duty ratios when the on-vehicle motor 5 is PWM-driven. For example, the duty ratio D1 corresponding to the drive frequency f1 is selected in advance as follows.

駆動部4が車載モータ5を単一駆動周波数f1で駆動するときに、所望の範囲でデューティ比を変化させた状態でAM帯に現れるノイズを観察する。ある所定の駆動周波数で駆動したときにデューティ比を変化させるとAM帯に現れるノイズ成分も変化するが、AM帯においてノイズが最も小さくなるようなデューティ条件で且つ実用的な範囲(0%、100%を除く範囲)でデューティ比D1を選定する。このようにして、実験的且つ実用的に予め定められたデューティ比D1〜Dzをそれぞれ選定する。   When the drive unit 4 drives the vehicle-mounted motor 5 at a single drive frequency f1, the noise that appears in the AM band is observed with the duty ratio changed in a desired range. When the duty ratio is changed when driven at a certain predetermined drive frequency, the noise component appearing in the AM band also changes. However, the duty condition is such that the noise is minimized in the AM band and is in a practical range (0%, 100). Select the duty ratio D1 in the range excluding%. In this manner, experimentally and practically predetermined duty ratios D1 to Dz are respectively selected.

データベース8には、これらの単一駆動周波数f1〜fz、デューティ比D1〜Dzに対応して電流検出値I1〜Izが記憶されている。これらの電流検出値I1〜Izは、前記のように選定された駆動周波数f1〜fz、デューティ比D1〜Dzに設定した場合の車載モータ5に流れる電流の検出値を示している。   The database 8 stores current detection values I1 to Iz corresponding to these single drive frequencies f1 to fz and duty ratios D1 to Dz. These current detection values I1 to Iz indicate detection values of the current flowing through the in-vehicle motor 5 when the drive frequencies f1 to fz and the duty ratios D1 to Dz selected as described above are set.

電流検出値I1〜Izは、車載モータ25を駆動制御するときの所望の電流指令値とは一致しない。したがって、後述するように電流指令値に近づくように時間加重平均などで平均化して電流制御を行う。   The detected current values I1 to Iz do not coincide with a desired current command value when driving the in-vehicle motor 25. Therefore, as will be described later, current control is performed by averaging with a time-weighted average or the like so as to approach the current command value.

選定部9は、データベース8に記憶された複数の組み合わせ(単一駆動周波数、デューティ比、電流検出値)のうち何れかの組み合わせを選定し、指令部3はフィードバック制御部7を通じて制御部2に指令する。   The selection unit 9 selects any one of a plurality of combinations (single drive frequency, duty ratio, current detection value) stored in the database 8, and the command unit 3 passes the feedback control unit 7 to the control unit 2. Command.

制御部2は、主制御部10、周波数制御部11、デューティ制御部12を備えている。周波数制御部11はPWM周波数制御を行うと共に、デューティ制御部12はPWMデューティ比制御を行うものであり、主制御部10がこれらの制御に基づいて駆動部4をPWM駆動制御する。制御部2は、駆動周波数f1〜fzを時間的に切り替えて駆動部4を駆動制御する。   The control unit 2 includes a main control unit 10, a frequency control unit 11, and a duty control unit 12. The frequency control unit 11 performs PWM frequency control, and the duty control unit 12 performs PWM duty ratio control. The main control unit 10 performs PWM drive control of the drive unit 4 based on these controls. The control unit 2 controls the drive of the drive unit 4 by switching the drive frequencies f1 to fz in time.

図3は、駆動周波数の時間的変化を概略的に示していると共に、AM帯における高調波のパワースペクトラムを示している。この図3に示すように、駆動周波数は時間的に「ランダム」に変化しており、これにより周波数ホッピングにより疑似的に拡散している。   FIG. 3 schematically shows a temporal change of the driving frequency and shows a power spectrum of harmonics in the AM band. As shown in FIG. 3, the driving frequency changes “randomly” in time, and is thus spread in a pseudo manner by frequency hopping.

車載モータ5を単一駆動周波数で駆動制御する最大連続時間t1は、所定の可聴周波数範囲(例えば15kHz)を超える所定周波数(例えば20kHz程度)に対応した周期(例えば50us程度の所定時間)未満に設定されている。駆動周波数が同一となる連続時間は、それぞれ同一時間に設定されるように図示しているが、これらは同一でも異なっていても良い。   The maximum continuous time t1 for driving and controlling the in-vehicle motor 5 at a single drive frequency is less than a cycle (for example, a predetermined time of about 50 us) corresponding to a predetermined frequency (for example, about 20 kHz) exceeding a predetermined audible frequency range (for example, 15 kHz). Is set. Although the continuous time when the drive frequency is the same is illustrated as being set to the same time, these may be the same or different.

また、駆動周波数は、ある所定の中心周波数fa、fbを中心として、それぞれ所定周波数範囲fwa、fwb内に拡散されており、これらの周波数範囲fwa、fwb間には所定の余裕周波数範囲fwc(例えば15kHz程度)が設けられている。   Further, the drive frequency is spread within a predetermined frequency range fwa and fwb around a predetermined center frequency fa and fb, respectively, and a predetermined margin frequency range fwc (for example, between these frequency ranges fwa and fwb) About 15 kHz).

この場合のパワースペクトラムはPWM信号が矩形波であるため、そのPWM信号の高調波成分が基本周波数の整数倍(n倍)の周波数に発生する。所定のマージン周波数範囲fwcが周波数範囲fwa、fwb間に設けられていると、高調波の各スペクトラム成分間にもマージン周波数範囲fwcが設けられる。各スペクトラム成分は、そのパワーPの最大値Pm1が低くなっている。   In this case, since the PWM signal is a rectangular wave, the harmonic component of the PWM signal is generated at a frequency that is an integral multiple (n times) of the fundamental frequency. When the predetermined margin frequency range fwc is provided between the frequency ranges fwa and fwb, the margin frequency range fwc is also provided between the respective harmonic spectrum components. Each spectrum component has a lower maximum value Pm1 of its power P.

図4(a)および図4(b)は、パワースペクトラムの比較例を示している。図4(a)は、PWM信号の駆動周波数が時間変化に応じて一定である場合のパワースペクトラムを示している。基本波、高調波のパワーの最大値Pm2はパワーの最大値Pm1に比較して高くなる。   FIG. 4A and FIG. 4B show comparative examples of power spectra. FIG. 4A shows a power spectrum in the case where the drive frequency of the PWM signal is constant with time. The maximum value Pm2 of the fundamental and harmonic powers is higher than the maximum value Pm1 of the power.

また、図4(b)は、PWM信号の駆動周波数が時間変化に応じて段階的または徐々に変化することを示しており、例えば駆動周波数が周波数変調されていることを示している。この場合のパワースペクトラムもまたPWM信号が矩形波であるため、そのPWM信号の高調波成分が基本周波数の整数倍(n倍)の周波数に発生する。基本波、高調波のパワーの最大値Pm3はパワーの最大値Pm1に比較して高くなる。   FIG. 4B shows that the drive frequency of the PWM signal changes stepwise or gradually according to the time change, for example, that the drive frequency is frequency-modulated. In this case, since the PWM signal is a rectangular wave, the harmonic component of the PWM signal is generated at a frequency that is an integral multiple (n times) of the fundamental frequency. The maximum value Pm3 of the fundamental and harmonic powers is higher than the maximum value Pm1 of the power.

したがって、図3に示すパワースペクトラムの最大値Pm1は、図4(a)および図4(b)に示すパワースペクトラムの最大値Pm2、Pm3に比較して低くなるため、ノイズ成分を低減できることがわかる。これにより、AM帯周波数におけるノイズを拡散することができる。   Therefore, the maximum value Pm1 of the power spectrum shown in FIG. 3 is lower than the maximum values Pm2 and Pm3 of the power spectrum shown in FIGS. 4A and 4B, and it can be seen that the noise component can be reduced. . As a result, noise at the AM band frequency can be diffused.

また、駆動周波数fを「ランダム」に変更すると良いことを示しているが、この場合の「ランダム」とは例えば以下の条件を満たすようにすると良い。例えば、「ランダム」とは、複数(例えば8以上)の単一駆動周波数からなる周波数パターンが、可聴周波数を含む周波数範囲(50μs(20kHz)〜1s(1Hz)範囲)で繰り返し現れることがないこととすると良い。   Further, although it is indicated that the drive frequency f should be changed to “random”, the “random” in this case may satisfy the following condition, for example. For example, “random” means that a frequency pattern composed of a plurality of (for example, 8 or more) single drive frequencies does not appear repeatedly in a frequency range including an audible frequency (50 μs (20 kHz) to 1 s (1 Hz) range). And good.

図5は、この条件説明を概略的に示している。周波数f1、f2、f3はそれぞれ単一駆動周波数ではなく、それぞれ±2kHzで直接拡散(スペクトラム拡散)されている。この図5に示すように、時間に応じて周波数をf1→f2→f3→f1→f1→f3→f2→f1→f2→f3→…のように切替えている。   FIG. 5 schematically illustrates this condition description. Each of the frequencies f1, f2, and f3 is not a single drive frequency, but is directly spread (spread spectrum) at ± 2 kHz. As shown in FIG. 5, the frequency is switched in the order of f1-> f2-> f3-> f1-> f1-> f3-> f2-> f1-> f2-> f3-> ... according to time.

これらの周波数パターンのうち、「f1→f2→f3」のような周期性の存在する周波数パターンに注目すると、一連の周波数パターン中には周波数パターンが4回現われる。この「f1→f2→f3」による周波数パターンは「ランダム」に現れるパターンであり、可聴周波数を含む周波数範囲(20μs(50kHz)〜50μs(20kHz)〜1s(1Hz))で繰り返し現れることがないように設定されている。   Of these frequency patterns, when attention is paid to a frequency pattern having periodicity such as “f1 → f2 → f3”, the frequency pattern appears four times in a series of frequency patterns. This frequency pattern by “f1 → f2 → f3” is a pattern that appears “randomly” and does not appear repeatedly in a frequency range including an audible frequency (20 μs (50 kHz) to 50 μs (20 kHz) to 1 s (1 Hz)). Is set to

したがって一連の周波数パターン内に周期性のある周波数パターンは20kHz以下で現れることはなくなるため、当該周期性のある周波数パターンに依存した高調波が発生しなくなる。これにより、AM帯ノイズを低減できるようになる。   Accordingly, since a periodic frequency pattern does not appear within 20 kHz or less in a series of frequency patterns, harmonics depending on the periodic frequency pattern are not generated. Thereby, AM band noise can be reduced.

尚、この図5に示す例は、簡略化して3つの周波数順列(f1→f2→f3)を周波数パターンとして用いて説明するものであり、実際にはそれ以上(例えば8以上)の周波数パターンとすることによってより実用的となる。上記条件を全て満たすように周波数パターンを制御することが望ましい。尚、必要に応じて何れかの条件を満たさないようにしても良い。   Note that the example shown in FIG. 5 is described by using three frequency permutations (f1 → f2 → f3) as frequency patterns in a simplified manner. To make it more practical. It is desirable to control the frequency pattern so as to satisfy all the above conditions. Note that any of the conditions may not be satisfied as necessary.

図6は、制御部2および指令部3による単一駆動周波数およびデューティ比の設定動作をフローチャートにより概略的に示している。
まず、指令部3はデータベース8から単一駆動周波数の初期値を選定し(S1)、この単一駆動周波数に対応したデューティ比を選定する(S2)。そして、制御部2はデータベース8から選定された単一駆動周波数とデューティ比とを用いて駆動部4により車載モータ5を駆動制御する(S3)。電流検出部6は、このとき車載モータ5に流れる電流を検出する(S4)。
FIG. 6 schematically shows a single drive frequency and duty ratio setting operation by the control unit 2 and the command unit 3 in a flowchart.
First, the command unit 3 selects an initial value of a single drive frequency from the database 8 (S1), and selects a duty ratio corresponding to this single drive frequency (S2). And the control part 2 drive-controls the vehicle-mounted motor 5 by the drive part 4 using the single drive frequency and duty ratio selected from the database 8 (S3). The current detection unit 6 detects the current flowing through the vehicle-mounted motor 5 at this time (S4).

フィードバック制御部7はこの検出電流を目標電流と比較する(S5)。次に、指令部3は目標電流値に近接するような電流検出値の範囲の周波数リストを参照する(S6)。
図7は、この電流検出値に応じた周波数リストを示している。この周波数リストは、図2に示すデータベース8の記憶データについて電流検出値に応じて分類したテーブルを示している。
The feedback control unit 7 compares this detected current with the target current (S5). Next, the command unit 3 refers to a frequency list in the range of current detection values that are close to the target current value (S6).
FIG. 7 shows a frequency list corresponding to the detected current value. This frequency list shows a table in which the data stored in the database 8 shown in FIG. 2 is classified according to the detected current value.

例えば車載モータ5に流す目標電流が4Aであり、ステップS4において検出された電流値が2Aで検出された場合について説明する。指令部3は検出電流2Aに対し平均化して目標電流4Aに近づくように6Aの電流検出値を有する条件を選定する。   For example, a case will be described in which the target current passed through the in-vehicle motor 5 is 4A and the current value detected in step S4 is detected at 2A. The command unit 3 selects a condition having a detected current value of 6A so as to approximate the detected current 2A and approach the target current 4A.

尚、図7(a)、図7(b)の周波数リスト中において、電流検出値の範囲が3A〜5A、5A〜7Aの所定範囲に設定されている理由は、平均化して完全に所望の目標電流になる電流指令値(この場合6Aの電流検出値)が周波数リスト中に存在するのは稀であり、わずかながら偏差を生じるためである。   In addition, in the frequency list of FIG. 7A and FIG. 7B, the reason why the range of the current detection value is set to the predetermined range of 3A to 5A and 5A to 7A is averaged and completely desired. This is because a current command value (6A current detection value in this case) that becomes the target current rarely exists in the frequency list, and a slight deviation occurs.

この場合、指令部3の選定部9は、図7(b)中の5A〜7Aの周波数リストを参照し、この周波数リストの中から前回の駆動周波数からランダム性を有する次回の単一駆動周波数を選定する(S7)。この選定条件は、前述した「ランダム」性を有する条件であるためその説明を省略する。尚、単一駆動周波数で駆動可能な時間範囲さえ許容範囲(例えば20us程度)内であれば、駆動周波数を切替えないようにしても良い。   In this case, the selection unit 9 of the command unit 3 refers to the frequency list of 5A to 7A in FIG. 7B, and the next single drive frequency having randomness from the previous drive frequency from this frequency list. Is selected (S7). Since this selection condition is a condition having the “random” property described above, the description thereof is omitted. The drive frequency may not be switched as long as the time range that can be driven at a single drive frequency is within an allowable range (for example, about 20 us).

この後、指令部3の選定部9が単一駆動周波数を選定すると、ステップS2に戻り、選定部9はデータベース8から選定された単一駆動周波数に対応したデューティ比を選定し、指令部3が当該駆動周波数を制御部2に指令し、制御部2はステップS3以降の処理を行う。このようにして指令部3が順次単一駆動周波数およびデューティ比を選定して切り替えながら制御部2が車載モータ5を駆動制御する。このようにして、モータ5のPWM駆動制御を繰り返す。   Thereafter, when the selection unit 9 of the command unit 3 selects a single drive frequency, the process returns to step S2, and the selection unit 9 selects a duty ratio corresponding to the single drive frequency selected from the database 8, and the command unit 3 Instructs the control unit 2 to execute the drive frequency, and the control unit 2 performs the processing after step S3. In this way, the control unit 2 controls the drive of the in-vehicle motor 5 while the command unit 3 sequentially selects and switches the single drive frequency and duty ratio. In this way, the PWM drive control of the motor 5 is repeated.

尚、当該駆動制御を繰り返すことによって検出電流値は目標電流値に近づくものの、検出電流値は目標電流値からわずかながらズレを生じることになる。したがって目標電流に近づくように単一駆動周波数を順次切り替えながら制御できるため、AMノイズを低減させながら定常状態を保持できる。   By repeating the drive control, the detected current value approaches the target current value, but the detected current value slightly shifts from the target current value. Therefore, since the control can be performed while sequentially switching the single drive frequency so as to approach the target current, the steady state can be maintained while reducing AM noise.

本実施形態によれば、制御部2がモータ5をPWM駆動制御したときに、電流検出部6が車載モータ5に流れる電流を検出し、指令部3内の選定部8が当該検出電流に応じて順次異なるランダムな単一駆動周波数と当該単一駆動周波数にそれぞれ対応付けられたデューティ比とを選定し、制御部2が選定された単一駆動周波数とデューティ比とにより車載モータ5を繰り返しPWM駆動制御する。これにより、AMノイズを低減することができる。   According to the present embodiment, when the control unit 2 performs PWM drive control of the motor 5, the current detection unit 6 detects the current flowing through the in-vehicle motor 5, and the selection unit 8 in the command unit 3 responds to the detected current. The random single drive frequency and the duty ratio respectively corresponding to the single drive frequency are sequentially selected, and the control unit 2 repeats the in-vehicle motor 5 with the selected single drive frequency and the duty ratio. Drive control. Thereby, AM noise can be reduced.

また、単一駆動周波数により車載モータ5を連続して駆動する連続時間が、可聴周波数を超える所定周波数に対応した周期に設定されているため、周波数を順次変更したとしても可聴周波数帯域の周波数成分が現れることが少なくなる。したがって、可聴周波数成分がノイズとして検出されることが少なくなり耳障りな音を低減できる。   In addition, since the continuous time for continuously driving the vehicle-mounted motor 5 with a single drive frequency is set to a cycle corresponding to a predetermined frequency exceeding the audible frequency, the frequency component of the audible frequency band even if the frequency is sequentially changed Is less likely to appear. Therefore, an audible frequency component is less likely to be detected as noise, and an unpleasant sound can be reduced.

また、単一駆動周波数を直接拡散している場合には、周波数成分のピークレベルを抑制することができ、ノイズを低減できる。
また、順次異なるランダムな単一の駆動周波数fが少なくとも8以上の単一の駆動周波数fからなる周波数パターンを含んでいるときには、周波数パターンが可聴周波数を含む周波数範囲(例えば1Hz〜20kHz〜50kHz)の所定間隔(例えば20μs〜50μs〜1s)で繰り返し現れることがないようにしているため、周期性のある周波数パターンに依存した高調波が発生しなくなり、AMノイズを低減できる。
Further, when the single drive frequency is directly diffused, the peak level of the frequency component can be suppressed and noise can be reduced.
In addition, when the random single driving frequency f sequentially different includes a frequency pattern composed of at least eight single driving frequencies f, the frequency pattern includes an audible frequency (for example, 1 Hz to 20 kHz to 50 kHz). Therefore, harmonics depending on a periodic frequency pattern are not generated, and AM noise can be reduced because the frequency does not repeatedly appear at a predetermined interval (for example, 20 μs to 50 μs to 1 s).

(第2実施形態)
図8および図9は、本発明の第2実施形態を示すもので、基準クロック生成部が生成したクロックに基いて制御部2がPWM信号を生成すると共にA/D変換器がA/D変換するようにしたところにある。前述実施形態と同一部分については同一符号を付して説明を省略し、以下、異なる部分について説明する。
(Second Embodiment)
8 and 9 show a second embodiment of the present invention, in which the control unit 2 generates a PWM signal based on the clock generated by the reference clock generation unit, and the A / D converter performs A / D conversion. It is in the place where it was made to do. The same parts as those of the above-described embodiment are denoted by the same reference numerals and description thereof is omitted, and different parts are described below.

図8に示すように、電流検出部6aは、モータ5の通電電流についてアナログ値をデジタル値に変換するA/D変換器6aを備えている。このA/D変換器6aは、例えば逐次比較型のA/D変換器により構成される。   As shown in FIG. 8, the current detection unit 6 a includes an A / D converter 6 a that converts an analog value into a digital value for the energization current of the motor 5. The A / D converter 6a is constituted by, for example, a successive approximation A / D converter.

基準クロック生成部13は、制御部2の主制御部10が生成するPWM信号を生成するための基準クロック信号を生成するものであり、主制御部10は当該基準クロック信号を分周することによってPWM信号を生成する。この基準クロック生成部13の基準クロックは分周回路14にも与えられる。分周回路14は基準クロックを分周して周波数を低下させる。この分周回路14の分周出力はA/D変換器6aの変換タイミングパルスとしてA/D変換器6aに与えられている。   The reference clock generation unit 13 generates a reference clock signal for generating a PWM signal generated by the main control unit 10 of the control unit 2, and the main control unit 10 divides the reference clock signal. A PWM signal is generated. The reference clock of the reference clock generator 13 is also supplied to the frequency divider circuit 14. The frequency divider circuit 14 divides the reference clock to reduce the frequency. The frequency-divided output of the frequency dividing circuit 14 is given to the A / D converter 6a as a conversion timing pulse of the A / D converter 6a.

図9(a)〜図9(f)は、要部の信号波形をタイミングチャートによって模式的に示している。この図9において、(a)PWM信号は制御部2の主制御部10が駆動部4に与えるPWM信号を示している。また(b)Ioutはモータ5の通電電流の波形を示している。(c)adc_startは、A/D変換開始信号を示している。(d)ckはA/D変換器6aに与えられる変換タイミングパルスのクロックを示している。(e)adc_endは、A/D変換終了信号を示している。(f)adc_resultは、A/D変換出力を示している。   FIG. 9A to FIG. 9F schematically show the signal waveforms of the main parts with timing charts. In FIG. 9, (a) PWM signal indicates a PWM signal that the main control unit 10 of the control unit 2 gives to the drive unit 4. Further, (b) Iout indicates the waveform of the energization current of the motor 5. (C) adc_start indicates an A / D conversion start signal. (D) ck represents a clock of a conversion timing pulse given to the A / D converter 6a. (E) adc_end indicates an A / D conversion end signal. (F) adc_result indicates an A / D conversion output.

この図9(a)および図9(b)に示すように、PWM信号が駆動部4に与えられると、モータ5の通電電流(Iout)は当該PWM信号に応じて変化する。PWM信号が高電圧時には通電電流(Iout)は増加しPWM信号が低電圧時には通電電流(Iout)は低下する。このとき、A/D変換部6aは、基準クロック生成部13および分周回路14を介して所定周期でクロック(ck)を受け付ける。   As shown in FIGS. 9A and 9B, when the PWM signal is supplied to the drive unit 4, the energization current (Iout) of the motor 5 changes according to the PWM signal. When the PWM signal is at a high voltage, the energization current (Iout) increases, and when the PWM signal is at a low voltage, the energization current (Iout) decreases. At this time, the A / D converter 6a receives the clock (ck) at a predetermined cycle via the reference clock generator 13 and the frequency divider circuit 14.

A/D変換器6aは、A/D変換開始信号(adc_start)の発生タイミングにおいてサンプルアンドホールド回路(図示せず)によりモータ5のアナログ電流信号(Iout)を標本化(サンプリング)する。そして、A/D変換器6aは、A/D変換開始信号(adc_start)の発生後の複数回のクロック(ck)のパルス立上りタイミング(または/およびパルス立下りタイミング)において、所定の直流電圧を複数ビットで量子化したデジタル信号による比較対象基準値と、アナログ電流信号を標本化した値とを、複数回順次大小比較することで量子化する。   The A / D converter 6a samples (samples) the analog current signal (Iout) of the motor 5 by a sample and hold circuit (not shown) at the generation timing of the A / D conversion start signal (adc_start). The A / D converter 6a outputs a predetermined DC voltage at the pulse rising timing (or / and pulse falling timing) of the clock (ck) a plurality of times after the generation of the A / D conversion start signal (adc_start). The comparison target reference value based on the digital signal quantized with a plurality of bits and the value obtained by sampling the analog current signal are quantized by sequentially comparing the magnitude multiple times.

クロック(ck)パルスがA/D変換器6aに所定回数入力され、A/D変換器6aが標本化されたアナログ電流信号を所定の量子化誤差範囲内でデジタル電流値に変換すると、A/D変換器6aは、A/D変換終了信号(adc_end)を出力すると共に、A/D変換結果(adc_result)を出力する。A/D変換出力がなされた後、次回のA/D変換開始信号(adc_start)を受け付けることでA/D変換処理を行う。このようにしてA/D変換処理が繰り返され、電流検出部6のA/D変換器6aはA/D変換出力(adc_result)を指令部3に出力する。A/D変換器6aはA/D変換出力(adc_result)した後、A/D変換開始(adc_start)する。このようにしてA/D変換処理が繰り返される。   When a clock (ck) pulse is input to the A / D converter 6a a predetermined number of times and the analog current signal sampled by the A / D converter 6a is converted into a digital current value within a predetermined quantization error range, A / D The D converter 6a outputs an A / D conversion end signal (adc_end) and also outputs an A / D conversion result (adc_result). After the A / D conversion output is made, an A / D conversion process is performed by receiving the next A / D conversion start signal (adc_start). In this way, the A / D conversion process is repeated, and the A / D converter 6 a of the current detection unit 6 outputs an A / D conversion output (adc_result) to the command unit 3. The A / D converter 6a outputs an A / D conversion (adc_result) and then starts A / D conversion (adc_start). In this way, the A / D conversion process is repeated.

図9に示すように、A/D変換器6aが標本化したアナログ電流信号(Iout)を複数ビットで規定されたデジタル値と逐次比較するタイミングは、分周回路14の出力クロック(ck)に同期することになり、ある所定の単一周波数のパルスタイミングで逐次比較することができる。このようなA/D変換器6aを適用した実施形態であっても、PWM信号がランダム周波数の信号となっているため前述実施形態とほぼ同様の作用効果を奏する。   As shown in FIG. 9, the timing for sequentially comparing the analog current signal (Iout) sampled by the A / D converter 6a with a digital value defined by a plurality of bits is based on the output clock (ck) of the frequency divider circuit 14. It will synchronize and it can compare sequentially with a pulse timing of a certain predetermined single frequency. Even in the embodiment to which such an A / D converter 6a is applied, since the PWM signal is a signal of a random frequency, the same effects as the above-described embodiment are obtained.

(第3実施形態)
図10および図11は、本発明の第3実施形態を示すもので、前述実施形態と異なるところは、A/D変換器の変換タイミングパルスをランダムにしたところにある。また、この変換タイミングパルスがランダムな駆動周波数で生成されたPWM信号に同期するところにある。また、変換タイミングパルスをPWM信号の複数パルスに1パルスとしたところにある。前述実施形態と同一部分については同一符号を付して説明を省略し、以下、異なる部分について説明する。
(Third embodiment)
10 and 11 show a third embodiment of the present invention. The difference from the previous embodiment is that the conversion timing pulse of the A / D converter is made random. Further, the conversion timing pulse is synchronized with a PWM signal generated at a random drive frequency. Also, the conversion timing pulse is one pulse for a plurality of pulses of the PWM signal. The same parts as those of the above-described embodiment are denoted by the same reference numerals and description thereof is omitted, and different parts are described below.

図10に示すように、主制御部10には波形整形部15が接続されている。この波形整形部15は、主制御部10から出力するPWM信号について所定の複数(例えば2)パルス毎に1パルス出力し残りのパルスをマスクする機能(所謂、分周機能)を備えており、例えばパルスカウンタを用いて構成されている。波形整形部15は、その波形整形出力をA/D変換器6aの変換タイミングパルスのクロック(ck)として与える。A/D変換器6aは、この与えられたクロック(ck)のタイミングでA/D変換処理する。   As shown in FIG. 10, a waveform shaping unit 15 is connected to the main control unit 10. The waveform shaping unit 15 has a function (so-called frequency dividing function) of outputting one pulse for every predetermined plural (for example, 2) pulses and masking the remaining pulses for the PWM signal output from the main control unit 10. For example, a pulse counter is used. The waveform shaping unit 15 gives the waveform shaping output as a clock (ck) of the conversion timing pulse of the A / D converter 6a. The A / D converter 6a performs A / D conversion processing at the timing of the given clock (ck).

図11は、タイミングチャートを示している。この図11に示すように、クロック(ck)はPWM信号に一部同期すると共に複数パルス毎に1パルス出力されるようになっている。A/D変換器6aは、標本化したアナログ電流信号と複数ビットで規定されるデジタル値とをクロック(ck)のタイミングで順次比較するため、PWM信号に応じたランダム周波数のパルスタイミングで比較処理が順次なされることになる。   FIG. 11 shows a timing chart. As shown in FIG. 11, the clock (ck) is partially synchronized with the PWM signal, and one pulse is output every plural pulses. Since the A / D converter 6a sequentially compares the sampled analog current signal and the digital value defined by a plurality of bits at the timing of the clock (ck), the comparison processing is performed at the pulse timing of the random frequency corresponding to the PWM signal. Will be performed sequentially.

本実施形態によれば、PWM信号に応じたランダム周波数のパルスタイミングで順次A/D変換処理がなされることになるため、A/D変換器6aの変換タイミングパルスとなるクロック(ck)が単一周波数とされている方法に比較して、高調波ノイズレベルを抑えることができ、ラジオノイズの低減に寄与できる。   According to the present embodiment, since A / D conversion processing is sequentially performed at a pulse timing of a random frequency corresponding to the PWM signal, a clock (ck) serving as a conversion timing pulse of the A / D converter 6a is simply set. Compared with a method with a single frequency, the harmonic noise level can be suppressed, which can contribute to the reduction of radio noise.

また、モータ5のPWM駆動周波数の拡散処理や、A/D変換器6aの変換タイミングパルスの周波数拡散処理を、別々のハードウェアで構成すると、別々の拡散処理を別々の回路構成としなければならなくなるため回路規模が大きくなりやすい。本実施形態の方法を適用すれば、PWM駆動周波数の拡散処理回路とA/D変換器6aの変換タイミングパルスの周波数拡散方法を構成する回路とを共用できるため、回路規模を極力小さく保ちながら、ラジオノイズを低減できる。   Further, if the spreading process of the PWM drive frequency of the motor 5 and the frequency spreading process of the conversion timing pulse of the A / D converter 6a are configured with different hardware, the different spreading processes must be made into different circuit configurations. Since it disappears, the circuit scale tends to increase. By applying the method of the present embodiment, the PWM drive frequency spreading processing circuit and the circuit constituting the frequency spreading method of the conversion timing pulse of the A / D converter 6a can be shared, so that the circuit scale is kept as small as possible. Radio noise can be reduced.

A/D変換器6aの変換タイミングパルスがPWM信号と同期しているため、当該PWM信号の周波数およびデューティ比に応じてA/D変換器6aの標本化ポイントを容易に規定することができ、指令部3はA/D変換器6aの標本化ポイントに応じたフィードバック制御を容易に行うことができ車載モータ5の駆動制御の精度を向上できる。   Since the conversion timing pulse of the A / D converter 6a is synchronized with the PWM signal, the sampling point of the A / D converter 6a can be easily defined according to the frequency and duty ratio of the PWM signal, The command unit 3 can easily perform feedback control according to the sampling point of the A / D converter 6a, and can improve the accuracy of drive control of the in-vehicle motor 5.

A/D変換器6aの最大標本化周波数をPWM信号の最大周波数とすることができ、細かく制御することができる。また、A/D変換器6aの標本化周波数がPWM信号の周波数よりも低く設定されていたとしても、標本化ポイントが設定されることによってPWM信号の周波数出力信号の実効値を安定させやすい。   The maximum sampling frequency of the A / D converter 6a can be set to the maximum frequency of the PWM signal, and can be finely controlled. Even if the sampling frequency of the A / D converter 6a is set lower than the frequency of the PWM signal, the effective value of the frequency output signal of the PWM signal can be easily stabilized by setting the sampling point.

車両には他の車載機器(例えばスマートキー)の送受信機が搭載されることもある。スマートキーの送受信機は180kHz未満の周波数帯の周波数を用いて送受信する。本実施形態の車載モータ5の駆動制御方法を適用すると、PWM信号を周波数を低下させてA/D変換器6aの変換タイミングパルスとしているため、これらの例えばスマートキー周波数帯のノイズ低減にも有効に作用する。   The vehicle may be equipped with a transceiver of another in-vehicle device (for example, smart key). Smart key transceivers transmit and receive using frequencies in the frequency band below 180 kHz. When the drive control method for the in-vehicle motor 5 according to the present embodiment is applied, the PWM signal is reduced in frequency and used as the conversion timing pulse of the A / D converter 6a. Therefore, it is also effective in reducing noise in these smart key frequency bands, for example. Act on.

(第4実施形態)
図12および図13は、本発明の第4実施形態を示すもので、前述実施形態と異なるところは、A/D変換器による変換タイミングパルスをPWM駆動制御するときのランダムな駆動周波数によるPWM信号に非同期で且つ独立してランダムな周波数のパルス信号としたところにある。
(Fourth embodiment)
FIGS. 12 and 13 show a fourth embodiment of the present invention. The difference from the previous embodiment is that a PWM signal with a random drive frequency when PWM drive control of a conversion timing pulse by an A / D converter is performed. As a result, a pulse signal with a random frequency is asynchronous and independent.

図12に示すように、パターン制御部16、周波数生成部17、ADC用クロック生成部18が、A/D変換器6aのクロック(ck)を生成するための回路として設けられている。このうち、パターン制御部16は、乱数生成部16aを具備し基準クロック生成部13が生成した基準クロックに基いて乱数を生成する。   As shown in FIG. 12, a pattern control unit 16, a frequency generation unit 17, and an ADC clock generation unit 18 are provided as a circuit for generating a clock (ck) of the A / D converter 6a. Among these, the pattern control unit 16 includes a random number generation unit 16 a and generates a random number based on the reference clock generated by the reference clock generation unit 13.

図13(a)、図13(b)は、乱数生成部の構成例を示している。図13(a)に示す乱数生成部16aは、例えばDフリップフロップ(FF1~FFn)を直列接続したnビットのシフトレジスタSRにXORゲート16aaで帰還をかけたM系列発生器によって構成される。 FIG. 13A and FIG. 13B show a configuration example of the random number generation unit. The random number generator 16a shown in FIG. 13 (a) is configured by an M-sequence generator that, for example, applies feedback by an XOR gate 16aa to an n-bit shift register SR in which D flip-flops (FF 1 to FF n ) are connected in series. The

図13(b)に示す乱数生成部16aは、nビットのシフトレジスタSRにXORゲート16aaで帰還をかけると共に、このXORゲート16aaとシフトレジスタSRの初段のフリップフロップFF1との間にXORゲート16abを構成し、フリップフロップFF2〜FFn-1の出力が全て0になったときにのみ、シフトレジスタSRの入力を反転するANDゲート16acを設けている。これらの図13(a)および図13(b)に示すM系列発生器は、所謂LFSR(linear feedback shift register)と称されており、擬似ランダム系列の乱数を発生する。 Random number generating unit 16a shown in FIG. 13 (b), together with the applied feedback in XOR gate 16aa to the shift register SR n-bit, XOR gate between a first flip-flop FF 1 of the XOR gate 16aa and the shift register SR An AND gate 16ac that inverts the input of the shift register SR is provided only when the outputs of the flip-flops FF 2 to FF n−1 become 0. These M-sequence generators shown in FIGS. 13A and 13B are called a so-called LFSR (linear feedback shift register) and generate pseudo-random sequence random numbers.

乱数生成部16aが生成した乱数(Q1〜Qn)は周波数生成部17に与えられる。周波数生成部17は、ルックアップテーブル(LUT)17aおよび変調回路17bを備え、ランダムな周波数を生成する機能を備える。ルックアップテーブル17aには乱数(Q1〜Qn)の示す値に対応してそれぞれ周波数が記憶されており、当該ルックアップテーブル17aは最大nビット分の周波数を記憶可能になっている。 The random numbers (Q 1 to Q n ) generated by the random number generation unit 16 a are given to the frequency generation unit 17. The frequency generation unit 17 includes a lookup table (LUT) 17a and a modulation circuit 17b, and has a function of generating a random frequency. The look-up table 17a stores frequencies corresponding to the values indicated by the random numbers (Q 1 to Q n ), and the look-up table 17a can store a frequency of up to n bits.

周波数生成部17は、乱数(Q1〜Qn)が与えられると、ルックアップテーブル(LUT)17aを参照し、乱数(Q1〜Qn)に対応する周波数を選択する。変調回路17bは、選択された周波数の信号を基準クロック生成部13の基準クロックに基いて変調して生成し、ADC用クロック生成部18に与える。 When the random number (Q 1 to Q n ) is given, the frequency generation unit 17 refers to the look-up table (LUT) 17 a and selects a frequency corresponding to the random number (Q 1 to Q n ). The modulation circuit 17 b generates a signal having a selected frequency by modulating the signal based on the reference clock of the reference clock generation unit 13 and supplies the modulated signal to the ADC clock generation unit 18.

ADC用クロック生成部18は波形整形部18aを備えるものであり、変調回路17bが出力した変調信号を波形整形部18aにより波形整形し、A/D変換器6aのクロック(ck)として与える。なお、この波形整形部18aは前述の波形整形部15と同様の機能を備える。A/D変換器6aは、このクロックを変換クロックパルスとしてA/D変換処理する。   The ADC clock generation unit 18 includes a waveform shaping unit 18a. The waveform shaping unit 18a shapes the waveform of the modulation signal output from the modulation circuit 17b, and supplies it as a clock (ck) for the A / D converter 6a. The waveform shaping unit 18a has the same function as the waveform shaping unit 15 described above. The A / D converter 6a performs A / D conversion processing using this clock as a conversion clock pulse.

図14は、タイミングチャートを示している。この図14に示す信号のうち、図14(d)のmod_clkは変調回路17bが出力する変調信号を示している。この図14(d)に示すように、変調回路17bが出力する変調信号(mod_clk)は、ランダムな周波数の信号となっており、波形整形部18aが出力するクロック(ck)は変調信号(mod_clk)よりも周波数が低い。   FIG. 14 shows a timing chart. Of the signals shown in FIG. 14, mod_clk in FIG. 14D indicates a modulation signal output from the modulation circuit 17b. As shown in FIG. 14D, the modulation signal (mod_clk) output from the modulation circuit 17b is a signal having a random frequency, and the clock (ck) output from the waveform shaping unit 18a is the modulation signal (mod_clk). ) Is lower in frequency.

本実施形態において、このように構成している理由は、PWM信号およびA/D変換器6aの変調クロックパルスを非同期で且つ独立してランダムに変化させることで、高調波が重畳する現象を抑えることができるためである。   In the present embodiment, the reason for the above configuration is that the PWM signal and the modulation clock pulse of the A / D converter 6a are asynchronously and independently changed at random to suppress the phenomenon in which harmonics are superimposed. Because it can.

前述実施形態の方法を適用したときには、PWM信号および変調クロックパルスが同期しているため、その高調波ノイズも重なりやすくノイズピークレベルが上昇してしまう懸念を生じる。このような場合には、本実施形態に示すように、PWM信号および変調クロックパルスを非同期で且つ独立してランダムに変化させると良い。すると、高調波が重畳する現象を抑制することができノイズを抑制できる。   When the method of the above-described embodiment is applied, since the PWM signal and the modulation clock pulse are synchronized, there is a concern that the harmonic noise easily overlaps and the noise peak level increases. In such a case, as shown in this embodiment, the PWM signal and the modulation clock pulse may be changed asynchronously and independently at random. Then, the phenomenon that harmonics are superimposed can be suppressed and noise can be suppressed.

前述実施形態では、nビットのシフトレジスタを設けた例を示しているが、フリップフロップの数を互いに異ならせたnビットおよびmビットのLFSRを2つ設け、当該2つの乱数出力に基いて下記の(1)式から得られた乱数出力を用いても良い。なお、(1)式において、yは出力、αは素数の定数を示す。   In the above-described embodiment, an example in which an n-bit shift register is provided is shown. However, two n-bit and m-bit LFSRs having different numbers of flip-flops are provided, and based on the two random number outputs, The random number output obtained from the equation (1) may be used. In equation (1), y represents an output, and α represents a prime number constant.

y=α × (第1LFSRのnビット出力)+(第2LFSRのmビット出力)
… (1)
このような乱数性の良い構成を適用することで乱数性を上げることができる。
y = α × (n-bit output of the first LFSR) + (m-bit output of the second LFSR)
(1)
By applying such a configuration with good randomness, the randomness can be improved.

(他の実施形態)
本発明は、上記実施形態に限定されるものではなく、例えば、以下に示す変形または拡張が可能である。
前述実施形態で説明した図9、図11、図14において、PWM信号は1周期ごとに周波数が異なっているように示しているが、PWM信号は実質的に例えば4回(複数回)以上、同一周波数、同一デューティ比のPWMパルスを連続した信号であり、当該PWMパルスが複数回連続することで単一周波数となる信号とすると良い。
(Other embodiments)
The present invention is not limited to the above embodiment, and for example, the following modifications or expansions are possible.
9, 11, and 14 described in the above embodiment, the PWM signal is shown to have a different frequency for each period, but the PWM signal is substantially four times (a plurality of times) or more, for example. It is preferable that the signal is a signal in which PWM pulses having the same frequency and the same duty ratio are continuous, and the PWM pulse is a signal having a single frequency by being continued a plurality of times.

第2実施形態においてA/D変換器6aの変換タイミングパルスの周波数を単一周波数に設定し、第3および第4実施形態においてA/D変換器6aの変換タイミングパルスの周波数をランダムに設定した実施形態を示したが、当該変換タイミングパルスのデューティ比は、A/D変換処理に要する時間を確保できるように適宜設定すれば良い。   In the second embodiment, the frequency of the conversion timing pulse of the A / D converter 6a is set to a single frequency, and in the third and fourth embodiments, the frequency of the conversion timing pulse of the A / D converter 6a is set at random. Although the embodiment has been described, the duty ratio of the conversion timing pulse may be appropriately set so as to ensure the time required for the A / D conversion process.

すなわち、変換タイミングとしてパルスの立上り時又は立下り時のみを適用している場合には、デューティ比の設定は実用的範囲で設定すれば良いし、変換タイミングとして立上り時と立下り時の両者を適用した場合には、変換タイミングパルスのデューティ比を50%としてA/D変換処理時間を確保できるように設定すると良い。   In other words, if only the rising or falling edge of the pulse is applied as the conversion timing, the duty ratio should be set within a practical range, and both the rising and falling edges should be set as the conversion timing. When applied, it is preferable to set the duty ratio of the conversion timing pulse to 50% so that the A / D conversion processing time can be secured.

駆動部3にはLCフィルタを設けなくても良いが、LCフィルタを設けるとノイズ低減の相乗効果を奏するためLCフィルタを設けると良い。特に、単一駆動周波数の数が増えるほど回路規模が大きくなり、また前記した条件を満たす「ランダム」な単一駆動周波数を実現する場合にも回路規模が大きくなる。   The driving unit 3 does not need to be provided with an LC filter, but if an LC filter is provided, an LC filter is preferably provided in order to achieve a synergistic effect of noise reduction. In particular, the circuit scale increases as the number of single drive frequencies increases, and the circuit scale also increases when a “random” single drive frequency that satisfies the above-described conditions is realized.

このため、必要なノイズレベルを考慮すれば、180kHz〜500kHzの範囲内の条件を満たす周波数を2周波数〜8周波数選定して単一駆動周波数の候補とし、通常よりも小型のLCフィルタを組み合わせるようにしても良い。なお、LCフィルタの定数は、出力される周波数パターンによって異なる。   For this reason, in consideration of a necessary noise level, 2 to 8 frequencies satisfying a condition in the range of 180 kHz to 500 kHz are selected as candidates for a single drive frequency, and an LC filter smaller than usual is combined. Anyway. Note that the constant of the LC filter varies depending on the output frequency pattern.

180kHz〜500kHz範囲で1kHzステップの単一駆動周波数(320程度)を周波数の変更候補とした実施形態を示したが、単一駆動周波数の数は2つ以上で前記第1条件を満たせば数は限られない。尚、0.5kHzステップの周波数を変更候補としても良い。   In the embodiment, a single drive frequency (about 320) in a 1 kHz step in the range of 180 kHz to 500 kHz is shown as a frequency change candidate. However, the number of single drive frequencies is two or more and the number is as long as the first condition is satisfied. Not limited. A frequency of 0.5 kHz step may be set as a change candidate.

「ランダム」な周波数(例えば単一駆動周波数(PWM信号)、A/D変換器6aの変換タイミングパルスの周波数)を生成するときには、多項式による疑似乱数を用いても良いし、半導体の熱雑音を利用した自然乱数発生器を用いても良い。   When generating a “random” frequency (for example, a single drive frequency (PWM signal), a frequency of the conversion timing pulse of the A / D converter 6a), a pseudo-random number based on a polynomial may be used, and the thermal noise of the semiconductor may be reduced. A natural random number generator may be used.

第4実施形態では、A/D変換器6aの変換タイミングパルスの周波数と、PWM信号の周波数とを互いに異なるランダムな周波数としているが、この場合、A/D変換器6aの変換タイミングパルスの周波数とPWM信号の周波数をランダムに変化させる方法を同一のアルゴリズムとし、互いの周波数の値を変えるように構成しても良い。第1実施形態では、図7に示すように電流検出値に応じて駆動周波数を選定しているが、この電流検出値に応じてA/D変換器6aの変換タイミングパルスの周波数を設定し当該設定された内容に基いて変換タイミングパルスの周波数を設定しても良い。   In the fourth embodiment, the frequency of the conversion timing pulse of the A / D converter 6a and the frequency of the PWM signal are different from each other, but in this case, the frequency of the conversion timing pulse of the A / D converter 6a. The method of changing the frequency of the PWM signal at random may be the same algorithm, and the frequency values of each other may be changed. In the first embodiment, the drive frequency is selected according to the current detection value as shown in FIG. 7, but the frequency of the conversion timing pulse of the A / D converter 6a is set according to this current detection value. The frequency of the conversion timing pulse may be set based on the set contents.

デューティ比を固定(例えば50%)にした状態において、車載モータ5に流れる検出電流毎に周波数切替テーブルを用意し、AM帯における高調波成分のノイズピークが所定よりも低い駆動周波数を選定して切替えるようにしても良い。   In a state where the duty ratio is fixed (for example, 50%), a frequency switching table is prepared for each detection current flowing through the in-vehicle motor 5, and a driving frequency at which the noise peak of the harmonic component in the AM band is lower than a predetermined value is selected. You may make it switch.

図面中、1は車載モータ駆動制御装置、2は制御部、3は指令部、4は駆動部、5は車載モータ、6は電流検出部、6aはA/D変換器、7はフィードバック制御部、8はデータベース、9は選定部、10は主制御部、11は周波数制御部、12はデューティ制御部、13は基準クロック生成部、14は分周回路、15は波形整形部、16はパターン制御部、16aは乱数生成部、17は周波数生成部、17aはルックアップテーブル、17bは変調回路、18はADC用クロック生成部、18aは分周回路を示す。   In the drawings, 1 is a vehicle-mounted motor drive control device, 2 is a control unit, 3 is a command unit, 4 is a drive unit, 5 is a vehicle-mounted motor, 6 is a current detection unit, 6a is an A / D converter, and 7 is a feedback control unit. , 8 is a database, 9 is a selection unit, 10 is a main control unit, 11 is a frequency control unit, 12 is a duty control unit, 13 is a reference clock generation unit, 14 is a frequency divider, 15 is a waveform shaping unit, and 16 is a pattern. A control unit, 16a is a random number generation unit, 17 is a frequency generation unit, 17a is a lookup table, 17b is a modulation circuit, 18 is an ADC clock generation unit, and 18a is a frequency division circuit.

Claims (9)

DCモータからなる車載モータをPWM駆動制御する車載モータの駆動制御方法において、
前記PWM駆動制御したときに前記車載モータに流れる電流と目標電流とを比較した結果に基づいて、180kHz〜500kHz範囲が適用される所定周波数範囲内で順次異なるランダムな単一駆動周波数であって、AMラジオの受信周波数に+910kHzを加えた周波数値と、前記ランダムな単一駆動周波数の倍数の周波数値との間が、510〜2620kHzの範囲においてAM放送の帯域幅以上離れるように単一駆動周波数を選定すると共に当該単一駆動周波数にそれぞれ対応付けられたデューティ比を選定し、
前記順次異なる単一駆動周波数と当該単一駆動周波数にそれぞれ対応したデューティ比とにより前記車載モータを繰り返しPWM駆動制御することを特徴とする車載モータの駆動制御方法。
In the drive control method of the in-vehicle motor that performs PWM drive control of the in-vehicle motor composed of a DC motor
Based on the result of comparing the target current and the current flowing through the vehicle-mounted motor when the PWM drive control is performed, a random single drive frequency sequentially different within a predetermined frequency range to which a range of 180 kHz to 500 kHz is applied, Single drive frequency so that a frequency value obtained by adding +910 kHz to the reception frequency of AM radio and a frequency value that is a multiple of the random single drive frequency are more than the bandwidth of AM broadcast in the range of 510 to 2620 kHz. And a duty ratio respectively corresponding to the single driving frequency is selected,
Drive control method for vehicle motor, characterized in that the PWM drive control repeatedly the vehicle motor by a duty ratio corresponding to each of the sequentially different single drive frequency and those the single drive frequency.
前記単一駆動周波数により前記車載モータを連続して駆動する連続時間は、可聴周波数範囲を超える所定周波数に対応した周期に設定されていることを特徴とする請求項1記載の車載モータの駆動制御方法。 It said single drive continuous time for driving in succession the vehicle motor by frequency, of the in-vehicle motor according to claim 1 Symbol mounting, characterized in that it is set to a period corresponding to a predetermined frequency exceeding an audible frequency range drive Control method. 前記順次異なるランダムな単一駆動周波数が複数の単一駆動周波数からなる周波数パターンを含んでいるときに、前記周波数パターンが可聴周波数の周期で所定回数以上繰り返されないように前記順次異なるランダムな単一駆動周波数を選定することを特徴とする請求項1または2記載の車載モータの駆動制御方法。 When the sequentially different random single drive frequencies include a frequency pattern composed of a plurality of single drive frequencies, the sequentially different random single frequencies are prevented from being repeated a predetermined number of times or more at an audible frequency period. 3. The drive control method for an on-vehicle motor according to claim 1, wherein one drive frequency is selected . 前記ランダムな単一駆動周波数を生成するときには多項式による疑似乱数を用いることを特徴とする請求項1ないし3の何れかに記載の車載モータの駆動制御方法。 4. The on-vehicle motor drive control method according to claim 1, wherein a pseudo-random number based on a polynomial is used when generating the random single drive frequency . 前記ランダムな単一駆動周波数を生成するときには半導体の熱雑音を利用した自然乱数発生器を用いることを特徴とする請求項1ないしの何れかに記載の車載モータの駆動制御方法。 Drive control method of the in-vehicle motor according to any one of claims 1 to 3, characterized by using a natural random number generator that utilizes a thermal noise of a semiconductor when generating the random single drive frequency. 前記車載モータに流れる電流をA/D変換器によりアナログ値からデジタル値に変換するタイミングパルスの周波数をランダムな周波数とすることを特徴とする請求項1ないし5の何れかに記載の車載モータの駆動制御方法。 6. The on-vehicle motor according to claim 1, wherein a frequency of a timing pulse for converting an electric current flowing through the on-vehicle motor from an analog value to a digital value by an A / D converter is a random frequency . Drive control method. 前記A/D変換器による変換タイミングパルスが前記PWM駆動制御するときのランダムな駆動周波数によるPWM信号に同期するように構成することで、当該変換タイミングパルスの周波数をランダムな周波数とすることを特徴とする請求項6記載の車載モータの駆動制御方法。 The conversion timing pulse by the A / D converter is configured to be synchronized with a PWM signal having a random drive frequency when the PWM drive control is performed, so that the frequency of the conversion timing pulse is set to a random frequency. A drive control method for an in-vehicle motor according to claim 6 . 前記A/D変換器による変換タイミングパルスをPWM信号の複数パルスに1パルスとすることを特徴とする請求項7記載の車載モータの駆動制御方法。 8. The on-vehicle motor drive control method according to claim 7, wherein a conversion timing pulse by the A / D converter is set to one pulse in a plurality of pulses of the PWM signal . 前記A/D変換器による変換タイミングパルスが前記PWM駆動制御するときのランダムな駆動周波数によるPWM信号に非同期で且つ独立してランダムな周波数のパルス信号とすることを特徴とする請求項6または8記載の車載モータの駆動制御方法。 9. The conversion timing pulse by the A / D converter is a pulse signal having a random frequency that is asynchronous and independent of a PWM signal having a random driving frequency when the PWM driving control is performed. The on-vehicle motor drive control method described.
JP2010087740A 2009-04-10 2010-04-06 In-vehicle motor drive control method Active JP5577799B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010087740A JP5577799B2 (en) 2009-04-10 2010-04-06 In-vehicle motor drive control method

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2009095889 2009-04-10
JP2009095889 2009-04-10
JP2010087740A JP5577799B2 (en) 2009-04-10 2010-04-06 In-vehicle motor drive control method

Publications (2)

Publication Number Publication Date
JP2010263776A JP2010263776A (en) 2010-11-18
JP5577799B2 true JP5577799B2 (en) 2014-08-27

Family

ID=43361383

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010087740A Active JP5577799B2 (en) 2009-04-10 2010-04-06 In-vehicle motor drive control method

Country Status (1)

Country Link
JP (1) JP5577799B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107294472A (en) * 2017-05-23 2017-10-24 珠海格力电器股份有限公司 A kind of motor control method, device and equipment
US10630217B2 (en) 2018-07-17 2020-04-21 Hyundai Motor Company Apparatus and method for controlling inverter for driving motor
US10778134B2 (en) 2018-07-23 2020-09-15 Hyundai Motor Company Apparatus and method for controlling inverter for driving motor

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5478535B2 (en) * 2011-02-22 2014-04-23 本田技研工業株式会社 Motor control device
CN102510206A (en) * 2011-11-15 2012-06-20 中国兵器工业第二0五研究所 Coupling peak absorption circuit at input end of motor
US20140001992A1 (en) * 2012-06-28 2014-01-02 System General Corporation Control Circuit with Frequency Hopping for Permanent Magnet Motor Control
JP6337809B2 (en) 2015-03-11 2018-06-06 株式会社デンソー Drive control device
DE112016005495T5 (en) * 2016-01-12 2018-08-16 Hitachi Automotive Systems, Ltd. Control method for device in the vehicle and control device in the vehicle
KR102295580B1 (en) 2017-04-04 2021-08-30 현대자동차주식회사 Controlling apparatus and method for senscing ovecurrent of dc motor for vehicle

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04140924A (en) * 1990-10-01 1992-05-14 Meidensha Corp Signal conversion method
JPH09117152A (en) * 1995-10-16 1997-05-02 Hitachi Ltd Current controller for voltage type pwm inverter
JP2002037098A (en) * 2000-07-21 2002-02-06 Honda Motor Co Ltd Electric power steering
JP4467216B2 (en) * 2001-09-07 2010-05-26 Necエレクトロニクス株式会社 Random number generation method and apparatus
CN100472430C (en) * 2004-01-30 2009-03-25 日本胜利株式会社 Pseudo random number generation device and pseudo random number generation program
JP4212569B2 (en) * 2005-04-01 2009-01-21 株式会社デンソー Switching device
JP2007043818A (en) * 2005-08-03 2007-02-15 Hitachi Ltd Unit and method for motor control
JP2007060750A (en) * 2005-08-22 2007-03-08 Yazaki Corp Motor controller

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107294472A (en) * 2017-05-23 2017-10-24 珠海格力电器股份有限公司 A kind of motor control method, device and equipment
CN107294472B (en) * 2017-05-23 2019-05-03 珠海格力电器股份有限公司 A kind of motor control method, device and equipment
US10630217B2 (en) 2018-07-17 2020-04-21 Hyundai Motor Company Apparatus and method for controlling inverter for driving motor
US10778134B2 (en) 2018-07-23 2020-09-15 Hyundai Motor Company Apparatus and method for controlling inverter for driving motor

Also Published As

Publication number Publication date
JP2010263776A (en) 2010-11-18

Similar Documents

Publication Publication Date Title
JP5577799B2 (en) In-vehicle motor drive control method
US7580443B2 (en) Clock generating method and clock generating circuit
US7684462B2 (en) System and method for controlling variations of switching frequency
US7576620B2 (en) Pseudo random clock generator
US6703902B2 (en) Phase locked loop for reducing electromagnetic interference
Kuisma Variable frequency switching in power supply EMI-control: an overview
US9071195B2 (en) Method and system for signal synthesis
US9280928B2 (en) Apparatus and method for driving LED display
US10148473B2 (en) Method and apparatus for spectrum spreading of a pulse-density modulated waveform
US8018295B2 (en) Modulation device and pulse wave generation device
US8319537B2 (en) Modulation profile generator and spread spectrum clock generator including the same
US20020114386A1 (en) Fractional N synthesizer with reduced fractionalization spurs
JP4984226B2 (en) Pulse width modulation circuit
US8963527B2 (en) EMI mitigation of power converters by modulation of switch control signals
WO2021117551A1 (en) Polyphase power-supply device
JP2004208037A (en) Spread spectrum clock generating circuit
US20200274442A1 (en) Power conversion device
JP6695378B2 (en) Generation of pulse width modulated signal frequency
US10361627B1 (en) Reduction of low frequency noise in a discrete spread spectrum timebase
JP2008232857A (en) Waveform generator and testing device
JP2009004868A (en) Spread spectrum clock generator
JP5723325B2 (en) Clock modulation circuit
EP2528230B1 (en) Signal processing
GB2451473A (en) Dithered clock signal generator with zero average dither
CN110719089B (en) Method for controlling digital pulse width modulation resolution

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120724

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130925

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131001

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131125

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140128

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140331

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140610

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140623

R151 Written notification of patent or utility model registration

Ref document number: 5577799

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250