JP5448272B2 - 発光装置、表示モジュールおよび電子機器 - Google Patents
発光装置、表示モジュールおよび電子機器 Download PDFInfo
- Publication number
- JP5448272B2 JP5448272B2 JP2011258501A JP2011258501A JP5448272B2 JP 5448272 B2 JP5448272 B2 JP 5448272B2 JP 2011258501 A JP2011258501 A JP 2011258501A JP 2011258501 A JP2011258501 A JP 2011258501A JP 5448272 B2 JP5448272 B2 JP 5448272B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- mode
- display
- signal
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Description
の表示装置が注目を浴びている。このような自発光型の表示装置に用いられる発光素子と
しては、有機発光ダイオード(OLED(Organic Light Emittin
g Diode)、有機EL素子、エレクトロルミネッセンス(Electro Lum
inescence:EL)素子などとも言う)が注目を集めており、ELディスプレイ
(例えば、有機ELディスプレイなど)に用いられるようになってきている。OLEDな
どの発光素子は自発光型であるため、液晶ディスプレイに比べて画素の視認性が高く、バ
ックライトが不要で応答速度が速い等の利点がある。また発光素子の輝度は、そこを流れ
る電流値によって制御される。
階調方式とがある。デジタル階調方式はデジタル制御で発光素子をオンオフさせ、階調を
表現している。一方、アナログ階調方式には、発光素子の発光強度をアナログ制御する方
式と発光素子の発光時間をアナログ制御する方式がある。
しか表現できない。そこで、別の手法を組み合わせて、多階調化を図ることが行われてい
る。多階調化のための手法としては、時間階調法を用いられることが多い(特許文献1〜
特許文献2参照)。
ィスプレイとしては、デジタル階調方式を用いた有機ELディスプレイの他にも、いくつ
か存在する。例としては、プラズマディスプレイなどがある。
る方法である。つまり、1フレーム期間を複数のサブフレーム期間に分割し、各サブフレ
ームに、発光回数や発光時間などの重み付けを行い、重み付けの総量(発光回数の総和や
、発光時間の総和)を階調ごとに差を付けることによって、階調を表現している。
あり、両方の長所を兼ね備えたような方式がなかった。そのため、どちらかの方式に限定
せざるを得なかった。
を持つような表示装置を提供することを目的とする。
置を提供する。つまり、ソースドライバが、アナログ階調方式とデジタル階調方式とを切
り替えて動作させるような手段を有している。このような手段を用いて、アナログ階調方
式とデジタル階調方式の両方の長所もつように出来ることにより、上記目的を達成するも
のである。
示装置は、ソースドライバとゲートドライバとを有し、前記ソースドライバは、デジタル
値とアナログ値のいずれか一つの信号を、前記画素に供給する回路を有していることを特
徴とする表示装置。
表示装置は、ソースドライバとゲートドライバとを有し、前記ソースドライバは、アナロ
グデジタル切替回路を有していることを特徴とする表示装置。
表示装置は、少なくとも2つの表示モードを有し、第1の表示モードにおいて、前記画素
にアナログ信号が供給され、第2の表示モードにおいて、前記画素にデジタル信号が供給
されることを特徴としている。
表示装置は、少なくとも2つの表示モードを有し、前記画素は、発光素子を有し第1の表
示モードにおいて、前記画素にアナログ信号が供給され、第2の表示モードにおいて、前
記画素にデジタル信号が供給され、前記発光素子に供給させる電圧が、前記第1の表示モ
ードと前記第2の表示モードとで異なることを特徴としている。
表示装置は、少なくとも2つの表示モードを有し、前記画素は、発光素子とトランジスタ
とを有し、前記発光素子の第1の電極と、前記トランジスタのソース電極またはドレイン
電極の一方とが接続され第1の表示モードにおいて、前記画素にアナログ信号が供給され
、第2の表示モードにおいて、前記画素にデジタル信号が供給され、前記発光素子の第2
の電極と、前記トランジスタのソース電極またはドレイン電極の他方との間の電圧は、前
記第1の表示モードと前記第2の表示モードとで異なることを特徴としている。
って、一例としては、一画素とは、一つの色要素を示すものとし、その色要素一つで明る
さを表現する。従って、そのときは、R(赤)G(緑)B(青)の色要素からなるカラー
表示装置の場合には、画像の最小単位は、Rの画素とGの画素とBの画素との三画素から
構成されるものとする。なお、色要素は、三色に限定されず、それ以上でもよく、例えば
、RGBW(Wは白)がある。
合わせたいわゆる格子状に配置されている場合はもちろんのこと、三色の色要素(例えば
RGB)でフルカラー表示を行う場合に、1つの画像の最小要素を表す三つの色要素の画
素がいわゆるデルタ配置されている場合も含むものとする。また、ベイヤー配置されてい
る場合も含む。また、色要素毎に色の発光領域が異なっていてもよい。
晶シリコンに代表される非単結晶半導体膜を用いた薄膜トランジスタ(TFT)、半導体
基板やSOI基板を用いて形成されるMOS型トランジスタ、接合型トランジスタ、バイ
ポーラトランジスタ、有機半導体やカーボンナノチューブを用いたトランジスタ、その他
のトランジスタを適用することができる。なお、非単結晶半導体膜には水素またはハロゲ
ンが含まれていてもよい。また、トランジスタが配置されている基板の種類に限定はなく
、単結晶基板、SOI基板、ガラス基板、プラスチック基板、紙基板、セロファン基板、
石材基板などに配置することが出来る。また、ある基板でトランジスタを形成し、その後
、別の基板にトランジスタを移動させて、別の基板上に配置するようにしてもよい。
スタでもよいし、どのような基板上に形成されていてもよい。したがって、回路の全てガ
ラス基板上に形成されていてもよいし、プラスチック基板や単結晶基板に形成されていて
もよいし、SOI基板上に形成されていてもよいし、どのような基板上に形成されていて
もよい。回路の全てが形成されていることにより、部品数を減らしてコストを低減したり
、回路部品との接続数を減らすことにより、信頼性を向上させたりすることができる。あ
るいは、回路の一部をある基板に形成し、回路の別の一部を別の基板に形成してもよい。
つまり、回路の全てが同じ基板上に形成されていなくてもよい。例えば、回路の一部は、
ガラス基板上にトランジスタを用いて形成し、回路の別の一部は、単結晶基板等の上に形
成したICチップをCOG(Chip On Glass)により接続してガラス基板上
に配置してもよい。あるいは、そのICチップをTAB(Tape Auto Bond
ing)やプリント基板を用いてガラス基板と接続してもよい。このように、回路の一部
が同じ基板に形成されていることにより、部品数を減らしてコストを低減したり、回路部
品との接続点数を減らすことにより信頼性を向上させたりすることができる。また、駆動
電圧が高い部分や駆動周波数が高い部分は、消費電力が大きくなるため、そのような部分
は同じ基板に形成しないようにすれば、消費電力の向上を防ぐことができる。
電気的スイッチや機械的なスイッチなどがある。つまり、電流の流れを制御できるもので
あればよく、特に限定されない。例えば、トランジスタでもよいし、ダイオード(PNダ
イオード、PINダイオード、ショットキーダイオード、ダイオード接続のトランジスタ
など)でもよいし、それらを組み合わせた論理回路でもよい。スイッチとしてトランジス
タを用いる場合、そのトランジスタは単なるスイッチとして動作するため、トランジスタ
の極性(導電型)は特に限定されない。ただし、オフ電流が少ない方の極性のトランジス
タを用いることが望ましい。オフ電流が少ないトランジスタとしては、LDD領域を設け
ているものやマルチゲート構造にしているものなどがある。また、スイッチとして動作さ
せるトランジスタのソース電極の電位が、低電位側電源(Vss、GND、0Vなど)に
近い状態で動作する場合はNチャネル型を、反対にソース電極の電位が、高電位側電源(
Vddなど)に近い状態で動作する場合はPチャネル型を用いることが望ましい。なぜな
ら、ゲートソース間電圧の絶対値を大きくすることができるため、スイッチとして動作し
やすいからである。なお、Nチャネル型とPチャネル型の両方を用いて、CMOS型のス
イッチにしてもよい。CMOS型のスイッチにすると、様々な入力電圧に対し出力電圧を
制御しやすいため、適切な動作を行うことができる。
。したがって、本発明が開示する構成において、所定の接続関係に加え、その間に電気的
な接続を可能とする他の素子(例えば、スイッチやトランジスタや容量素子やインダクタ
や抵抗素子やダイオードなど)が配置されていてもよい。もちろん、間に他の素子を介さ
ずに配置されていてもよく、電気的に接続されているとは直接的に接続されている場合を
含むものとする。
る。したがって、本発明が開示する構成において、所定の接続関係に加え、その間に電気
的な接続を可能とする他の素子(例えば、別の素子やスイッチなど)が配置されていても
よい。
、というように、〜の上に、あるいは、〜上に、という記載については、ある物の上に直
接接していることに限定されない。直接接してはいない場合、つまり間に別のものが挟ま
っている場合も含むものとする。従って例えば、層Aの上に(もしくは層A上に)層Bが
形成されているという場合は、層Aの上に直接接して層Bが形成されている場合と、層A
の上に別の層(例えば層Cや層Dなど)が形成されており、その上に層Bが形成されてい
る場合とを含むものとする。また、〜の上方に、という記載についても同様であり、ある
物の上に直接接していることに限定されず、間に別のものが挟まっている場合も含むもの
とする。従って、例えば層Aの上方に層Bが形成されている、という場合は、層Aの上に
直接接して層Bが形成されている場合と、層Aの上に別の層(例えば層Cや層Dなど)が
形成されおり、その上に層Bが形成されている場合とを含むものとする。なお、〜の下、
もしくは〜の下方にの場合についても、同様に直接接している場合と、接していない場合
とを含むこととする。
能となる。したがって、コントラストなどの表示品位が向上し、消費電力が低減すること
が出来るようになる。
異なる態様で実施することが可能であり、本発明の趣旨及びその範囲から逸脱することな
くその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って
本実施の形態の記載内容に限定して解釈されるものではない。
図1に、全体の構成図を示す。画素配列101を駆動するために、ソースドライバ102
、ゲートドライバ103が配置されている。なお、ソースドライバ102、ゲートドライ
バ103は、各々複数個配置されていてもよい。
、外付けのICチップを用いて構成されることもある。
ンジスタでもよいし、どのような基板上に形成されていてもよい。したがって、図1で示
したような回路が、全てガラス基板上に形成されていてもよいし、プラスチック基板に形
成されていてもよいし、単結晶基板に形成されていてもよいし、SOI基板上に形成され
ていてもよいし、どのような基板上に形成されていてもよい。あるいは、図1などにおけ
る回路の一部が、ある基板に形成されており、図1などにおける回路の別の一部が、別の
基板に形成されていてもよい。つまり、図1などにおける回路の全てが同じ基板上に形成
されていなくてもよい。例えば、図1などにおいて、画素配列101とゲートドライバ1
03とは、ガラス基板上にTFTを用いて形成し、ソースドライバ102(もしくはその
一部)は、単結晶基板上に形成し、そのICチップをCOG(Chip On Glas
s)で接続してガラス基板上に配置してもよい。あるいは、そのICチップをTAB(T
ape Auto Bonding)やプリント基板を用いてガラス基板と接続してもよ
い。
ルス)を出力する回路である。よって、同様な機能を果たす回路であれば、シフトレジス
タに限定されない。例えば、デコーダ回路でもよい。
に入力される。アナログデジタル切り替え回路104には、ビデオ信号線108を通って
ビデオ信号106が入力される。そして、入力されたビデオ信号106を、デジタルデー
タ処理回路105に入力するのか、画素配列に入力するのかを、表示モード制御信号10
7を用いて制御する機能を有している。表示モード制御信号107は、表示モード制御信
号線109を通って、アナログデジタル切り替え回路104に入力される。例えば、表示
モード制御信号107がH信号や有意レベルの信号の時には、ビデオ信号106は、画素
配列101に入力される。逆に、表示モード制御信号107がL信号や非有意レベルの信
号の時には、ビデオ信号106は、デジタルデータ処理回路105に入力される。
すなわち、ビデオ信号106を保持し、保持したビデオ信号106を画素配列101に出
力する機能を有している。
をそのまま入力することと、デジタルデータ処理回路105に一旦保持したあとで、画素
配列101に入力する場合とを切り替えることが出来る。
1に入力されるデオ信号はアナログ値とすることが可能となる。その場合、画素はアナロ
グ的に制御されることが可能になる。したがって、アナログ階調方式を用いることが出来
る。
グ値でデータを保持することが困難であるため、ビデオ信号106はデジタル値の場合と
なる。よって、画素は、デジタル的に制御されることになる。したがって、デジタル階調
方式を用いることとなる。
ナログ値で信号を保存することも可能である。
階調方式を用いる場合をデジタルモードと呼ぶことにする。
式とを切り替えることが可能となる。
の場合に関して記載したが、これに限定されない。任意に列数を増やすことが出来る。
、シフトレジスタ110から順次出力されるサンプリングパルスにより制御される。そし
て、モード選択用スイッチ203、204は、表示モード制御信号107により制御され
る。モード選択用スイッチ203、204は、排他的にオンオフする。つまり、モード選
択用スイッチ203、204のいずれか一方がオンのときは、他方がオフになる。このモ
ード選択用スイッチにより、ビデオ信号106を一旦デジタルデータ処理回路105に入
力するのか、画素配列101に入力するのかを制御する。図2の場合、モード選択用スイ
ッチ203がオンのとき、ビデオ信号106は、サンプリングスイッチ201とモード選
択用スイッチ203を通って、画素配列101に伝達される。同様に、モード選択用スイ
ッチ205がオンのとき、ビデオ信号106は、サンプリングスイッチ202とモード選
択用スイッチ205を通って、画素配列101に伝達される。一方、モード選択用スイッ
チ204がオンのとき、ビデオ信号106は、サンプリングスイッチ201とモード選択
用スイッチ204を通って、デジタルデータ処理回路105に伝達される。同様に、モー
ド選択用スイッチ206がオンのとき、ビデオ信号106は、サンプリングスイッチ20
2とモード選択用スイッチ206を通って、デジタルデータ処理回路105に伝達される
。
、ビデオ信号の保存と出力が行われる。ラッチ1回路207には、シフトレジスタ110
から順次出力されるサンプリングパルスにしたがって、ビデオ信号106が入力され、保
存される。そして、1行分のビデオ信号106を保存した後、ラッチ信号211により、
ラッチ1回路に保存されていたビデオ信号106がラッチ2回路208に転送される。こ
のような動作を行うことにより、線順次駆動が可能となる。ラッチ2回路208からは、
出力制御スイッチ209、210を介して、画素配列101にビデオ信号が出力される。
出力制御スイッチ209、210は、表示モード制御信号107に応じて制御される。つ
まり、ラッチ2回路208の出力を画素配列101に入力したい場合、例えば、デジタル
モードの場合は、出力制御スイッチ209、210はオンする。逆に、ラッチ2回路20
8の出力を画素配列101に入力したくない場合、例えば、アナログモードの場合は、出
力制御スイッチ209、210はオフする。その結果、ビデオ信号106は、モード選択
用スイッチ203、205を通って、画素配列101に入力される。
バータやインバータを用いて、構成されている。なお、図3の構成に限定されない。
理回路105を用いる場合、図2におけるサンプリングスイッチ201、202などは、
省略することが出来る。なぜなら、図3のようなデジタルデータ処理回路105を用いる
場合、サンプリングスイッチ201、202が無くても、デジタルデータ処理回路105
にデータが入ってしまうことを防ぐことが出来るからである。
素220の例を図4に示す。ゲート信号線401を用いて、選択用トランジスタ404を
制御する。選択用トランジスタ404がオンすると、ソース信号線402から、保持容量
405にビデオ信号が入力される。すると、ビデオ信号に応じて、駆動トランジスタ40
6がオンオフし、電源線403から発光素子407を通って、対向電極408へ電流が流
れる。
おける対向電極408は、図2における配線222へと接続される。配線222は、全て
の画素の対向電極に接続されている場合が多い。ただし、これに限定されない。
るような構成でもよい。
るタイプと、ビデオ信号として電流を入力するタイプとがある。
ト信号線3115を用いて制御することにより、駆動トランジスタ3101のしきい値電
圧を容量素子3104に保存する。また、ゲート信号線3114により制御されるスイッ
チ3103は、駆動トランジスタ3101のゲート電位を初期化する機能を果たす。そし
て、ソース信号線3111からスイッチ3102を通ってビデオ信号を入力する。なお、
スイッチ3102はゲート信号線3113により制御される。図4における保持容量40
5は容量素子3105に、駆動トランジスタ406は駆動トランジスタ3101に、電源
線403は電源線3116に相当する。
必要であったが、それを削除したものを図33に示す。駆動トランジスタ3101のゲー
トは、スイッチ3203を介して、駆動トランジスタ3101のドレインに接続されてい
る。
,図33の構成に限定されない。このように、しきい値電圧のバラツキを補正する画素構
成を用いると、発光素子に流れる電流のバラツキを低減することができる。特に、アナロ
グモードにおいて、輝度を均一にできる。よって、より好適である。
3330にビデオ信号に応じた電流が供給される。すると、選択用スイッチ3302を介
して駆動トランジスタ3301のドレインに、スイッチ3304を介して駆動トランジス
タ3301のゲートにその電流が流れ、それに応じて、ゲート・ソース間電圧が発生する
。そのゲート・ソース間電圧は、容量素子3305に保存され、その後、スイッチ330
6を介して発光素子に電流が供給される。なお、選択用スイッチ3302、スイッチ33
04及びスイッチ3306のそれぞれは、ゲート信号線3333、ゲート信号線3334
、ゲート信号線3335により制御されている。なお、3336は電源線を示す。なお、
図34では、信号電流を供給されるトランジスタと、発光素子に電流を供給するトランジ
スタとは同一であるが、異なっていても良い。その場合を図35に示す。信号電流を供給
されるトランジスタ3401と、発光素子に電流を供給するトランジスタ3421とは、
別である。なお、図35中の3411はソース線、3413と3414はゲート信号線、
3402は選択用スイッチ、3404はスイッチ、3405は容量素子、3416は電源
線を示す。
、図35の構成に限定されない。このように、電流を入力してバラツキを補正する画素構
成を用いると、発光素子に流れる電流のバラツキを低減することができる。特に、アナロ
グモードにおいて、輝度を均一にできる。よって、より好適である。
例としては、EL素子(エレクトロルミネッセンス(Electro Luminesc
ence:EL);有機発光ダイオード((Organic Light Emitti
ng Diode:OLED)、有機EL素子などとも言う)の他、無機EL素子又は有
機物及び無機物を含むEL素子)や電子放出素子、液晶素子、電子インクなど電気磁気的
作用によりコントラストが変化する表示媒体を適用することができる。また、電子放出素
子にカーボンナノチューブを利用することも可能ある。なお、電子放出素子を用いた表示
装置としてはフィールドエミッションディスプレイ(FED)で用いる素子、FEDの一
種であるSED(Surface−conduction Electron−emit
ter Display)などが挙げられる。その他、液晶ディスプレイ(LCD)、プ
ラズマディスプレイ(PDP)、電子ペーパーディスプレイ、デジタルマイクロミラーデ
バイス(DMD)、圧電セラミックディスプレイなどに用いる、どのような表示素子でも
よい。
る役目をしている。よって、駆動トランジスタ406のゲートと電源線403の間に接続
されているが、これに限定されない。駆動トランジスタ406のゲート電位を保持できる
ように配置されていればよい。また、駆動トランジスタ406のゲート容量などを用いて
、駆動トランジスタ406のゲート電位を保持できる場合は、保持容量405を省いても
良い。
スイッチ203や出力制御スイッチ209等は、電気的スイッチでも機械的なスイッチで
も何でも良い。電流の流れを制御できるものなら、何でも良い。トランジスタでもよいし
、ダイオードでもよいし、それらを組み合わせた論理回路でもよい。よって、スイッチと
してトランジスタを用いる場合、そのトランジスタは、単なるスイッチとして動作するた
め、トランジスタの極性(導電型)は特に限定されない。ただし、オフ電流が少ない方が
望ましい場合、オフ電流が少ない方の極性のトランジスタを用いることが望ましい。オフ
電流が少ないトランジスタとしては、LDD領域を設けているものや、マルチゲート構造
にしたもの等がある。また、スイッチとして動作させるトランジスタのソース端子の電位
が、低電位側電源(Vss、Vgnd、0Vなど)に近い状態で動作する場合はnチャネ
ル型を、反対に、ソース端子の電位が、高電位側電源(Vddなど)に近い状態で動作す
る場合はpチャネル型を用いることが望ましい。なぜなら、ゲート・ソース間電圧の絶対
値を大きくできるため、スイッチとして、動作しやすいからである。なお、nチャネル型
とpチャネル型の両方を用いて、CMOS型のスイッチにしてもよい。
)は、AND回路を用いたスイッチである。制御線502を使って、入力501の信号を
出力503に伝えるかどうかを制御する。図5(B)の場合は、出力503は、入力信号
にかかわらず、L信号なる、というような制御は可能である。しかし、出力503がフロ
ーティング状態になることはない。したがって、出力503が、デジタル回路の入力に接
続されている場合などに、図5(B)のスイッチを用いることが好適である。デジタル回
路の場合、入力をフローティング状態にしても、出力はフローティング状態にならない。
入力をフローティング状態にすると、出力が不安定になり、望ましくない。よって、デジ
タル回路の入力に接続されている場合などは、図5(B)のスイッチを用いることが好適
である。
NAND回路やNOR回路を用いても、同様の機能を果たすことが出来る。
用いればよい。図5(C)は、トランスミッションゲートもしくはアナログスイッチなど
と呼ばれている回路である。図5(C)は、入力511の電位を、ほぼそのまま出力51
3に伝達する。よって、アナログ信号の伝達に好適である。図5(D)は、クロックドイ
ンバータなどと呼ばれている回路である。図5(D)は、入力521の信号を反転させて
出力523に伝達する。よって、デジタル信号の伝達に好適である。なお、制御線512
、522により、それぞれ入力511、521の信号を出力513、523に伝えるかど
うかを制御する。
択用スイッチ203などは、図5(C)のスイッチを用いることが好適である。デジタル
信号を伝達するモード選択用スイッチ204は、デジタル回路であるラッチ1回路207
の入力に接続されているので、図5(B)のスイッチを用いることが好適である。出力制
御スイッチ209などは、出力をフローティング状態にする必要があるので、図5(C)
や図5(D)が好適である。ただし、出力制御スイッチ209への入力はデジタル信号な
ので、図5(D)の方がより好適である。
本実施の形態では、アナログモードにおける画素の駆動方法について述べる。
、駆動トランジスタ601と発光素子602の回路を示す。配線603と配線604の間
に、駆動トランジスタ601と発光素子602とが直列に接続されている。配線603の
方が配線604よりも電位が高いため、駆動トランジスタ601から発光素子602の方
へ電流が流れる。
相当し、図4における発光素子407が、図6(A)における発光素子602に相当する
。
ランジスタ601と発光素子602とに流れる電流の関係を示す。ゲート・ソース間電圧
(の絶対値)を大きくしていくと、それに応じて、電流値も大きくなっていく。これは、
駆動トランジスタ601が飽和領域で動作しているためである。飽和領域では、トランジ
スタのゲート・ソース電圧の2乗に比例して電流値が増えていく。さらにゲート・ソース
間電圧(の絶対値)を大きくしていくと、発光素子602に加わる電圧が大きくなるため
、ドレイン・ソース電圧が小さくなり、駆動トランジスタ601が線形領域で動作するよ
うになる。すると、ドレイン・ソース電圧が小さくなるにしたがって、電流値の上昇率も
小さくなっていく。そして、ある電流値以上の電流は流れなくなる。
ンジスタ601のゲート・ソース間電圧(の絶対値)をアナログ的に変化させることによ
って、駆動トランジスタ601と発光素子602とに流れる電流もアナログ的に変化する
ような状態で動作させることが望ましい。そのため、駆動トランジスタ601のゲート・
ソース間電圧(の絶対値)は、しきい値電圧から、駆動トランジスタ601が飽和領域と
して動作するゲート・ソース間電圧にかけて変化させれば良い。なお、変化させる上限は
、飽和領域にとどまらず線形領域にかけて変化させても良い。即ち、駆動トランジスタ6
01のゲート・ソース間電圧(の絶対値)は、ゲート・ソース間電圧(の絶対値)に対し
電流値IELが変化する領域であれば良い。また、変化させる下限値は、駆動トランジス
タ601がオフとなるゲート・ソース間電圧(の絶対値)であれば良い。
で動作するような状態で、駆動トランジスタ601のゲート・ソース間電圧(の絶対値)
を制御してもよい。電流が殆どながれないような状態とは、駆動トランジスタ601のゲ
ート・ソース間電圧が、駆動トランジスタ601のしきい値電圧とほぼ等しい場合に相当
する。
、駆動トランジスタ601のしきい値電圧よりも確実に低い状態から、ゲート・ソース間
電圧(の絶対値)を大きくしていって制御し、飽和領域内で動作するような状態で、駆動
トランジスタ601のゲート・ソース間電圧(の絶対値)を制御してもよい。このように
、黒状態のときの、駆動トランジスタ601のゲート・ソース間電圧を、駆動トランジス
タ601のしきい値電圧よりも確実に低い電圧にすることにより、確実に黒状態にするこ
とができる。例えば、駆動トランジスタ601の電流特性がばらついたとき、しきい値電
圧もばらつく。よって、ある画素では黒状態になっていても、別の画素では、僅かに発光
してしまうこともある。その結果、コントラストの低下を招いてしまう。そこで、それを
防止するため、621のような電圧範囲で動作させることは、好適である。
間電圧(の絶対値)を大きくしても、飽和領域で動作するとしたが、これに限定されない
。電圧範囲622や電圧範囲623のように、飽和領域だけでなく、線形領域も使って動
作させてもよい。駆動トランジスタ601のゲート・ソース間電圧(の絶対値)をアナロ
グ的に変化させることによって、駆動トランジスタ601と発光素子602とに流れる電
流もアナログ的に変化するような範囲であれば、線形領域でも動作させてもよい。
2が劣化しても発光素子に一定の電流量を供給することが可能である。また、線形領域の
場合には、トランジスタの特性ばらつきの影響を受けずに駆動させることができる。
子602は、色によって、輝度が異なったり、必要な電流値が異なったりしている。そこ
で、色バランスを合わせる必要がある。そのためには、駆動トランジスタ601のゲート
・ソース間電圧(の絶対値)を色ごとに異なるようにすることが望ましい。あるいは、駆
動トランジスタ601の電流供給能力(たとえば、トランジスタのチャネル幅など)を色
ごとに異なるようにすることが望ましい。あるいは、発光素子602の発光面積を色ごと
に異なるようにすることが望ましい。あるいは、これらの幾つかを組み合わせることが望
ましい。これにより、色バランスを合わせることが可能となる。
601をオフにするときの電圧も色ごとに変わってしまうという欠点がある。よって、配
線603の電位は、全ての色で同じにしてもよい。
れない。Nチャネル型にして、電流が流れる向きを逆にすることは、同業者であれば、容
易に実現できる。また、Pチャネル型の場合、Nチャネル型の場合、各々について、電流
が流れる向きを逆にすることも、同業者であれば、容易に実現できる。その場合は、ゲー
ト・ソース間電圧の大きさは、発光素子602の電圧電流特性の影響を受けることとなる
。
本実施の形態で述べた内容は、実施の形態1で述べた内容と自由に組み合わせることが出
来る。
本実施の形態では、デジタルモードにおける画素の駆動方法について述べる。
ランジスタ601と発光素子602とに流れる電流の関係を参照する。デジタルモードで
は、オンとオフや、HとLのように、2値で制御する。つまり、発光素子602に電流が
流れるか、流れないかを制御する。したがって、まず、電流が流れない場合について考え
る。その場合は、駆動トランジスタ601のゲート・ソース間電圧(の絶対値)は、電圧
624、電圧625、電圧626に示すように、0V以上で、かつ、電流が流れない場合
、つまり、駆動トランジスタ601のしきい値電圧以下であればよい。
・ソース間電圧(の絶対値)は、電圧627、628、629に示すように、飽和領域内
か、線形領域か、さらに電圧を大きくして、電流値が増えなくなっている領域などで動作
させればよい。なお、図中では電圧627は、線形領域と飽和領域の境界に位置している
が、前述のように飽和領域内であれば良い。このように、駆動トランジスタ601より発
光素子602に電流が供給できる電圧であれば特に限定されない。
こを流れる電流値が変化しない、という利点がある。そのため、焼き付きの影響を受けに
くい。ただし、駆動トランジスタ601の電流特性がばらつくと、そこを流れる電流もば
らついてしまう。そのため、表示ムラを生じてしまう場合がある。
ても、そこを流れる電流値は影響を受けにくい。そのため、表示ムラが生じにくい。また
、駆動トランジスタ601のゲート・ソース間電圧(の絶対値)が大きくなりすぎないこ
とと、配線603と配線604との間の電圧を大きくしておく必要がないため、消費電力
も小さくできる。
駆動トランジスタ601の電流特性がばらついても、そこを流れる電流値は影響をほとん
ど受けなくなる。ただし、発光素子602の電圧電流特性が劣化すると、そこを流れる電
流値が変化してしまう場合がある。そのため、焼き付きの影響を受けやすくなる。
が変化しても、電流値が変化しない。よって、その場合、駆動トランジスタ601は、電
流源として動作していると見なせる。したがって、このような駆動を定電流駆動と呼ぶこ
とにする。
流特性がばらついても、電流値が変化しない。よって、その場合、駆動トランジスタ60
1は、スイッチとして動作していると見なせる。よって、発光素子602には、配線60
3の電圧がそのまま加わっているように見なせる。したがって、このような駆動を定電圧
駆動と呼ぶことにする。
。ただし、定電圧駆動を用いると、トランジスタのバラツキの影響を受けず、消費電力も
小さくなるため、好適である。
の場合は、アナログモードと同様である。
駆動トランジスタ601の電流供給能力(たとえば、トランジスタ幅など)を色ごとに異
なるようにしても、そこを流れる電流値は、あまり変わらない。なぜなら、スイッチとし
て動作しているからである。
いは、配線603の電位を色ごとに変えることも可能である。あるいは、これらを組み合
わせることが望ましい。これにより、色バランスを合わせることが可能となる。
本実施の形態で述べた内容は、実施の形態1や実施の形態2で述べた内容と自由に組み合
わせることが出来る。
デジタルモードの場合、このままでは、発光と非発光の2値しか表現できない。そこで、
他の方法を組み合わせて、多階調化を図ってもよい。そこで、多階調化を図った場合の画
素の駆動方法について述べる。
る期間の中で発光している時間の長さを変えることにより、階調を表現する方法である。
一方、面積階調方式は、発光している面積の大きさを変えることにより、階調を表現する
方法である。
ム期間を複数のサブフレーム期間に分割する。そして、各サブフレーム期間における点灯
期間の長さを変えることにより、階調を表現する。
ャートを図7に示す。まず、信号書き込み期間において、1画面分の信号を全画素に入力
する。この間は、画素は点灯しない。信号書き込み期間が終了したのち、点灯期間が始ま
り、画素が点灯する。次に、次のサブフレームが始まり、信号書き込み期間において、1
画面分の信号を全画素に入力する。この間は、画素は点灯しない。信号書き込み期間が終
了したのち、点灯期間が始まり、画素が点灯する。
ブフレーム期間における点灯期間の長さを、1:2:4:8:・・・というように、2の
べき乗にすることにより、様々な階調を表現することが出来る。
とにより、発光素子407には電圧が加わらないようにしておく。例えば、対向電極40
8の電位を高くして、発光素子407に電圧が加わらないようにしたり、対向電極408
に電荷を供給せず、フローティング状態にしてもよい。その結果、信号書き込み期間にお
いて、発光素子407が点灯することを避けることが出来る。
チャートを図8に示す。各行において、信号書き込み動作を行うと、すぐに点灯期間が開
始する。
おける信号の書き込み動作を開始する。これを繰り返すことにより、点灯期間の長さを各
々制御することができる。
サブフレームを配置することが可能となる。また、1フレーム期間における点灯期間の割
合(いわゆるデューティー比)を大きくできるので、消費電力を低減したり、発光素子の
劣化を抑制したり、疑似輪郭を抑制することが可能となる。
の場合、同時に3行分の画素に信号を入力する必要がある。通常は、同時に複数行の画素
に信号を入力することは出来ない。そこで、図9に示すように、1ゲート選択期間を複数
(図9では3つ)に分割する。そして、分割された選択期間内で、各々のゲート信号線4
01を選択し、その時に対応する信号をソース信号線402に入力する。例えば、ある1
ゲート選択期間において、G1(t0)ではi行目を選択し、G2(t0)ではj行目を
選択し、G3(t0)ではk行目を選択する。すると、1ゲート選択期間において、あた
かも同時に3行分を選択したかのように動作させることが可能となる。
これに限定されない。さらに多くの行やさらに少ない行に信号を入力してもよい。
報等に記載されており、その内容を本願と組み合わせて適用することが出来る。
において、信号書き込み動作を行い、次の信号書き込み動作が来る前に、画素の信号を消
去する。このようにすることにより、点灯期間の長さを容易に制御できるようになる。
おける信号の書き込み動作を開始する。もし、点灯期間が短い場合は、信号消去動作を行
い、非点灯状態にする。このようなを繰り返すことにより、点灯期間の長さを制御するこ
とが出来る。
サブフレームを配置することが可能となる。また、消去動作を行う場合は、消去用のデー
タをビデオ信号と同様に取得する必要がないため、ソースドライバの駆動周波数も低減出
来る。
06のゲートと電源線403の間に接続されている。
タ404がオンすると、ソース信号線402から、保持容量405にビデオ信号が入力さ
れる。すると、ビデオ信号に応じて、駆動トランジスタ406がオンオフし、電源線40
3から発光素子407を通って、対向電極408へ電流が流れる。
をオン状態にして、駆動トランジスタ406がオフ状態になるようにする。すると、電源
線403から発光素子407を通って、対向電極408へ電流が流れないようになる。そ
の結果、非点灯期間を作ることができ、点灯期間の長さを自由に制御できるようになる。
。なぜなら、強制的に非点灯期間をつくればよいので、発光素子407に電流が供給され
ないようにすればよいからである。よって、電源線403から発光素子407を通って、
対向電極408へ電流が流れる経路のどこかに、スイッチを配置して、そのスイッチのオ
ンオフを制御して、非点灯期間を作ればよい。あるいは、駆動トランジスタ406のゲー
ト・ソース間電圧を制御して、駆動トランジスタが強制的にオフになるようにすればよい
。
オード1204が、駆動トランジスタ406のゲートと第2ゲート線1201との間に接
続されている。
て、消去ダイオード1204がオンして、第2ゲート線1201から駆動トランジスタ4
06のゲートへ電流が流れるようにする。その結果、駆動トランジスタ406がオフ状態
になる。すると、電源線403から、発光素子407を通って、対向電極408には、電
流が流れないようになる。その結果、非点灯期間を作ることができ、点灯期間の長さを自
由に制御できるようになる。
する)しておく。すると、消去ダイオード1204がオフするので、駆動トランジスタ4
06のゲート電位は保持される。
ダイオードでもよいし、PIN型ダイオードでもよいし、ショットキー型ダイオードでも
よいし、ツェナー型ダイオードでもよい。
ても良い。その場合の回路図を図13に示す。消去ダイオード1204として、ダイオー
ド接続したトランジスタ1304を用いている。ここでは、Nチャネル型を用いているが
、これに限定されない。Pチャネル型を用いても良い。
場合のタイミングチャートは、図9と同様にすればよい。図9では、1ゲート選択期間を
3つに分割しているが、1ゲート選択期間をここでは、2つに分割する。そして、分割さ
れた選択期間内で、各々のゲート線を選択し、その時に対応する信号(ビデオ信号と消去
するための信号)をソース信号線402に入力する。例えば、ある1ゲート選択期間にお
いて、前半はi行目を選択し、後半はj行目を選択する。そして、i行目が選択されてい
るときは、それようのビデオ信号を入力する。一方、j行目が選択されているときは、駆
動トランジスタがオフするような信号を入力する。すると、1ゲート選択期間において、
あたかも同時に2行分を選択したかのように動作させることが可能となる。
報等に記載されており、その内容を本願と組み合わせて適用することが出来る。
り、これに限定されない。様々なタイミングチャートや画素構成や駆動方法に適用するこ
とが可能である。
ある。よって、本実施の形態で述べた内容は、実施の形態1〜実施の形態3で述べた内容
と自由に組み合わせることが出来る。
デジタルモードの場合、このままでは、発光と非発光の2値しか表現できない。ただし、
2値のみで表示を行ってもよい。2値のみで表示を行うことによって、消費電力を大幅に
低減することが可能となる。このような表示モードを2値モードと呼ぶことにする。
の形態4で述べた様々な構成を用いればよい。
号を書き込んでいく場合のタイミングチャートを図14(A)に示す。この場合、同程度
の周波数でソースドライバやゲートドライバを動作させることになるので、それらのドラ
イバに入力する信号(たとえばクロック信号など)は、同じ周波数でよい。したがって、
周波数発生回路は、複数なくてもよく、1つでよい。よって、回路を縮小でき、コスト低
減を実現できる。
のデジタルモードと比較したとき、高くなってしまう場合がある。よって、デューティー
比を下げるために、消去動作を行っても良い。その場合のタイミングチャートを図14(
B)に示す。
ながら信号を書き込んでいく場合のタイミングチャートを図15(A)に示す。ここでは
、1フレーム期間をかけて、全行をスキャンしている。この場合、低い周波数でソースド
ライバやゲートドライバを動作させることになる。よって、ソースドライバやゲートドラ
イバに供給する信号や電源の電圧が小さくても良い。したがって、消費電力を小さくでき
る。
のデジタルモードと比較したとき、高くなってしまう場合がある。よって、デューティー
比を下げるために、消去動作を行っても良い。その場合のタイミングチャートを図15(
B)に示す。
せればよい。
で8色を表示することが出来る。
値、つまり、1ビットでの表示だけでなく、2ビット以上で表示してもよい。例えば、3
ビット表示を行った場合について、図16に示す。図14や図15のように、消去動作を
行ったり、行をスキャンする速度を遅くしてもよい。
のである。よって、本実施の形態で述べた内容は、実施の形態1〜実施の形態4で述べた
内容と自由に組み合わせることが出来る。
これまで、様々な表示モードについて述べてきた。まず、アナログモードとデジタルモー
ドとがあり、デジタルモードでは、通常のモードと2値モードとがある。なお、通常のモ
ードは、デジタルモードにおいて最も階調数が多い場合の表示モードを言う。
ドよりも表示する階調数が多い場合を、多値モードと呼ぶことにする。多値モードでは、
通常モードよりも消費電力を低減でき、2値モードよりも画像を綺麗に表示できる。
モードのデジタルモードとを、表示する画像によって、切り替えても良い。
常のデジタルモードを用いて表示する。これにより、正しくかつ、きめ細やに階調を表現
することができる。その場合、図1に示すビデオ信号106として入力される信号によっ
て、表示モードを切り替えればよい。例えば、ビデオ信号106がアナログ信号の場合は
、アナログモードを用いて、ビデオ信号106がデジタル信号の場合は、通常のデジタル
モードを用いればよい。通常のデジタルモードは、6ビット以上の表示、より望ましくは
8ビット以上の表示を行うことが望ましい。アナログモードは、8ビット以上の表示を行
うことが望ましい。
電子ブックを読む場合などは、2値モードのデジタルモードを用いて表示することが望ま
しい。これにより、消費電力を低減することが出来る。
ど細かく表現する必要がない場合は、多値モードを用いて表示することが望ましい。これ
により、消費電力を低減しつつ、綺麗な画像を表示することができる。
よって、本実施の形態で述べた内容は、実施の形態1〜実施の形態5で述べた内容と自由
に組み合わせることが出来る。
次に、各々の表示モード、つまり、アナログモードと、通常のデジタルモード、多値モ
ードのデジタルモード、2値モードのデジタルモードなどにおいて、図4を用いて各表示
モードにおける電源線403と対向電極408の電位に関して述べる。
ードのデジタルモード、通常のデジタルモードという順で表示モードを変化させた場合の
電位を図17に示す。アナログモードでは、駆動トランジスタを主に飽和領域で動作させ
るため、電源線403と対向電極408の間の電圧を大きくしておく必要がある。つまり
、電源線403の電位を高くしておく必要がある。2値モードでは、駆動トランジスタを
主に線形領域で動作させるため、電源線403と対向電極408の間の電圧は、小さくな
る。つまり、電源線403の電位は低くても良い。また、2値モードでは、デューティー
比が高い場合あるので、それも考慮すると、電源線403と対向電極408の間の電圧は
、小さくなる。通常のデジタルモードでは、2値モードよりもデューティー比が高くなる
場合があるので、その場合は、電源線403と対向電極408の間の電圧は、2値モード
の場合よりも大きくなる。つまり、電源線403の電位は高くなる。しかし、駆動トラン
ジスタを主に線形領域で動作させるため、アナログモードの場合よりも小さくてよい。つ
まり、電源線403の電位は低くても良い。
、色ごとに電源線403の電位がことなっていてもよい。
。対向電極408の電位を変えても良い。その場合を図18に示す。
と対向電極408の間の電圧を大きくしておく必要がある。つまり、対向電極408の電
位を低くしておく必要がある。2値モードでは、駆動トランジスタを主に線形領域で動作
させるため、電源線403と対向電極408の間の電圧は、小さくなる。つまり、対向電
極408の電位は高くても良い。また、2値モードでは、デューティー比が高い場合ある
ので、それも考慮すると、電源線403と対向電極408の間の電圧は、小さくなる。通
常のデジタルモードでは、2値モードよりもデューティー比が高くなる場合があるので、
その場合は、電源線403と対向電極408の間の電圧は、2値モードの場合よりも大き
くなる。つまり、対向電極408の電位は低くなる。しかし、駆動トランジスタを主に線
形領域で動作させるため、アナログモードの場合よりも小さくてよい。つまり、対向電極
408の電位は高くても良い。
、色ごとに電源線403の電位がことなっていてもよい。
両方とも、表示モードに応じて変化させてもよい。ただし、表示モードが異なっていても
、電源線403や対向電極408の電位を変化させなくてもよい。
タルモードという順で変化させたが、これに限定されない。どのような順序で表示モード
を変化させてもよい。また、多値モードを用いた場合を図19、図20に示す。多値モー
ドでの電源線403の電位は、通常のデジタルモードの場合よりも低く、2値モードの場
合よりも高いのが望ましい。また、多値モードでの対向電極408の電位は、通常のデジ
タルモードの場合よりも高く、2値モードの場合よりも低いのが望ましい。
を表示することが可能となる。
。図21に、複数の電源を用いた場合の構成図を示す。表示モード切替制御回路2101
において、表示モードを決定する。そして、表示モード制御信号107を出力して制御す
る。配線2102は、図2、図4等における電源線403、221や対向電極408、2
22などに接続されている。そして、スイッチ2103やスイッチ2104を用いて、電
源2105、2106のどちらの電圧を出力するかを制御する。図21では、電源210
5、2106やスイッチ2103、2104は、2個の場合について示したが、これに限
定されない。必要な電源数やスイッチ数だけ配置すればよい。したがって、例えば、図2
2のように、可変電圧2205を用いて配置してもよい。
よって、本実施の形態で述べた内容は、実施の形態1〜実施の形態6で述べた内容と自由
に組み合わせることが出来る。
次に、各々の表示モード、つまり、アナログモードと、デジタルモードにおいて、各表
示モードにおけるビデオ信号の電位に関して述べる。
に入力する信号の電位について述べる。
トランジスタのゲート・ソース間電圧(の絶対値)は小さい。一方、デジタルモードでは
、駆動トランジスタを主に線形領域で動作させるため、駆動トランジスタのゲート・ソー
ス間電圧(の絶対値)は大きい。
うにしてもよい。そこで、レベル制御を行う回路を配置してもよい。その場合の回路図を
図23に示す。ラッチ2回路208の後に、レベル制御回路2301を配置してもよい。
この回路において、表示モードに応じて、画素に入力するビデオ信号が異なるようにして
もよい。
ないかを切り替えることにより、レベルを変換するかどうかを制御する。
よって、本実施の形態で述べた内容は、実施の形態1〜実施の形態7で述べた内容と自由
に組み合わせることが出来る。
次に、本発明の表示装置における画素のレイアウトについて述べる。例としては、図4
に示した回路図について、そのレイアウト図を図25に示す。なお、回路図やレイアウト
図は、図4や図25に限定されない。
れている。選択用トランジスタ404のソースとドレインは各々、ソース信号線402と
駆動トランジスタ406のゲートに接続されている。選択用トランジスタ404のゲート
は、ゲート信号線401に接続されている。駆動トランジスタ406のソースとドレイン
は各々、電源線403と発光素子407の電極に接続されている。保持容量405は、駆
動トランジスタ406のゲートと電源線403の間に接続されている。
1は、第1配線によって形成されている。
第2配線、の順で膜が構成される。ボトムゲート構造の場合は、基板、第1配線、ゲート
絶縁膜、半導体層、層間絶縁膜、第2配線、の順で膜が構成される。
て実施することができる。
本実施の形態では、実施の形態1から実施の形態9までで述べた駆動方法を制御するハ
ードウェアについて述べる。
いる。、ソースドライバ2706やゲートドライバ2705が配置されている場合が多い
。それ以外にも、電源回路やプリチャージ回路やタイミング生成回路などが配置されてい
ることもある。また、ソースドライバ2706やゲートドライバ2705が配置されてい
ない場合もある。その場合は、基板2701に配置されていないものは、ICに形成され
ることが多い。そのICは、基板2701の上に、COG(Chip On Glass
)によって配置されている場合も多い。あるいは、周辺回路基板2702と基板2701
とを接続する接続基板2707の上に、ICが配置される場合もある。
8が制御して、メモリ2709やメモリ2710などに信号が保存される。信号2703
がアナログ信号の場合は、アナログ・デジタル変換を行った後、そして、メモリ2709
やメモリ2710などに保存されることが多い。そして、コントローラ2708がメモリ
2709やメモリ2710などに保存された信号を用いて、基板2701に信号を出力す
る。
708が、各種のパルス信号などを制御して、基板2701に信号を出力する。
て実施することができる。
本発明の表示装置、およびその駆動方法を用いた表示装置を表示部に有する携帯電話の
構成例について図27を用いて説明する。
30は表示パネル5410のサイズに合わせて、形状や寸法を適宜変更することができる
。表示パネル5410を固定したハウジング5400はプリント基板5401に嵌入され
モジュールとして組み立てられる。
リント基板5401には、スピーカ5402、マイクロフォン5403、送受信回路54
04、CPU及びコントローラなどを含む信号処理回路5405が形成されている。この
ようなモジュールと、入力手段5406、バッテリ5407を組み合わせ、筐体5409
及び筐体5412を用いてに収納する。なお、表示パネル5410の画素部は筐体541
2に形成された開口窓から視認できように配置する。
数の低い駆動回路)を基板上にTFTを用いて一体形成し、一部の周辺駆動回路(複数の
駆動回路のうち動作周波数の高い駆動回路)をICチップ上に形成し、そのICチップを
COG(Chip On Glass)で表示パネル5410に実装しても良い。あるい
は、そのICチップをTAB(Tape Auto Bonding)やプリント基板を
用いてガラス基板と接続してもよい。なお、一部の周辺駆動回路を基板上に画素部と一体
形成し、他の周辺駆動回路を形成したICチップをCOG等で実装した表示パネルの構成
は図28(a)及び(b)に一例を示してある。
第1の走査線駆動回路5303、第2の走査線駆動回路5304)を一体形成し、信号線
駆動回路5301をICチップ上に形成しCOG等で表示パネルに実装した構成としても
良い。なお、基板上に一体形成した画素部5302及びその周辺駆動回路は封止基板53
08と基板5300とをシール材5309を用いて貼り合わすことにより封止されている
。また、FPC5305と表示パネルとの接続部上にはICチップ(メモリ回路や、バッ
ファ回路などが形成された半導体チップ)5306及び5307がCOG(Chip O
n Glass)等で実装されていても良い。なお、ここではFPCしか図示していない
が、このFPCにはプリント配線基板(PWB)が取り付けられていてもよい。
いてICチップに形成し、低消費電力化を図る。また、ICチップはシリコンウエハ等の
半導体チップとすることで、より高速動作且つ低消費電力化を図ることが可能である。さ
らに、第1の走査線駆動回路5303や第2の走査線駆動回路5304を画素部5302
と一体形成することで、低コスト化が図れる。また、FPC5305と基板5300との
接続部において機能回路(メモリやバッファ)が形成されたICチップを実装することで
基板面積を有効利用することができる。
CチップをCOG等で表示パネルに実装しても良い。例えば、図28(b)に示すように
基板5310上には画素部5312を形成し、信号線駆動回路5311、第1の走査線駆
動回路5313及び第2の走査線駆動回路5314をICチップ上に形成し、COG等で
表示パネルに実装すれば良い。なお、図28(b)におけるFPC5315、ICチップ
5316、ICチップ5317、封止基板5318、シール材5319はそれぞれ図28
(a)におけるFPC5305、ICチップ5306、ICチップ5307、封止基板5
308、シール材5309に相当する。
よる使用時間を長くすることができる。また、携帯電話機の低コスト化を図ることができ
る。
1行毎の画素の書き込み時間を短くすることができる。よって高精細な表示装置を提供す
ることができる。
の周辺駆動回路をICチップ上に形成し、そのICチップをCOG(Chip On G
lass)などで表示パネルに実装しても良い。
とが出来る。
構成の携帯電話に限られす様々な構成の携帯電話に適用することができる。
図29は表示パネル5701と、回路基板5702を組み合わせたELモジュールを示
している。表示パネル5701は画素部5703、走査線駆動回路5704及び信号線駆
動回路5705を有している。回路基板5702には、例えば、コントロール回路570
6や信号分割回路5707などが形成されている。表示パネル5701と回路基板570
2は接続配線5708によって接続されている。接続配線にはFPC等を用いることがで
きる。
2709やメモリ2710などに相当する。主に、コントロール回路5706において、
サブフレームの出現順序などを制御している。
の低い駆動回路)を基板上にTFTを用いて一体形成し、一部の周辺駆動回路(複数の駆
動回路のうち動作周波数の高い駆動回路)をICチップ上に形成し、そのICチップをC
OG(Chip On Glass)などで表示パネル5701に実装するとよい。ある
いは、そのICチップをTAB(Tape Auto Bonding)やプリント基板
を用いて表示パネル5701に実装しても良い。なお、一部の周辺駆動回路を基板上に画
素部と一体形成し、他の周辺駆動回路を形成したICチップをCOG等で実装した構成は
図28(a)に一例を示してある。このような構成とすることで、表示装置の低消費電力
を図り、例えば携帯電話機では一回の充電による使用時間を長くすることができる。また
、携帯電話機の低コスト化を図ることができる。
1行毎の画素の書き込み時間を短くすることができる。よって高精細な表示装置を提供す
ることができる。
、全ての信号線駆動回路をICチップ上に形成し、そのICチップをCOG(Chip
On Glass)表示パネルに実装してもよい。
成し、そのICチップをCOG(Chip On Glass)で表示パネルに実装する
とよい。なお、基板上に画素部を形成し、その基板上に信号線駆動回路を形成したICチ
ップをCOG等で実装した構成は図28(b)に一例を示してある。
Lテレビ受像機の主要な構成を示すブロック図である。チューナ5801は映像信号と音
声信号を受信する。映像信号は、映像信号増幅回路5802と、そこから出力される信号
を赤、緑、青の各色に対応した色信号に変換する映像信号処理回路5803と、その映像
信号を駆動回路の入力仕様に変換するためのコントロール回路5706により処理される
。コントロール回路5706は、走査線側と信号線側にそれぞれ信号が出力する。デジタ
ル駆動する場合には、信号線側に信号分割回路5707を設け、入力デジタル信号をm個
に分割して供給する構成としても良い。
れ、その出力は音声信号処理回路5805を経てスピーカー5806に供給される。制御
回路5807は受信局(受信周波数)や音量の制御情報を入力部5808から受け、チュ
ーナ5801や音声信号処理回路5805に信号を送出する。
ジュールにより、表示部が形成される。また、スピーカー、ビデオ入力端子などが適宜備
えられている。
、鉄道の駅や空港などにおける情報表示盤や、街頭における広告表示盤など特に大面積の
表示媒体として様々な用途に適用することができる。
見ることが出来る。
本発明は様々な電子機器に適用することができる。具体的には電子機器の表示部に適用す
ることができる。そのような電子機器として、ビデオカメラ、デジタルカメラ、ゴーグル
型ディスプレイ、ナビゲーションシステム、音響再生装置(カーオーディオ、オーディオ
コンポ等)、コンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯電
話、携帯型ゲーム機又は電子書籍等)、記録媒体を備えた画像再生装置(具体的にはDi
gital Versatile Disc(DVD)等の記録媒体を再生し、その画像
を表示しうる発光装置を備えた装置)などが挙げられる。
、スピーカー部35004、ビデオ入力端子35005等を含む。本発明の表示装置を表
示部35003に用いることができる。なお、発光装置は、パーソナルコンピュータ用、
テレビジョン放送受信用、広告表示用などの全ての情報表示用発光装置が含まれる。本発
明の表示装置を表示部35003に用いた発光装置は、コントラストの高い綺麗な画像で
見ることが可能となる。
操作キー35104、外部接続ポート35105、シャッター35106等を含む。
が可能となる。
03、キーボード35204、外部接続ポート35205、ポインティングマウス352
06等を含む。本発明を表示部35203に用いたコンピュータは、コントラストの高い
綺麗な画像で見ることが可能となる。
イッチ35303、操作キー35304、赤外線ポート35305等を含む。本発明を表
示部35302に用いたモバイルコンピュータは、コントラストの高い綺麗な画像で見る
ことが可能となる。
あり、本体35401、筐体35402、表示部A35403、表示部B35404、記
録媒体(DVD等)読み込み部35405、操作キー35406、スピーカー部3540
7等を含む。表示部A35403は主として画像情報を表示し、表示部B35404は主
として文字情報を表示することができる。本発明を表示部A35403や表示部B354
04に用いた画像再生装置は、コントラストの高い綺麗な画像で見ることが可能となる。
アーム部35503を含む。本発明を表示部35502に用いたゴーグル型ディスプレイ
は、コントラストの高い綺麗な画像で見ることが可能となる。
03、外部接続ポート35604、リモコン受信部35605、受像部35606、バッ
テリー35607、音声入力部35608、操作キー35609、接眼部35610等を
含む。本発明を表示部35602に用いたビデオカメラは、コントラストの高い綺麗な画
像で見ることが可能となる。
3、音声入力部35704、音声出力部35705、操作キー35706、外部接続ポー
ト35707、アンテナ35708等を含む。本発明を表示部35703に用いた携帯電
話機は、コントラストの高い綺麗な画像で見ることが可能となる。
可能である。また本実施の形態の電子機器は、実施の形態1〜12に示したいずれの構成
の表示装置を用いても良い。
102 ソースドライバ
103 ゲートドライバ
104 回路
105 デジタルデータ処理回路
106 ビデオ信号
107 表示モード制御信号
108 ビデオ信号線
109 表示モード制御信号線
110 シフトレジスタ
201 サンプリングスイッチ
202 サンプリングスイッチ
203 モード選択用スイッチ
204 モード選択用スイッチ
205 モード選択用スイッチ
206 モード選択用スイッチ
207 ラッチ1回路
208 ラッチ2回路
209 出力制御スイッチ
211 ラッチ信号
220 画素
221 電源線
222 配線
401 ゲート信号線
402 ソース信号線
403 電源線
404 選択用トランジスタ
405 保持容量
406 駆動トランジスタ
407 発光素子
408 対向電極
2101 表示モード切替制御回路
2102 配線
2103 スイッチ
2104 スイッチ
2105 電源
2205 可変電圧
2301 レベル制御回路
Claims (3)
- 画素と、ソースドライバとを有する表示装置であって、
前記ソースドライバは、第1の回路と、第2の回路とを有し、
前記画素は、第1の配線と、第2の配線と、トランジスタと、表示素子とを有し、
前記ソースドライバは、第1の配線を介して、ビデオ信号が供給されることができる機能を有し、
前記ソースドライバは、
前記ビデオ信号がデジタル信号である場合には、前記第1の回路に、前記ビデオ信号が供給されることができる機能と、
前記ビデオ信号がアナログ信号である場合には、前記第1の回路及び前記第2の回路を介さずに、前記画素に前記ビデオ信号が供給されることができる機能とを有し、
前記第1の回路は、前記第1の配線を介して供給される前記ビデオ信号を記憶することができる機能と、前記第2の回路へ、前記第1の回路において記憶された前記ビデオ信号を供給することができる機能とを有し、
前記第2の回路は、前記第1の回路から供給される前記ビデオ信号を記憶することができる機能と、前記画素へ、前記第2の回路において記憶された前記ビデオ信号を供給することができる機能とを有し、
前記第1の配線は、前記トランジスタと、前記表示素子とを介して、前記第2の配線と電気的に接続され、
前記ビデオ信号がデジタル信号である場合における、前記第1の配線と前記第2の配線との間の電位差は、前記ビデオ信号がアナログ信号である場合における、前記第1の配線と前記第2の配線との間の電位差とは、異なる大きさを有することを特徴とする表示装置。 - 請求項1の表示装置と、
ハウジングまたはFPCと、
を有する表示モジュール。 - 請求項1の表示装置、または、請求項2の表示モジュールと、
スピーカ、バッテリまたは入力手段と、
を有する電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011258501A JP5448272B2 (ja) | 2005-05-02 | 2011-11-28 | 発光装置、表示モジュールおよび電子機器 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005133823 | 2005-05-02 | ||
JP2005133823 | 2005-05-02 | ||
JP2011258501A JP5448272B2 (ja) | 2005-05-02 | 2011-11-28 | 発光装置、表示モジュールおよび電子機器 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006121500A Division JP5057694B2 (ja) | 2005-05-02 | 2006-04-26 | 表示装置、表示モジュールおよび電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012078851A JP2012078851A (ja) | 2012-04-19 |
JP5448272B2 true JP5448272B2 (ja) | 2014-03-19 |
Family
ID=46239089
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011258501A Expired - Fee Related JP5448272B2 (ja) | 2005-05-02 | 2011-11-28 | 発光装置、表示モジュールおよび電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5448272B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6562608B2 (ja) * | 2013-09-19 | 2019-08-21 | 株式会社半導体エネルギー研究所 | 電子機器、及び電子機器の駆動方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002341828A (ja) * | 2001-05-17 | 2002-11-29 | Toshiba Corp | 表示画素回路 |
GB0128419D0 (en) * | 2001-11-28 | 2002-01-16 | Koninkl Philips Electronics Nv | Electroluminescent display device |
JP2003280587A (ja) * | 2002-01-18 | 2003-10-02 | Semiconductor Energy Lab Co Ltd | 表示装置およびそれを使用した表示モジュール、電子機器 |
JP4198483B2 (ja) * | 2002-01-18 | 2008-12-17 | 株式会社半導体エネルギー研究所 | 表示装置、電子機器 |
-
2011
- 2011-11-28 JP JP2011258501A patent/JP5448272B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2012078851A (ja) | 2012-04-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8994756B2 (en) | Method for driving display device in which analog signal and digital signal are supplied to source driver | |
JP5159701B2 (ja) | 半導体装置 | |
US7180485B2 (en) | Light emitting device | |
US7324123B2 (en) | Display device and electronic apparatus | |
US9620060B2 (en) | Semiconductor device including transistors, switches and capacitor, and electronic device utilizing the same | |
JP5063769B2 (ja) | 表示装置 | |
US20070035488A1 (en) | Driving method of display device | |
US8378935B2 (en) | Display device having a plurality of subframes and method of driving the same | |
US8593381B2 (en) | Method of driving light-emitting device | |
US20100039356A1 (en) | Driving Method of Display Device | |
KR20060010791A (ko) | 반도체 장치 | |
JP4641710B2 (ja) | 表示装置 | |
JP5057694B2 (ja) | 表示装置、表示モジュールおよび電子機器 | |
JP2006350310A (ja) | 表示装置及び電子機器 | |
JP5291865B2 (ja) | 表示装置、表示モジュールおよび電子機器 | |
JP5448272B2 (ja) | 発光装置、表示モジュールおよび電子機器 | |
JP4467900B2 (ja) | 発光装置の駆動方法 | |
JP4906052B2 (ja) | 表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130422 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130430 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130626 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131217 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131223 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5448272 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |