JP5136317B2 - Power supply - Google Patents

Power supply Download PDF

Info

Publication number
JP5136317B2
JP5136317B2 JP2008237274A JP2008237274A JP5136317B2 JP 5136317 B2 JP5136317 B2 JP 5136317B2 JP 2008237274 A JP2008237274 A JP 2008237274A JP 2008237274 A JP2008237274 A JP 2008237274A JP 5136317 B2 JP5136317 B2 JP 5136317B2
Authority
JP
Japan
Prior art keywords
output
frequency
signal
voltage
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2008237274A
Other languages
Japanese (ja)
Other versions
JP2010074895A (en
Inventor
淳志 南
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2008237274A priority Critical patent/JP5136317B2/en
Publication of JP2010074895A publication Critical patent/JP2010074895A/en
Application granted granted Critical
Publication of JP5136317B2 publication Critical patent/JP5136317B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

この発明は、交流電流を整流し、安定した直流電圧を生成する電源装置に関し、特に、PFC制御回路を有する電源装置に関する。   The present invention relates to a power supply device that rectifies an alternating current and generates a stable DC voltage, and more particularly to a power supply device having a PFC control circuit.

PFC(Power Factor Correction:力率改善 )制御ICを有する電源装置は、力率を改善することによって、高調波の発生を抑制することができる。このような電源装置としては、以下の特許文献1に記載の電源装置が知られている。   A power supply device having a PFC (Power Factor Correction) control IC can suppress the generation of harmonics by improving the power factor. As such a power supply device, a power supply device described in Patent Document 1 below is known.

特開平11−164548号公報Japanese Patent Laid-Open No. 11-164548

特許文献1に記載の電源装置は、起動時や、交流電源の瞬停(瞬間的な交流電源の供給停止)後の復帰時に入力電圧が急激に上昇する時に、コンデンサに過大な電流が流れ、スイッチング素子が過大な電流によって破壊されることを防止することを目的とするものである。特許文献1には、検出抵抗に電流を流し、検出された電圧を基準値と比較し、過大な電流が検出されると、スイッチング素子に対するドライブパルスの出力を停止するようにしている。   The power supply device described in Patent Document 1 has an excessive current flowing in the capacitor when the input voltage suddenly rises at the time of start-up or recovery after a momentary power interruption (instantaneous AC power supply stop), The object is to prevent the switching element from being destroyed by an excessive current. In Patent Document 1, a current is passed through a detection resistor, and a detected voltage is compared with a reference value. When an excessive current is detected, output of a drive pulse to a switching element is stopped.

さらに、PFC制御回路としてノイズ成分を分散させる目的でもって、スイッチング素子のスイッチング周波数を高くすることが下記の特許文献2に記載されている。   Further, Patent Document 2 below describes increasing the switching frequency of a switching element for the purpose of dispersing noise components as a PFC control circuit.

米国特許第7196917号明細書US Pat. No. 7,1969,17

PFC制御方式として、臨界モードと電流連続モード(以下、連続モードと称する)との2種類が知られている。図1を参照して、従来の臨界モードのPFC制御回路を有する電源装置の一例について説明する。図1に示すように、ブリッジ整流回路BDは、交流電源(商用電源)Vacの交流電圧を整流して全波整流電圧を平滑コンデンサCiに供給する。平滑コンデンサCiの両端に入力(直流)電圧Vinが出力される。   Two types of PFC control methods are known: a critical mode and a continuous current mode (hereinafter referred to as continuous mode). An example of a power supply device having a conventional critical mode PFC control circuit will be described with reference to FIG. As shown in FIG. 1, the bridge rectifier circuit BD rectifies the AC voltage of the AC power supply (commercial power supply) Vac and supplies the full-wave rectified voltage to the smoothing capacitor Ci. An input (DC) voltage Vin is output across the smoothing capacitor Ci.

ブリッジ整流回路BDの一方の出力端子(非接地側)がチョークコイルL1の一端に接続され、チョークコイルL1の他端がダイオードD1を介して一方の出力端子に接続される。チョークコイルL1の他端とダイオードD1の接続点と、他方の出力端子との間にスイッチング素子としてのFET(Field Effect Transistor ;電界効果トランジスタ)Q1のドレインが接続される。FETQ1は、例えばNチャンネル形FETである。FETQ1のソースが接地される。   One output terminal (non-grounded side) of the bridge rectifier circuit BD is connected to one end of the choke coil L1, and the other end of the choke coil L1 is connected to one output terminal via the diode D1. A drain of a FET (Field Effect Transistor) Q1 as a switching element is connected between the other end of the choke coil L1 and the diode D1 and the other output terminal. The FET Q1 is, for example, an N channel type FET. The source of the FET Q1 is grounded.

チョークコイルL1の二次巻線として、検出巻線L2が接続される。検出巻線L2は、チョークコイルL1を流れる電流が0となることを検出するために設けられている。検出巻線L2の出力信号がPFC制御回路1Aに対して供給される。FETQ1のゲートに対してPFC制御回路1Aにより形成されたドライブパルスOUTが供給される。   The detection winding L2 is connected as a secondary winding of the choke coil L1. The detection winding L2 is provided to detect that the current flowing through the choke coil L1 becomes zero. An output signal from the detection winding L2 is supplied to the PFC control circuit 1A. A drive pulse OUT formed by the PFC control circuit 1A is supplied to the gate of the FET Q1.

FETQ1のドレインがダイオードD1を順方向に介してコンデンサCoの一端に接続される。コンデンサCoの他端が接地される。コンデンサCoの両端に出力電圧Voutが発生する。出力電圧Voutが負荷(図示しない)に対して印加される。   The drain of the FET Q1 is connected to one end of the capacitor Co via the diode D1 in the forward direction. The other end of the capacitor Co is grounded. An output voltage Vout is generated across the capacitor Co. An output voltage Vout is applied to a load (not shown).

昇圧形コンバータが構成され、入力電圧Vinより高い出力電圧Voutが形成される。FETQ1は、ドライブパルスOUTの論理値がローレベル(以下、Lと表記する)期間でONし、その論理値がハイレベル(以下、Hと表記する)期間でオフする。   A boost converter is configured, and an output voltage Vout higher than the input voltage Vin is formed. The FET Q1 is turned on when the logical value of the drive pulse OUT is low level (hereinafter referred to as L), and turned off when the logical value is high level (hereinafter referred to as H).

FETQ1がONする期間では、チョークコイルL1およびFETQ1を介して電流が流れる。次に、FETQ1がオフすると、チョークコイルL1、ダイオードD1およびコンデンサCoを介して電流が流れる。検出巻線L2によってチョークコイルL1を流れる電流がゼロになることを検出し、この検出直後にFETQ1をONとするドライブパルスOUTをPFC制御回路1Aが出力する。   During the period when the FET Q1 is ON, a current flows through the choke coil L1 and the FET Q1. Next, when the FET Q1 is turned off, a current flows through the choke coil L1, the diode D1, and the capacitor Co. The detection winding L2 detects that the current flowing through the choke coil L1 becomes zero, and immediately after this detection, the PFC control circuit 1A outputs a drive pulse OUT that turns on the FET Q1.

図2は、臨界モードにおいてチョークコイルL1を流れる電流波形を示す。電流のピーク値は、FETQ1のON期間の長さと入力電圧Vinとに比例した値となり、チョークコイルL1のインダクタンス成分に反比例した値となる。図2Aに示される電流波形に対して負荷が重くなると図2Bに示される電流波形となる。すなわち、負荷が重くなるにしたがって電流のピーク値が大きくなると共に、周波数が低下する。臨界モードの場合、このように、負荷が重くなるとチョークコイルL1に流れる電流のピーク値が大きくなり、大電力の用途に不向きの欠点があった。   FIG. 2 shows a current waveform flowing through the choke coil L1 in the critical mode. The peak value of the current is a value proportional to the length of the ON period of the FET Q1 and the input voltage Vin, and is a value inversely proportional to the inductance component of the choke coil L1. When the load becomes heavier than the current waveform shown in FIG. 2A, the current waveform shown in FIG. 2B is obtained. That is, as the load increases, the peak value of the current increases and the frequency decreases. In the case of the critical mode, as described above, when the load becomes heavy, the peak value of the current flowing through the choke coil L1 becomes large, and there is a disadvantage that is unsuitable for high power applications.

次に、図3を参照して、連続モードについて説明する。連続モードのPFC制御回路1Bは、固定周波数の発振器を有し、固定周波数のドライブパルスOUTを生成する。ドライブパルスOUTがFETQ1のゲートに供給される。臨界モードと同様に、電流のピーク値は、FETQ1のON期間の長さと入力電圧Vinとに比例した値となり、チョークコイルL1のインダクタンス成分に反比例した値となる。連続モードでは、ON期間の長さが発振器の出力周波数で決まる固定の値とされている。   Next, the continuous mode will be described with reference to FIG. The PFC control circuit 1B in the continuous mode has a fixed frequency oscillator and generates a fixed frequency drive pulse OUT. A drive pulse OUT is supplied to the gate of the FET Q1. Similar to the critical mode, the current peak value is proportional to the length of the ON period of the FET Q1 and the input voltage Vin, and inversely proportional to the inductance component of the choke coil L1. In the continuous mode, the length of the ON period is a fixed value determined by the output frequency of the oscillator.

連続モードでは、固定周波数のドライブパルスOUTでFETQ1がスイッチング動作を行うので、図4に示すように、チョークコイルL1を流れる電流がゼロにならない。図4Aの電流波形に対して、負荷が重くなった場合の電流波形を図4Bに示す。負荷が重くなった場合に、電流波形のピーク値は、変化しないで、平均値(直流成分)が増大する。かかる連続モードは、臨界モードに比して大電力の用途に向いている。   In the continuous mode, the FET Q1 performs a switching operation with a drive pulse OUT having a fixed frequency, so that the current flowing through the choke coil L1 does not become zero as shown in FIG. FIG. 4B shows a current waveform when the load becomes heavy with respect to the current waveform of FIG. 4A. When the load becomes heavy, the peak value of the current waveform does not change, and the average value (DC component) increases. Such a continuous mode is suitable for high power applications as compared to the critical mode.

連続モードは、臨界モードと異なり、電流が流れている状態でFETQ1がスイッチング動作を行うので、損失とスイッチングノイズが発生する問題点がある。損失について図5および図6を参照して説明する。   Unlike the critical mode, the continuous mode has a problem that loss and switching noise occur because the FET Q1 performs a switching operation in a state where a current flows. The loss will be described with reference to FIGS.

FETQ1のドレイン・ソース間電圧をVDSと表記し、FETQ1のドレインからソースに流れるドレイン電流をIDと表記する。図5Aは、電圧VDSおよび電流ID の波形を
示す。FETQ1がONする破線で囲んだ部分の波形を図5Bに拡大して示し、FETQ1がOFFする破線で囲んだ部分の波形を図5Cに拡大して示す。
The drain-source voltage of the FET Q1 is denoted as V DS, and the drain current flowing from the drain to the source of the FET Q1 is denoted as I D. FIG. 5A shows waveforms of voltage V DS and current ID . FIG. 5B shows an enlarged waveform of a portion surrounded by a broken line where the FET Q1 is turned ON, and FIG. 5C shows an enlarged waveform of a portion surrounded by a broken line where the FET Q1 is turned OFF.

FETQ1に対して電圧VDSが印加されている状態で、電流IDが流れる区間でスイッ
チング損失が生じる。図5Bにおいて斜線を付したON時(OFFからONへの遷移区間)でスイッチング損失(ON時)が発生し、図5Cにおいて斜線を付したOFF時(ONからOFFへの遷移区間)でスイッチング損失が発生する。OFFからONに遷移する時に、チョークコイルL1の寄生容量によるヒゲ状の電流が発生する。
In the state where the voltage V DS is applied to the FET Q1, switching loss occurs in the section where the current I D flows. In FIG. 5B, a switching loss (ON time) occurs when the hatched ON (transition interval from OFF to ON) occurs, and in FIG. 5C, the switching loss occurs when the hatched OFF (transition interval from ON to OFF). Will occur. When transitioning from OFF to ON, a whisker-like current is generated due to the parasitic capacitance of the choke coil L1.

連続モードにおいては、スイッチング周波数を高くすることによって1パルスごとの電流を減少させることができ、チョークコイルの直流重畳特性に対する要求が緩やかとなり、チョークコイルL1を小型化できる。しかしながら、周波数を高くすると、スイッチング損失が増加し、スイッチング素子のFETQ1に対する負担が増加する。   In the continuous mode, the current for each pulse can be reduced by increasing the switching frequency, the demand for the DC superimposition characteristics of the choke coil becomes gradual, and the choke coil L1 can be downsized. However, when the frequency is increased, the switching loss increases and the burden on the FET Q1 of the switching element increases.

連続モードの損失について、ドライブパルスOUTの周波数が変化した場合の変化について図6を参照して説明する。図6A,図6Bおよび図6Cは、ドライブパルスOUTの周波数が例えば100kHzの場合の電圧VDSおよび電流IDの波形を示す。図6D,図6
Eおよび図6Fは、ドライブパルスOUTの周波数が例えば130kHzの場合の電圧VDSおよび電流IDの波形を示す。
Regarding the loss in the continuous mode, the change when the frequency of the drive pulse OUT changes will be described with reference to FIG. 6A, 6B, and 6C show waveforms of the voltage V DS and the current ID when the frequency of the drive pulse OUT is, for example, 100 kHz. 6D and 6
E and FIG. 6F show waveforms of the voltage V DS and the current ID when the frequency of the drive pulse OUT is, for example, 130 kHz.

ドライブパルスOUTの周波数をより高くすることは、図6Bおよび図6Eの波形図を比較すると分かるように、電流IDを減少させることができる。その結果、OFF時の損
失をより少なくすることができる。しかしながら、図6Cおよび図6Fの波形図を比較すると分かるように、周波数を高くすると、ON時の電流IDが増加し、ON時の損失が増
加する。
Increasing the frequency of the drive pulse OUT can reduce the current ID as can be seen by comparing the waveform diagrams of FIGS. 6B and 6E. As a result, the loss at the time of OFF can be further reduced. However, as can be seen by comparing the waveform diagrams of FIG. 6C and FIG. 6F, when the frequency is increased, the current I D at the ON time increases and the loss at the ON time increases.

OFF時の損失の減少分と、ON時の損失の増加分を比較すると、OFF時の損失の減少分がより多い。したがって、1回のON時およびOFF時の区間では、スイッチング損失を減少させることができる。しかしながら、ドライブパルスOUTの周波数が高いことは、同じ時間幅の中で、スイッチング回数が増加する。その結果、トータルとしての損失は、増加してしまう問題がある。したがって、例えば特許文献2に記載されているように、連続モードにおいて、ドライブパルスOUTの周波数を高くすると、スイッチング損失が増加する問題があった。   Comparing the decrease in loss at OFF and the increase in loss at ON, the decrease in loss at OFF is more. Therefore, the switching loss can be reduced in the section of one ON time and OFF time. However, if the frequency of the drive pulse OUT is high, the number of times of switching increases within the same time width. As a result, there is a problem that the total loss increases. Therefore, as described in Patent Document 2, for example, there is a problem that switching loss increases when the frequency of the drive pulse OUT is increased in the continuous mode.

このように、周波数を高くすることは、チョークコイルを小型化できるが、損失の増加が発生する。逆に周波数が低いと、チョークコイルとして直流重畳特性の良好なもの、すなわち、大型なコイルが必要となる。   Thus, increasing the frequency can reduce the size of the choke coil, but increases the loss. On the other hand, if the frequency is low, a choke coil having good DC superposition characteristics, that is, a large coil is required.

したがって、この発明の目的は、上記問題点を解消し、小型なチョークコイルを使用することができると共に、損失を低減することができる電源装置を提供することにある。   Accordingly, an object of the present invention is to provide a power supply apparatus that can solve the above problems, use a small choke coil, and reduce loss.

上述した課題を解決するために、この発明は、入力電圧が供給される第1および第2の入力端子と、
出力電圧が取り出される第1および第2の出力端子と、
一端が第1の入力端子に接続され、他端がダイオードを介して第1の出力端子に接続されたチョークコイルと、
チョークコイルの他端およびダイオードの接続点と、第2の出力端子との間に接続されたスイッチング素子と、
ダイオードおよび第1の出力端子の接続点と、第2の出力端子との間に接続されたコンデンサと、
スイッチング素子がONする時に流れる電流を予め設定したしきい値と比較する比較部と、
発振器と、出力電圧を安定化するために、発振器の出力信号から形成されたパルス信号のデューティ比を制御するパルス幅変調回路と、パルス幅変調回路からの出力信号が供給され、比較部からの比較信号によって出力信号の周波数を切り替える周波数切り替え回路と、周波数切り替え回路からスイッチング素子をON/OFFさせるパルス信号を出力するPFC制御回路と
を備え、
周波数切り替え回路は、スイッチング素子がONする時に流れる電流がしきい値より大か、またはしきい値以上の場合に、パルス信号の周波数をより高い周波数に切り替える電源装置である。
In order to solve the above-described problem, the present invention includes first and second input terminals to which an input voltage is supplied,
First and second output terminals from which output voltages are derived;
A choke coil having one end connected to the first input terminal and the other end connected to the first output terminal via a diode;
A switching element connected between the other end of the choke coil and the connection point of the diode and the second output terminal;
A capacitor connected between the connection point of the diode and the first output terminal and the second output terminal;
A comparator that compares the current that flows when the switching element is turned on with a preset threshold value;
In order to stabilize the output voltage of the oscillator, the pulse width modulation circuit for controlling the duty ratio of the pulse signal formed from the output signal of the oscillator, and the output signal from the pulse width modulation circuit are supplied, A frequency switching circuit for switching the frequency of the output signal by the comparison signal, and a PFC control circuit for outputting a pulse signal for turning on / off the switching element from the frequency switching circuit,
The frequency switching circuit is a power supply device that switches the frequency of the pulse signal to a higher frequency when the current that flows when the switching element is turned on is greater than or greater than the threshold.

好ましくは、スイッチング素子がFETであり、
比較部は、FETのドレイン電流を抵抗によって検出電圧に変換し、検出電圧をしきい値電圧と比較して比較信号を出力する。
Preferably, the switching element is a FET,
The comparison unit converts the drain current of the FET into a detection voltage using a resistor, compares the detection voltage with a threshold voltage, and outputs a comparison signal.

好ましくは、発振器の発振周波数が固定とされ、
発振器の出力信号と、発振器の出力信号を分周した分周出力との一方が選択回路によって選択され、
スイッチング素子がONする時に流れる電流がしきい値より大か、またはしきい値以上の場合以外に、分周出力を選択回路によって選択する。
Preferably, the oscillation frequency of the oscillator is fixed,
One of the output signal of the oscillator and the divided output obtained by dividing the output signal of the oscillator is selected by the selection circuit,
The divided output is selected by the selection circuit except when the current flowing when the switching element is turned on is larger than the threshold value or more than the threshold value.

好ましくは、パルス幅変調回路は、出力電圧と対応する信号に応じてパルス幅変調された出力信号を形成する。
Preferably, the pulse width modulation circuit forms an output signal that is pulse width modulated in accordance with a signal corresponding to the output voltage .

さらに、入力電圧を予め設定したしきい値と比較し、入力電圧がしきい値より小か、またはしきい値以下の場合に、パルス信号の周波数をより高い周波数に切り替える。   Further, the input voltage is compared with a preset threshold value, and when the input voltage is lower than the threshold value or lower than the threshold value, the frequency of the pulse signal is switched to a higher frequency.

この発明によれば、負荷が重い場合のみスイッチング周波数を高くするので、チョークコイルの大型化を防止できると共に、スイッチング損失が増加することを防止できる。   According to the present invention, since the switching frequency is increased only when the load is heavy, it is possible to prevent the choke coil from becoming large and to prevent the switching loss from increasing.

以下、この発明の一実施の形態について図面を参照しながら説明する。この一実施の形態は、図7に示す連続モードのPFC制御回路を有する電源装置に対して適用されたものである。   An embodiment of the present invention will be described below with reference to the drawings. This embodiment is applied to a power supply apparatus having a continuous mode PFC control circuit shown in FIG.

図7に示すように、ブリッジ整流回路BDおよび平滑コンデンサCiは、交流電源(商用電源)Vacの交流電圧を整流して全波整流電圧を平滑コンデンサCiに供給する。平滑コンデンサCiの両端(第1および第2の入力端子)に入力(直流)電圧Vinが出力される。   As shown in FIG. 7, the bridge rectifier circuit BD and the smoothing capacitor Ci rectify the AC voltage of the AC power supply (commercial power supply) Vac and supply the full-wave rectified voltage to the smoothing capacitor Ci. An input (DC) voltage Vin is output to both ends (first and second input terminals) of the smoothing capacitor Ci.

ブリッジ整流回路BDの一方の出力端子(非接地側の第1の入力端子)がチョークコイルL1の一端に接続され、チョークコイルL1の他端がダイオードD1を介して第1の出力端子に接続される。チョークコイルL1の他端とダイオードD1の接続点と、第2の出力端子との間にスイッチング素子としてのFETQ1のドレインが接続される。FETQ1は、例えばNチャンネルFETである。FETQ1のソースが接地される。FETQ1のドレイン・ソース間には、寄生ダイオード(図示しない)が存在する。FETQ1のゲートに対してPFC制御回路1Cにより形成されたドライブパルスOUTが供給される。   One output terminal (non-grounded first input terminal) of the bridge rectifier circuit BD is connected to one end of the choke coil L1, and the other end of the choke coil L1 is connected to the first output terminal via the diode D1. The The drain of the FET Q1 as a switching element is connected between the other end of the choke coil L1 and the diode D1 and the second output terminal. The FET Q1 is, for example, an N channel FET. The source of the FET Q1 is grounded. A parasitic diode (not shown) exists between the drain and source of the FET Q1. A drive pulse OUT formed by the PFC control circuit 1C is supplied to the gate of the FET Q1.

FETQ1のドレインがダイオードD1を順方向に介してコンデンサCoの一端に接続される。コンデンサCoの他端が接地される。コンデンサCoの両端(第1および第2の出力端子)に出力電圧Voutが発生する。出力電圧Voutが負荷(図示しない)に対して印加される。   The drain of the FET Q1 is connected to one end of the capacitor Co via the diode D1 in the forward direction. The other end of the capacitor Co is grounded. An output voltage Vout is generated at both ends (first and second output terminals) of the capacitor Co. An output voltage Vout is applied to a load (not shown).

昇圧形コンバータが構成され、入力電圧Vinより高い出力電圧Voutが形成される。スイッチング素子としてのFETQ1は、PFC制御回路1Cのドライブ回路13からドライブパルスOUTが供給される。FETQ1は、ドライブパルスOUTの論理値がLの期間でONし、その論理値がHの期間でオフする。   A boost converter is configured, and an output voltage Vout higher than the input voltage Vin is formed. The drive pulse OUT is supplied to the FET Q1 as the switching element from the drive circuit 13 of the PFC control circuit 1C. The FET Q1 is turned ON when the logical value of the drive pulse OUT is L and turned OFF when the logical value is H.

FETQ1がONする期間では、チョークコイルL1およびFETQ1を介して電流が流れる。FETQ1がONする期間に流れる電流のピーク値は、FETQ1のON期間の長さと入力電圧Vinとに比例した値となり、チョークコイルL1のインダクタンス成分に反比例した値となる。次に、FETQ1がオフすると、チョークコイルL1、ダイオードD1およびコンデンサCoを介して電流が流れる。   During the period when the FET Q1 is ON, a current flows through the choke coil L1 and the FET Q1. The peak value of the current flowing during the period when the FET Q1 is ON is a value proportional to the length of the ON period of the FET Q1 and the input voltage Vin, and is a value inversely proportional to the inductance component of the choke coil L1. Next, when the FET Q1 is turned off, a current flows through the choke coil L1, the diode D1, and the capacitor Co.

PFC制御回路1Cは、発振器11と、パルス幅変調(PWM;Pulse Width Modulation)回路12と、ドライブ回路13とを有する。なお、PFC制御回路1Cに過電流に対する保護回路が設けられているが、簡単のため省略する。   The PFC control circuit 1 </ b> C includes an oscillator 11, a pulse width modulation (PWM) circuit 12, and a drive circuit 13. Although a protection circuit against overcurrent is provided in the PFC control circuit 1C, it is omitted for simplicity.

発振器11は、のこぎり波または三角波(以下の説明では、特に区別しない限りのこぎり波と称する)の出力信号を発生し、発振器11の出力信号と、制御信号FBがPWM変調回路12に供給される。制御信号FBは、例えば出力電圧の変動に対応した電圧値を有する信号である。PWM変調回路12は、制御信号FBに応じて出力信号のパルス幅を変調する。PWM変調回路12の出力パルスがドライブ回路13を介してFETQ1のゲートに供給される。PFC制御回路1Cは、ドライブパルスのデューティ比を変化させることで、出力電圧Voutを安定化する。   The oscillator 11 generates an output signal of a sawtooth wave or a triangular wave (hereinafter referred to as a sawtooth wave unless otherwise distinguished), and the output signal of the oscillator 11 and the control signal FB are supplied to the PWM modulation circuit 12. The control signal FB is a signal having a voltage value corresponding to, for example, output voltage fluctuation. The PWM modulation circuit 12 modulates the pulse width of the output signal according to the control signal FB. The output pulse of the PWM modulation circuit 12 is supplied to the gate of the FET Q1 through the drive circuit 13. The PFC control circuit 1C stabilizes the output voltage Vout by changing the duty ratio of the drive pulse.

図8に示すように、発振器11は、コンデンサ21を定電流源22aによって充電する動作と、定電流源22bによって放電する動作とをスイッチング素子23のON/OFFによって交互に行う構成とされている。コンデンサ21の端子電圧が発振器11の出力信号とPWM変調回路12に供給される。PWM変調回路12に対して制御信号FBが供給され、制御信号FBに応じてデューティ比が制御された出力パルスが生成される。   As shown in FIG. 8, the oscillator 11 is configured to alternately perform the operation of charging the capacitor 21 with the constant current source 22a and the operation of discharging with the constant current source 22b by turning on / off the switching element 23. . The terminal voltage of the capacitor 21 is supplied to the output signal of the oscillator 11 and the PWM modulation circuit 12. A control signal FB is supplied to the PWM modulation circuit 12, and an output pulse whose duty ratio is controlled according to the control signal FB is generated.

図9に示すように、発振器11の一例は、充電用の定電流源22aをFET24aおよび24bと、抵抗25とからなるカレントミラー回路により構成される。破線で囲んで示す部分がIC(Integrated Circuit)の構成とされ、コンデンサ21および抵抗25がICの外に形成される。   As shown in FIG. 9, in the oscillator 11, the charging constant current source 22 a is configured by a current mirror circuit including FETs 24 a and 24 b and a resistor 25. A portion surrounded by a broken line is an IC (Integrated Circuit) configuration, and a capacitor 21 and a resistor 25 are formed outside the IC.

図10Aに示すように、発振器11から出力されるのこぎり波と、制御信号FBとが比較される。制御信号FBよりのこぎり波の値が大となる区間で、図10Bに示すように、Hとなり、制御信号FBよりのこぎり波の値が小となる区間で、図10Bに示すように、LとなるPWM信号が形成される。負荷が重くなると、制御信号FBの値が低下し、PWM信号のデューティが大となり、FETQ1のON期間がより長くなるような制御がなされる。   As shown in FIG. 10A, the sawtooth wave output from the oscillator 11 is compared with the control signal FB. In a section where the value of the sawtooth wave from the control signal FB is large, it becomes H as shown in FIG. 10B, and in a section where the value of the sawtooth wave from the control signal FB is small, it becomes L as shown in FIG. 10B. A PWM signal is formed. When the load increases, the control signal FB value decreases, the duty of the PWM signal increases, and control is performed such that the ON period of the FET Q1 is longer.

図11を参照して、この発明の一実施の形態について説明する。発振器11からののこぎり波が電圧比較器31の一方の入力端子に供給される。電圧比較器31の他方の入力端子に対して可変電圧源として表された制御信号FBが供給される。制御信号FBは、例えば出力電圧を抵抗で分圧した信号である。電圧比較器31の出力には、上述したように、PWM変調されたパルス信号が出力される。電圧比較器31によってPWM変調回路12が構成される。   An embodiment of the present invention will be described with reference to FIG. A sawtooth wave from the oscillator 11 is supplied to one input terminal of the voltage comparator 31. A control signal FB represented as a variable voltage source is supplied to the other input terminal of the voltage comparator 31. The control signal FB is, for example, a signal obtained by dividing the output voltage with a resistor. As described above, a PWM-modulated pulse signal is output to the output of the voltage comparator 31. The voltage comparator 31 constitutes the PWM modulation circuit 12.

電圧比較器31からのPWM信号がカウンタ32およびスイッチ回路SWの入力端子bに供給される。カウンタ32は、PWM信号の周波数を分周する。カウンタ32の出力信号がスイッチ回路SWの入力端子aに供給される。スイッチ回路SWの出力端子cに取り出されたパルス信号がフリップフロップ33に入力される。フリップフロップ33の出力信号がインバータ34を介してFETQ1のゲートに供給される。   The PWM signal from the voltage comparator 31 is supplied to the counter 32 and the input terminal b of the switch circuit SW. The counter 32 divides the frequency of the PWM signal. The output signal of the counter 32 is supplied to the input terminal a of the switch circuit SW. The pulse signal extracted to the output terminal c of the switch circuit SW is input to the flip-flop 33. The output signal of the flip-flop 33 is supplied to the gate of the FET Q1 through the inverter 34.

スイッチ回路SWは、周波数切り替え回路であって、電圧比較器35の出力に得られる切り替え信号Pdによって制御される。スイッチング素子としてのFETQ1がONする時に流れる電流が検出される。例えばFETQ1のソースおよび接地間に検出抵抗Rsが挿入される。ソースおよび検出抵抗Rsの接続点から検出電圧Vsが取り出される。検出電圧Vsは、FETQ1がON時に流れる電流IDに比例した値を有する。なお、制御信
号FBを検出電圧として使用することも可能である。さらに、負荷電流を抵抗によって検出電圧に変換しても良い。
The switch circuit SW is a frequency switching circuit and is controlled by a switching signal Pd obtained at the output of the voltage comparator 35. A current that flows when the FET Q1 as the switching element is turned on is detected. For example, a detection resistor Rs is inserted between the source of the FET Q1 and the ground. A detection voltage Vs is taken out from a connection point between the source and the detection resistor Rs. The detection voltage Vs has a value proportional to the current ID that flows when the FET Q1 is ON. It is also possible to use the control signal FB as a detection voltage. Furthermore, the load current may be converted into a detection voltage by a resistor.

検出電圧Vsが電圧比較器35の一方の入力端子に対して供給される。電圧比較器35の他方の入力端子に対してしきい値電圧Vthが供給される。検出電圧Vsがしきい値電圧Vthより大きいか、または以上の場合(以下、特に区別を必要としない場合は、単に大きいと記載する)に、一方の論理値であるHの切り替え信号Pdが出力される。検出電圧Vsがしきい値電圧Vth以下か、または未満の場合(以下、特に区別を必要としない場合は、単に以下と記載する)に、他方の論理値であるLの切り替え信号Pdが出力される。電圧比較器35によってFETQ1がONする時に流れる電流を予め設定したしきい値と比較する比較部が構成される。   The detection voltage Vs is supplied to one input terminal of the voltage comparator 35. A threshold voltage Vth is supplied to the other input terminal of the voltage comparator 35. When the detection voltage Vs is greater than or equal to the threshold voltage Vth (hereinafter referred to simply as “large” if no distinction is required), an H switching signal Pd that is one of the logical values is output. Is done. When the detection voltage Vs is equal to or lower than the threshold voltage Vth (hereinafter, when it is not particularly necessary to distinguish, it is simply described as follows), the L switching signal Pd that is the other logical value is output. The The voltage comparator 35 constitutes a comparator that compares the current that flows when the FET Q1 is turned on with a preset threshold value.

スイッチ回路SWは、検出信号PdがLの期間で入力端子aを選択し、カウンタ32の出力信号を出力端子cに出力する。検出信号PdがHの期間で、入力端子bを選択し、カウンタ32を通らないパルス信号(電圧比較器31の出力信号)を出力端子cに出力する。検出信号PdがHとなるのは、FETQ1を流れる電流IDがしきい値電圧Vthに対応
する電流より大きい場合のみである。
The switch circuit SW selects the input terminal a while the detection signal Pd is L, and outputs the output signal of the counter 32 to the output terminal c. While the detection signal Pd is H, the input terminal b is selected, and a pulse signal that does not pass through the counter 32 (output signal of the voltage comparator 31) is output to the output terminal c. The detection signal Pd becomes H only when the current ID flowing through the FET Q1 is larger than the current corresponding to the threshold voltage Vth.

図12Aに示す発振器11の出力信号と制御信号FBとから図12Cに示すPWM信号が形成される。スイッチ回路SWの入力端子bが選択される場合には、図12Cに示すパルス信号がフリップフロップ33に供給される。   The PWM signal shown in FIG. 12C is formed from the output signal of the oscillator 11 shown in FIG. 12A and the control signal FB. When the input terminal b of the switch circuit SW is selected, the pulse signal shown in FIG. 12C is supplied to the flip-flop 33.

カウンタ32は、図12Aにおいて、T2およびT4で示される2個の入力をカウントするタイミングでもって、1個の出力を発生し、カウンタ32の出力によってフリップフロップ33がセットまたはリセットされる。例えばタイミングT2でフリップフロップ33がセットされ、タイミングT4でフリップフロップ33がリセットされる。   The counter 32 generates one output at the timing of counting two inputs indicated by T2 and T4 in FIG. 12A, and the flip-flop 33 is set or reset by the output of the counter 32. For example, the flip-flop 33 is set at the timing T2, and the flip-flop 33 is reset at the timing T4.

図12Bのパルス信号は、図12Cのパルス信号の周波数の3倍の周波数を有する。したがって、FETQ1のドレイン電流IDが予め設定したしきい値より大きくなると、ド
ライブパルスの周波数が3倍となる。FETQ1のドレイン電流IDが予め設定したしき
い値以下の場合には、より低い周波数のドライブパルス(図12B)が形成される。
The pulse signal in FIG. 12B has a frequency that is three times the frequency of the pulse signal in FIG. 12C. Therefore, when the drain current ID of the FET Q1 becomes larger than a preset threshold value, the frequency of the drive pulse is tripled. When the drain current ID of the FET Q1 is not more than a preset threshold value, a lower frequency drive pulse (FIG. 12B) is formed.

なお、上述した例は、カウンタ32が2回のカウント動作の結果、1回の出力を発生する。カウンタ32が3回のカウント動作の結果、2回の出力を発生するようにしても良い。この場合には、ドライブパルスの周波数が1.67倍となる。さらに、カウンタ32が1/2分周を行う場合には、ドライブパルスの周波数を2倍とすることができる。さらに、カウンタ32の分周比を固定とせずに、ユーザの調整操作によって可変設定することを可能としても良い。   In the example described above, the counter 32 generates one output as a result of the count operation twice. The counter 32 may generate two outputs as a result of three count operations. In this case, the frequency of the drive pulse is 1.67 times. Further, when the counter 32 performs 1/2 frequency division, the frequency of the drive pulse can be doubled. Furthermore, the frequency dividing ratio of the counter 32 may be variably set by a user adjustment operation without being fixed.

上述したこの発明の一実施の形態において、負荷が軽い場合には、図13Aに示すように、電流IDがしきい値電流Ithを超えない。しきい値電流Ithは、しきい値電圧Vthに
対応する電流である。電流IDの波形を拡大して示す図13Bに示すように、周期は、発
振器11の発振周波数に対応するtxである。
In the embodiment of the present invention described above, when the load is light, current ID does not exceed threshold current Ith as shown in FIG. 13A. The threshold current Ith is a current corresponding to the threshold voltage Vth. As shown in FIG. 13B showing the waveform of the current I D in an enlarged manner, the period is tx corresponding to the oscillation frequency of the oscillator 11.

一方、負荷が重い場合には、図14Aに示すように、電流IDがしきい値電流Ithを超
える期間が発生する。電流IDがしきい値電流Ithを超えない期間では、図14Bに示す
ように、周期txでそのピーク値がIpp1となる電流IDがFETQ1のドレイン・ソー
ス間を流れる。電流IDがしきい値電流Ith以上となる期間では、ドライブパルスの周波
数が上述したように高くされる。すなわち、図14Cに示すように、周期ty(<tx)でそのピーク値がIpp2(<Ipp1)となる電流IDがFETQ1のドレイン・ソース間
を流れる。
On the other hand, when the load is heavy, as shown in FIG. 14A, a period in which the current ID exceeds the threshold current Ith occurs. In a period in which the current I D does not exceed the threshold current Ith, as shown in FIG. 14B, a current I D whose peak value is Ipp1 flows between the drain and source of the FET Q1 in the period tx. In the period in which the current ID is equal to or higher than the threshold current Ith, the frequency of the drive pulse is increased as described above. That is, as shown in FIG. 14C, the current I D for its peak value at a period ty (<tx) is Ipp2 (<Ipp1) flows between the drain and source of the FET Q1.

このように、負荷が重い場合の電流IDのピーク値を下げることができるので、チョー
クコイルの直流重畳特性に対する要求を緩やかにすることができ、チョークコイルとして小型なものを使用できる。さらに、チョークコイルFETQ1がON状態からOFF状態に遷移するOFF時の損失を減少させることができる。FETQ1がOFF状態からON状態に遷移するON時の損失が増大する。しかしながら、OFF時の損失の減少量がON時の損失の増加量に比して多いので、トータルでは、損失の増加を抑えることができる。この発明の一実施の形態では、電流IDが設定値以上となる一部の期間のみ、スイッチン
グの周波数を高くするので、常時、スイッチングの周波数を高くするのと異なり、トータルのスイッチング損失の増加を防止することができる。
Thus, since the peak value of the current ID when the load is heavy can be lowered, the demand for the DC superimposition characteristics of the choke coil can be moderated, and a small choke coil can be used. Furthermore, it is possible to reduce the loss at the OFF time when the choke coil FETQ1 transitions from the ON state to the OFF state. The loss at the ON time when the FET Q1 changes from the OFF state to the ON state increases. However, since the amount of decrease in loss at OFF is larger than the amount of increase in loss at ON, the increase in loss can be suppressed in total. In one embodiment of the present invention, the switching frequency is increased only during a part of the period when the current ID is equal to or higher than the set value. Therefore, unlike the case where the switching frequency is always increased, the total switching loss is increased. Can be prevented.

以上、この発明の実施形態について具体的に説明したが、この発明は、上述の実施形態に限定されるものではなく、この発明の技術的思想に基づく各種の変形が可能である。例えば上述した説明では、負荷が重くなる場合に、スイッチングの周波数を高くしている。さらに、入力電圧が低下した場合に、スイッチングの周波数を高くするようにしても良い。この場合には、入力電圧を予め設定したしきい値と比較して、入力電圧がしきい値より小さくなるとスイッチングの周波数が高いものに切り替えられる。   As mentioned above, although embodiment of this invention was described concretely, this invention is not limited to the above-mentioned embodiment, The various deformation | transformation based on the technical idea of this invention is possible. For example, in the above description, the switching frequency is increased when the load becomes heavy. Further, when the input voltage decreases, the switching frequency may be increased. In this case, the input voltage is compared with a preset threshold value, and when the input voltage becomes smaller than the threshold value, the switching frequency is switched to a higher one.

カウンタによりドライブパルスOUTの周波数を変化させるのに限らず、発振器を可変周波数発振器の構成とし、スイッチング素子が流れる電流がしきい値以上となることが検出された場合に、発振周波数をより高くするようにしても良い。   Not only the frequency of the drive pulse OUT is changed by the counter, but the oscillator is configured as a variable frequency oscillator, and the oscillation frequency is increased when it is detected that the current flowing through the switching element exceeds the threshold value. You may do it.

従来の臨界モードのPFC制御回路の一例を示す接続図である。It is a connection diagram showing an example of a conventional critical mode PFC control circuit. 臨界モードのPFC制御回路の動作を説明するための波形図である。It is a wave form diagram for demonstrating operation | movement of the PFC control circuit of a critical mode. 従来の連続モードのPFC制御回路の一例を示す接続図である。It is a connection diagram showing an example of a conventional continuous mode PFC control circuit. 連続モードのPFC制御回路の動作を説明するための波形図である。図3の一部の区間を拡大した波形図である。It is a wave form diagram for demonstrating operation | movement of the PFC control circuit of a continuous mode. FIG. 4 is a waveform diagram in which a part of FIG. 3 is enlarged. 従来のPFC制御回路のスイッチング損失を説明するための波形図である。It is a wave form diagram for demonstrating the switching loss of the conventional PFC control circuit. 周波数を高くした場合のスイッチング損失を説明するための波形図である。It is a wave form chart for explaining switching loss at the time of making frequency high. この発明を適用できるPFC制御回路を有する電源装置の接続図である。It is a connection diagram of a power supply device having a PFC control circuit to which the present invention can be applied. 発振器の一例の構成を示す接続図である。It is a connection diagram which shows the structure of an example of an oscillator. 発振器のより具体的な構成を示す接続図である。It is a connection diagram which shows the more concrete structure of an oscillator. PWM変調の説明に使用する波形図である。It is a wave form diagram used for description of PWM modulation. この発明の一実施の形態によるPFC制御回路の接続図である。It is a connection diagram of a PFC control circuit according to an embodiment of the present invention. この発明の一実施の形態の動作説明のための波形図である。It is a wave form diagram for description of operation | movement of one Embodiment of this invention. この発明の一実施の形態の動作説明のための波形図である。It is a wave form diagram for description of operation | movement of one Embodiment of this invention. この発明の一実施の形態の動作説明のための波形図である。It is a wave form diagram for description of operation | movement of one Embodiment of this invention.

符号の説明Explanation of symbols

Q1・・・FET
BD・・・ブリッジ整流回路
L1・・・チョークコイル
Rs・・・電流検出抵抗
SW・・・スイッチ回路
1C,1B,1C・・・PFC制御回路
11・・・発振器
12・・・PWM変調回路
31,35・・・電圧比較器
32・・・カウンタ
Q1 ... FET
BD: Bridge rectifier circuit L1 ... Choke coil Rs ... Current detection resistor SW ... Switch circuit 1C, 1B, 1C ... PFC control circuit 11 ... Oscillator 12 ... PWM modulation circuit 31 35 ... Voltage comparator 32 ... Counter

Claims (5)

入力電圧が供給される第1および第2の入力端子と、
出力電圧が取り出される第1および第2の出力端子と、
一端が上記第1の入力端子に接続され、他端がダイオードを介して上記第1の出力端子に接続されたチョークコイルと、
上記チョークコイルの上記他端および上記ダイオードの接続点と、上記第2の出力端子との間に接続されたスイッチング素子と、
上記ダイオードおよび上記第1の出力端子の接続点と、上記第2の出力端子との間に接続されたコンデンサと、
上記スイッチング素子がONする時に流れる電流を予め設定したしきい値と比較する比較部と、
発振器と、出力電圧を安定化するために、上記発振器の出力信号から形成されたパルス信号のデューティ比を制御するパルス幅変調回路と、上記パルス幅変調回路からの出力信号が供給され、上記比較部からの比較信号によって出力信号の周波数を切り替える周波数切り替え回路と、上記周波数切り替え回路から上記スイッチング素子をON/OFFさせるパルス信号を出力するPFC制御回路と
を備え、
上記周波数切り替え回路は、上記スイッチング素子がONする時に流れる電流が上記しきい値より大か、または上記しきい値以上の場合に、上記パルス信号の周波数をより高い周波数に切り替える電源装置。
First and second input terminals to which an input voltage is supplied;
First and second output terminals from which output voltages are derived;
A choke coil having one end connected to the first input terminal and the other end connected to the first output terminal via a diode;
A switching element connected between the other end of the choke coil and the connection point of the diode and the second output terminal;
A capacitor connected between a connection point of the diode and the first output terminal and the second output terminal;
A comparator that compares the current that flows when the switching element is turned on with a preset threshold;
In order to stabilize the output voltage of the oscillator, a pulse width modulation circuit for controlling a duty ratio of a pulse signal formed from the output signal of the oscillator, and an output signal from the pulse width modulation circuit are supplied, and the comparison A frequency switching circuit for switching the frequency of the output signal by a comparison signal from the unit, and a PFC control circuit for outputting a pulse signal for turning on / off the switching element from the frequency switching circuit,
The frequency switching circuit is a power supply device that switches the frequency of the pulse signal to a higher frequency when a current that flows when the switching element is turned on is greater than or greater than the threshold value.
上記スイッチング素子がFETであり、
上記比較部は、上記FETのドレイン電流を抵抗によって検出電圧に変換し、上記検出電圧をしきい値電圧と比較して上記比較信号を出力する請求項1記載の電源装置。
The switching element is an FET;
2. The power supply device according to claim 1, wherein the comparison unit converts a drain current of the FET into a detection voltage by a resistor, compares the detection voltage with a threshold voltage, and outputs the comparison signal.
上記発振器の発振周波数が固定とされ、
上記発振器の出力信号と、上記発振器の出力信号を分周した分周出力との一方が選択回路によって選択され、
上記スイッチング素子がONする時に流れる電流が上記しきい値より大か、または上記しきい値以上の場合以外に、上記分周出力を上記選択回路によって選択する請求項1記載の電源装置。
The oscillation frequency of the oscillator is fixed,
One of the output signal of the oscillator and the divided output obtained by dividing the output signal of the oscillator is selected by a selection circuit,
2. The power supply device according to claim 1, wherein the divided output is selected by the selection circuit except when a current flowing when the switching element is turned on is larger than the threshold value or more than the threshold value.
上記パルス幅変調回路は、上記出力電圧と対応する信号に応じてパルス幅変調された出力信号を形成する請求項1記載の電源装置。 2. The power supply apparatus according to claim 1, wherein the pulse width modulation circuit forms an output signal that is pulse width modulated in accordance with a signal corresponding to the output voltage. さらに、入力電圧を予め設定したしきい値と比較し、上記入力電圧が上記しきい値より小か、または上記しきい値以下の場合に、上記パルス信号の周波数をより高い周波数に切り替える請求項1記載の電源装置。   Furthermore, the input voltage is compared with a preset threshold value, and the frequency of the pulse signal is switched to a higher frequency when the input voltage is lower than the threshold value or lower than the threshold value. The power supply device according to 1.
JP2008237274A 2008-09-17 2008-09-17 Power supply Expired - Fee Related JP5136317B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008237274A JP5136317B2 (en) 2008-09-17 2008-09-17 Power supply

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008237274A JP5136317B2 (en) 2008-09-17 2008-09-17 Power supply

Publications (2)

Publication Number Publication Date
JP2010074895A JP2010074895A (en) 2010-04-02
JP5136317B2 true JP5136317B2 (en) 2013-02-06

Family

ID=42206162

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008237274A Expired - Fee Related JP5136317B2 (en) 2008-09-17 2008-09-17 Power supply

Country Status (1)

Country Link
JP (1) JP5136317B2 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103503296B (en) * 2011-04-26 2016-06-01 瑞萨电子株式会社 PFC signal generating circuit, the PFC Controlling System using PFC signal generating circuit and PFC control method
WO2014167727A1 (en) 2013-04-12 2014-10-16 三菱電機株式会社 Power conversion device
JP6095788B2 (en) * 2013-09-30 2017-03-15 三菱電機株式会社 Power converter and air conditioner using the same
JP6712867B2 (en) * 2016-02-08 2020-06-24 ローム株式会社 Switching power supply
JP2023019899A (en) * 2021-07-30 2023-02-09 三菱重工サーマルシステムズ株式会社 Converter device, air conditioner, method of controlling converter device, and program

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02254974A (en) * 1989-03-28 1990-10-15 Ricoh Co Ltd Rectifier circuit provided with power-factor improvement circuit
JPH0739162A (en) * 1993-07-19 1995-02-07 Mitsubishi Electric Corp Power supply circuit
JPH07123706A (en) * 1993-10-25 1995-05-12 Canon Inc Dc-dc converter
JP2006087235A (en) * 2004-09-16 2006-03-30 Sanken Electric Co Ltd Power factor improvement connection and control circuit thereof

Also Published As

Publication number Publication date
JP2010074895A (en) 2010-04-02

Similar Documents

Publication Publication Date Title
US9618955B2 (en) Method and apparatus to increase efficiency in a power factor correction circuit
JP6528561B2 (en) High efficiency power factor correction circuit and switching power supply
JP5704124B2 (en) Switching power supply
JP5463759B2 (en) Switching power supply device and switching power supply control circuit
US8824170B2 (en) Power factor correct current resonance converter
JP5167929B2 (en) Switching power supply
JP5699470B2 (en) Switching power supply
US7113411B2 (en) Switching power supply
US20060227576A1 (en) Switching power supply circuit
US20200389087A1 (en) Power factor improvement circuit and switching power supply device using same
US8189355B2 (en) Multiple output switching power source apparatus
JP6424982B2 (en) DC-DC converter
JP5136317B2 (en) Power supply
JP6543121B2 (en) Switching power supply
JP2009232662A (en) Dc/dc converter
JP6379877B2 (en) High efficiency power factor correction circuit and switching power supply
JP6810150B2 (en) Switching power supply and semiconductor device
JP4370844B2 (en) DC converter
JP4678263B2 (en) Synchronous rectification forward converter
JP5927142B2 (en) Switching power supply device and control method thereof
JP7358144B2 (en) switching power supply
JP4961872B2 (en) AC-DC converter
JPH09247941A (en) Switching power supply

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110622

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120820

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120828

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120912

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20121016

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121029

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151122

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees