JP4930229B2 - SOI wafer evaluation method - Google Patents
SOI wafer evaluation method Download PDFInfo
- Publication number
- JP4930229B2 JP4930229B2 JP2007178892A JP2007178892A JP4930229B2 JP 4930229 B2 JP4930229 B2 JP 4930229B2 JP 2007178892 A JP2007178892 A JP 2007178892A JP 2007178892 A JP2007178892 A JP 2007178892A JP 4930229 B2 JP4930229 B2 JP 4930229B2
- Authority
- JP
- Japan
- Prior art keywords
- soi
- layer
- soi wafer
- wafer
- soi layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000011156 evaluation Methods 0.000 title description 22
- 239000000969 carrier Substances 0.000 claims description 23
- 238000000034 method Methods 0.000 claims description 21
- 239000000758 substrate Substances 0.000 claims description 13
- 235000012431 wafers Nutrition 0.000 description 70
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 16
- 239000010408 film Substances 0.000 description 16
- 238000005259 measurement Methods 0.000 description 14
- 239000000523 sample Substances 0.000 description 7
- KFZMGEQAYNKOFK-UHFFFAOYSA-N Isopropanol Chemical compound CC(C)O KFZMGEQAYNKOFK-UHFFFAOYSA-N 0.000 description 6
- 239000007864 aqueous solution Substances 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 230000000052 comparative effect Effects 0.000 description 5
- 238000002347 injection Methods 0.000 description 5
- 239000007924 injection Substances 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 239000010409 thin film Substances 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 4
- 229910052736 halogen Inorganic materials 0.000 description 3
- 150000002367 halogens Chemical class 0.000 description 3
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 238000004140 cleaning Methods 0.000 description 2
- 238000001035 drying Methods 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 229910052739 hydrogen Inorganic materials 0.000 description 2
- 239000001257 hydrogen Substances 0.000 description 2
- 230000001678 irradiating effect Effects 0.000 description 2
- QSHDDOUJBYECFT-UHFFFAOYSA-N mercury Chemical compound [Hg] QSHDDOUJBYECFT-UHFFFAOYSA-N 0.000 description 2
- 229910052753 mercury Inorganic materials 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 238000007664 blowing Methods 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 230000027756 respiratory electron transport chain Effects 0.000 description 1
- 238000012552 review Methods 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000005406 washing Methods 0.000 description 1
Images
Landscapes
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Description
本発明は、SOIウェーハの評価方法であって、詳しくは、SOIウェーハのシリコン活性層及び埋め込み酸化層の評価を行うSOIウェーハの評価方法に関する。 The present invention relates to an SOI wafer evaluation method, and more particularly to an SOI wafer evaluation method for evaluating a silicon active layer and a buried oxide layer of an SOI wafer.
近年、電気的に絶縁性のあるシリコン酸化膜の上にシリコン活性層が形成されたSOI構造を有するSOIウェーハが、デバイスの高速性、低消費電力性、高耐圧性、耐環境性等に優れていることから、電子デバイス用の高性能LSIウェーハとして特に注目されている。これは、SOIウェーハでは支持基板とシリコン活性層(以下SOI層と表記)の間に絶縁体である埋め込み酸化膜(以下BOX層と表記)が存在するため、SOI層に形成される電子デバイスは耐電圧が高く、α線のソフトエラー率も低くなるという大きな利点を有するためである。 In recent years, SOI wafers having an SOI structure in which a silicon active layer is formed on an electrically insulating silicon oxide film have excellent device speed, low power consumption, high pressure resistance, environmental resistance, etc. Therefore, it attracts particular attention as a high-performance LSI wafer for electronic devices. This is because an SOI wafer has an embedded oxide film (hereinafter referred to as a BOX layer), which is an insulator, between a support substrate and a silicon active layer (hereinafter referred to as an SOI layer). This is because it has a great advantage that the withstand voltage is high and the soft error rate of α rays is low.
また、SOI層が1μm以下の厚みの薄膜SOIウェーハにおいて、SOI層上に形成されたMOS(Metal Oxide Semiconductor)型半導体装置は、完全空乏型で動作させた場合にソース・ドレインのPN接合面積を小さくできるため、寄生容量が低減され、デバイス駆動の高速化をはかることができる。さらに、絶縁層となるBOX層の容量がゲート酸化膜直下に形成される空乏層容量と直列になるため、実質的に空乏層容量が減少し、低消費電力化を実現することができる。 In addition, in a thin film SOI wafer having an SOI layer thickness of 1 μm or less, a MOS (Metal Oxide Semiconductor) type semiconductor device formed on the SOI layer has a source / drain PN junction area when operated in a fully depleted type. Since the capacitance can be reduced, parasitic capacitance can be reduced and device drive speed can be increased. Furthermore, since the capacitance of the BOX layer serving as the insulating layer is in series with the depletion layer capacitance formed immediately below the gate oxide film, the depletion layer capacitance is substantially reduced, and low power consumption can be realized.
最近では、電子デバイスのさらなる微細化、高性能化のため、より高品質なSOIウェーハが求められている。そのため、SOIウェーハのSOI層およびBOX層の品質を評価することが積極的に行われている。このSOIウェーハの品質評価の一手法として、SOI層の表面にMOS(Metal Oxide Semiconductor)構造を形成し、その電極部分に電圧を印加してSOI層およびBOX層の品質を評価することが行われている。 Recently, higher-quality SOI wafers are required for further miniaturization and higher performance of electronic devices. Therefore, the quality of SOI layers and BOX layers of SOI wafers is actively evaluated. As a method for evaluating the quality of this SOI wafer, a MOS (Metal Oxide Semiconductor) structure is formed on the surface of the SOI layer, and a voltage is applied to the electrode portion to evaluate the quality of the SOI layer and the BOX layer. ing.
しかしながら、SOIウェーハを評価するためにMOS構造をSOI層上に形成するには、フォトリソグラフィ工程のような大掛かりな装置と多数の工程を必要とし、コスト面での大きな負担や迅速性に欠ける等の不具合があった。 However, forming a MOS structure on an SOI layer for evaluating an SOI wafer requires a large-scale apparatus such as a photolithography process and a large number of processes, and is not costly and has a high burden. There was a bug.
そこで、従来のような多数の工程を通してMOS構造をSOIウェーハ上に形成せずとも、MOS構造の電極として作用するプローブを用いてもっと簡便にSOIウェーハを評価するための評価方法が開発されている。その一つとして、SOIウェーハを評価対象としたPseudo−MOSFET法が提案されている(例えば特許文献1、2及び非特許文献1、2参照)。この手法によれば、SOI層とBOX層の界面における界面準位密度やSOIウェーハの電気特性を精度良く、かつ容易に測定できる。 Therefore, an evaluation method has been developed to more easily evaluate an SOI wafer using a probe that acts as an electrode of the MOS structure without forming the MOS structure on the SOI wafer through many conventional processes. . As one of them, a Pseudo-MOSFET method using an SOI wafer as an evaluation target has been proposed (see, for example, Patent Documents 1 and 2 and Non-Patent Documents 1 and 2). According to this method, the interface state density at the interface between the SOI layer and the BOX layer and the electrical characteristics of the SOI wafer can be measured accurately and easily.
このPseudo−MOSFET法について説明する。図4はPseudo−MOS構造をあらわす模式図である。まず、図4に示すように、擬似的なMOS構造を形成するSOIウェーハ10のSOI層11側に評価用電極として、直接ニードルブローブ、または、水銀プローブを接触させ、これらをソース電極(S)およびドレイン電極(D)とする。そして、SOIウェーハ10の裏面、すなわち、SOIウェーハの支持基板13の裏面を、電極としても用いることができるステージに真空吸着させるか、ウェーハ裏面にニードルを接触させることによりゲート電極(G)を形成し、これらの電極間に電圧を印加することで様々な電気特性を得ることができる。このとき、評価を行う前にフッ酸を含む水溶液でSOIウェーハを洗浄すれば、SOI層表面に形成される自然酸化膜を除去できるので、その自然酸化膜の影響を排除してより正確な電気特性を得ることが可能となる。
The Pseudo-MOSFET method will be described. FIG. 4 is a schematic diagram showing a Pseudo-MOS structure. First, as shown in FIG. 4, a needle probe or a mercury probe is directly brought into contact with the
この評価方法においては、支持基板をゲート電極、BOX膜をゲート酸化膜に見立てる。SOI層表面側に接触させた電極間での電流値から評価を行う訳であるが、この電流経路はSOI層を強反転状態として、SOI/BOX界面に形成される反転層とすることでSOI/BOX界面品質が評価できる。例えば、P型基板であれば、ゲート電圧を正側に印加して測定することにより、SOI層の電子移動度およびSOI層とBOX層の界面の界面準位密度が得られる。一方、ゲート電圧を負側に印加して測定することにより、SOI層の正孔移動度やBOX層の電荷密度が得られる。 In this evaluation method, the support substrate is regarded as a gate electrode, and the BOX film is regarded as a gate oxide film. The evaluation is based on the current value between the electrodes in contact with the surface of the SOI layer. This current path is obtained by making the SOI layer a strong inversion state and using the inversion layer formed at the SOI / BOX interface as the SOI layer. / BOX interface quality can be evaluated. For example, in the case of a P-type substrate, the electron mobility of the SOI layer and the interface state density at the interface between the SOI layer and the BOX layer can be obtained by applying a gate voltage to the positive side and measuring. On the other hand, the hole mobility of the SOI layer and the charge density of the BOX layer can be obtained by measuring the gate voltage applied to the negative side.
しかし、Pseudo−MOSFET法では、BOX膜を通じてゲート電圧を印加する際、SOI層が薄いと、SOIウェーハの電気特性の評価が不可能であった。非常に高いゲート電圧を印加し測定することも考えられたが、薄膜SOI層ではBOX膜厚も一般的に薄いことが多く、測定中にBOX膜が絶縁破壊してしまい測定が困難になるという問題があった。 However, in the Pseudo-MOSFET method, when the gate voltage is applied through the BOX film, if the SOI layer is thin, it is impossible to evaluate the electrical characteristics of the SOI wafer. Although it was considered to apply a very high gate voltage for measurement, a thin SOI layer generally has a thin BOX film, and the BOX film breaks down during measurement, which makes measurement difficult. There was a problem.
本発明は、上記問題点に鑑みてなされたもので、極薄膜SOIウェーハにおいても、電子移動度や界面準位密度、正孔移動度、BOX層電荷密度等の電気特性を簡便に測定することができる評価方法を提供することを目的としている。 The present invention has been made in view of the above problems, and it is possible to easily measure electrical characteristics such as electron mobility, interface state density, hole mobility, and BOX layer charge density even in an ultra-thin SOI wafer. The purpose is to provide an evaluation method.
上記課題を解決するため、本発明では、Pseudo−MOSFETによるSOIウェーハの評価方法において、前記SOIウェーハのSOI層にソース電極およびドレイン電極を接触させ、前記SOIウェーハの支持基板にゲート電極を接触させて前記SOIウェーハの電気特性を評価する際に、前記SOI層へキャリアを注入しながら評価を行うことを特徴とするSOIウェーハの評価方法を提供する(請求項1)。 In order to solve the above problems, in the present invention, in a method for evaluating an SOI wafer using a Pseudo-MOSFET, a source electrode and a drain electrode are brought into contact with an SOI layer of the SOI wafer, and a gate electrode is brought into contact with a support substrate of the SOI wafer. An evaluation method for an SOI wafer is provided, wherein the evaluation is performed while injecting carriers into the SOI layer when evaluating the electrical characteristics of the SOI wafer.
このように、Pseudo−MOSFETによってSOIウェーハの電気特性を評価する際に、SOI層にキャリアを注入しながら評価を行うことで、従来はキャリア不足で測定に十分な電流値を得ることができなかったため、評価することができなかった薄膜SOIウェーハの電気特性を、BOX層に過大な負荷を掛けることなく、かつ容易な手段によって評価することが可能となる。 Thus, when evaluating the electrical characteristics of an SOI wafer using a Pseudo-MOSFET, by performing the evaluation while injecting carriers into the SOI layer, a current value sufficient for measurement cannot be obtained due to insufficient carriers. Therefore, the electrical characteristics of the thin film SOI wafer that could not be evaluated can be evaluated by an easy means without imposing an excessive load on the BOX layer.
また、キャリアを注入する方法として、光を照射することが好ましい(請求項2)。
このように、光を照射してキャリアを注入することで、容易にキャリアを注入することができ、SOI層やBOX層にダメージを与えることなく、また容易に測定を行うことが可能になる。
Moreover, it is preferable to irradiate light as a method for injecting carriers.
In this manner, by irradiating light and injecting carriers, carriers can be easily injected, and measurement can be easily performed without damaging the SOI layer and the BOX layer.
以上説明したように、本発明のSOIウェーハの評価方法では、SOIウェーハの電気特性を評価する際に、SOI層へキャリアの注入を行いながら評価を行う。このため、層内にキャリアの絶対数が少ない極薄膜SOIウェーハであっても、キャリア不足を補うことができるため、ゲート電圧を高くするなどの負荷をかけなくても、ウェーハの構造に損傷を与えることなく、電子移動度や界面準位密度、正孔移動度、BOX層電荷密度等の電気特性を短時間で、かつ容易に測定することができる。 As described above, in the SOI wafer evaluation method of the present invention, when evaluating the electrical characteristics of the SOI wafer, the evaluation is performed while carriers are injected into the SOI layer. For this reason, even an ultra-thin SOI wafer with a small number of carriers in the layer can compensate for the shortage of carriers, so damage to the wafer structure can be achieved without applying a load such as increasing the gate voltage. Without giving, electrical characteristics such as electron mobility, interface state density, hole mobility, and BOX layer charge density can be easily measured in a short time.
以下、本発明についてより具体的に説明する。
前述のように、Pseudo−MOSFET法では、SOI層が薄い場合、評価を行うことが困難であった。そのため、薄膜SOIウェーハの電気特性を、短時間で、かつ容易に評価する方法の開発が待たれていた。
Hereinafter, the present invention will be described more specifically.
As described above, in the Pseudo-MOSFET method, it is difficult to perform evaluation when the SOI layer is thin. Therefore, development of a method for easily evaluating the electrical characteristics of a thin film SOI wafer in a short time has been awaited.
そこで、本発明者は、なぜPseudo−MOSFET法によって薄膜SOIウェーハの電気特性を評価することができないかについて、その原因を探ることにした。 Therefore, the present inventor decided to investigate the reason why the electrical characteristics of the thin film SOI wafer cannot be evaluated by the Pseudo-MOSFET method.
その結果、BOX膜を通じてゲート電圧を印加する際、SOI層が薄いと、この反転層を形成するのに十分なキャリアが発生出来ないため、SOIウェーハの電気特性の評価が不可能になってしまうことがわかった。例えば、P型基板の評価の場合、特に正側に電圧を印加した際は、強反転層のキャリアが少なく、負側に印加した際は、蓄積層がBOX界面に形成されるが、やはりキャリア数が少ないため、測定を行うことが出来ないことがわかった。 As a result, when a gate voltage is applied through the BOX film, if the SOI layer is thin, sufficient carriers cannot be generated to form this inversion layer, and it becomes impossible to evaluate the electrical characteristics of the SOI wafer. I understood it. For example, in the case of evaluating a P-type substrate, especially when a voltage is applied to the positive side, the carriers in the strong inversion layer are few, and when applied to the negative side, the accumulation layer is formed at the BOX interface. It was found that the measurement was not possible due to the small number.
そこで、本発明者は、SOI層やBOX層の構造に大きな影響を及ぼすことなく、かつ容易に、SOI層のキャリアの不足を補うことができる方法について鋭意検討を重ねた。 Therefore, the present inventor has intensively studied a method that can easily compensate for the shortage of carriers in the SOI layer without greatly affecting the structure of the SOI layer or the BOX layer.
その結果、本発明者は、SOI層にキャリアを注入しながら電気特性の評価を行うことによって課題を解決できることを見い出し、本発明を完成させた。 As a result, the present inventor has found that the problem can be solved by evaluating electrical characteristics while injecting carriers into the SOI layer, and has completed the present invention.
以下、本発明について図1を参照しながら詳細に説明するが、本発明はこれらに限定されるものではない。
本発明の評価方法で評価するSOIウェーハの一例は、以下に示すように一般的な構造のものである。
例えば、支持基板上に絶縁層が形成され、その絶縁層の上にSOI層が形成されたものである。
本発明の評価方法の手順を以下に例示する。
Hereinafter, the present invention will be described in detail with reference to FIG. 1, but the present invention is not limited thereto.
An example of an SOI wafer evaluated by the evaluation method of the present invention has a general structure as shown below.
For example, an insulating layer is formed on a supporting substrate, and an SOI layer is formed on the insulating layer.
The procedure of the evaluation method of the present invention is exemplified below.
まず、評価対象となるSOIウェーハを準備する。準備するSOIウェーハとしては、少なくとも一方のシリコンウェーハ表面にシリコン酸化膜を形成した2枚の鏡面研磨ウェーハの研磨面を貼り合せ、熱処理後、一方のウェーハを研削、研磨により薄膜化したSOIウェーハを準備する。
また、あらかじめ一方の鏡面研磨ウェーハに水素をイオン注入した後、2枚の鏡面研磨ウェーハの研磨面を貼り合せ、その後の熱処理により水素イオン注入層で一方のウェーハを剥離してSOI構造を形成した後、SOI層となる薄膜の表面を研磨したSOIウェーハであってもよい。
また、1枚の鏡面研磨ウェーハに酸素をイオン注入した後、高温熱処理を行って作製されたいわゆるSIMOX(Separated Implanted Oxide)ウェーハであってもよい。
First, an SOI wafer to be evaluated is prepared. The SOI wafer to be prepared is an SOI wafer obtained by laminating the polished surfaces of two mirror-polished wafers having a silicon oxide film formed on at least one silicon wafer surface, grinding one of the wafers, and then thinning the wafer by polishing. prepare.
In addition, after ion implantation of hydrogen into one mirror-polished wafer in advance, the polished surfaces of the two mirror-polished wafers were bonded together, and one wafer was peeled off with a hydrogen ion-implanted layer by subsequent heat treatment to form an SOI structure. Thereafter, an SOI wafer obtained by polishing the surface of a thin film to be an SOI layer may be used.
Further, it may be a so-called SIMOX (Separated Implanted Oxide) wafer manufactured by performing high-temperature heat treatment after oxygen is ion-implanted into one mirror-polished wafer.
そして、このSOIウェーハのSOI層表面に形成されている自然酸化膜を除去するため、フッ酸を含む水溶液でSOIウェーハを洗浄する。
フッ酸を含む水溶液のフッ酸濃度は、自然酸化膜を除去できる程度であればよく、水溶液温度、洗浄時間などの洗浄条件も同様に自然酸化膜を除去できる程度であれば良い。フッ酸の濃度が高いと、SOI層11と支持基板13の間に介在するBOX層12をエッチングしてしまう可能性があるので、フッ酸濃度は低い方が好ましい。
Then, in order to remove the natural oxide film formed on the SOI layer surface of the SOI wafer, the SOI wafer is washed with an aqueous solution containing hydrofluoric acid.
The concentration of the hydrofluoric acid in the aqueous solution containing hydrofluoric acid only needs to be such that the natural oxide film can be removed, and the cleaning conditions such as the temperature of the aqueous solution and the cleaning time need only be such that the natural oxide film can be removed. If the concentration of hydrofluoric acid is high, the
このようなフッ酸を含む水溶液でSOIウェーハを洗浄した後、SOIウェーハを純水でリンスして、乾燥させる。
乾燥方法は、乾燥空気をSOIウェーハに当てて乾燥させることができる。また、スピンドライヤーのような装置を用いて乾燥させることもできる。あるいは、IPA(イソプロピルアルコール)のような薬液を用いて乾燥させてもよい。
After washing the SOI wafer with such an aqueous solution containing hydrofluoric acid, the SOI wafer is rinsed with pure water and dried.
In the drying method, drying can be performed by applying dry air to the SOI wafer. It can also be dried using a device such as a spin dryer. Alternatively, it may be dried using a chemical solution such as IPA (isopropyl alcohol).
上記のような手順で前処理されたSOIウェーハ10の電気特性を、図1のようにして評価を行う。まずSOIウェーハ10の支持基板13側の面を真空チャック14で吸着する。この真空チャック14は金属等の導電性材料でできており、ゲート電極(G)を兼ねることができる。
The electrical characteristics of the
ここで、キャリア注入源15を準備する。キャリア注入源によってキャリアをSOI層11へ注入しながら評価を行う。ここで、キャリアを注入する方法として、光を照射することができる。そしてこの光源としては、ハロゲンランプを用いることができるし、LEDとすることができるし、また、蛍光灯とすることができる。すなわち、光を放出するものであれば、キャリアの注入源として用いることができる。
また、光の照度に関しても特に制限はない。どのような照度であっても光が当たっていれば、SOI層にキャリアを注入してSOIウェーハの電気特性をPseudo−MOSFET法によって評価することができる。ここで、ハロゲンランプは400nm(〜3.1eV)から900nm(〜1.4eV)の波長で700nm(〜1.8eV)付近にピークを持ち、SiO2のバンドギャップ(〜9eV)よりも低くシリコンのバンドギャップ(〜1.1eV)よりも高いため、好都合である。
Here, the
Moreover, there is no restriction | limiting in particular regarding the illumination intensity of light. If light is applied at any illuminance, carriers can be injected into the SOI layer, and the electrical characteristics of the SOI wafer can be evaluated by the Pseudo-MOSFET method. Here, the halogen lamp has a peak in the vicinity of 700 nm (˜1.8 eV) at a wavelength of 400 nm (˜3.1 eV) to 900 nm (˜1.4 eV), and is lower than the band gap (˜9 eV) of SiO 2. This is advantageous because it is higher than the band gap (˜1.1 eV).
SOIウェーハ10を真空チャック14に吸着させたら、SOI層11表面のごく近傍にニードルプローブないしは水銀プローブを近づけ、SOI層11に接触させる。どちらか一方をソース電極(S)にし、他方をドレイン電極(D)にする。さらにSOI層11側にキャリア注入源15を準備し、SOI層11にキャリアを注入することでPseudo−MOSFET測定が可能になる。
When the
このPseudo−MOS構造を形成した状態で一定のドレイン電圧を印加し、その状態でゲート電圧を変化させることで、ドレイン電流の変化をモニタリングし、ゲート電圧VGとドレイン電流IDの関係、すなわちVG−ID特性を測定する。測定されたVG−ID特性は、例えば図2のような結果となる。そして、測定されたVG−ID特性から電子移動度、界面準位密度、正孔移動度および酸化膜電荷密度を求めることができる。 The Pseudo-MOS structure while forming by applying a constant drain voltage, by changing the gate voltage in this state, monitors the change in the drain current, the relationship between the gate voltage V G and the drain current I D, i.e. measuring the V G -I D characteristic. The measured V G- ID characteristic is as shown in FIG. 2, for example. Then, the electron mobility from the measured V G -I D characteristic can be determined interface state density, the hole mobility and oxide charge density.
以上の工程を行うことにより、SOI層の電子移動度、界面準位密度、正孔移動度および酸化膜電荷密度を評価することができる。 By performing the above steps, the electron mobility, interface state density, hole mobility, and oxide film charge density of the SOI layer can be evaluated.
また、SOI層の厚さとしては40nm以下とすることができる。また、BOX層の厚さは、100nm以下とすることができる。SOI層へキャリアの注入を行うことによって、従来はSOI層は厚さが50nm以上、BOX層は厚さが145nm以上ないと、評価に十分なキャリアの量を得ることができなかったが、本発明のようにキャリアを注入しながら評価を行うことによって、層の厚さが薄くなってもキャリアが不足することなく、電気特性を評価するのに十分な電流量を得ることができるため、膜厚が薄いSOIウェーハでも評価することができる。 The thickness of the SOI layer can be 40 nm or less. The thickness of the BOX layer can be 100 nm or less. By injecting carriers into the SOI layer, it has been difficult to obtain a sufficient amount of carriers for evaluation unless the SOI layer has a thickness of 50 nm or more and the BOX layer has a thickness of 145 nm or more. By performing the evaluation while injecting carriers as in the invention, a sufficient amount of current can be obtained for evaluating electrical characteristics without running out of carriers even when the layer thickness is reduced. Even an SOI wafer having a small thickness can be evaluated.
以下、実施例及び比較例を示して本発明をより具体的に説明するが、本発明はこれらに限定されるものではない。
(実施例)
測定対象ウェーハとして、支持基板、SOI層となるウェーハとも、導電型P型、直径200mm、結晶方位<100>であるシリコンSOIウェーハを準備した。なお、このウェーハをP型にするためのドーパントとしてボロンを用い、ウェーハの抵抗率は10Ω・cmである。また、SOI層とBOX層の厚さは、それぞれ20nm、50nm程度である。
EXAMPLES Hereinafter, although an Example and a comparative example are shown and this invention is demonstrated more concretely, this invention is not limited to these.
(Example)
As a measurement target wafer, a silicon SOI wafer having a conductive P type, a diameter of 200 mm, and a crystal orientation <100> was prepared as a support substrate and a wafer to be an SOI layer. Note that boron is used as a dopant for making the wafer P-type, and the resistivity of the wafer is 10 Ω · cm. The thicknesses of the SOI layer and the BOX layer are about 20 nm and 50 nm, respectively.
このSOIウェーハを、質量%で1%のフッ酸を含む水溶液で1分間洗浄後、純水にてリンスを行い、その後、乾燥空気を吹き付けて水分を除去して乾燥させた。このSOIウェーハにプローブを接触させた後、SOI層にキャリアを注入するために、20Wのハロゲンランプを準備し、光を照射した状態で、VG−ID特性の測定を行なった。測定は、一定のドレイン電圧を印加した状態でゲート電圧を変化させてドレイン電流をモニタリングして行った。その結果を図2に示す。図2は、本発明によりVG−ID特性を求めた一例を示す図である。この測定にはケースレー社製半導体パラメータアナライザSC4200を使用した。 The SOI wafer was washed with an aqueous solution containing 1% by mass of hydrofluoric acid for 1 minute, rinsed with pure water, and then dried by blowing dry air to remove moisture. After contacting the probes to the SOI wafer, in order to inject carriers in the SOI layer, to prepare the halogen lamp 20W, while being irradiated with light, measurements were made V G -I D characteristic. The measurement was performed by monitoring the drain current by changing the gate voltage while applying a constant drain voltage. The result is shown in FIG. FIG. 2 is a diagram showing an example in which the V G- ID characteristic is obtained according to the present invention. A Keithley semiconductor parameter analyzer SC4200 was used for this measurement.
(比較例)
実施例において、プローブを接触させてVG−ID特性の測定を行う際に、SOI層に光の照射を行わないで測定を行った以外は、実施例と同様の条件でSOIウェーハの評価を行った。その測定結果を図3に示す。図3は比較例におけるVG−ID特性を求めた一例を示す図である。
(Comparative example)
In the example, when measuring the V G- ID characteristic by bringing the probe into contact, the evaluation of the SOI wafer was performed under the same conditions as in the example except that the measurement was performed without irradiating the SOI layer with light. Went. The measurement results are shown in FIG. FIG. 3 is a diagram showing an example in which the V G- ID characteristics in the comparative example are obtained.
図2より、実施例のVG−ID特性では、SOI層の電子移動度、界面準位密度、正孔移動度および酸化膜電荷密度を評価するのに十分なVG−ID特性を得ることができた。
これに対し、図3に示す比較例のVG−ID測定結果では、SOI層中のキャリアが不足しているため、充分な電流値が得られず、この結果からはSOI層の電子移動度、界面順位密度などを計算することはできなかった。
From FIG. 2, the V G -I D characteristic embodiment, the electron mobility of the SOI layer, the interface state density, a sufficient V G -I D characteristic to evaluate the hole mobility and oxide charge density I was able to get it.
On the other hand, in the V G- ID measurement result of the comparative example shown in FIG. 3, since the carrier in the SOI layer is insufficient, a sufficient current value cannot be obtained. From this result, the electron transfer of the SOI layer The degree, interface order density, etc. could not be calculated.
なお、本発明は、上記実施形態に限定されるものではない。上記実施形態は例示であり、本発明の特許請求の範囲に記載された技術的思想と実質的に同一な構成を有し、同様な作用効果を奏するものは、いかなるものであっても本発明の技術的範囲に包含される。 The present invention is not limited to the above embodiment. The above-described embodiment is an exemplification, and the present invention has any configuration that has substantially the same configuration as the technical idea described in the claims of the present invention and that exhibits the same effects. Are included in the technical scope.
10…SOIウェーハ、 11…SOI層、 12…BOX層、 13…支持基板、 14…真空チャック、 15…キャリア注入源。
DESCRIPTION OF
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007178892A JP4930229B2 (en) | 2007-07-06 | 2007-07-06 | SOI wafer evaluation method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007178892A JP4930229B2 (en) | 2007-07-06 | 2007-07-06 | SOI wafer evaluation method |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009016681A JP2009016681A (en) | 2009-01-22 |
JP4930229B2 true JP4930229B2 (en) | 2012-05-16 |
Family
ID=40357208
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007178892A Active JP4930229B2 (en) | 2007-07-06 | 2007-07-06 | SOI wafer evaluation method |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4930229B2 (en) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000277716A (en) * | 1999-03-26 | 2000-10-06 | Canon Inc | Evaluation method of semiconductor layer, and evaluation equipment of semiconductor layer and storage device |
JP2001060676A (en) * | 1999-08-20 | 2001-03-06 | Mitsubishi Materials Silicon Corp | Computing method of interface state density |
JP2001267384A (en) * | 2000-03-15 | 2001-09-28 | Mitsubishi Materials Silicon Corp | Measurement method of pseudo-mosfet |
JP2006093597A (en) * | 2004-09-27 | 2006-04-06 | Shin Etsu Handotai Co Ltd | Method of evaluating semiconductor wafer |
-
2007
- 2007-07-06 JP JP2007178892A patent/JP4930229B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2009016681A (en) | 2009-01-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20100314722A1 (en) | Soi wafer, semiconductor device, and method for manufacturing soi wafer | |
EP2075839B1 (en) | Method for evaluating soi wafer | |
JP6090184B2 (en) | Semiconductor wafer cleaning tank and bonded wafer manufacturing method | |
JP5003322B2 (en) | SOI wafer evaluation method | |
JP4419712B2 (en) | Evaluation method of SOI wafer | |
JP4930229B2 (en) | SOI wafer evaluation method | |
US20080054920A1 (en) | Method For Evaluating Soi Wafer | |
JP2010165832A (en) | Method of measuring conductivity type and resistivity of semiconductor silicon substrate and method of manufacturing the semiconductor silicon substrate | |
JP4379597B2 (en) | Evaluation method of SOI wafer | |
JP4419710B2 (en) | Evaluation method of SOI wafer | |
JP4640204B2 (en) | Evaluation method of SOI wafer | |
JP4419711B2 (en) | Evaluation method of SOI wafer | |
JP2007042942A (en) | Quality evaluation method and manufacturing method of silicon wafer | |
JP5003288B2 (en) | Silicon wafer evaluation method and silicon wafer manufacturing method | |
CN106415806B (en) | The appraisal procedure of SOI substrate | |
CN103745941B (en) | The testing method of the electric property of gate medium | |
JP4894104B2 (en) | Method for measuring carrier concentration of silicon epitaxial layer | |
JP7347318B2 (en) | Method for measuring resistivity of base wafer of bonded SOI wafer | |
JP2006093597A (en) | Method of evaluating semiconductor wafer | |
JP2002359362A (en) | Element for estimating substrate, its manufacturing method, and estimation method of soi substrate | |
JP3671894B2 (en) | Substrate evaluation element, method for manufacturing the same, and method for evaluating SOI substrate | |
JP2003100831A (en) | Method for evaluating silicon wafer | |
JP2004119553A (en) | Method for evaluating soi wafer | |
JP4313073B2 (en) | Manufacturing method of semiconductor device | |
JP6020359B2 (en) | Semiconductor substrate evaluation method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091119 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111222 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120117 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120130 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4930229 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150224 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |