JP4861642B2 - Manufacturing method of liquid crystal display panel - Google Patents

Manufacturing method of liquid crystal display panel Download PDF

Info

Publication number
JP4861642B2
JP4861642B2 JP2005155640A JP2005155640A JP4861642B2 JP 4861642 B2 JP4861642 B2 JP 4861642B2 JP 2005155640 A JP2005155640 A JP 2005155640A JP 2005155640 A JP2005155640 A JP 2005155640A JP 4861642 B2 JP4861642 B2 JP 4861642B2
Authority
JP
Japan
Prior art keywords
liquid crystal
voltage
black insertion
manufacturing
black
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005155640A
Other languages
Japanese (ja)
Other versions
JP2006011423A (en
JP2006011423A5 (en
Inventor
健次 中尾
慎司 小川
直也 久保田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Central Inc
Original Assignee
Toshiba Mobile Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Mobile Display Co Ltd filed Critical Toshiba Mobile Display Co Ltd
Priority to JP2005155640A priority Critical patent/JP4861642B2/en
Publication of JP2006011423A publication Critical patent/JP2006011423A/en
Publication of JP2006011423A5 publication Critical patent/JP2006011423A5/ja
Application granted granted Critical
Publication of JP4861642B2 publication Critical patent/JP4861642B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Description

本発明は、OCB(optically compensated bend)モードの液晶表示パネルおよびその製造方法に関する。   The present invention relates to an OCB (optically compensated bend) mode liquid crystal display panel and a method of manufacturing the same.

液晶表示パネルは、パソコン、カーナビ、モニターおよびTV等の画面表示用として広く用いられている。これらの液晶表示に使用する液晶表示モードとしては、ネマティック液晶を利用したTNモード、STNモードが多く使用されている。さらに、応答速度が早く視野角が広い、強誘電体液晶などを用いた液晶表示モードも知られているが、耐ショック性、温度特性などについて改善を要する。これらに対して、高速応答性に優れ視野角が広いモードとして、ツイスト配向の代わりに、液晶分子をパラレル配向させた光学補償型すなわちOCBモードが、映像機器用として注目され、活発に開発が行われている。   Liquid crystal display panels are widely used for screen display of personal computers, car navigation systems, monitors, TVs, and the like. As a liquid crystal display mode used for these liquid crystal displays, a TN mode and a STN mode using a nematic liquid crystal are often used. Furthermore, a liquid crystal display mode using a ferroelectric liquid crystal or the like that has a fast response speed and a wide viewing angle is also known, but improvement is required for shock resistance, temperature characteristics, and the like. On the other hand, as a mode with excellent high-speed response and a wide viewing angle, an optical compensation type in which liquid crystal molecules are aligned in parallel, that is, an OCB mode, is attracting attention and is actively developed for video equipment instead of twist alignment. It has been broken.

一般に、アクティブマトリクス型液晶表示パネルはアレイ基板および対向基板間に液晶層を挟持した構造である。アレイ基板は、例えば略マトリクス状に配置される複数の画素電極、複数の画素電極の行に沿って配置される複数の走査電極、複数の画素電極の列に沿って配置される複数のデータ信号電極、複数の走査電極および複数のデータ信号電極の交差位置近傍に配置される複数のスイッチング素子を有する。各スイッチング素子は例えば薄膜トランジスタ(TFT)からなり、1走査電極が駆動されたときに導通して1データ信号電極の電位を1画素電極に印加する。対向基板には、対向電極がアレイ基板に配置された複数の画素電極に対向して設けられる。一対の画素電極および対向電極は液晶層の画素領域と一緒に画素を構成し、画素電極および対向電極間に保持される駆動電圧に対応した電界によって画素領域内の液晶分子配列を制御する。   In general, an active matrix liquid crystal display panel has a structure in which a liquid crystal layer is sandwiched between an array substrate and a counter substrate. The array substrate includes, for example, a plurality of pixel electrodes arranged in a substantially matrix, a plurality of scanning electrodes arranged along a row of the plurality of pixel electrodes, and a plurality of data signals arranged along a column of the plurality of pixel electrodes. A plurality of switching elements are disposed in the vicinity of the intersection positions of the electrodes, the plurality of scan electrodes, and the plurality of data signal electrodes. Each switching element is formed of, for example, a thin film transistor (TFT), and conducts when one scanning electrode is driven, and applies the potential of one data signal electrode to one pixel electrode. On the counter substrate, a counter electrode is provided to face the plurality of pixel electrodes arranged on the array substrate. The pair of pixel electrodes and the counter electrode constitute a pixel together with the pixel region of the liquid crystal layer, and the liquid crystal molecule arrangement in the pixel region is controlled by an electric field corresponding to a driving voltage held between the pixel electrode and the counter electrode.

OCBモードの液晶表示パネルでは、電源投入以前において液晶分子がスプレイ配向になる。このスプレイ配向は液晶分子がほとんど寝ている状態であり、画素電極および対向電極上で互いに平行にラビングされた配向膜によって得られる。この液晶表示パネルの表示動作は、電源投入に伴って転移電圧を液晶層に印加してこの転移電圧に対応した比較的強い電界により液晶分子の配向状態をスプレイ配向からベンド配向に転移させる初期化処理後に行われる。液晶分子の配向状態は表示動作中ベンド配向に維持され、OCBモード特有の高速応答性に優れ、視野角が広い表示を実現する。   In the OCB mode liquid crystal display panel, liquid crystal molecules are splayed before power-on. This splay alignment is a state in which liquid crystal molecules are almost lying, and is obtained by alignment films that are rubbed in parallel on the pixel electrode and the counter electrode. The display operation of this liquid crystal display panel is initiated by applying a transition voltage to the liquid crystal layer when the power is turned on, and shifting the alignment state of the liquid crystal molecules from the splay alignment to the bend alignment by a relatively strong electric field corresponding to the transition voltage. Performed after processing. The alignment state of the liquid crystal molecules is maintained in the bend alignment during the display operation, and the high-speed response characteristic of the OCB mode is excellent, and a display with a wide viewing angle is realized.

また、液晶分子の配向状態は、スプレイ配向のエネルギーとベンド配向のエネルギーとが拮抗するレベル以下の電圧印加状態や電圧無印加状態が長期間続く場合に再びベンド配向からスプレイ配向に逆転移してしまう。OCBモードの液晶表示パネルでは、この逆転移を防止するために黒挿入駆動の方式がとられている。黒挿入駆動では、逆転移防止電圧および映像信号に対応した表示電圧がフレーム周期で交互に駆動電圧として液晶層に印加され、ベンド配向を維持する。OCBモードの液晶表示パネルはノーマリホワイトモードの表示パネルであり、逆転移防止電圧が黒表示電圧に相当するため、黒挿入駆動と呼ばれる。また、表示電圧および逆転移防止電圧の合計印加期間に対する逆転移防止電圧の印加期間の割合が黒挿入率と呼ばれる。   In addition, the alignment state of the liquid crystal molecules reversely transitions from the bend alignment to the splay alignment again when a voltage application state below the level at which the splay alignment energy and the bend alignment energy antagonize or when no voltage is applied for a long period of time. . In the OCB mode liquid crystal display panel, a black insertion drive system is employed to prevent this reverse transition. In the black insertion drive, the reverse transition prevention voltage and the display voltage corresponding to the video signal are alternately applied to the liquid crystal layer as the drive voltage in the frame period to maintain the bend alignment. The OCB mode liquid crystal display panel is a normally white mode display panel, and the reverse transition prevention voltage corresponds to the black display voltage. Further, the ratio of the application period of the reverse transition prevention voltage to the total application period of the display voltage and the reverse transition prevention voltage is called a black insertion rate.

液晶表示パネルの製造では、図5Aに示すアレイ基板1および対向基板2を別々に形成した後、ラビング処理がアレイ基板1側の配向膜および対向基板2側の配向膜に対して行われ、さらにアレイ基板1および対向基板2がシール樹脂層3を介して貼り合わされる。シール樹脂層3は注入口4を残して液晶注入空間を取り囲むように塗布され、注入口4はドライバ用回路素子が配置されるアレイ基板1の第1辺に対向する第2辺の近傍に設けられる。各配向膜のラビング処理はドライバ用回路素子を静電破壊しないように第2辺から第1辺に向かう同一方向において行われる。図5Aにおいて、RD1はアレイ基板1側の配向膜のラビング方向を表し、RD2は対向基板2側の配向膜のラビング方向を表す。液晶材料は注入口4から液晶注入空間に液晶層LQとして充填され、さらに注入口4が封止材5により封止される。   In the manufacture of the liquid crystal display panel, after the array substrate 1 and the counter substrate 2 shown in FIG. 5A are separately formed, a rubbing process is performed on the alignment film on the array substrate 1 side and the alignment film on the counter substrate 2 side. The array substrate 1 and the counter substrate 2 are bonded to each other through the seal resin layer 3. The sealing resin layer 3 is applied so as to surround the liquid crystal injection space, leaving the injection port 4, and the injection port 4 is provided in the vicinity of the second side facing the first side of the array substrate 1 on which the driver circuit elements are arranged. It is done. The rubbing process of each alignment film is performed in the same direction from the second side to the first side so as not to electrostatically damage the driver circuit element. In FIG. 5A, RD1 represents the rubbing direction of the alignment film on the array substrate 1 side, and RD2 represents the rubbing direction of the alignment film on the counter substrate 2 side. The liquid crystal material is filled from the inlet 4 into the liquid crystal injection space as the liquid crystal layer LQ, and the inlet 4 is further sealed with the sealing material 5.

上述の製造工程では、不純物イオンが液晶層LQに混入することは避けられない。具体的には、封止材5が最も多く不純物イオンを液晶層LQに放出する。この不純物イオンは液晶の絶縁抵抗を低下させて電圧保持率の低下による表示特性の劣化をもたらすことになる。また、駆動電圧の印加時に不純物イオンが液晶層内で移動し、不純物イオンの分布が不均一になると、表示むら等の表示不良が発生する。そのような不純物イオン分布の不均一化を防止するために、例えば基板上にイオントラップ電極を設けて高電位パルスを一方向に並ぶ複数の電極に順次印加する技術が提案されている(特許文献1参照)。しかし、この技術をOCBモードの液晶表示パネルで生じる問題を解消するために適用することは難しい。
特開平9−54325号公報
In the above manufacturing process, it is inevitable that impurity ions are mixed into the liquid crystal layer LQ. Specifically, the sealing material 5 releases the most impurity ions to the liquid crystal layer LQ. The impurity ions lower the insulation resistance of the liquid crystal and cause display characteristics to deteriorate due to a decrease in voltage holding ratio. Further, when the impurity ions move in the liquid crystal layer when the driving voltage is applied and the distribution of the impurity ions becomes nonuniform, display defects such as display unevenness occur. In order to prevent such non-uniform distribution of impurity ions, for example, a technique has been proposed in which an ion trap electrode is provided on a substrate and a high potential pulse is sequentially applied to a plurality of electrodes arranged in one direction (Patent Literature). 1). However, it is difficult to apply this technique in order to solve the problems caused in the OCB mode liquid crystal display panel.
JP-A-9-54325

OCBモードの液晶表示パネルでは、液晶分子が表示動作のために液晶層LQ内でベンド配向される。液晶層LQに低い電圧が印加された白表示状態と、液晶層LQに高い電圧が印加された黒表示状態の間では、液晶分子のオリエンテーション角が大きく変化する。オリエンテーション角の変化は液晶分子の変位を伴うので、液晶層LQ内でこの変位の方向に液晶分子の流れが発生する。この流れの方向は、OCBモードの液晶表示パネルで液晶分子の配向させる配向膜のラビング方向と一致する。不純物イオンが図5Aに示されるラビング方向RD1、RD2に移動すると、注入口4付近における濃度の高い不純物イオンDFが、図5Bに示すように液晶層LQ中に拡散し、さらに黒挿入駆動を継続した結果として、部分的な電荷保持力の低下による表示むらが発生する。これは、例えば図5Cに示す評価パターンの画像を黒挿入駆動をしながら表示させる動作を継続的に行い、この後全体が黒であるパターンの画像を表示させることにより検証できる。この場合、全体が黒にならずに、図5Dに示すようなグレーの筋が部分的な焼きつきとして観察される。不純物イオンは黒挿入駆動を行う間に図5Cに示す白表示領域から黒表示領域に流れ込んで濃縮される。グレーの筋は濃縮された不純物イオンによる電荷保持力の低下、すなわち印加電圧の損失によって発生する。   In the OCB mode liquid crystal display panel, liquid crystal molecules are bend-aligned in the liquid crystal layer LQ for display operation. The orientation angle of liquid crystal molecules changes greatly between a white display state in which a low voltage is applied to the liquid crystal layer LQ and a black display state in which a high voltage is applied to the liquid crystal layer LQ. Since the change in the orientation angle is accompanied by the displacement of the liquid crystal molecules, the liquid crystal molecules flow in the direction of the displacement in the liquid crystal layer LQ. The flow direction coincides with the rubbing direction of the alignment film that aligns the liquid crystal molecules in the OCB mode liquid crystal display panel. When the impurity ions move in the rubbing directions RD1 and RD2 shown in FIG. 5A, the impurity ions DF having a high concentration in the vicinity of the injection port 4 diffuse into the liquid crystal layer LQ as shown in FIG. As a result, display unevenness due to a partial decrease in charge retention occurs. This can be verified, for example, by continuously performing an operation of displaying the image of the evaluation pattern shown in FIG. 5C while performing black insertion driving, and thereafter displaying an image of a pattern that is entirely black. In this case, the whole is not black, but gray stripes as shown in FIG. 5D are observed as partial burn-in. Impurity ions flow from the white display area shown in FIG. 5C into the black display area and are concentrated during the black insertion drive. Gray streaks are generated by a decrease in charge retention due to concentrated impurity ions, that is, a loss of applied voltage.

OCBモードの液晶表示パネルで生じる焼きつきの問題を上述の文献のように高電位パルスを印加するだけで解消することは困難である。   It is difficult to solve the image sticking problem that occurs in the OCB mode liquid crystal display panel only by applying a high potential pulse as in the above-mentioned document.

本発明は、表示動作において黒挿入駆動を行ったときに不純物イオンに起因して発生する表示むらを抑制できるOCBモードの液晶表示パネルおよびその製造方法を提供することを目的とする。   An object of the present invention is to provide an OCB mode liquid crystal display panel that can suppress display unevenness caused by impurity ions when black insertion driving is performed in a display operation, and a method of manufacturing the same.

本発明によれば、一対の電極基板、一対の電極基板間に挟持され液晶分子の配向状態が表示領域の内側でこれら電極基板から印加される駆動電圧により制御される液晶層、この液晶層に隣接して一対の電極基板に配置されラビング方向が互いに平行な一対の配向膜を表示パネルとして一体的に形成するステップと、液晶分子の配向状態がベンド配向からスプレイ配向へ逆転移するのを防止する黒挿入駆動用の黒挿入率とは独立に設定される黒挿入率で周期的に変化する駆動電圧を液晶層に印加してラビング方向に沿った液晶分子のフローを発生させる動作を所定期間に渡って継続させることにより液晶層に含まれる不純物イオンを表示領域の外側に移動させるエージング処理を行うステップとを備えるOCBモードの液晶表示パネルの製造方法が提供される。   According to the present invention, a pair of electrode substrates, a liquid crystal layer sandwiched between the pair of electrode substrates and in which the alignment state of liquid crystal molecules is controlled by a driving voltage applied from these electrode substrates inside the display region, A step of integrally forming a pair of alignment films that are arranged adjacent to each other on a pair of electrode substrates and whose rubbing directions are parallel to each other as a display panel, and preventing the reverse transition of the alignment state of liquid crystal molecules from bend alignment to splay alignment The operation of generating a flow of liquid crystal molecules along the rubbing direction by applying a drive voltage that periodically changes at a black insertion rate that is set independently of the black insertion rate for black insertion driving to the liquid crystal layer. And an aging process for moving impurity ions contained in the liquid crystal layer to the outside of the display region by continuing over a period of time, and a method of manufacturing an OCB mode liquid crystal display panel There is provided.

これらOCBモードの液晶表示パネルおよびその製造方法では、製造過程のエージング処理の結果として表示領域内に位置する液晶層に含まれる不純物イオン濃度が表示領域外に位置する液晶層に含まれる不純物イオン濃度よりも低く設定されることで、表示動作において黒挿入駆動を行ったときに表示領域内において濃縮される不純物イオンを低減し、この濃縮不純物イオンに起因した表示むらを抑制することが可能である。   In these OCB mode liquid crystal display panels and manufacturing methods thereof, as a result of the aging process in the manufacturing process, the impurity ion concentration contained in the liquid crystal layer located in the display region is the impurity ion concentration contained in the liquid crystal layer located outside the display region. It is possible to reduce the impurity ions concentrated in the display region when black insertion driving is performed in the display operation, and to suppress display unevenness due to the concentrated impurity ions. .

以下、本発明の一実施形態に係るOCBモードの液晶表示パネルLCDについて図面を参照して説明する。図1は液晶表示パネルLCDの平面構造を示し、図2は液晶表示パネルLCDの回路構造を示し、図3A〜図3Cは液晶表示パネルLCDの断面構造を示す。図1に示すように、液晶表示パネルLCDはアレイ基板1、対向基板2、およびこれら基板1,2間に保持される液晶層LQを備える。アレイ基板1および対向基板2は一対の電極基板であり、これら基板1,2間の間隙において注入口4を残して液晶注入空間を取り囲むように塗布したシール樹脂層3を介して貼り合わされている。液晶層LQは例えばネマティック液晶材料を注入口4から液晶注入空間に充填し、注入口4を封止材5により封止することにより得られる。   Hereinafter, an OCB mode liquid crystal display panel LCD according to an embodiment of the present invention will be described with reference to the drawings. 1 shows a planar structure of a liquid crystal display panel LCD, FIG. 2 shows a circuit structure of the liquid crystal display panel LCD, and FIGS. 3A to 3C show cross-sectional structures of the liquid crystal display panel LCD. As shown in FIG. 1, the liquid crystal display panel LCD includes an array substrate 1, a counter substrate 2, and a liquid crystal layer LQ held between the substrates 1 and 2. The array substrate 1 and the counter substrate 2 are a pair of electrode substrates, and are bonded together via a seal resin layer 3 applied so as to surround the liquid crystal injection space leaving the injection port 4 in the gap between the substrates 1 and 2. . The liquid crystal layer LQ is obtained, for example, by filling a liquid crystal injection space with a nematic liquid crystal material from the injection port 4 and sealing the injection port 4 with a sealing material 5.

液晶表示パネルLCDでは、表示画面が図2に示す複数の画素11により構成される。アレイ基板1は表示画面に対応した表示領域10内においてマトリクス状に配置される複数の画素電極23、これら画素電極23の行に沿って配置される複数の走査電極12、およびこれら画素電極23の列に沿って配置される複数のデータ信号電極13、複数の走査電極12および複数のデータ信号電極13の交差位置近傍にスイッチング素子として配置される複数の薄膜トランジスタ(TFT)17、一端において複数の画素電極23にそれぞれ接続される補助容量20、複数の走査電極12に接続される走査回路14および複数のデータ信号電極13に接続されるデータ信号回路15を備える。各走査電極12は対応行の薄膜トランジスタ17のゲートに接続され、各データ信号電極13は対応列の薄膜トランジスタ17のドレインに接続される。各画素電極23は対応薄膜トランジスタ17のソースに接続される。複数の補助容量20は他端において共通配線16に接続される。ここでは、各薄膜トランジスタ17がnチャネルMOSトランジスタとして形成されている。対向基板2は複数の画素電極23に対向する対向電極27を備える。各画素11は画素電極23、対向電極27、およびこれら電極23,27間に配置された液晶層LQの一部を含み、画素電極23および対向電極27間の電位差に対応した駆動電圧を保持する液晶容量を構成する。補助容量20はこの駆動電圧を安定に保持するために液晶容量に対して並列的に設けられている。   In the liquid crystal display panel LCD, the display screen includes a plurality of pixels 11 shown in FIG. The array substrate 1 includes a plurality of pixel electrodes 23 arranged in a matrix in a display area 10 corresponding to a display screen, a plurality of scanning electrodes 12 arranged along a row of the pixel electrodes 23, and the pixel electrodes 23. A plurality of thin film transistors (TFTs) 17 arranged as switching elements in the vicinity of intersections of the plurality of data signal electrodes 13, the plurality of scanning electrodes 12, and the plurality of data signal electrodes 13 arranged along the column, and a plurality of pixels at one end A storage capacitor 20 connected to each of the electrodes 23, a scanning circuit 14 connected to the plurality of scanning electrodes 12, and a data signal circuit 15 connected to the plurality of data signal electrodes 13 are provided. Each scanning electrode 12 is connected to the gate of the thin film transistor 17 in the corresponding row, and each data signal electrode 13 is connected to the drain of the thin film transistor 17 in the corresponding column. Each pixel electrode 23 is connected to the source of the corresponding thin film transistor 17. The plurality of auxiliary capacitors 20 are connected to the common wiring 16 at the other end. Here, each thin film transistor 17 is formed as an n-channel MOS transistor. The counter substrate 2 includes a counter electrode 27 that faces the plurality of pixel electrodes 23. Each pixel 11 includes a pixel electrode 23, a counter electrode 27, and a part of the liquid crystal layer LQ disposed between the electrodes 23 and 27, and holds a drive voltage corresponding to a potential difference between the pixel electrode 23 and the counter electrode 27. Configure the liquid crystal capacitance. The auxiliary capacitor 20 is provided in parallel with the liquid crystal capacitor in order to stably maintain the drive voltage.

走査回路14は図1および図2に示す走査方向7に沿って複数の走査電極12に順次1水平走査期間ずつ走査信号を出力し、データ信号回路15は各走査電極12が走査信号により駆動される間において1行分の映像信号を画素電圧に変換してこれら画素電圧を複数のデータ信号電極13に出力する。これら画素電圧は走査信号によって導通した1行分の薄膜トランジスタ17を介して対応行の画素電極23に印加される。この画素電圧は対向電極27に設定されるコモン電圧を基準として画素電極23に印加される電圧であり、例えば1フレーム期間および1水平走査期間毎にコモン電圧に対して極性反転される。各画素11の透過率は画素電極23および対向電極27間の駆動電圧に対応して制御される。   The scanning circuit 14 sequentially outputs scanning signals for each horizontal scanning period to the plurality of scanning electrodes 12 along the scanning direction 7 shown in FIGS. 1 and 2, and the data signal circuit 15 drives each scanning electrode 12 by the scanning signal. During this period, the video signals for one row are converted into pixel voltages, and these pixel voltages are output to the plurality of data signal electrodes 13. These pixel voltages are applied to the pixel electrodes 23 in the corresponding rows through the thin film transistors 17 for one row that are turned on by the scanning signal. This pixel voltage is a voltage applied to the pixel electrode 23 with reference to the common voltage set for the counter electrode 27. For example, the polarity of the pixel voltage is inverted with respect to the common voltage every one frame period and one horizontal scanning period. The transmittance of each pixel 11 is controlled corresponding to the driving voltage between the pixel electrode 23 and the counter electrode 27.

図3Aに示すように、アレイ基板1では、画素電極23がガラス基板等の透明絶縁基板22上に形成され、配向膜24により覆われる。対向基板2では、対向電極27がガラス基板等の透明絶縁基板25を覆うカラーフィルタ層26上に形成され、配向膜28により覆われる。アレイ基板2および対向基板2は配向膜24,28が液晶層LQに隣接するようにして貼り合わされている。液晶表示パネルLCDはさらに一対の光学補償用位相差板30、一対の偏光板31、および光源用のバックライト32を備える。一対の位相差板30は液晶層LQとは反対側において透明絶縁基板22,25に貼り付けられ、一対の偏光板31はこれら一対の位相差板30に貼り付けられる。光源用のバックライト32はアレイ基板1側の偏光板31に隣接して配置される。   As shown in FIG. 3A, in the array substrate 1, the pixel electrode 23 is formed on a transparent insulating substrate 22 such as a glass substrate and covered with an alignment film 24. In the counter substrate 2, the counter electrode 27 is formed on the color filter layer 26 that covers the transparent insulating substrate 25 such as a glass substrate, and is covered with an alignment film 28. The array substrate 2 and the counter substrate 2 are bonded so that the alignment films 24 and 28 are adjacent to the liquid crystal layer LQ. The liquid crystal display panel LCD further includes a pair of optical compensation phase difference plates 30, a pair of polarizing plates 31, and a light source backlight 32. The pair of retardation plates 30 are attached to the transparent insulating substrates 22 and 25 on the side opposite to the liquid crystal layer LQ, and the pair of polarizing plates 31 are attached to the pair of retardation plates 30. The light source backlight 32 is disposed adjacent to the polarizing plate 31 on the array substrate 1 side.

この液晶表示パネルLCDでは、配向膜24と配向膜28が互いに平行な方向にラビング処理される。図1において、RD1は配向膜24のラビング方向を表し、RD2は配向膜28のラビング方向を表す。これにより、液晶層LQの液晶分子は初期状態として図3Aに示すようにスプレイ配向する。この初期状態で、配向膜24、28表面付近の液晶層29の液晶分子は、配向膜24、28の表面に対して高いプレチルト角(5°〜12°)を持つ。   In this liquid crystal display panel LCD, the alignment film 24 and the alignment film 28 are rubbed in directions parallel to each other. In FIG. 1, RD 1 represents the rubbing direction of the alignment film 24, and RD 2 represents the rubbing direction of the alignment film 28. As a result, the liquid crystal molecules of the liquid crystal layer LQ are splay aligned as shown in FIG. 3A as an initial state. In this initial state, the liquid crystal molecules in the liquid crystal layer 29 near the surfaces of the alignment films 24 and 28 have a high pretilt angle (5 ° to 12 °) with respect to the surfaces of the alignment films 24 and 28.

上述のラビング処理は例えば図4に示すように行われる。このラビング処理では、他の液晶表示モードの場合と同様に、配向膜材料が配向膜24、28として塗布されたアレイ基板1および対向基板2が用意される。アレイ基板1および対向基板2の各々は、長辺がラビングローラ33の軸に平行する向きでステージに搭載され、このステージと一緒にラビングローラ33を横切って矢印Xの向きに移動する。ラビングローラ33には、ラビング布34が巻き付けられている。ラビング布34は配向膜28に接触した状態でラビングローラ33と共に回転する。これにより、アレイ基板1および対向基板2の各々はラビングローラ33の回転方向、すなわちラビングローラ33の回転軸に対して直交する矢印Yの向きにラビングされる。   The above rubbing process is performed as shown in FIG. 4, for example. In this rubbing process, as in the other liquid crystal display modes, the array substrate 1 and the counter substrate 2 coated with the alignment film material as the alignment films 24 and 28 are prepared. Each of the array substrate 1 and the counter substrate 2 is mounted on the stage with the long side parallel to the axis of the rubbing roller 33, and moves in the direction of arrow X across the rubbing roller 33 together with the stage. A rubbing cloth 34 is wound around the rubbing roller 33. The rubbing cloth 34 rotates together with the rubbing roller 33 while being in contact with the alignment film 28. Thereby, each of the array substrate 1 and the counter substrate 2 is rubbed in the rotation direction of the rubbing roller 33, that is, in the direction of the arrow Y orthogonal to the rotation axis of the rubbing roller 33.

この液晶表示パネルLCDでは、走査回路14およびデータ信号回路15が電源投入に伴って全ての画素11に表示電圧とは異なる転移電圧を駆動電圧として印加し、液晶分子の配向状態をスプレイ配向から図3Bおよび図3Cに示すベンド配向に転移させる初期化を行うように構成されている。図3Bは白表示電圧の印加時に得られるベンド配向を示し、図3Cは黒表示電圧の印加時に得られるベンド配向を示す。黒挿入駆動を採用する場合の白表示電圧はゼロまたはゼロに近い小さな値であり、バックライト32光を高い透過率で透過する高輝度状態に画素11を設定する。また、黒挿入駆動を採用しない場合の白表示電圧は、ベンド配向している液晶分子がスプレイ配向に戻ることのない範囲の低電圧(例えば1乃至2ボルト前後)に設定される。一方黒表示電圧は白表示電圧よりも大きな値であり、バックライト32光を低い透過率で透過する低輝度状態に画素11を設定する。各画素11の輝度は画像を表示するためにこれら白表示の輝度および黒表示の輝度の範囲で変化する。   In this liquid crystal display panel LCD, the scanning circuit 14 and the data signal circuit 15 apply a transition voltage different from the display voltage to all the pixels 11 as a drive voltage when the power is turned on, and the alignment state of the liquid crystal molecules is illustrated from the splay alignment. It is configured to perform initialization for transition to the bend orientation shown in 3B and FIG. 3C. FIG. 3B shows the bend orientation obtained when the white display voltage is applied, and FIG. 3C shows the bend orientation obtained when the black display voltage is applied. When the black insertion drive is employed, the white display voltage is zero or a small value close to zero, and the pixel 11 is set to a high luminance state that transmits the backlight 32 light with high transmittance. Further, the white display voltage when the black insertion drive is not employed is set to a low voltage (for example, around 1 to 2 volts) in a range in which the bend-aligned liquid crystal molecules do not return to the splay alignment. On the other hand, the black display voltage is larger than the white display voltage, and the pixel 11 is set in a low luminance state that transmits the backlight 32 light with a low transmittance. The luminance of each pixel 11 varies in the range of the luminance for white display and the luminance for black display in order to display an image.

走査回路14およびデータ信号回路15はさらに液晶分子の配向状態がベンド配向からスプレイ配向へ逆転移することを防止するために初期化後の表示動作において例えば1フレーム期間毎に所定の黒挿入率で黒表示電圧に相当する逆転移防止電圧を走査方向7において行単位で順次全画素11(液晶層LQ)に印加する黒挿入駆動を行うように構成されている。   The scanning circuit 14 and the data signal circuit 15 further have a predetermined black insertion rate, for example, every frame period in the display operation after initialization in order to prevent the orientation state of the liquid crystal molecules from reversely transitioning from the bend orientation to the splay orientation. Black insertion driving is performed in which a reverse transition prevention voltage corresponding to the black display voltage is sequentially applied to all the pixels 11 (liquid crystal layer LQ) in the scanning direction 7 in units of rows.

液晶表示パネルLCDの製造では、上述のようなアレイ基板1、対向基板2、液晶層LQ、一対の配向膜24,28等を表示パネルとして一体的に形成する形成処理を行った後、白表示電圧および黒表示電圧を各フレーム期間において交互に液晶層LQに印加してラビング方向に沿った液晶分子のフローを発生させる動作を所定期間に渡って継続させる
ことによりラビング方向に沿って液晶層LQに含まれる不純物イオンを表示領域10の外側に移動させるエージング処理が行われる。エージング処理用の黒表示電圧および黒挿入率は液晶分子の配向状態がベンド配向からスプレイ配向に逆転移することを防止する黒挿入駆動用の黒表示電圧および黒挿入率とは独立に設定される。このエージング処理の結果、表示領域10内に位置する液晶層LQに含まれる不純物イオン濃度は表示領域10外に位置する液晶層LQに含まれる不純物イオン濃度の1/2から1/5程度の低い値に設定される。
In the manufacture of the liquid crystal display panel LCD, after performing the forming process for integrally forming the array substrate 1, the counter substrate 2, the liquid crystal layer LQ, the pair of alignment films 24 and 28, etc. as a display panel as described above, a white display is performed. A voltage and a black display voltage are alternately applied to the liquid crystal layer LQ in each frame period, and the operation of generating a flow of liquid crystal molecules along the rubbing direction is continued for a predetermined period, whereby the liquid crystal layer LQ is aligned along the rubbing direction. An aging process for moving the impurity ions contained in the outside of the display region 10 is performed. The black display voltage and black insertion rate for aging treatment are set independently of the black display voltage and black insertion rate for driving black insertion, which prevents the orientation state of liquid crystal molecules from reverse transition from bend alignment to splay alignment. . As a result of this aging treatment, the impurity ion concentration contained in the liquid crystal layer LQ located in the display region 10 is as low as about 1/2 to 1/5 of the impurity ion concentration contained in the liquid crystal layer LQ located outside the display region 10. Set to a value.

図1に示すように、ラビング方向RD1,RD2が表示パネルLCDの画面最上部から最下部へ向かう走査方向7に一致する場合、不純物イオンのドリフトが白表示電圧および黒表示電圧に対応した周期的な駆動電圧の変化によって各行の画素11ついて下向きに発生し、さらに順次走査される後続行の画素11でも発生する。これにより、不純物イオンが矢印8の向きに連続的に表示領域10の下端まで移動し、全体として効率的に表示領域10の外側に排出される。従って、このエージング処理を行うことにより、液晶表示パネルに画像を表示する際に表示領域10内において黒挿入駆動のために不均一に濃縮される不純物イオンのに起因する表示むらを緩和できる。   As shown in FIG. 1, when the rubbing directions RD1 and RD2 coincide with the scanning direction 7 from the top to the bottom of the screen of the display panel LCD, the drift of the impurity ions is periodic corresponding to the white display voltage and the black display voltage. Due to the change in the driving voltage, the pixel 11 of each row is generated downward, and further occurs in the subsequent pixels 11 that are sequentially scanned. Thereby, the impurity ions continuously move to the lower end of the display area 10 in the direction of the arrow 8 and are efficiently discharged outside the display area 10 as a whole. Therefore, by performing this aging process, display unevenness due to impurity ions that are unevenly concentrated due to black insertion driving in the display region 10 when an image is displayed on the liquid crystal display panel can be reduced.

尚、上述のようにラビング方向RD1,RD2と走査方向7とを上述のように一致させると、エージング処理における不純物イオンの移動を効果的に行うことが可能である。両者が互いに逆でなくても、エージング処理条件を適切に設定することにより、確実な不純物イオンの排出が可能である。例えば、エージング処理用の黒表示電圧は黒挿入駆動用の黒表示電圧(=5V)よりも若干大きい6Vに設定されている。このようにエージング処理電圧を、例えば5乃至6ボルトの設定とすることで大きなエージング処理効果を得ることができる。   If the rubbing directions RD1, RD2 and the scanning direction 7 are matched as described above as described above, it is possible to effectively move the impurity ions in the aging process. Even if the two are not opposite to each other, the impurity ions can be reliably discharged by appropriately setting the aging treatment conditions. For example, the black display voltage for aging processing is set to 6 V that is slightly larger than the black display voltage for black insertion drive (= 5 V). In this way, a large aging effect can be obtained by setting the aging voltage to, for example, 5 to 6 volts.

また、エージング処理用の黒挿入率、すなわち白表示電圧および黒表示電圧の合計印加期間(1フレーム期間)に対する黒表示電圧の印加期間の割合を大きくすると、不純物イオンの排出効率が向上した。しかし、エージング処理には50〜80%という黒挿入率の最適値が存在する。本実施形態では、70%の黒挿入率をエージング処理において採用して、良好な結果が得られた。   Further, when the black insertion rate for aging processing, that is, the ratio of the black display voltage application period to the total application period (one frame period) of the white display voltage and the black display voltage is increased, the impurity ion discharge efficiency is improved. However, the aging process has an optimum black insertion rate of 50 to 80%. In this embodiment, a black insertion rate of 70% was adopted in the aging process, and good results were obtained.

エージング処理温度は高いほど効果的に不純物イオンを排出できる。本実施形態では、エージング処理温度が常温よりも高い60℃に設定され、良好な結果が得られた。しかしながら、処理温度がNI温度を超えると、良好な結果を得ることができない。また、偏光板31はエージング処理温度を高くすることによってダメージを受けるため、70℃がエージング処理温度の上限である。不純物イオンの排出効果は40℃以上のエージング処理温度で得られることを確認した。   The higher the aging treatment temperature, the more effectively the impurity ions can be discharged. In the present embodiment, the aging treatment temperature was set to 60 ° C., which is higher than normal temperature, and good results were obtained. However, when the processing temperature exceeds the NI temperature, good results cannot be obtained. Further, since the polarizing plate 31 is damaged by increasing the aging treatment temperature, 70 ° C. is the upper limit of the aging treatment temperature. It was confirmed that the impurity ion discharge effect was obtained at an aging temperature of 40 ° C. or higher.

エージング処理時間は長いほど効果的に不純物イオンを排出できる。不純物イオンの排出効果はエージング処理を1時間以上に設定することにより得られるが、12時間を越えて設定すると飽和する。従って、エージング処理時間は1時間〜12時間の範囲に設定されることが適切である。ただし、不純物イオンの排出効果とエージング処理時間との関係を生産効率の観点で考慮すると、エージング処理時間を3時間〜5時間の範囲に設定することか妥当である。本実施形態では、エージング処理時間が3時間に設定され、良好な結果が得られた。   The longer the aging treatment time, the more effectively the impurity ions can be discharged. The impurity ion discharge effect can be obtained by setting the aging treatment to 1 hour or more, but it is saturated when it is set over 12 hours. Therefore, it is appropriate that the aging processing time is set in the range of 1 hour to 12 hours. However, considering the relationship between the impurity ion discharge effect and the aging treatment time from the viewpoint of production efficiency, it is appropriate to set the aging treatment time in the range of 3 to 5 hours. In this embodiment, the aging processing time is set to 3 hours, and good results are obtained.

さらに、ラビング方向の終端側に位置する表示領域10の一辺に上側または下側で隣接する外部領域にダミー電極を設け、このダミー電極に白表示電圧を常時印加することにより、表示領域10の終端部から実質的に離れた位置まで不純物イオンを移送する効果を得ることができる。   Further, a dummy electrode is provided in an external region adjacent to the upper side or the lower side of one side of the display region 10 positioned on the end side in the rubbing direction, and a white display voltage is constantly applied to the dummy electrode, thereby terminating the end of the display region 10. The effect of transferring impurity ions to a position substantially away from the portion can be obtained.

尚、本発明の課題の説明では、白と黒の境界に線焼き付きとして現れる表示むらの解消について述べたが、これに限らず、本発明を適用して同様の効果を得ることができる。例えば、ある場合には、熱拡散の効果により、黒領域に2mm程度侵入した箇所に表示むらが発生する場合がある。また、上述の例では、ラビング方向への流れ(フロー)について述べたが、逆方向へのフローでも不純物イオンがドリフトする例もあった。すなわち、イオンの移動度の違いによって、どちらのフローでドリフトするのかが決まる。いずれの場合であっても、上述のエージング処理により不純物イオンを排出すれば、表示むらを抑制することが可能である。   In the description of the problem of the present invention, the elimination of display unevenness that appears as line burn-in at the boundary between white and black has been described. However, the present invention is not limited to this, and the same effect can be obtained. For example, in some cases, due to the effect of thermal diffusion, display unevenness may occur at a location where the black area has entered about 2 mm. In the above example, the flow in the rubbing direction has been described. However, there is an example in which impurity ions drift even in the reverse direction. That is, depending on the difference in ion mobility, it is determined which flow drifts. In any case, if the impurity ions are discharged by the above-described aging treatment, display unevenness can be suppressed.

尚、上述の実施形態では、走査回路14およびデータ信号回路15が液晶表示パネルLCDのアレイ基板1に配置される複数の薄膜トランジスタを用いて構成されるが、これらは液晶表示パネルLCDの外部に配置される集積回路(IC)に置き換えられてもよい。   In the above-described embodiment, the scanning circuit 14 and the data signal circuit 15 are configured by using a plurality of thin film transistors arranged on the array substrate 1 of the liquid crystal display panel LCD, but these are arranged outside the liquid crystal display panel LCD. It may be replaced by an integrated circuit (IC).

また、本発明は黒挿入駆動をしないOCBモードの液晶表示パネルに適用してもよい。   Further, the present invention may be applied to an OCB mode liquid crystal display panel that does not perform black insertion driving.

この場合には、エージング処理で用いられる白表示電圧としてゼロ(V)にすると、ベンド配向からスプレイ配向に逆転移し易くなるため、この逆転移を防ぐために1〜2ボルト程度の低電圧に設定することが好ましい。 In this case, if the white display voltage used in the aging process is set to zero (V), it becomes easy to reversely transition from the bend alignment to the splay alignment. Therefore, in order to prevent the reverse transition, a low voltage of about 1 to 2 volts is set. It is preferable.

本発明の一実施形態に係るOCBモードの液晶表示パネルの平面構造を示す図である。It is a figure which shows the planar structure of the liquid crystal display panel of OCB mode which concerns on one Embodiment of this invention. 図1に示すOCBモードの液晶表示パネルの回路構造を示す図である。FIG. 2 is a diagram showing a circuit structure of the OCB mode liquid crystal display panel shown in FIG. 1. 図1に示すOCBモードの液晶表示パネルの断面構造および液晶分子配向を示す図である。It is a figure which shows the cross-sectional structure and liquid crystal molecular orientation of the liquid crystal display panel of OCB mode shown in FIG. 図1に示すOCBモードの液晶表示パネルの断面構造および液晶分子配向を示す図である。It is a figure which shows the cross-sectional structure and liquid crystal molecular orientation of the liquid crystal display panel of OCB mode shown in FIG. 図1に示すOCBモードの液晶表示パネルの断面構造および液晶分子配向を示す図である。It is a figure which shows the cross-sectional structure and liquid crystal molecular orientation of the liquid crystal display panel of OCB mode shown in FIG. 図3A〜図3Cに示す配向膜に対するラビング処理を示す図である。It is a figure which shows the rubbing process with respect to the alignment film shown to FIG. 3A-FIG. 3C. OCBモードの液晶表示パネルにおいて発生する問題について説明するための平面図である。It is a top view for demonstrating the problem which generate | occur | produces in the liquid crystal display panel of OCB mode. OCBモードの液晶表示パネルにおいて発生する問題について説明するための平面図である。It is a top view for demonstrating the problem which generate | occur | produces in the liquid crystal display panel of OCB mode. OCBモードの液晶表示パネルにおいて発生する問題について説明するための平面図である。It is a top view for demonstrating the problem which generate | occur | produces in the liquid crystal display panel of OCB mode. OCBモードの液晶表示パネルにおいて発生する問題について説明するための平面図である。It is a top view for demonstrating the problem which generate | occur | produces in the liquid crystal display panel of OCB mode.

符号の説明Explanation of symbols

1…アレイ基板、2…対向基板、3…シール樹脂層、4…注入口、5…封止材、RD1,RD2…ラビング方向、7…走査方向、10…表示領域、11…画素、12…走査電極、13…データ信号電極、14…走査回路、15…データ信号回路、16…共通配線、17…薄膜トランジスタ、23…画素電極、24,28…配向膜、26…カラーフィルタ層、27…対向電極、LQ…液晶層、LCD…液晶表示パネル。   DESCRIPTION OF SYMBOLS 1 ... Array substrate, 2 ... Counter substrate, 3 ... Sealing resin layer, 4 ... Injection port, 5 ... Sealing material, RD1, RD2 ... Rubbing direction, 7 ... Scanning direction, 10 ... Display area, 11 ... Pixel, 12 ... Scan electrode, 13 ... Data signal electrode, 14 ... Scan circuit, 15 ... Data signal circuit, 16 ... Common wiring, 17 ... Thin film transistor, 23 ... Pixel electrode, 24, 28 ... Alignment film, 26 ... Color filter layer, 27 ... Opposite Electrode, LQ ... liquid crystal layer, LCD ... liquid crystal display panel.

Claims (7)

一対の電極基板、一対の電極基板間に挟持され液晶分子の配向状態が表示領域においてこれら電極基板から印加される駆動電圧により制御される液晶層、この液晶層に隣接して一対の電極基板に配置されラビング方向が互いに平行な一対の配向膜を表示パネルとして一体的に形成するステップと、
液晶分子の配向状態がベンド配向からスプレイ配向へ逆転移するのを防止する黒挿入駆動用の黒挿入率とは独立に設定される黒挿入率で周期的に変化する駆動電圧を液晶層に印加してラビング方向に沿った液晶分子のフローを発生させる動作を所定期間に渡って継続させることにより液晶層に含まれる不純物イオンを表示領域の外側に移動させるエージング処理を行うステップと
を備えることを特徴とするOCBモードの液晶表示パネルの製造方法。
A pair of electrode substrates, a liquid crystal layer sandwiched between the pair of electrode substrates and in which the orientation state of liquid crystal molecules is controlled by a driving voltage applied from these electrode substrates in the display region, and a pair of electrode substrates adjacent to the liquid crystal layer A step of integrally forming a pair of alignment films that are arranged and whose rubbing directions are parallel to each other as a display panel;
Applying a drive voltage to the liquid crystal layer that periodically changes with the black insertion rate set independently of the black insertion rate for black insertion driving, which prevents the orientation state of the liquid crystal molecules from reverse transition from bend alignment to splay alignment And performing an aging process of moving the impurity ions contained in the liquid crystal layer to the outside of the display region by continuing the operation of generating the flow of liquid crystal molecules along the rubbing direction over a predetermined period. A method of manufacturing an OCB mode liquid crystal display panel, which is characterized.
前記エージング処理用の駆動電圧は各フレーム期間において交互に印加される略黒表示電圧および略白表示電圧であることを特徴とする請求項1に記載の製造方法。   2. The manufacturing method according to claim 1, wherein the drive voltage for the aging process is a substantially black display voltage and a substantially white display voltage applied alternately in each frame period. 前記エージング処理用の黒挿入率は黒挿入駆動用の黒挿入率を越える値であることを特徴とする請求項2に記載の製造方法。   The manufacturing method according to claim 2, wherein the black insertion rate for the aging process is a value that exceeds the black insertion rate for black insertion driving. 前記エージング処理用の黒挿入率は50%以上であることを特徴とする請求項3に記載の製造方法。   The manufacturing method according to claim 3, wherein the black insertion rate for the aging treatment is 50% or more. 前記エージング処理用の黒挿入率は50%〜80%であることを特徴とする請求項4に記載の製造方法。   The manufacturing method according to claim 4, wherein a black insertion rate for the aging treatment is 50% to 80%. 前記エージング処理用の黒表示電圧は前記黒挿入駆動用の黒表示電圧よりも大きく設定されることを特徴とする請求項2に記載の製造方法。   The manufacturing method according to claim 2, wherein the black display voltage for the aging process is set larger than the black display voltage for the black insertion drive. 前記エージング処理の処理温度は常温よりも高く設定されることを特徴とする請求項2に記載の製造方法。   The manufacturing method according to claim 2, wherein a processing temperature of the aging processing is set higher than normal temperature.
JP2005155640A 2004-05-28 2005-05-27 Manufacturing method of liquid crystal display panel Expired - Fee Related JP4861642B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005155640A JP4861642B2 (en) 2004-05-28 2005-05-27 Manufacturing method of liquid crystal display panel

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004159659 2004-05-28
JP2004159659 2004-05-28
JP2005155640A JP4861642B2 (en) 2004-05-28 2005-05-27 Manufacturing method of liquid crystal display panel

Publications (3)

Publication Number Publication Date
JP2006011423A JP2006011423A (en) 2006-01-12
JP2006011423A5 JP2006011423A5 (en) 2008-06-05
JP4861642B2 true JP4861642B2 (en) 2012-01-25

Family

ID=35778707

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005155640A Expired - Fee Related JP4861642B2 (en) 2004-05-28 2005-05-27 Manufacturing method of liquid crystal display panel

Country Status (1)

Country Link
JP (1) JP4861642B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5067930B2 (en) * 2007-06-22 2012-11-07 株式会社ジャパンディスプレイセントラル Liquid crystal display
JP2011053250A (en) * 2009-08-31 2011-03-17 Nippon Seiki Co Ltd Rubbing processing device, rubbing processing method, and method for manufacturing liquid crystal display element
JP7404987B2 (en) 2020-04-16 2023-12-26 セイコーエプソン株式会社 Display device driving method and display device

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0954325A (en) * 1995-08-16 1997-02-25 Matsushita Electric Ind Co Ltd Liquid crystal display element and its production
JP2003075801A (en) * 2001-09-06 2003-03-12 Matsushita Electric Ind Co Ltd Liquid crystal display device and driving method therefor
JP2003280012A (en) * 2002-03-26 2003-10-02 Matsushita Electric Ind Co Ltd Ocb type liquid crystal display device and method for driving the same
JP2003280005A (en) * 2002-03-26 2003-10-02 Matsushita Electric Ind Co Ltd Ocb type liquid crystal display device and method for driving the same
JP4686260B2 (en) * 2004-05-28 2011-05-25 東芝モバイルディスプレイ株式会社 Liquid crystal display panel and driving method thereof
JP4768317B2 (en) * 2004-05-28 2011-09-07 東芝モバイルディスプレイ株式会社 LCD panel

Also Published As

Publication number Publication date
JP2006011423A (en) 2006-01-12

Similar Documents

Publication Publication Date Title
US10510308B2 (en) Display device with each column of sub-pixel units being driven by two data lines and driving method for display device
CN101290438B (en) LCD device
KR20070054010A (en) Display apparatus
US7800570B2 (en) LCD device capable of controlling a viewing angle and method for driving the same
KR100733551B1 (en) Liquid crystal display panel and method for manufacturing the same
US20090033821A1 (en) Optically compensated bend mode liquid crystal display devices
KR100733522B1 (en) Liquid crystal display panel
JP4288511B2 (en) OCB mode liquid crystal display device and driving method thereof
US9964796B2 (en) Liquid crystal displays and the liquid crystal panels thereof
JP4163081B2 (en) Method for driving liquid crystal display device and liquid crystal display device
KR100732105B1 (en) Liquid crystal display panel and method for driving the same
JP4861642B2 (en) Manufacturing method of liquid crystal display panel
JP4686260B2 (en) Liquid crystal display panel and driving method thereof
JP4768317B2 (en) LCD panel
JP5035888B2 (en) Liquid crystal display device and driving method of liquid crystal display device
JP2006251161A (en) Liquid crystal display device
JPH05249502A (en) Antiferroelectric liquid crystal display element
JPH11194365A (en) Liquid crystal display element and liquid crystal display device
JP2007156013A (en) Liquid crystal display panel
JP5067930B2 (en) Liquid crystal display
KR20160125275A (en) Liquid crystal display device
JP2004077542A (en) Liquid crystal element, and method for driving and manufacturing the same
JPH0829806A (en) Liquid crystal display element and liquid crystal display device
JP2002116426A (en) Method of manufacturing liquid crystal element and method for driving the element
KR20110049264A (en) Driving method for ocb mode liquid crystal display device

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080421

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080421

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110317

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110510

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110701

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111011

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111107

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4861642

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141111

Year of fee payment: 3

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141111

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees