JP4724253B2 - データ記憶システムおよびキャッシュデータの一貫性保証方法 - Google Patents
データ記憶システムおよびキャッシュデータの一貫性保証方法 Download PDFInfo
- Publication number
- JP4724253B2 JP4724253B2 JP2010152288A JP2010152288A JP4724253B2 JP 4724253 B2 JP4724253 B2 JP 4724253B2 JP 2010152288 A JP2010152288 A JP 2010152288A JP 2010152288 A JP2010152288 A JP 2010152288A JP 4724253 B2 JP4724253 B2 JP 4724253B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- storage device
- control means
- trace
- cache
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
Description
Claims (12)
- 第1の記憶装置と、
第2の記憶装置と、
起動時における前記第1の記憶装置に対するデータアクセスを第1のデバイス制御手段によって実行し、起動後における前記第1の記憶装置に対するデータアクセスを第2のデバイス制御手段によって実行する制御装置と、
を具備し、
前記1のデバイス制御手段は、前記第1の記憶装置へのデータの書き込み要求を受けた場合、このデータの書き込み要求を示すトレース情報を前記第2の記憶装置に記録するトレース手段を有し、
前記第2のデバイス制御手段は、前記第1の記憶装置に対するデータの書き込み要求またはデータの読み出し要求を前記第1のデバイス制御手段から引き継いだ際、前記トレース情報に基づき、前記第1の記憶装置に対するデータの読み出し要求を受けて前記第1の記憶装置から読み出し対象のデータを読み出した際に前記第2の記憶装置にキャッシングした前記読み出し対象のデータを含むデータブロックであって、この引き継ぎ前に前記第1のデバイス制御手段によって実行された前記第1の記憶装置に対する書き込みに伴って更新されるべきデータを含む前記第2の記憶装置にキャッシングされたデータブロックを無効化するキャッシュ一貫性保証手段を有する、
データ記憶システム。 - 前記トレース手段は、前記トレース情報の有効/無効を示すフラグを含むトレースヘッダを前記第2の記憶装置へ記録し、前記第2の記憶装置上に記録すべき前記トレース情報の量が予め定められた値を越えた場合、前記トレースヘッダに含まれるフラグを無効に設定すると共に、それ以降の前記トレース情報の前記第2の記録装置への記録を停止し、
前記キャッシュ一貫性保証手段は、前記トレースヘッダに含まれるフラグが無効を示していた場合、前記第2の記憶装置にキャッシングされているデータブロックすべてを無効化する請求項1記載のデータ記憶システム。 - 前記第2の記憶装置は、ライトバック型のキャッシュメモリを備え、
前記キャッシュ一貫性保証手段は、前記第2のデバイス制御手段の起動時、前記第2の記憶装置にキャッシングされているデータブロックの無効化を終了した後、前記トレースヘッダに含まれるフラグを無効に設定して、前記キャッシュメモリ内のデータを記憶メディアに反映させるフラッシュ処理を前記第2の記憶装置に実行させ、前記第2のデバイス制御手段の終了時、前記トレースヘッダに含まれるフラグを有効に設定して、前記フラッシュ処理を前記第2の記憶装置に実行させる、
請求項1記載のデータ記憶システム。 - 前記トレース手段は、前記トレースヘッダに含まれるフラグが無効を示していた場合、前記トレース情報の前記第2の記録装置への記録を行わない請求項3記載のデータ記憶システム。
- 前記第1の記憶装置は、少なくとも1台以上のHDD(Hard Disk Drive)によって構成され、前記第2の記憶装置は、SSD(Solid State Drive)によって構成される請求項1記載のデータ記憶システム。
- 前記第2のデバイス制御手段は、前記第1の記憶装置へのデータの書き込み時、この書き込みに伴って更新されるべきデータが前記第2の記憶装置にキャッシングされていた際、データの更新が前記第1の記憶装置よりも前記第2の記憶装置の方が高速である場合、前記第2の記憶装置にキャッシングされている前記更新されるべきデータを含むデータブロックの更新を実行する書き込み制御手段をさらに具備する請求項1記載のデータ記憶システム。
- 前記第2のデバイス制御手段は、前記第1の記憶装置へのデータの書き込み時、この書き込みに伴って更新されるべきデータが前記第2の記憶装置にキャッシングされていた際、データの更新が前記第1の記憶装置よりも前記第2の記憶装置の方が低速である場合、前記第2の記憶装置にキャッシングされている前記更新されるべきデータを含むデータブロックの無効化を実行する書き込み制御手段をさらに具備する請求項1記載のデータ記憶システム。
- 起動時における第1の記憶装置に対するデータアクセスを第1のデバイス制御手段によって実行し、起動後における前記第1の記憶装置に対するデータアクセスを第2のデバイス制御手段によって実行する制御装置を具備するデータ記憶システムにおけるキャッシュデータの一貫性保証方法であって、
前記第1のデバイス制御手段が、前記第1の記憶装置へのデータの書き込み要求を受けた場合、このデータの書き込み要求を示すトレース情報を前記第2の記憶装置に記録し、
前記第2のデバイス制御手段が、前記第1の記憶装置に対するデータの書き込み要求またはデータの読み出し要求を前記第1のデバイス制御手段から引き継いだ際、前記トレース情報に基づき、前記第1の記憶装置に対するデータの読み出し要求を受けて前記第1の記憶装置から読み出し対象のデータを読み出した際に前記第2の記憶装置にキャッシングした前記読み出し対象のデータを含むデータブロックであって、この引き継ぎ前に前記第1のデバイス制御手段によって実行された前記第1の記憶装置に対する書き込みに伴って更新されるべきデータを含む前記第2の記憶装置にキャッシングされたデータブロックを無効化する、
キャッシュデータの一貫性保証方法。 - 前記1のデバイス制御手段は、前記トレース情報の有効/無効を示すフラグを含むトレースヘッダを前記第2の記憶装置へ記録し、前記第2の記憶装置上に記録すべき前記トレース情報の量が予め定められた値を越えた場合、前記トレースヘッダに含まれるフラグを無効に設定すると共に、それ以降の前記トレース情報の前記第2の記録装置への記録を停止し、
前記第2のデバイス制御手段は、前記トレースヘッダに含まれるフラグが無効を示していた場合、前記第2の記憶装置にキャッシングされているデータブロックすべてを無効化する、
請求項8記載のキャッシュデータの一貫性保証方法。 - 前記第2の記憶装置は、ライトバック型のキャッシュメモリを備え、
前記第2のデバイス制御手段は、前記第2のデバイス制御手段の起動時、前記第2の記憶装置にキャッシングされているデータブロックの無効化を終了した後、前記トレースヘッダに含まれるフラグを無効に設定して、前記キャッシュメモリ内のデータを記憶メディアに反映させるフラッシュ処理を前記第2の記憶装置に実行させ、前記第2のデバイス制御手段の終了時、前記トレースヘッダに含まれるフラグを有効に設定して、前記フラッシュ処理を前記第2の記憶装置に実行させる、
請求項9記載のキャッシュデータの一貫性保証方法。 - 前記第2のデバイス制御手段は、前記第1の記憶装置へのデータの書き込み時、この書き込みに伴って更新されるべきデータが前記第2の記憶装置にキャッシングされていた際、データの更新が前記第1の記憶装置よりも前記第2の記憶装置の方が高速である場合、前記第2の記憶装置にキャッシングされている前記更新されるべきデータを含むデータブロックの更新を実行する請求項8記載のキャッシュデータの一貫性保証方法。
- 前記第2のデバイス制御手段は、前記第1の記憶装置へのデータの書き込み時、この書き込みに伴って更新されるべきデータが前記第2の記憶装置にキャッシングされていた際、データの更新が前記第1の記憶装置よりも前記第2の記憶装置の方が低速である場合、前記第2の記憶装置にキャッシングされている前記更新されるべきデータを含むデータブロックの無効化を実行する請求項8記載のキャッシュデータの一貫性保証方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010152288A JP4724253B2 (ja) | 2010-07-02 | 2010-07-02 | データ記憶システムおよびキャッシュデータの一貫性保証方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010152288A JP4724253B2 (ja) | 2010-07-02 | 2010-07-02 | データ記憶システムおよびキャッシュデータの一貫性保証方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009097021 Division | 2009-04-13 | 2009-04-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010257481A JP2010257481A (ja) | 2010-11-11 |
JP4724253B2 true JP4724253B2 (ja) | 2011-07-13 |
Family
ID=43318244
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010152288A Expired - Fee Related JP4724253B2 (ja) | 2010-07-02 | 2010-07-02 | データ記憶システムおよびキャッシュデータの一貫性保証方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4724253B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5175953B2 (ja) | 2011-06-02 | 2013-04-03 | 株式会社東芝 | 情報処理装置およびキャッシュ制御方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01288940A (ja) * | 1988-05-16 | 1989-11-21 | Nec Corp | 論理アドレスキャッシュ制御方式 |
JPH0237446A (ja) * | 1988-07-27 | 1990-02-07 | Nec Corp | キャッシュ制御方式 |
JP2001331475A (ja) * | 2000-05-23 | 2001-11-30 | Nec Corp | ベクトル命令処理装置およびベクトル命令処理方法 |
-
2010
- 2010-07-02 JP JP2010152288A patent/JP4724253B2/ja not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01288940A (ja) * | 1988-05-16 | 1989-11-21 | Nec Corp | 論理アドレスキャッシュ制御方式 |
JPH0237446A (ja) * | 1988-07-27 | 1990-02-07 | Nec Corp | キャッシュ制御方式 |
JP2001331475A (ja) * | 2000-05-23 | 2001-11-30 | Nec Corp | ベクトル命令処理装置およびベクトル命令処理方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2010257481A (ja) | 2010-11-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5351046B2 (ja) | フラッシュメモリシステムの高速起動を容易にする方法およびシステム | |
JP5376983B2 (ja) | メモリシステム | |
US10073656B2 (en) | Systems and methods for storage virtualization | |
US8407418B2 (en) | Information processing apparatus and driver | |
US20190324859A1 (en) | Method and Apparatus for Restoring Data after Power Failure for An Open-Channel Solid State Drive | |
US20110276746A1 (en) | Caching storage adapter architecture | |
US10310980B2 (en) | Prefetch command optimization for tiered storage systems | |
US20130145094A1 (en) | Information Processing Apparatus and Driver | |
US20180150390A1 (en) | Data Storage Device and Operating Method Therefor | |
US20100235568A1 (en) | Storage device using non-volatile memory | |
US10430346B2 (en) | DDR storage adapter | |
US20140281333A1 (en) | Paging enablement for data storage | |
CN113243007A (zh) | 存储级存储器访问 | |
US8335901B2 (en) | Information processing apparatus and data restoration method | |
US9921913B2 (en) | Flushing host cache data before rebuilding degraded redundant virtual disk | |
JP2006099802A (ja) | 記憶制御装置およびキャッシュメモリの制御方法 | |
US8108605B2 (en) | Data storage system and cache data—consistency assurance method | |
JP4734432B2 (ja) | データ記憶システム | |
JP4724253B2 (ja) | データ記憶システムおよびキャッシュデータの一貫性保証方法 | |
CN107562639B (zh) | 擦除块读请求处理方法与装置 | |
US11900102B2 (en) | Data storage device firmware updates in composable infrastructure | |
US11494112B2 (en) | Storage device and accessing method for operation log thereof | |
CN107562654B (zh) | Io命令处理方法与装置 | |
KR102145358B1 (ko) | 변경된 운영체제 환경에서 디스크의 데이터 무결성을 보호하는 방법 및 프로그램을 기록한 컴퓨터로 읽을 수 있는 매체 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20101019 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A132 Effective date: 20101026 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101210 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110118 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110216 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110315 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110408 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140415 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140415 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |