JP4674443B2 - Flat display device - Google Patents

Flat display device Download PDF

Info

Publication number
JP4674443B2
JP4674443B2 JP2004116046A JP2004116046A JP4674443B2 JP 4674443 B2 JP4674443 B2 JP 4674443B2 JP 2004116046 A JP2004116046 A JP 2004116046A JP 2004116046 A JP2004116046 A JP 2004116046A JP 4674443 B2 JP4674443 B2 JP 4674443B2
Authority
JP
Japan
Prior art keywords
reference voltage
original reference
data
black level
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004116046A
Other languages
Japanese (ja)
Other versions
JP2005300866A (en
Inventor
正則 山口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2004116046A priority Critical patent/JP4674443B2/en
Publication of JP2005300866A publication Critical patent/JP2005300866A/en
Application granted granted Critical
Publication of JP4674443B2 publication Critical patent/JP4674443B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Description

本発明は、フラットディスプレイ装置に関し、例えば有機EL(Electro Luminescence)素子による表示装置に適用することができる。本発明は、黒レベル用及び白レベル用の原基準電圧設定データに応じてそれぞれ黒レベル用及び白レベル用の原基準電圧を生成し、この黒レベル用及び白レベル用の原基準電圧の抵抗分圧によりディジタルアナログ変換用の基準電圧を生成するようにして、これら黒レベル用及び白レベル用の原基準電圧設定データを補正データに応じて変調し、表示部における空間的、時間的な積分効果を利用してこれら原基準電圧設定データの分解能以下による分解能により黒レベル用及び白レベル用の原基準電圧を設定することにより、発光特性の製品ばらつき等に対応できるようにして、簡易な構成により精度良く色調整することができるようにする。   The present invention relates to a flat display device, and can be applied to, for example, a display device using an organic EL (Electro Luminescence) element. The present invention generates black level and white level original reference voltages according to black level and white level original reference voltage setting data, respectively, and resistances of the black level and white level original reference voltages. A reference voltage for digital-analog conversion is generated by voltage division, and the original reference voltage setting data for black level and white level is modulated according to the correction data, and spatial and temporal integration in the display unit is performed. By using the effect to set the original reference voltage for black level and white level with the resolution below the resolution of these original reference voltage setting data, it is possible to cope with product variations in light emission characteristics, etc., and simple configuration Therefore, the color can be adjusted with high accuracy.

従来、フラットディスプレイ装置の1つである液晶表示装置においては、例えば特開平10−333648号公報に開示されているように、ディジタルアナログ変換処理に供する基準電圧の設定によりガンマの特性を切り換えるようになされている。   Conventionally, in a liquid crystal display device which is one of flat display devices, as disclosed in, for example, Japanese Patent Laid-Open No. 10-333648, gamma characteristics are switched by setting a reference voltage used for digital-analog conversion processing. Has been made.

すなわち図8に示すように、液晶表示装置1においては、液晶セル、液晶セルのスイッチング素子、保持容量により各画素(P)3R、3G、3Bが形成され、これら各画素3R、3G、3Bをマトリックス状に配置して表示部2が形成される。液晶表示装置1においては、この表示部2の各画素3R、3G、3Bがそれぞれ信号線(列線)SIG及びゲート線(行線)Gを介して水平駆動回路4及び垂直駆動回路5に接続され、垂直駆動回路5により順次画素3R、3G、3Bを選択して水平駆動回路4からの駆動信号により各画素3R、3G、3Bの階調を設定し、これにより所望の画像を表示するようになされている。またそれぞれ赤色、緑色及び青色のカラーフィルタを設けてなる画素3R、3G、3Bを順次循環的に配置することにより、カラー画像を表示できるようになされている。   That is, as shown in FIG. 8, in the liquid crystal display device 1, each pixel (P) 3R, 3G, 3B is formed by the liquid crystal cell, the switching element of the liquid crystal cell, and the storage capacitor. The display unit 2 is formed in a matrix form. In the liquid crystal display device 1, each pixel 3R, 3G, 3B of the display unit 2 is connected to a horizontal drive circuit 4 and a vertical drive circuit 5 via a signal line (column line) SIG and a gate line (row line) G, respectively. The pixels 3R, 3G, and 3B are sequentially selected by the vertical drive circuit 5, and the gradation of each pixel 3R, 3G, and 3B is set by the drive signal from the horizontal drive circuit 4, thereby displaying a desired image. Has been made. A color image can be displayed by sequentially and sequentially arranging pixels 3R, 3G, and 3B provided with red, green, and blue color filters, respectively.

このため液晶表示装置1においては、装置本体6から表示に供する赤色、緑色、青色の画像データDR、DG、DBを同時並列的にコントローラ7に入力し、この画像データDR、DG、DBに同期したタイミング信号により垂直駆動回路5で表示部2のゲート線Gを駆動する。また水平駆動回路4による信号線SIGの駆動に対応するように、これら画像データDR、DG、DBを時分割多重化して1系統の画像データD1を生成し、この画像データD1により水平駆動回路4で信号線SIGを駆動する。   Therefore, in the liquid crystal display device 1, red, green, and blue image data DR, DG, and DB for display from the device body 6 are simultaneously input to the controller 7 and synchronized with the image data DR, DG, and DB. The vertical drive circuit 5 drives the gate line G of the display unit 2 in accordance with the timing signal. The image data DR, DG, and DB are time-division multiplexed to correspond to the driving of the signal line SIG by the horizontal drive circuit 4 to generate one system of image data D1, and the horizontal drive circuit 4 is generated from the image data D1. To drive the signal line SIG.

図9は、この水平駆動回路4及びコントローラ7を詳細に示すブロック図である。コントローラ7は、メモリ制御回路9の制御により装置本体6から出力される画像データDR、DG、DBをメモリ10に順次格納して出力することにより、水平駆動回路4による信号線SIGの駆動に対応するように、水平走査期間を単位にして、ライン単位で同一色に係る画像データが連続するように、これら画像データDR、DG、DBを時分割多重化して1系統により出力する。具体的に、この例では、赤色、緑色、青色の画素3R、3G、3Bについて、水平駆動回路4は、赤色の画素3R、緑色の画素3G、青色の画素3Bを順次ライン単位で駆動するようになされており、これによりコントローラ7は、図10(B)に示すように、赤色の画像データDR、緑色の画像データDG、青色の画像データDBをライン単位で順次循環的に繰り返すようにしてこの画像データD1を出力する。   FIG. 9 is a block diagram showing the horizontal drive circuit 4 and the controller 7 in detail. The controller 7 supports the driving of the signal line SIG by the horizontal drive circuit 4 by sequentially storing and outputting the image data DR, DG, DB output from the apparatus main body 6 to the memory 10 under the control of the memory control circuit 9. As described above, the image data DR, DG, and DB are time-division multiplexed and output by one system so that the image data relating to the same color is continuous in line units in units of horizontal scanning periods. Specifically, in this example, for the red, green, and blue pixels 3R, 3G, and 3B, the horizontal drive circuit 4 sequentially drives the red pixel 3R, the green pixel 3G, and the blue pixel 3B in line units. Thus, as shown in FIG. 10B, the controller 7 sequentially repeats the red image data DR, the green image data DG, and the blue image data DB in units of lines. This image data D1 is output.

またコントローラ7は、タイミングジェネレータ(TG)11によりこの画像データD1に同期した各種タイミング信号を生成して水平駆動回路4、垂直駆動回路5に出力する。なおここでこのタイミング信号にあっては、例えば画像データD1のクロックCK(図10(A))、この画像データD1における各色の画像データDR、DG、DBの開始及び終了のタイミングを示すスタートパルスST(図10(C))及びストローブパルス(図10(D))等である。   Further, the controller 7 generates various timing signals synchronized with the image data D1 by the timing generator (TG) 11 and outputs them to the horizontal drive circuit 4 and the vertical drive circuit 5. Here, in this timing signal, for example, the clock CK of the image data D1 (FIG. 10A), the start pulse indicating the start and end timing of the image data DR, DG, DB of each color in the image data D1. ST (FIG. 10C), strobe pulse (FIG. 10D), and the like.

またコントローラ7は、ディジタルアナログ変換処理に供する基準電圧の生成基準である原基準電圧VRT、VB〜VG、VRBを原基準電圧生成回路12で生成して水平駆動回路4に出力する。   In addition, the controller 7 generates the original reference voltages VRT, VB to VG, VRB, which are the generation references of the reference voltage used for the digital / analog conversion processing, by the original reference voltage generation circuit 12 and outputs the generated voltage to the horizontal drive circuit 4.

水平駆動回路4は、コントローラ7から出力される画像データD1をシフトレジスタ13に入力し、この画像データD1を表示部2の信号線の系統に順次振り分けて出力する。基準電圧生成回路14は、画像データD1の各階調に対応する電圧である基準電圧V1〜V64を、コントローラ7から入力される原基準電圧VRT、VB〜VG、VRBから生成して出力する。   The horizontal driving circuit 4 inputs the image data D1 output from the controller 7 to the shift register 13, and sequentially distributes and outputs the image data D1 to the signal line system of the display unit 2. The reference voltage generation circuit 14 generates reference voltages V1 to V64 corresponding to the gradations of the image data D1 from the original reference voltages VRT, VB to VG, and VRB input from the controller 7, and outputs them.

ディジタルアナログ変換回路(D/A)15A〜15Nは、それぞれシフトレジスタ13の出力データをディジタルアナログ変換処理し、これによりこの例では、隣接する3つの信号線SIGの駆動信号を時分割多重化してなる駆動信号を出力する。ディジタルアナログ変換回路15A〜15Nは、シフトレジスタ13の出力データに応じて基準電圧生成回路14で生成される基準電圧V1〜V64を選択して出力することにより、シフトレジスタ13から出力される画像データをディジタルアナログ変換処理する。   Each of the digital / analog conversion circuits (D / A) 15A to 15N performs digital / analog conversion processing on the output data of the shift register 13, and in this example, in this example, the drive signals of the adjacent three signal lines SIG are time-division multiplexed. A drive signal is output. The digital / analog conversion circuits 15A to 15N select and output the reference voltages V1 to V64 generated by the reference voltage generation circuit 14 according to the output data of the shift register 13, thereby outputting the image data output from the shift register 13. Is converted from digital to analog.

増幅回路16A〜16Nは、このディジタルアナログ変換回路15A〜15Nの出力信号をそれぞれ増幅して表示部2に出力し、表示部2においては、セレクタ17A〜17Nにより、この増幅回路16A〜16Nの出力信号をそれぞれ赤色、緑色、青色の画素3R、3G、3Bに係る信号線SIGに順次循環的に出力する。   The amplifier circuits 16A to 16N amplify the output signals of the digital / analog converter circuits 15A to 15N, respectively, and output the amplified signals to the display unit 2. In the display unit 2, the selectors 17A to 17N output the outputs of the amplifier circuits 16A to 16N. The signals are sequentially and cyclically output to the signal lines SIG related to the red, green, and blue pixels 3R, 3G, and 3B, respectively.

このようにして原基準電圧VRT、VB〜VG、VRBから生成した基準電圧V1〜V64を選択して各信号線SIGの駆動信号を生成するようにして、図11は、これら原基準電圧VRT、VB〜VG、VRBの生成に供する原基準電圧生成回路12、基準電圧V1〜V64の生成に供する基準電圧生成回路14の構成を示すブロック図である。   In this way, the reference voltages V1 to V64 generated from the original reference voltages VRT, VB to VG, and VRB are selected to generate the drive signals for the respective signal lines SIG. It is a block diagram which shows the structure of the reference | standard voltage generation circuit 12 used for the production | generation of VB-VG, VRB, and the reference voltage generation circuit 14 used for the production | generation of reference voltage V1-V64.

原基準電圧生成回路12は、所定個数の抵抗を直列接続した分圧回路21が設けられ、この分圧回路21により基準電圧生成用電圧VCOMを分圧して原基準電圧VRT、VB〜VG、VRBを生成する。これにより原基準電圧生成回路12は、抵抗分圧により原基準電圧VRT、VB〜VG、VRBを生成し、それぞれ増幅回路24A〜24Hを介して出力するようになされている。なお原基準電圧生成回路12は、液晶表示装置の場合、選択回路22、反転増幅回路23によりこの分圧回路21に印加する電圧を切り換えることができるように構成され、これによりライン反転又はフレーム反転に対応できるようになされている。これにより図10(F)は、ライン反転による場合の信号線SIGの電位を示すものである。   The original reference voltage generating circuit 12 is provided with a voltage dividing circuit 21 in which a predetermined number of resistors are connected in series, and the voltage dividing circuit 21 divides the reference voltage generating voltage VCOM to provide original reference voltages VRT, VB to VG, VRB. Is generated. As a result, the original reference voltage generation circuit 12 generates the original reference voltages VRT, VB to VG, and VRB by resistance voltage division and outputs them through the amplifier circuits 24A to 24H, respectively. In the case of a liquid crystal display device, the original reference voltage generation circuit 12 is configured so that the voltage applied to the voltage dividing circuit 21 can be switched by the selection circuit 22 and the inverting amplification circuit 23, whereby line inversion or frame inversion is performed. It is made to be able to cope with. Accordingly, FIG. 10F shows the potential of the signal line SIG in the case of line inversion.

これに対して基準電圧生成回路14は、抵抗値の等しい抵抗をそれぞれ所定個数だけ直列接続してなる分圧回路R1〜R7を、さらに直列接続して抵抗直列回路26が形成され、この抵抗直列回路26の一端、この抵抗直列回路26を構成する分圧回路R1〜R7の接続点、抵抗直列回路26の他端に、それぞれ増幅回路27A〜27Hを介して原基準電圧VRT、VB〜VG、VRBが入力される。これにより基準電圧生成回路14は、原基準電圧生成回路12で生成した原基準電圧VRT、VB〜VG、VRBによる各電位差を、この分圧回路R1〜R7でそれぞれさらに分圧して原基準電圧VRT、VRBの範囲で基準電圧V1〜V64を生成するようになされている。   On the other hand, the reference voltage generation circuit 14 forms a resistor series circuit 26 by further connecting in series the voltage dividing circuits R1 to R7 in which a predetermined number of resistors having the same resistance value are connected in series. One end of a circuit 26, connection points of voltage dividing circuits R1 to R7 constituting the resistor series circuit 26, and the other end of the resistor series circuit 26 are respectively supplied to original reference voltages VRT, VB to VG through amplifier circuits 27A to 27H. VRB is input. As a result, the reference voltage generation circuit 14 further divides each potential difference by the original reference voltages VRT, VB to VG and VRB generated by the original reference voltage generation circuit 12 by the voltage dividing circuits R1 to R7, respectively. The reference voltages V1 to V64 are generated in the range of VRB.

このようにして原基準電圧VRT、VB〜VG、VRBから基準電圧V1〜V64を生成するようにして、基準電圧生成回路14は、分圧回路R1〜R7を構成する抵抗の数がそれぞれ所定個数に設定され、これにより原基準電圧VRT、VB〜VG、VRBを分圧して画像データD1の階調に対応する複数の基準電圧V1〜V64を出力できるようになされている。   In this way, the reference voltages V1 to V64 are generated from the original reference voltages VRT, VB to VG, and VRB, so that the reference voltage generation circuit 14 has a predetermined number of resistors constituting the voltage dividing circuits R1 to R7. As a result, the original reference voltages VRT, VB to VG and VRB are divided to output a plurality of reference voltages V1 to V64 corresponding to the gradation of the image data D1.

原基準電圧生成回路12においては、このようにして画像データD1の階調に対応する基準電圧V1〜V64により、所望のガンマ特性による画像を表示するように、分圧回路21を構成する抵抗の値が設定される。これにより電圧VCOMを5〔V〕に設定した例により図12において符号L1により示すように、原基準電圧VRT、VB〜VG、VRBの設定による折れ線近似により所望のガンマ特性を確保できるようになされている。また原基準電圧生成回路12においては、配線パターンの変更により、この分圧回路21から出力する原基準電圧VRT、VB〜VG、VRBを切り換えることができるようになされ、これにより符号L1により示す特性との対比により符号L2により示すように、例えば両端の電位である原基準電圧VRT、VRBを固定した状態で、残りの原基準電圧VB〜VGを矢印により示す範囲で可変して種々にガンマ特性を可変できるようになされている。   In the original reference voltage generation circuit 12, the resistors constituting the voltage dividing circuit 21 are displayed so that an image having a desired gamma characteristic is displayed by the reference voltages V1 to V64 corresponding to the gradation of the image data D1. Value is set. As a result, an example in which the voltage VCOM is set to 5 [V] can secure a desired gamma characteristic by polygonal line approximation by setting the original reference voltages VRT, VB to VG, and VRB, as indicated by reference numeral L1 in FIG. ing. In the original reference voltage generation circuit 12, the original reference voltages VRT, VB to VG, VRB output from the voltage dividing circuit 21 can be switched by changing the wiring pattern, whereby the characteristic indicated by reference numeral L1. As shown by reference numeral L2 in comparison with the above, for example, with the original reference voltages VRT and VRB that are potentials at both ends being fixed, the remaining original reference voltages VB to VG are varied within the range indicated by the arrows, and various gamma characteristics are obtained. Can be made variable.

このようにして原基準電圧VRT、VB〜VG、VRBを生成する原基準電圧生成回路12の設定によりガンマ特性を切り換えることができるようにして、液晶表示装置1では、原基準電圧生成回路12に係るコントローラ7がコントロールICにより形成されるのに対し、水平駆動回路4がドライバICにより形成される。これにより従来、液晶表示装置1では、コントロールICだけを付け替えることにより、ガンマ特性の異なる製品を製造することができるようになされ、またこれによりガンマ特性の修正にあっては、修正に要する期間を短くすることができるようになされている。なお符号CA〜CHは、これらIC間の浮遊容量である。   In this way, the gamma characteristic can be switched by the setting of the original reference voltage generation circuit 12 that generates the original reference voltages VRT, VB to VG, VRB. The controller 7 is formed by a control IC, whereas the horizontal drive circuit 4 is formed by a driver IC. As a result, in the conventional liquid crystal display device 1, it is possible to manufacture products with different gamma characteristics by changing only the control IC. It is made so that it can be shortened. Symbols CA to CH are stray capacitances between these ICs.

ところでこのようなフラットディスプレイ装置においては、有機EL素子による表示装置があり、このような有機EL素子による表示装置の表示部においても、液晶表示装置の表示部と同様に、信号線SIGによる駆動により、各有機EL素子の階調を設定する方法が提案されている。これによりこのような方法に係る有機EL素子の表示部については、液晶表示装置に係るコントロールIC等を使用して、表示装置を構成できると考えられる。   By the way, in such a flat display device, there is a display device using an organic EL element, and the display unit of the display device using such an organic EL element is driven by a signal line SIG as in the display unit of the liquid crystal display device. A method for setting the gradation of each organic EL element has been proposed. Accordingly, it is considered that the display device of the organic EL element according to such a method can be configured using a control IC or the like related to the liquid crystal display device.

ところが有機EL素子においては、各色毎に、製品毎に発光特性が異なることにより、さらには発光特性が経時変化することにより、これらに対応して基準電圧V1〜V64の設定を異ならせることが必要になる。これにより図8について上述した液晶表示装置に係る駆動回路によっては、実際上、表示装置を構成できない問題がある。具体的に、有機EL素子は、各色毎に、製品毎に、黒レベル、ダイナミックレンジを調整することが必要になる。なお有機EL素子において、ガンマ特性自体については、調整を要しないことが判っている。これにより図11に示す原基準電圧生成回路12を適用する場合、色毎に、製品毎に、さらには経時変化に対応して分圧回路21の両端電圧を調整することが必要になる。   However, in the organic EL element, it is necessary to change the setting of the reference voltages V1 to V64 corresponding to each color because the light emission characteristics are different for each product and the light emission characteristics change with time. become. As a result, there is a problem that the display device cannot actually be configured depending on the drive circuit related to the liquid crystal display device described above with reference to FIG. Specifically, the organic EL element needs to adjust the black level and the dynamic range for each color and for each product. It has been found that no adjustment is required for the gamma characteristic itself in the organic EL element. Thus, when the original reference voltage generation circuit 12 shown in FIG. 11 is applied, it is necessary to adjust the voltage across the voltage dividing circuit 21 for each color, for each product, and in response to changes over time.

この問題を解決する1つの方法として、例えば図13に示すように原基準電圧生成回路30を構成することが考えられる。この原基準電圧生成回路30においては、ディジタルアナログ変換回路(D/A)31A〜31Hによりそれぞれ原基準電圧設定データDVに応じて原基準電圧VRT、VB〜VG、VRBを生成する。   As one method for solving this problem, for example, it is conceivable to configure the original reference voltage generation circuit 30 as shown in FIG. In the original reference voltage generation circuit 30, original reference voltages VRT, VB to VG, and VRB are generated by digital / analog conversion circuits (D / A) 31A to 31H according to the original reference voltage setting data DV, respectively.

ここでディジタルアナログ変換回路31A〜31Hのうち、両端の電圧に設定される原基準電圧VRT、VRBの生成に係るディジタルアナログ変換回路31A、31Hは、分圧回路32A、32Hによりそれぞれ基準電圧生成用電圧VCOMを分圧して複数の原基準電圧の候補電圧を生成する。ここで分圧回路32A、32Hは、抵抗値の等しい複数の抵抗の直列回路により構成され、この基準電圧生成用電圧VCOMをそれぞれ黒レベル用及び白レベル用の原基準電圧設定データDV(DVVRT、DVVRB)(以下、適宜、黒レベル用原基準電圧設定データDVVRT、白レベル用原基準電圧設定データDVVRBと呼ぶ)のビット数に対応する分解能により分圧して出力する。   Here, among the digital / analog conversion circuits 31A to 31H, the digital / analog conversion circuits 31A and 31H relating to the generation of the original reference voltages VRT and VRB set to the voltages at both ends are used for generating the reference voltage by the voltage dividing circuits 32A and 32H, respectively. The voltage VCOM is divided to generate a plurality of original reference voltage candidate voltages. Here, the voltage dividing circuits 32A and 32H are constituted by a series circuit of a plurality of resistors having the same resistance value, and the reference voltage generation voltage VCOM is converted into the black level and white level original reference voltage setting data DV (DVVRT, DVVRB) (hereinafter appropriately referred to as black level original reference voltage setting data DVVRT, white level original reference voltage setting data DVVRB) and divided and output.

セレクタ33A、33Hは、それぞれこの分圧回路32A、32Hから出力される複数種類の候補電圧を黒レベル用原基準電圧設定データDVVRT、白レベル用原基準電圧設定データDVVRBに応じて選択し、これにより原基準電圧設定データDVに応じて原基準電圧VRT、VRBを生成して増幅回路34A、34Hより出力する。   The selectors 33A and 33H select a plurality of types of candidate voltages output from the voltage dividing circuits 32A and 32H according to the black level original reference voltage setting data DVVRT and the white level original reference voltage setting data DVVRB, respectively. Thus, the original reference voltages VRT and VRB are generated according to the original reference voltage setting data DV and output from the amplifier circuits 34A and 34H.

これに対してこれらディジタルアナログ変換回路31A、31Hを除く他のディジタルアナログ変換回路31B〜31Gは、ディジタルアナログ変換回路31A、31Hと同様に、分圧回路32B〜32Gによる分圧電圧によりそれぞれ原基準電圧VB〜VGの候補電圧を複数種類生成し、この複数種類の候補電圧をそれぞれセレクタ33B〜33Gにより原基準電圧設定データDV(DVVB〜DVVG)に応じて選択して原基準電圧VB〜VGを生成する。ディジタルアナログ変換回路31B〜31Gは、これら原基準電圧VB〜VGを増幅回路34B〜34Gにより出力する。ディジタルアナログ変換回路31B〜31Gは、これら原基準電圧VB〜VGの候補電圧の生成に供する分圧回路32B〜32Gがこれらディジタルアナログ変換回路31B〜31G間で直列に接続されて、ディジタルアナログ変換回路31A、31Hによる原基準電圧VRT、VRBに接続される。   On the other hand, the digital analog conversion circuits 31B to 31G other than the digital analog conversion circuits 31A and 31H are respectively the original reference by the divided voltages by the voltage dividing circuits 32B to 32G, similarly to the digital analog conversion circuits 31A and 31H. A plurality of types of candidate voltages VB to VG are generated, and the plurality of types of candidate voltages are selected by the selectors 33B to 33G according to the original reference voltage setting data DV (DVVB to DVVG), respectively, and the original reference voltages VB to VG are selected. Generate. The digital-analog conversion circuits 31B to 31G output these original reference voltages VB to VG by the amplifier circuits 34B to 34G. In the digital-analog conversion circuits 31B to 31G, voltage-dividing circuits 32B to 32G used for generating candidate voltages for the original reference voltages VB to VG are connected in series between the digital-analog conversion circuits 31B to 31G. It is connected to the original reference voltages VRT and VRB by 31A and 31H.

デコーダ35は、コントローラ7等から出力される原基準電圧設定データDVを順次取り込み、セレクタ17A〜17Nにおける接点の切り換えに対応するタイミングによりディジタルアナログ変換回路31A〜31Hに振り分けて出力する。基準電圧生成回路39は、このようにして原基準電圧生成回路30から出力される原基準電圧VRT、VB〜VG、VRBを分圧回路R1〜R7により分圧して基準電圧V1〜V64を生成する。なおこの図13に示す例において、原基準電圧生成回路30、基準電圧生成回路39は、水平駆動回路に係る集積回路に一体に形成され、これにより基準電圧生成回路39は、原基準電圧VRT、VB〜VG、VRBの入力に供する増幅回路が省略されるようになされている。   The decoder 35 sequentially takes in the original reference voltage setting data DV output from the controller 7 or the like, and distributes and outputs the original reference voltage setting data DV to the digital / analog conversion circuits 31A to 31H at the timing corresponding to the switching of the contacts in the selectors 17A to 17N. The reference voltage generation circuit 39 divides the original reference voltages VRT, VB to VG, VRB output from the original reference voltage generation circuit 30 in this way by the voltage dividing circuits R1 to R7 to generate the reference voltages V1 to V64. . In the example shown in FIG. 13, the original reference voltage generation circuit 30 and the reference voltage generation circuit 39 are integrally formed in an integrated circuit related to the horizontal drive circuit, so that the reference voltage generation circuit 39 has the original reference voltage VRT, An amplifier circuit used for inputting VB to VG and VRB is omitted.

このようにすれば原基準電圧設定データDVを各色毎に設定して、各色毎に異なる発光特性に対応することができる。また原基準電圧設定データDVを製品毎に設定して、製品による発光特性のばらつきを補正することができる。また発光特性の経時変化にも対応することができる。   In this way, the original reference voltage setting data DV can be set for each color, so that different light emission characteristics can be accommodated for each color. In addition, the original reference voltage setting data DV can be set for each product to correct the variation in the light emission characteristics depending on the product. Further, it is possible to cope with a change in light emission characteristics over time.

また図14に示すように、これら原基準電圧VRT、VB〜VG、VRBのうち、両端の電位を除く原基準電圧VB〜VGにおいては、それぞれ直列接続されてなる分圧回路32B〜32Gから出力される候補電圧の範囲でしか電圧を可変することが困難になることにより、図14との対比により図15に示すように、ノイズの混入により原基準電圧設定データDVが誤って設定された場合にあっても、極端なガンマ特性による駆動信号の出力を防止でき、ノイズによる著しい画質劣化を防止することができる。   As shown in FIG. 14, among these original reference voltages VRT, VB to VG, VRB, the original reference voltages VB to VG excluding the potentials at both ends are output from voltage dividing circuits 32B to 32G connected in series, respectively. When it becomes difficult to vary the voltage only within the range of the candidate voltage to be generated, as shown in FIG. 15 by comparison with FIG. 14, when the original reference voltage setting data DV is set erroneously due to noise mixing Even in this case, it is possible to prevent the output of the drive signal due to the extreme gamma characteristic, and it is possible to prevent significant image quality deterioration due to noise.

またこのようにそれぞれ直列接続されてなる分圧回路32B〜32Gの両端が、第1及び第2の原基準電圧である原基準電圧VRT、VRBに接続されることにより、発光特性の補正である黒レベル調整、ダイナミックレンジ調整により、これら原基準電圧VRT、VRBを可変した場合には、図14との対比により図16に示すように、直列接続されてなる分圧回路32B〜32Gによる抵抗分圧比により、これら原基準電圧VRT、VRBの変化に追従して原基準電圧VB〜VGも変化することになる。すなわちガンマ特性には何ら変化を与えずに、これら黒レベル調整、ダイナミックレンジ調整して有機EL素子に係る発光特性のばらつきを補正することができ、これにより調整作業を簡略化することができる。   Further, both ends of the voltage dividing circuits 32B to 32G connected in series in this way are connected to the original reference voltages VRT and VRB which are the first and second original reference voltages, thereby correcting the light emission characteristics. When these original reference voltages VRT and VRB are varied by black level adjustment and dynamic range adjustment, as shown in FIG. 16 in comparison with FIG. 14, the resistance components by the voltage dividing circuits 32B to 32G formed in series are connected. Depending on the pressure ratio, the original reference voltages VB to VG also change following the changes in the original reference voltages VRT and VRB. That is, without any change in the gamma characteristics, the black level adjustment and the dynamic range adjustment can be performed to correct the variation in the light emission characteristics related to the organic EL element, thereby simplifying the adjustment work.

また各原基準電圧設定データDVの設定の変更により、さらにはライン単位、フレーム単位の切り換えにより液晶表示装置にも適用することができる。   The present invention can also be applied to a liquid crystal display device by changing the setting of each original reference voltage setting data DV, and further by switching line units and frame units.

しかしながらこの図13に示す構成においては、ダイナミックレンジ、黒レベルを精度良く調整できない問題があり、これにより表示に色ずれが発生する恐れがある。   However, in the configuration shown in FIG. 13, there is a problem that the dynamic range and the black level cannot be adjusted with high accuracy, which may cause a color shift in the display.

すなわちこの図13の例では、例えば原基準電圧設定データDVを6ビットにより形成し、基準電圧生成用電圧VCOMを5〔V〕に設定した場合、約80mV〔5〔V〕/64〕の分解能により両端の原基準電圧VRT、VRBを生成することができる。この場合に、例えば図14に示すように、大きなダイナミックレンジにより黒レベル等を調整する場合には、ほぼ実用上十分な分解能となる。しかしながら図16に示すような小さなダイナミックレンジにより黒レベル等を調整する場合には、分解能が荒くなり、これにより結局、精度良くダイナミックレンジ、黒レベルを調整することが困難になる。   That is, in the example of FIG. 13, for example, when the original reference voltage setting data DV is formed by 6 bits and the reference voltage generation voltage VCOM is set to 5 [V], the resolution is about 80 mV [5 [V] / 64]. Thus, the original reference voltages VRT and VRB at both ends can be generated. In this case, for example, as shown in FIG. 14, when the black level or the like is adjusted with a large dynamic range, the resolution is practically sufficient. However, when the black level or the like is adjusted with a small dynamic range as shown in FIG. 16, the resolution becomes rough, which ultimately makes it difficult to accurately adjust the dynamic range and the black level.

すなわちこの場合、原基準電圧VRT、VRB間の電位差を5〔V〕に設定した場合、発光輝度に対する分解能は、1.6〔%〕(80mV/5000〔mV〕)であるのに対し、例えばダイナミックレンジを抑圧して原基準電圧VRT、VRB間の電位差を2〔V〕に設定した場合、発光輝度に対する分解能は、4.0〔%〕(80mV/2000〔mV〕)となり、その分、調整精度が低下し、これらにより色ずれが発生するようになる。   That is, in this case, when the potential difference between the original reference voltages VRT and VRB is set to 5 [V], the resolution with respect to the emission luminance is 1.6 [%] (80 mV / 5000 [mV]), for example, When the potential difference between the original reference voltages VRT and VRB is set to 2 [V] by suppressing the dynamic range, the resolution with respect to the light emission luminance is 4.0 [%] (80 mV / 2000 [mV]). Adjustment accuracy is lowered, and color misregistration is caused by these.

この場合に、分圧回路32A、32Hを構成する抵抗の値を異ならせ、セレクタ33A、33Hから出力される原基準電圧VRT、VRBの分解能を部分的に向上させる方法が考えられるが、この方法の場合、その分、原基準電圧VRT、VB〜VG、VRBを種々に設定することが困難になる。またディジタルアナログ変換回路31B〜31Gによる構成と同様の構成をディジタルアナログ変換回路31A、31Hにそれぞれ設けて基準電圧VRT、VRBを作成することも考えられるが、このようにすると構成が著しく煩雑になる。またこれら原基準電圧VRT、VRBに係る原基準電圧設定データDVのビット数を増大すると共に、分圧回路32A、32H、セレクタ33A、33Hの構成をその分、高分解能化する方法も考えられるが、このようにするとさらにダイナミックレンジが減少した場合等に、改めて集積回路を作成し直さなければならなくなる。
特開平10−333648号公報
In this case, there can be considered a method of partially improving the resolution of the original reference voltages VRT and VRB output from the selectors 33A and 33H by changing the resistance values of the voltage dividing circuits 32A and 32H. In this case, it becomes difficult to set the original reference voltages VRT, VB to VG, VRB in various ways. Further, it may be possible to create the reference voltages VRT and VRB by providing the digital analog conversion circuits 31A and 31H with the same configuration as that of the digital analog conversion circuits 31B to 31G, respectively, but this makes the configuration extremely complicated. . In addition, while increasing the number of bits of the original reference voltage setting data DV related to these original reference voltages VRT and VRB, a method of increasing the resolution of the configuration of the voltage dividing circuits 32A and 32H and the selectors 33A and 33H can be considered. In this case, if the dynamic range further decreases, the integrated circuit must be recreated.
JP-A-10-333648

本発明は以上の点を考慮してなされたもので、発光特性の製品ばらつき等に対応できるようにして、簡易な構成により精度良く色調整することができるフラットディスプレイ装置を提案しようとするものである。   The present invention has been made in consideration of the above points, and is intended to propose a flat display device capable of accurately adjusting the color with a simple configuration so as to be able to cope with product variations in light emission characteristics and the like. is there.

かかる課題を解決するため請求項1の発明においては、画像データによる画像を表示するフラットディスプレイ装置に適用して、前記水平駆動回路は、黒レベル用原基準電圧設定データに応じて黒レベル用原基準電圧を生成する黒レベル用のディジタルアナログ変換回路と、白レベル用原基準電圧設定データに応じて白レベル用原基準電圧を生成する白レベル用のディジタルアナログ変換回路と、前記黒レベル用原基準電圧及び白レベル用原基準電圧を基準にして、複数の原基準電圧を生成する複数のディジタルアナログ変換回路とによる原基準電圧生成回路と、抵抗を複数個直列接続した分圧回路をさらに複数個直列接続して、両端に前記黒レベル用原基準電圧、前記白レベル用原基準電圧をそれぞれ入力し、前記分圧回路間に前記複数のディジタルアナログ変換回路による前記原基準電圧をそれぞれ入力し、前記複数個の分圧回路による分圧電圧により複数の基準電圧を出力する基準電圧生成回路と、前記複数の基準電圧を入力して対応する信号線に係る前記画像データに応じて選択出力することにより、前記駆動信号を出力する複数の選択回路と、前記黒レベル用原基準電圧設定データ及び又は前記白レベル用原基準電圧設定データを変調する変調回路とを有し、前記変調回路は、黒レベル用微調整データ及び又は白レベル用微調整データの値に応じて、ライン単位、フレーム単位で値が変化する黒レベル用補正データ及び又は白レベル用補正データを生成する補正データ生成回路と、前記黒レベル用補正データ及び又は白レベル用補正データを前記黒レベル用原基準電圧設定データ及び又は前記白レベル用原基準電圧設定データに加算する加算回路とを有し、前記補正データ生成回路は、前記黒レベル用微調整データ及び又は白レベル用微調整データの取り得る値の数により連続するフレーム及びラインを区切って見た場合に、前記連続するフレームに設定された前記黒レベル用補正データ及び又は白レベル用補正データの平均値が、各ラインで等しく、かつ前記黒レベル用微調整データ及び又は白レベル用微調整データの値に対応するように、前記連続するラインに設定された前記黒レベル用補正データ及び又は白レベル用補正データの平均値が、各フレームで等しく、かつ前記連続するフレームに設定された前記黒レベル用補正データ及び又は白レベル用補正データの平均値と等しくなるように、前記黒レベル用補正データ及び又は白レベル用補正データを生成する。   In order to solve such a problem, according to the first aspect of the present invention, the horizontal drive circuit is applied to a flat display device that displays an image based on image data, and the horizontal driving circuit is adapted to black level original reference voltage setting data. A black-level digital-analog conversion circuit for generating a reference voltage, a white-level digital-analog conversion circuit for generating a white-level original reference voltage according to white-level original reference voltage setting data, and the black-level original A plurality of original reference voltage generation circuits including a plurality of digital-to-analog conversion circuits that generate a plurality of original reference voltages based on the reference voltage and the original reference voltage for white level, and a plurality of voltage dividing circuits including a plurality of resistors connected in series Are connected in series, and the black level original reference voltage and the white level original reference voltage are inputted to both ends, respectively, A reference voltage generation circuit that inputs the original reference voltage by the digital analog conversion circuit and outputs a plurality of reference voltages by the divided voltages by the plurality of voltage dividing circuits; A plurality of selection circuits for outputting the drive signal and the black level original reference voltage setting data and / or the white level original reference voltage setting data are modulated by selecting and outputting in accordance with the image data relating to the signal line. A modulation circuit that performs black level correction data whose value changes in units of lines and frames in accordance with the value of the fine adjustment data for black level and / or the fine adjustment data for white level, and / or A correction data generation circuit for generating white level correction data, and the black level correction data and / or white level correction data are set to the black level original reference voltage setting. Data and / or an addition circuit for adding to the original reference voltage setting data for white level, and the correction data generation circuit is a number of values that can be taken by the fine adjustment data for black level and / or fine adjustment data for white level When the continuous frames and lines are divided by the above, the average value of the black level correction data and / or white level correction data set in the continuous frames is equal for each line and the black level correction data The average value of the correction data for black level and the correction data for white level set in the continuous line so as to correspond to the value of fine adjustment data and / or fine adjustment data for white level is equal in each frame, The black level is equal to the average value of the black level correction data and / or white level correction data set in the continuous frames. Correction data and / or white level correction data are generated.

請求項1の構成により、前記変調回路は、黒レベル用微調整データ及び又は白レベル用微調整データの値に応じて、ライン単位、フレーム単位で値が変化する黒レベル用補正データ及び又は白レベル用補正データを生成する補正データ生成回路と、前記黒レベル用補正データ及び又は白レベル用補正データを前記黒レベル用原基準電圧設定データ及び又は前記白レベル用原基準電圧設定データに加算する加算回路とを有するようにすれば、黒レベル用微調整データ及び又は白レベル用微調整データに応じて生成した黒レベル用補正データ及び又は白レベル用補正データにより黒レベル用原基準電圧設定データ及び又は前記白レベル用原基準電圧設定データを変調することができる。また前記黒レベル用微調整データ及び又は白レベル用の微調整データの取り得る値の数により連続するフレーム及びラインを区切って見た場合に、前記連続するフレームに設定された前記黒レベル用補正データ及び又は白レベル用補正データの平均値が、各ラインで等しく、かつ前記黒レベル用微調整データ及び又は白レベル用微調整データの値に対応するように、前記連続するラインに設定された前記黒レベル用補正データ及び又は白レベル用補正データの平均値が、各フレームで等しく、かつ前記連続するフレームに設定された前記黒レベル用補正データ及び又は白レベル用補正データの平均値と等しくなるように、前記黒レベル用補正データ及び又は白レベル用補正データを生成すれば、連続するフレームによる時間軸方向の変調により、また連続するラインによる空間的な変調により、黒レベル用微調整データ及び又は白レベル用微調整データに応じて黒レベル用原基準電圧設定データ及び又は前記白レベル用原基準電圧設定データを変調し、その結果、対応する黒レベル用原基準電圧及び又は白レベル用原基準電圧を変調することができる。これにより連続するフレームによる時間軸方向の積分効果により、また連続するラインによる空間的な積分効果により、黒レベル用原基準電圧設定データ、白レベル用原基準電圧設定データによる分解能以下の高い精度により、黒レベル用原基準電圧及び又は白レベル用原基準電圧を設定することができる。これにより発光特性の製品ばらつき等に対応できるようにして、簡易な構成により精度良く色調整することができる。   According to the configuration of the first aspect, the modulation circuit has black level correction data and / or white whose values change in units of lines and frames according to the values of the fine adjustment data for black level and / or the fine adjustment data for white level. A correction data generation circuit that generates level correction data, and the black level correction data and / or white level correction data are added to the black level original reference voltage setting data and / or white level original reference voltage setting data. The black level fine adjustment data and / or the black level correction data generated according to the white level fine adjustment data and / or the white level correction data. Alternatively, the white level original reference voltage setting data can be modulated. Further, when the black level fine adjustment data and / or the white level fine adjustment data can be taken to divide continuous frames and lines, the black level correction set in the continuous frames is seen. The average value of the data and / or white level correction data is set to the continuous lines so that the average value is the same for each line and corresponds to the value of the black level fine adjustment data and / or the white level fine adjustment data. The average value of the black level correction data and / or the white level correction data is equal in each frame, and is equal to the average value of the black level correction data and / or white level correction data set in the continuous frame. As described above, if the black level correction data and / or white level correction data are generated, the time-axis modulation is performed by successive frames. In addition, the black level original reference voltage setting data and / or the white level original reference voltage setting data are modulated according to the black level fine adjustment data and / or the white level fine adjustment data by spatial modulation using continuous lines. As a result, the corresponding black level original reference voltage and / or white level original reference voltage can be modulated. As a result, the integration effect in the time axis direction by continuous frames and the spatial integration effect by continuous lines enable high accuracy below the resolution of the black level original reference voltage setting data and white level original reference voltage setting data. The black level original reference voltage and / or the white level original reference voltage can be set. As a result, color variations can be accurately adjusted with a simple configuration so as to cope with variations in the product of the light emission characteristics.

本発明によれば、発光特性の製品ばらつき等に対応できるようにして、簡易な構成により精度良く色調整することができるフラットディスプレイ装置を提供することができる。   ADVANTAGE OF THE INVENTION According to this invention, the flat display apparatus which can be color-adjusted with a simple structure accurately can be provided so that it can respond to the product variation of a light emission characteristic, etc.

以下、適宜図面を参照しながら本発明の実施例を詳述する。   Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings as appropriate.

(1)実施例の構成
図2は、本発明の実施例に係るPDA(Personal Digital Assistants )を示すブロック図である。このPDA41は、装置本体42において、操作子の操作に応動して演算処理手段であるコントローラ43で所定の処理手順を実行することにより、表示部44に各種の画像を表示する。なおこのPDA41において、図9、図13等について上述した構成と同一の構成は、対応する符号を付して示し、重複した説明は省略する。
(1) Configuration of Embodiment FIG. 2 is a block diagram showing PDA (Personal Digital Assistants) according to an embodiment of the present invention. In the apparatus main body 42, the PDA 41 displays various images on the display unit 44 by executing predetermined processing procedures with the controller 43, which is arithmetic processing means, in response to the operation of the operator. In this PDA 41, the same configurations as those described above with reference to FIGS. 9, 13 and the like are denoted by the corresponding reference numerals, and redundant description is omitted.

ここでPDA41において、表示部44は、有機EL素子による各画素がマトリックス状に配置されてなるカラー画像の表示パネルであり、各画素に接続されたゲート線を用いて図示しない垂直駆動回路によりライン単位で画素を選択し、またこの垂直駆動回路による画素の選択に対応してセレクタ17A〜17Nの接点の切り換えにより、水平駆動回路45により各画素の階調が設定されるようになされている。   Here, in the PDA 41, the display unit 44 is a color image display panel in which pixels of organic EL elements are arranged in a matrix, and is lined by a vertical drive circuit (not shown) using gate lines connected to the pixels. A pixel is selected in units, and the gray level of each pixel is set by the horizontal drive circuit 45 by switching the contacts of the selectors 17A to 17N corresponding to the selection of the pixel by the vertical drive circuit.

このため水平駆動回路45は、集積回路により構成され、コントローラ52から出力される画像データD1をシフトレジスタ13により上述した水平方向に連続する赤色、緑色、青色の画素による各組に振り分けた後、セレクタによるディジタルアナログ変換回路15A〜15Nによりそれぞれディジタルアナログ変換処理する。またこのディジタルアナログ変換処理結果による駆動信号を増幅回路16A〜16Nによりそれぞれ増幅して表示部44に出力する。   For this reason, the horizontal drive circuit 45 is constituted by an integrated circuit, and after the image data D1 output from the controller 52 is distributed to each set of red, green, and blue pixels continuous in the horizontal direction by the shift register 13, Digital / analog conversion processing is performed by the digital / analog conversion circuits 15A to 15N by the selector. Further, the drive signals resulting from the digital-analog conversion processing result are amplified by the amplification circuits 16A to 16N and output to the display unit 44.

水平駆動回路45は、図13について上述した原基準電圧生成回路30、基準電圧生成回路39により、これらのディジタルアナログ変換回路15A〜15Nのディジタルアナログ変換処理に供する基準電圧V1〜V64が生成される。すなわち原基準電圧生成回路30においては、原基準電圧設定データDV(DVVRT、DVVB〜DVVG、DVVRB)に応じて原基準電圧VRT、VB〜VG、VRBを生成して出力し、基準電圧生成回路39は、これら原基準電圧VRT、VB〜VG、VRBを抵抗分圧して基準電圧V1〜V64を生成する。水平駆動回路45は、この原基準電圧VRT、VB〜VG、VRBの設定を指示する原基準電圧設定データDV(DVVRT、DVVB〜DVVG、DVVRB)が各6ビットにより入力されるようになされ、またこの6ビットに対応する分解能により5〔V〕による基準電圧生成用電圧VCOMを分圧して原基準電圧VRT、VRBを生成するようになされ、これによりこれら原基準電圧VRT、VRBを約80〔mV〕(=5〔V〕/64)の分解能により生成するようになされている。   In the horizontal drive circuit 45, the reference voltages V1 to V64 used for the digital analog conversion processing of the digital analog conversion circuits 15A to 15N are generated by the original reference voltage generation circuit 30 and the reference voltage generation circuit 39 described above with reference to FIG. . That is, the original reference voltage generation circuit 30 generates and outputs the original reference voltages VRT, VB to VG, VRB according to the original reference voltage setting data DV (DVVRT, DVVB to DVVG, DVVRB), and outputs the reference voltage generation circuit 39. Generates a reference voltage V1 to V64 by resistance-dividing these original reference voltages VRT, VB to VG, and VRB. The horizontal drive circuit 45 is configured such that original reference voltage setting data DV (DVVRT, DVVB to DVVG, DVVRB) instructing the setting of the original reference voltages VRT, VB to VG, VRB is input by 6 bits each. The reference voltage generation voltage VCOM by 5 [V] is divided by the resolution corresponding to 6 bits to generate the original reference voltages VRT and VRB, and thereby the original reference voltages VRT and VRB are about 80 [mV]. ] (= 5 [V] / 64).

このような原基準電圧設定データDV(DVVRT、DVVB〜DVVG、DVVRB)に関して、このPDA41は、工場出荷時、この有機EL素子による表示部44について、各色の発光特性が測定され、この測定結果に基づいて、メモリ50に、これら原基準電圧設定データDV(DVVRT、DVVB〜DVVG、DVVRB)が記録され、これによりこの原基準電圧設定データDVを用いて各色の発光特性のばらつき、製品間の発光特性のばらつきを補正できるようになされ、これにより正しいホワイトバランス、色再現性により表示画像を表示できるようになされている。またさらに原基準電圧VRT、VRBについては、対応する原基準電圧設定データDVVRT、DVVRBによる設定をさらに詳細に設定する各2ビットによる微調整データD3(D3VRT、D3VRB)がメモリ50に記録されるようになされている。   With respect to such original reference voltage setting data DV (DVVRT, DVVB to DVVG, DVVRB), the PDA 41 measures the light emission characteristics of each color for the display unit 44 by the organic EL element at the time of shipment from the factory. On the basis of this, the original reference voltage setting data DV (DVVRT, DVVB to DVVG, DVVRB) is recorded in the memory 50, whereby the emission characteristics of each color and the light emission between products using the original reference voltage setting data DV are recorded. Variations in characteristics can be corrected, whereby a display image can be displayed with correct white balance and color reproducibility. Further, with respect to the original reference voltages VRT and VRB, fine adjustment data D3 (D3VRT and D3VRB) each having 2 bits for setting the corresponding original reference voltage setting data DVVRT and DVVRB in more detail is recorded in the memory 50. Has been made.

なおこの実施例においては、これら原基準電圧VRT、VB〜VG、VRBのうち、最も電圧の高い原基準電圧VRTと、最も電圧の低い原基準電圧VRBとが、それぞれ黒レベル及び白レベルの階調に対応する原基準電圧であり、これにより以下においては、適宜、これら2つの原基準電圧VRT、VRBをそれぞれ黒レベル用原基準電圧VRT、白レベル用原基準電圧VRBと呼ぶ。またこれに対応してこれら黒レベル用原基準電圧VRT、白レベル用原基準電圧VRBに対応する原基準電圧設定データDVを、適宜、黒レベル用原基準電圧設定データDVVRT、白レベル用原基準電圧設定データDVVRBと呼ぶ。これによりメモリ50は、黒レベル用原基準電圧設定データDVVRT、白レベル用原基準電圧設定データDVVRB、これら以外の原基準電圧設定データDVVB〜DVVG、黒レベル用原基準電圧設定データDVVRTに係る微調整データD3VRT、白レベル用原基準電圧設定データDVVRBに係る微調整データD3VRBを保持するようになされている。   In this embodiment, among these original reference voltages VRT, VB to VG, VRB, the original reference voltage VRT having the highest voltage and the original reference voltage VRB having the lowest voltage are the levels of the black level and the white level, respectively. Accordingly, in the following description, these two original reference voltages VRT and VRB will be appropriately referred to as a black level original reference voltage VRT and a white level original reference voltage VRB, respectively. Correspondingly, the original reference voltage setting data DV corresponding to the black level original reference voltage VRT and the white level original reference voltage VRB is appropriately set to the black level original reference voltage setting data DVVRT and the white level original reference voltage VRB. This is called voltage setting data DVVRB. As a result, the memory 50 stores the black level original reference voltage setting data DVVRT, the white level original reference voltage setting data DVVRB, the other original reference voltage setting data DVVB to DVVG, and the black level original reference voltage setting data DVVRT. The adjustment data D3VRT and the fine adjustment data D3VRB related to the white level original reference voltage setting data DVVRB are held.

またPDA41は、ユーザーの好みにより、さらには発光特性の経時変化に対応可能に、所定の処理手順をコントローラ43により実行して表示部44におけるホワイトバランス、黒レベル、白レベルを調整できるようになされ、この調整結果をメモリ51に記録して保持すると共に、この調整結果により表示部44の表示を設定するようになされている。このPDA41は、メモリ50に記録された工場出荷時に係る原基準電圧設定データDVVRT、DVVB〜DVVG、DVVRB、微調整データD3VRT、D3VRBのうち、黒レベル用原基準電圧設定データDVVRT、白レベル用原基準電圧設定データDVVRBの補正データD2を、これら原基準電圧設定データDVVRT、DVVRBに対応する差分データΔDVVRT、ΔDVVRBの形式により各色毎にメモリ51に記録して保持し、このメモリ51に記録された補正データD2をコントローラ52の処理に応じたタイミングによりコントローラ52に出力する。これによりPDA41は、このようなホワイトバランス調整等の調整結果を記録して保持し、さらにはこの調整結果により表示部44の表示を設定するようになされている。   The PDA 41 can adjust a white balance, a black level, and a white level in the display unit 44 by executing a predetermined processing procedure by the controller 43 so as to be able to cope with a change in light emission characteristics with time according to user's preference. The adjustment result is recorded and held in the memory 51, and the display of the display unit 44 is set based on the adjustment result. This PDA 41 includes original reference voltage setting data DVVRT, white level original data among the original reference voltage setting data DVVRT, DVVB to DVVG, DVVRB, fine adjustment data D3VRT, D3VRB recorded in the memory 50 at the time of factory shipment. The correction data D2 of the reference voltage setting data DVVRB is recorded and held in the memory 51 for each color in the format of difference data ΔDVVRT and ΔDVRVR corresponding to the original reference voltage setting data DVVRT and DVVRB, and recorded in the memory 51. The correction data D2 is output to the controller 52 at a timing according to the processing of the controller 52. Accordingly, the PDA 41 records and holds the adjustment result such as the white balance adjustment, and further sets the display of the display unit 44 based on the adjustment result.

コントローラ52は、集積回路により構成され、装置本体42から出力される各色の画像データDR、DG、DBをライン単位で時分割多重化し、1系統による画像データD1を出力する。また装置本体42のコントローラ43から出力される補正データD2により原基準電圧設定データDVを補正した後、さらに微調整データD3により補正して水平駆動回路45に出力する。   The controller 52 is configured by an integrated circuit, and time-division multiplexes the image data DR, DG, DB of each color output from the apparatus main body 42 in units of lines, and outputs image data D1 of one system. Further, after correcting the original reference voltage setting data DV by the correction data D2 output from the controller 43 of the apparatus main body 42, it is further corrected by the fine adjustment data D3 and output to the horizontal drive circuit 45.

すなわちコントローラ52において、タイミングジェネレータ(TG)53は、画像データD1、DR〜DBに同期した各種タイミング信号を生成して出力する。メモリ制御回路54は、このタイミング信号を基準にしてメモリ55の動作を制御し、メモリ55は、装置本体42から出力される画像データDR〜DBを順次格納して出力することにより、画像データDR、DG、DBをライン単位で時分割多重化して画像データD1を出力する。   That is, in the controller 52, the timing generator (TG) 53 generates and outputs various timing signals synchronized with the image data D1, DR to DB. The memory control circuit 54 controls the operation of the memory 55 based on this timing signal. The memory 55 sequentially stores and outputs the image data DR to DB output from the apparatus main body 42, thereby outputting the image data DR. , DG and DB are time-division multiplexed in line units to output image data D1.

メモリ制御回路56は、メモリ50の動作を制御することにより、水平走査周期で、メモリ50から原基準電圧設定データDV、微調整データD3を読み出して原基準電圧設定回路59に出力する。   The memory control circuit 56 controls the operation of the memory 50 to read the original reference voltage setting data DV and fine adjustment data D3 from the memory 50 and output them to the original reference voltage setting circuit 59 in the horizontal scanning cycle.

原基準電圧設定回路59は、装置本体42のコントローラ43から出力される補正データD2により、メモリ制御回路56から出力される原基準電圧設定データDVを補正した後、微調整データD3によりさらに補正して出力する。すなわち図3に示すように、原基準電圧設定回路59は、メモリ制御回路56を介して入力される原基準電圧設定データDV(DVVRT、DVVB〜DVVG、DVVRB)のうち、黒レベル用原基準電圧設定データDVVRT、白レベル用原基準電圧設定データDVVRBを加算回路59Aに入力し、ここで装置本体42から出力される対応する補正データD2(ΔDVVRT、ΔDVVRB)を加算し、これによりこれら黒レベル用原基準電圧設定データDVVRT、白レベル用原基準電圧設定データDVVRBを補正する。またこのようにして補正した黒レベル用原基準電圧設定データDVVRT、白レベル用原基準電圧設定データDVVRBを加算回路59Bを介してエンコーダ59Cに入力し、また残りの原基準電圧設定データDVVB〜DVVGをセレクタ(SEL)59Dを介してエンコーダ59Cに入力し、ここでこれら原基準電圧設定データDVVRT、DVVB〜DVVG、DVVRBをシリアルデータに変換して出力する。なお原基準電圧設定回路59では、セレクタ59Dの設定により、このようにメモリ制御回路56から出力される原基準電圧設定データDVVB〜DVVGに代えて、装置本体42から別途出力される原基準電圧設定データを出力できるようになされている。   The original reference voltage setting circuit 59 corrects the original reference voltage setting data DV output from the memory control circuit 56 with the correction data D2 output from the controller 43 of the apparatus main body 42, and further corrects it with the fine adjustment data D3. Output. That is, as shown in FIG. 3, the original reference voltage setting circuit 59 includes the original reference voltage for black level of the original reference voltage setting data DV (DVVRT, DVVB to DVVG, DVVRB) input via the memory control circuit 56. The setting data DVVRT and the white level original reference voltage setting data DVVRB are input to the adder circuit 59A, and the corresponding correction data D2 (ΔDVVRT, ΔDVVRB) output from the apparatus main body 42 is added here, and thereby, for these black levels. The original reference voltage setting data DVVRT and the white level original reference voltage setting data DVVRB are corrected. Further, the black level original reference voltage setting data DVVRT and the white level original reference voltage setting data DVVRB are input to the encoder 59C via the adding circuit 59B, and the remaining original reference voltage setting data DVVB to DVVG are corrected. Is input to the encoder 59C via the selector (SEL) 59D, where the original reference voltage setting data DVVRT, DVVB to DVVG, DVVRB are converted into serial data and output. In the original reference voltage setting circuit 59, an original reference voltage setting separately output from the apparatus main body 42 is used in place of the original reference voltage setting data DVVB to DVVG output from the memory control circuit 56 in this manner by setting of the selector 59D. Data can be output.

これによりこのPDA41では、メモリ50に記録した原基準電圧設定データDVVRT、DVVB〜DVVG、DVVRBにより原基準電圧VRT、VB〜VG、VRBを種々に設定できるようになされ、これら原基準電圧設定データDVVRT、DVVB〜DVVG、DVVRBの設定により種々のガンマ特性を確保し得るようになされ、さらには原基準電圧設定データDVVRT、DVVRBの設定により表示部44における色毎、製品毎のばらつきに対応できるようになされている。またメモリ51に記録する補正データD2の設定により表示部44の経時変化にも対応できるようになされている。   As a result, the PDA 41 can set various original reference voltages VRT, VB to VG, VRB based on the original reference voltage setting data DVVRT, DVVB to DVVG, DVVRB recorded in the memory 50. The original reference voltage setting data DVVRT In addition, various gamma characteristics can be secured by setting DVVB to DVVG and DVVRB, and further, by setting original reference voltage setting data DVVRT and DVVRB, it is possible to cope with variations in colors and products in the display unit 44. Has been made. Further, the correction data D2 recorded in the memory 51 can be set so as to cope with a change with time of the display unit 44.

この一連の処理において、原基準電圧設定回路59は、水平駆動回路45における信号線SIGの駆動に対応して、原基準電圧設定データDVを生成して出力する。しかしてこの実施例では、表示部44において、水平方向に連続する赤色、緑色、青色の画素を1組にして、この1組の画素を1つの駆動信号により時分割により駆動することにより、原基準電圧設定回路59は、1水平走査期間の間で、それぞれ赤色、緑色、青色の画像データDR、DG、DB用の原基準電圧設定データDVを切り換えて出力するようになされている。   In this series of processing, the original reference voltage setting circuit 59 generates and outputs original reference voltage setting data DV corresponding to the driving of the signal line SIG in the horizontal drive circuit 45. In this embodiment, the display unit 44 sets red, green, and blue pixels that are continuous in the horizontal direction as one set, and drives the one set of pixels in a time-division manner using a single drive signal. The reference voltage setting circuit 59 is configured to switch and output the original reference voltage setting data DV for red, green, and blue image data DR, DG, and DB, respectively, during one horizontal scanning period.

このようにして原基準電圧設定データDVVRT、DVVB〜DVVG、DVVRBを補正データD2により補正して水平駆動回路45に出力するようにして、原基準電圧設定回路59は、このようにして出力する原基準電圧設定データDVVRT、DVVB〜DVVG、DVVRBのうち、黒レベル及び白レベルに係る原基準電圧設定データDVVRT、DVVRBをそれぞれ黒レベル及び白レベルに係る微調整データD3VRT、D3VRBにより補正して出力する。   In this way, the original reference voltage setting circuit 59 outputs the original reference voltage setting data DVVRT, DVVB to DVVG, DVVRB to the horizontal drive circuit 45 by correcting the original reference voltage setting data DVVRT, DVVB to DVVG, DVVRB in this way. Of the reference voltage setting data DVVRT, DVVB to DVVG, DVVRB, the original reference voltage setting data DVVRT and DVVRB relating to the black level and the white level are corrected by the fine adjustment data D3VRT and D3VRB relating to the black level and the white level, respectively, and output. .

すなわち原基準電圧設定回路59において、補正データ生成回路59Eは、例えば2ビットによるカウンタによりライン数及びフレーム数をカウントし、このカウンタのカウント結果を各色の微調整データD3VRT、D3VRBによりそれぞれ判定することにより、微調整データD3VRT、D3VRBに応じて、それぞれライン単位、フレーム単位で値の変化する1ビットの補正データD4VRT、D4VRBを生成する。具体的に、それぞれ図4〜図7に示すように、これら微調整データD3VRT、D3VRBの取り得る値の数により連続するフレーム及びラインを区切って見た場合に、この連続するフレームでは、補正データD4VRT、D4VRBの平均値が、各ラインで等しく、かつ微調整データD3VRT、D3VRBの値に対応するように、また連続するラインでは、補正データD4VRT、D4VRBの平均値が、各フレームで等しく、かつ連続するフレームに係る各ラインにおける平均値と等しくなるように補正データD4VRT、D4VRBを生成する。   That is, in the original reference voltage setting circuit 59, the correction data generation circuit 59E counts the number of lines and the number of frames using, for example, a 2-bit counter, and determines the count result of each counter based on the fine adjustment data D3VRT and D3VRB for each color. Thus, 1-bit correction data D4VRT and D4VRB whose values change in units of lines and frames, respectively, are generated according to the fine adjustment data D3VRT and D3VRB. Specifically, as shown in FIGS. 4 to 7, when the continuous frames and lines are divided by the number of values that can be taken by the fine adjustment data D3VRT and D3VRB, the correction data The average value of D4VRT and D4VRB is equal in each line and corresponds to the value of fine adjustment data D3VRT and D3VRB. In the continuous line, the average value of correction data D4VRT and D4VRB is equal in each frame, and The correction data D4VRT and D4VRB are generated so as to be equal to the average value in each line related to consecutive frames.

これによりこの実施例では、微調整データD3VRT、D3VRBが2ビットにより形成されて、微調整データD3VRT、D3VRBが4種類の値を取ることにより、補正データ生成回路59Eは、各ラインにおいて、時間軸方向に連続する4フレーム分の補正データD4を各ラインで平均値化した場合に、この平均値が微調整データD3に応じて変化するように、補正データD4を生成する。   As a result, in this embodiment, the fine adjustment data D3VRT and D3VRB are formed by 2 bits, and the fine adjustment data D3VRT and D3VRB take four types of values, so that the correction data generation circuit 59E has a time axis in each line. When the correction data D4 for four consecutive frames in the direction is averaged for each line, the correction data D4 is generated so that the average value changes according to the fine adjustment data D3.

しかしてこの場合、補正データ生成回路59Eは、この連続するする4フレームについて、微調整データD3が値0の場合には、何れのフレームでも補正データD4を値0に設定するのに対し(図4)、微調整データD3が値1の場合には、これら連続する4フレームのうちの1つのフレームで補正データD4を値−1に設定する(図5)。また微調整データD3が値2の場合には、これら連続する4フレームのうちの2フレームで補正データD4を値−1に設定するのに対し(図6)、微調整データD3が値3の場合には、これら連続する4フレームのうちの3つのフレームで補正データD4を値−1に設定する(図7)。   In this case, the correction data generation circuit 59E sets the correction data D4 to the value 0 in any frame when the fine adjustment data D3 has a value 0 for the four consecutive frames (see FIG. 4) When the fine adjustment data D3 has a value of 1, the correction data D4 is set to a value of −1 in one of these four consecutive frames (FIG. 5). When the fine adjustment data D3 has a value of 2, the correction data D4 is set to a value of -1 in two of these four consecutive frames (FIG. 6), whereas the fine adjustment data D3 has a value of 3. In this case, the correction data D4 is set to a value −1 in three of the four consecutive frames (FIG. 7).

またこのようにして連続する4フレームで補正データD4の値を設定する際に、極力、連続するフレームで同一の論理値による補正データD4が連続しないように、補正データD4を生成し、これにより微調整データD3が値2であって、これら連続する4フレームのうちの2つのフレームで補正データD4を値−1に設定する場合(図6)、論理−1によるフレームと論理0によるフレームとが交互に連続するように、補正データD4を生成する。またこのような4フレームを単位にした補正データD4の生成を、連続するフレームで順次循環的に繰り返す。   Further, when setting the value of the correction data D4 in the four consecutive frames in this way, the correction data D4 is generated so that the correction data D4 with the same logical value is not continuous in the continuous frames as much as possible. When the fine adjustment data D3 has a value of 2 and the correction data D4 is set to a value of -1 in two of these four consecutive frames (FIG. 6), a frame of logic -1 and a frame of logic 0 The correction data D4 is generated so that are continuously alternated. The generation of the correction data D4 in units of 4 frames is repeated cyclically in successive frames.

原基準電圧設定回路59においては、このようにして生成した補正データD4VRT、D4VRBをそれぞれ対応する原基準電圧設定データDVVRT、DVVRBに加算回路59Bで加算し、これにより図1に示すように、原基準電圧設定データDVVRT、DVVRBによる最小分解能により、連続するフレームF1、F2、F3、F4、……で一時的に原基準電圧VRT、VRBの電圧を微調整データD3VRT、D3VRBに応じて立ち下げるようになされている。なおこの図1に示す例においては、ラインL1、L2、……を黒色により塗り潰してこのように原基準電圧VRT、VRBの電圧を立ち下げてなるラインを示す。   In the original reference voltage setting circuit 59, the correction data D4VRT and D4VRB generated in this way are added to the corresponding original reference voltage setting data DVVRT and DVVRB by the adding circuit 59B, and as shown in FIG. With the minimum resolution based on the reference voltage setting data DVVRT and DVVRB, the voltages of the original reference voltages VRT and VRB are temporarily lowered according to the fine adjustment data D3VRT and D3VRB in successive frames F1, F2, F3, F4,. Has been made. In the example shown in FIG. 1, the lines L1, L2,... Are blacked out and the original reference voltages VRT and VRB are thus lowered.

これによりこのPDA41では、時間軸方向の積分効果により、原基準電圧設定データDVVRT、DVVRBによる分解能以下で、原基準電圧VRT、VRBを詳細に設定するようになされている。すなわちこのように連続する4フレームで何ら補正データD4を値−1に設定しない場合、連続する4フレームで平均値化した原基準電圧VRT、VRBは、加算回路59Aから出力される原基準電圧設定データDVVRT、DVVRBによる電圧により生成され、これによりこの加算回路59Aから出力される原基準電圧設定データDVVRT、DVVRBにおける1ディジットの変化に対して約80〔mV〕の分解能により出力される。これによりこの場合に、例えば原基準電圧設定データDVVRTが値10d(001010b(b:binary))の場合、この値10dに対応する原基準電圧VRTが出力される。   As a result, in the PDA 41, the original reference voltages VRT and VRB are set in detail with an integration effect in the time axis direction, with a resolution lower than that of the original reference voltage setting data DVVRT and DVVRB. That is, when the correction data D4 is not set to a value of -1 in four consecutive frames in this way, the original reference voltages VRT and VRB averaged in the four consecutive frames are set as the original reference voltage setting output from the adder circuit 59A. It is generated by the voltage based on the data DVVRT and DVVRB, and is output with a resolution of about 80 [mV] with respect to a change of one digit in the original reference voltage setting data DVVRT and DVVRB output from the adding circuit 59A. Accordingly, in this case, for example, when the original reference voltage setting data DVVRT has a value of 10d (001010b (b: binary)), the original reference voltage VRT corresponding to the value 10d is output.

これに対して連続する4フレームで1フレームだけ補正データD4を値−1に設定する場合には、値−1に設定されたフレームでは値9dに対応する原基準電圧VRTが出力され、残りの3フレームでは値10dに対応する原基準電圧VRTが出力され、これらによりこの4フレームの平均においては、値9.75dに対応する原基準電圧VRTが出力されることになる。また連続する4フレームで2フレームだけ補正データD4を値−1に設定する場合には、4フレームの平均においては、値9.5dに対応する原基準電圧VRTが出力されるのに対し、連続する4フレームで3フレームだけ補正データD4を値−1に設定する場合には、4フレームの平均においては、値9.25dに対応する原基準電圧VRTが出力される。これらによりこの実施例においては、単に、原基準電圧設定回路59に出力する原基準電圧設定データDVVRT、DVVRBを補正するだけの簡易な構成により、原基準電圧設定データDVVRT、DVVRBのビット数に対応する分解能以下の分解能により原基準電圧VRT、VRBを精度良く設定して、その分、簡易な構成により精度良く色調整することができるようになされている。   On the other hand, when the correction data D4 is set to the value -1 for only one frame in the four consecutive frames, the original reference voltage VRT corresponding to the value 9d is output in the frame set to the value -1, and the remaining In three frames, the original reference voltage VRT corresponding to the value 10d is output, and as a result, in the average of these four frames, the original reference voltage VRT corresponding to the value 9.75d is output. When the correction data D4 is set to a value of -1 for only two frames in four consecutive frames, the average of the four frames outputs the original reference voltage VRT corresponding to the value 9.5d, whereas When the correction data D4 is set to the value −1 for only 3 frames in the 4 frames, the original reference voltage VRT corresponding to the value 9.25d is output in the average of the 4 frames. Accordingly, in this embodiment, the basic reference voltage setting data DVVRT and DVVRB output to the original reference voltage setting circuit 59 are simply corrected, and the number of bits of the original reference voltage setting data DVVRT and DVVRB is supported. The original reference voltages VRT and VRB are accurately set with a resolution equal to or lower than the resolution to be adjusted so that the color can be accurately adjusted with a simple configuration.

またこのようにして極力、連続するフレームで同一の論理値による補正データD4が連続しないように、補正データD4を生成し、これによりこのような原基準電圧設定データDVVRT、DVVRBの一時的な立ち下げを目立たなくするようになされている。   Further, in this way, correction data D4 is generated so that correction data D4 with the same logical value does not continue in consecutive frames as much as possible, and thus, the original reference voltage setting data DVVRT and DVVRB are temporarily raised. The lowering is made inconspicuous.

補正データ生成回路59Eは、このような連続する4フレームにおける補正データD4の設定を、ライン方向については、順次、1フレーム分ずつシフトさせ、これにより上述したように4つの連続するラインでは、補正データD4VRT、D4VRBの平均値が、各フレームで等しく、かつ連続する4つのフレームに係る各ラインにおける平均値と等しくなるように補正データD4VRT、D4VRBを生成し、これによりフリッカの発生を有効に回避する。   The correction data generation circuit 59E sequentially shifts the setting of the correction data D4 in the four consecutive frames by one frame in the line direction, thereby correcting the four consecutive lines as described above. The correction data D4VRT and D4VRB are generated so that the average value of the data D4VRT and D4VRB is equal in each frame and equal to the average value in each line related to four consecutive frames, thereby effectively avoiding the occurrence of flicker. To do.

これにより補正データ生成回路59Eは、ライン方向についても、図4に示すように、微調整データD3が値0の場合には、何れのラインでも補正データD4を値0に設定するのに対し、微調整データD3が値1の場合には、連続する4ラインのうちの1つのラインで補正データD4を値−1に設定する(図5)。また微調整データD3が値2の場合には、これら連続する4ラインのうちの2ラインで補正データD4を値−1に設定するのに対し(図6)、微調整データD3が値3の場合には、これら連続する4ラインのうちの3つのラインで補正データD4を値−1に設定する(図7)。   As a result, the correction data generation circuit 59E also sets the correction data D4 to 0 for any line when the fine adjustment data D3 is 0 as shown in FIG. When the fine adjustment data D3 has the value 1, the correction data D4 is set to the value −1 in one of the four consecutive lines (FIG. 5). When the fine adjustment data D3 has a value of 2, the correction data D4 is set to a value of -1 for two of these four consecutive lines (FIG. 6), whereas the fine adjustment data D3 has a value of 3. In this case, the correction data D4 is set to a value −1 on three of these four consecutive lines (FIG. 7).

またこのようにして連続する4ラインで補正データD4の値を設定する際に、極力、連続するラインで同一の論理値による補正データD4が連続しないように、補正データD4を生成し、これにより微調整データD3が値2であって、これら連続する4ラインのうちの2つのラインで補正データD4を値−1に設定する場合、論理−1によるラインと論理0によるラインとが交互に連続するように、補正データD4を生成する。またこのような4ラインを単位にした補正データD4の生成を、連続するラインで順次循環的に繰り返す。   Further, when setting the value of the correction data D4 with four continuous lines in this way, the correction data D4 is generated so that the correction data D4 with the same logical value is not continuous with the continuous lines as much as possible. When the fine adjustment data D3 has a value of 2 and the correction data D4 is set to a value of -1 in two of these four continuous lines, the lines of logic -1 and the lines of logic 0 are alternately continuous. As described above, the correction data D4 is generated. Further, the generation of the correction data D4 in units of four lines is cyclically repeated sequentially with continuous lines.

これにより原基準電圧設定回路59は、図1に示すように、ライン方向についても、原基準電圧設定データDVVRT、DVVRBによる最小分解能により、一時的に原基準電圧VRT、VRBの電圧を微調整データD3VRT、D3VRBに応じて立ち下げ、単に、原基準電圧生成回路30に出力する原基準電圧設定データDVVRT、DVVRBを補正するだけの簡易な構成により、各フレーム内である空間的にも、原基準電圧設定データDVVRT、DVVRBのビット数に対応する分解能以下の分解能により原基準電圧VRT、VRBを精度良く設定して、その分、簡易な構成により精度良く色調整することができるようになされている。   Accordingly, as shown in FIG. 1, the original reference voltage setting circuit 59 temporarily fine-tunes the voltages of the original reference voltages VRT and VRB in the line direction with the minimum resolution based on the original reference voltage setting data DVVRT and DVVRB. In accordance with the simple configuration in which the original reference voltage setting data DVVRT and DVVRB output to the original reference voltage generation circuit 30 are simply corrected in accordance with D3VRT and D3VRB, the original reference is also spatially included in each frame. The original reference voltages VRT and VRB are accurately set with a resolution equal to or lower than the resolution corresponding to the number of bits of the voltage setting data DVVRT and DVVRB, and the color can be adjusted with high accuracy by a simple configuration. .

これらによりこの実施例において、補正データ生成回路59E、加算回路59Bは、黒レベル用原基準電圧設定データDVVRT及び白レベル用原基準電圧設定データDVVRBをそれぞれ微調整データD3VRT及びD3VRBにより変調する変調回路を構成するようになされている。   Thus, in this embodiment, the correction data generation circuit 59E and the addition circuit 59B modulate the black level original reference voltage setting data DVVRT and the white level original reference voltage setting data DVVRB with fine adjustment data D3VRT and D3VRB, respectively. It is made to constitute.

(2)実施例の動作
以上の構成において、このPDA41では(図2)、表示に供する画像データDR〜DBが装置本体42からコントローラ52に入力され、ここでメモリ55を介して、ライン単位で同一色に係る画像データが連続してなるように時分割多重化処理され、その処理結果である画像データD1が水平駆動回路45に入力される。この水平駆動回路45において、画像データD1は、シフトレジスタ13に取り込まれ、ライン単位で、同一色に係る画像データが同時並列的にディジタルアナログ変換回路15A〜15Nに入力される。またこのディジタルアナログ変換回路15A〜15Nにおけるディジタルアナログ変換処理により、駆動信号に変換され、この駆動信号がそれぞれ増幅回路16A〜16Nを介して表示部44に入力され、この表示部44において、それぞれセレクタ17A〜17Nにより各信号線SIGに出力される。これにより画像データD1は、表示部44において赤色、緑色、青色の順序により水平方向に順次循環的に繰り返されてなる有機EL素子による画素に対して、これら赤色、緑色、青色の画素による組み合わせに振り分けられた後、駆動信号に変換され、この駆動信号がセレクタ17A〜17Nにより赤色、緑色、青色の画素に係る信号線SIGに振り分けられ、これによりPDA41では、画像データDR〜DBにより各画素の階調が設定されて所望の画像が表示される。
(2) Operation of Embodiment In the above configuration, in this PDA 41 (FIG. 2), image data DR to DB for display is input from the apparatus main body 42 to the controller 52, and here, in line units via the memory 55 Time-division multiplexing processing is performed so that image data relating to the same color is continuous, and image data D 1 as a result of the processing is input to the horizontal drive circuit 45. In the horizontal drive circuit 45, the image data D1 is taken into the shift register 13, and the image data for the same color is input to the digital / analog conversion circuits 15A to 15N in parallel in units of lines. The digital-analog conversion circuits 15A to 15N convert the signals into drive signals, and the drive signals are input to the display unit 44 through the amplifier circuits 16A to 16N, respectively. The signals are output to the signal lines SIG by 17A to 17N. As a result, the image data D1 is a combination of the red, green, and blue pixels with respect to the pixels by the organic EL elements that are cyclically repeated in the horizontal direction in the order of red, green, and blue in the display unit 44. After being distributed, the signal is converted into a drive signal, and this drive signal is distributed to the signal lines SIG related to the red, green, and blue pixels by the selectors 17A to 17N. Thus, in the PDA 41, the image data DR to DB The gradation is set and a desired image is displayed.

また原基準電圧生成回路30において(図1及び図13)、複数の原基準電圧VRT、VB〜VG、VRBが生成され、所定個数の抵抗を直列接続して形成された複数の分圧回路R1〜R7を、さらに直列接続してなる抵抗直列回路による基準電圧生成回路39において、これら原基準電圧VRT、VB〜VG、VRBを分圧して基準電圧V1〜V64が形成され、ディジタルアナログ変換回路15A〜15Nにおいて、この基準電圧V1〜V64の選択により画像データD1がディジタルアナログ変換処理されて駆動信号が生成され、これにより原基準電圧VRT、VB〜VG、VRBにより設定される折れ線近似によるガンマ特性により駆動信号が生成されて画像が表示される。   In the original reference voltage generating circuit 30 (FIGS. 1 and 13), a plurality of original reference voltages VRT, VB to VG, VRB are generated, and a plurality of voltage dividing circuits R1 formed by connecting a predetermined number of resistors in series. In a reference voltage generating circuit 39 by a resistor series circuit formed by further connecting in series to R7, these original reference voltages VRT, VB to VG, VRB are divided to form reference voltages V1 to V64, and the digital-analog conversion circuit 15A .About.15N, the selection of the reference voltages V1 to V64 converts the image data D1 from digital to analog to generate a drive signal, whereby a gamma characteristic based on a broken line approximation set by the original reference voltages VRT, VB to VG, VRB. As a result, a drive signal is generated and an image is displayed.

しかして有機EL素子においては、ガンマ特性自体はばらつかないものの、色毎、製品毎に発光特性が異なり、さらには経時変化により発光特性が変化する。これに対してPDA41では、黒レベル用原基準電圧VRT、白レベル用原基準電圧VRBを分圧回路32B〜32Gにより分圧して原基準電圧VB〜VGが生成され、これらの原基準電圧VRT、VB〜VG、VRBを分圧回路R1〜R7により分圧して基準電圧V1〜V64が生成される。これによりこのように画像データDR〜DBをディジタルアナログ変換処理して駆動信号を生成するようにして、黒レベル用原基準電圧VRT、白レベル用原基準電圧VRBを各色毎、製品毎に設定し、経時変化に対応するように補正することが必要になる。   Thus, in the organic EL element, although the gamma characteristic itself does not vary, the light emission characteristic differs for each color and for each product, and the light emission characteristic changes with time. On the other hand, the PDA 41 divides the black level original reference voltage VRT and the white level original reference voltage VRB by the voltage dividing circuits 32B to 32G to generate the original reference voltages VB to VG. Reference voltages V1 to V64 are generated by dividing VB to VG and VRB by voltage dividing circuits R1 to R7. Thus, the image data DR to DB are digital-analog converted to generate a drive signal, and the black level original reference voltage VRT and the white level original reference voltage VRB are set for each color and each product. Therefore, it is necessary to correct so as to cope with the change with time.

このためPDA41では、各色毎に、製品毎に、発光特性が測定され、この測定結果より所望の発光特性を確保可能に、原基準電圧VRT、VB〜VG、VRBの設定を指示する原基準電圧設定データDVが、微調整データD3VRT、D3VRBと共にメモリ50に記録されて保持される(図2)。またこれら原基準電圧VRT、VB〜VG、VRBのうち黒レベル用原基準電圧VRT、白レベル用原基準電圧VRBを補正する補正データD2がメモリ51に保持される。PDA41では、原基準電圧設定回路59において、この原基準電圧設定データDVが補正データD2により補正された後、画像データD1の時分割多重化に対応して、順次、水平駆動回路45に入力される。   For this reason, the PDA 41 measures the light emission characteristics for each color and for each product, and based on the measurement results, the original reference voltages for instructing the settings of the original reference voltages VRT, VB to VG, VRB can be secured. The setting data DV is recorded and held in the memory 50 together with the fine adjustment data D3VRT and D3VRB (FIG. 2). Of these original reference voltages VRT, VB to VG, VRB, correction data D2 for correcting the original reference voltage VRT for black level and the original reference voltage VRB for white level is held in the memory 51. In the PDA 41, after the original reference voltage setting data DV is corrected by the correction data D2 in the original reference voltage setting circuit 59, it is sequentially input to the horizontal drive circuit 45 in correspondence with the time division multiplexing of the image data D1. The

水平駆動回路45においては(図13)、この原基準電圧設定データDVがデコーダ35により原基準電圧VRT、VB〜VG、VRBの各系統に分割され、これらの原基準電圧設定データDVがディジタルアナログ変換回路31A〜31Hによりディジタルアナログ変換処理されて原基準電圧VRT、VB〜VG、VRBが生成される。   In the horizontal drive circuit 45 (FIG. 13), the original reference voltage setting data DV is divided into original reference voltages VRT, VB to VG, VRB by the decoder 35, and the original reference voltage setting data DV is digital analog. The conversion circuits 31A to 31H perform digital / analog conversion processing to generate original reference voltages VRT, VB to VG, and VRB.

これによりこの実施例においては、この原基準電圧設定データDVの設定により、種々の発光特性に対応することができ、これにより種々の表示パネルに簡易かつ迅速に対応することができる。すなわち単にデータの変更でダイナミックレンジ調整、黒レベル調整し、さらにはガンマ特性を変更できることにより、従来に比して大幅に開発期間を短縮し、さらには開発に要する手間も低減することができる。   Thus, in this embodiment, by setting the original reference voltage setting data DV, various light emission characteristics can be dealt with, and various display panels can be dealt with easily and quickly. That is, the dynamic range adjustment, black level adjustment, and gamma characteristics can be changed simply by changing the data, so that the development period can be greatly shortened compared to the conventional case, and the effort required for development can also be reduced.

またこれにより色毎、製品毎の発光特性のばらつき、経時変化による発光特性の変化についても、柔軟に対応することができ、このような特性のばらつき、経時変化によるホワイトバランスのずれ、色再現性の劣化を有効に回避して高品質の表示画像を提供することができる。   This also makes it possible to flexibly deal with variations in emission characteristics from color to color and from product to product, and changes in light emission characteristics due to changes over time. Such variations in characteristics, deviations in white balance due to changes over time, and color reproducibility. It is possible to provide a high-quality display image by effectively avoiding deterioration of the image.

このようにして原基準電圧設定データDVにより原基準電圧VRT、VB〜VG、VRBを設定して発光特性を種々に補正できるようにして、このPDA41において、黒レベル用原基準電圧VRT、白レベル用原基準電圧VRBに係るディジタルアナログ変換回路31A、31Hでは、基準電圧生成用電圧VCOMを分圧回路32A、32Hにより分圧してそれぞれ原基準電圧VRT、VRBの候補電圧が複数生成され、この複数の候補電圧が原基準電圧設定データDVにより選択されて、原基準電圧VRT、VRBが生成される。これによりこれら原基準電圧VRT、VRBにあっては、基準電圧生成用電圧VCOMとアース電位との間で、種々に電圧を設定することができる。   In this way, the original reference voltages VRT, VB to VG, VRB are set by the original reference voltage setting data DV so that the light emission characteristics can be variously corrected. In this PDA 41, the black level original reference voltage VRT, the white level In the digital-analog conversion circuits 31A and 31H related to the original reference voltage VRB, a plurality of candidate voltages for the original reference voltages VRT and VRB are generated by dividing the reference voltage generating voltage VCOM by the voltage dividing circuits 32A and 32H, respectively. Are selected by the original reference voltage setting data DV, and the original reference voltages VRT and VRB are generated. Thereby, in these original reference voltages VRT and VRB, various voltages can be set between the reference voltage generating voltage VCOM and the ground potential.

これに対して残る原基準電圧VB〜VGに係るディジタルアナログ変換回路31B〜31Gにおいては、分圧回路32B〜32Gが直列に接続されて、両端が黒レベル用原基準電圧VRT、白レベル用原基準電圧VRBに接続された状態で、それぞれ分圧回路32B〜32Gにより分圧して原基準電圧VB〜VGの候補電圧が複数生成され、この複数の候補電圧が原基準電圧設定データDVにより選択されて、原基準電圧VB〜VGが生成される。   On the other hand, in the digital / analog conversion circuits 31B to 31G related to the remaining original reference voltages VB to VG, the voltage dividing circuits 32B to 32G are connected in series, and both ends are supplied with the black level original reference voltage VRT and the white level original. In a state of being connected to the reference voltage VRB, a plurality of candidate voltages of the original reference voltages VB to VG are generated by dividing by the voltage dividing circuits 32B to 32G, respectively, and the plurality of candidate voltages are selected by the original reference voltage setting data DV. Thus, the original reference voltages VB to VG are generated.

これにより原基準電圧VB〜VGにおいては、それぞれ直列接続されてなる分圧回路32B〜32Gから出力される候補電圧の範囲でしか電圧が変化しないように保持され、これによりPDA41においては、ノイズの混入により原基準電圧設定データDVが誤って設定された場合にあっても、極端なガンマ特性による駆動信号の出力を防止でき、ノイズによる著しい画質劣化を防止することができるようになされている。   As a result, the original reference voltages VB to VG are held so that the voltage changes only within the range of the candidate voltages output from the voltage dividing circuits 32B to 32G connected in series. Even when the original reference voltage setting data DV is erroneously set due to mixing, it is possible to prevent the output of a drive signal due to extreme gamma characteristics and to prevent significant image quality degradation due to noise.

またこのようにそれぞれ直列接続されてなる分圧回路32B〜32Gの両端が、黒レベル用原基準電圧VRT、白レベル用原基準電圧VRBに接続されることにより、ダイナミックレンジ調整、黒レベル調整により、発光特性のばらつき、経時変化を補正する場合に、これら原基準電圧VRT、VRBを可変した場合には、直列接続されてなる分圧回路32B〜32Gによる抵抗分圧比により、これら原基準電圧VRT、VRBの変化に追従して原基準電圧VB〜VGも変化することになる。これによりこれらの原基準電圧VB〜VGについては、改めて設定し直す処理を省略することができ、これによりPDA41では、これら残りのディジタルアナログ変換回路31B〜31Gに係る計算処理を省略して調整作業を簡略化することができるようになされている。   Further, both ends of the voltage dividing circuits 32B to 32G connected in series in this way are connected to the black level original reference voltage VRT and the white level original reference voltage VRB, thereby enabling dynamic range adjustment and black level adjustment. When the original reference voltages VRT and VRB are varied when correcting variations in light emission characteristics and changes over time, the original reference voltages VRT are determined by the resistance voltage dividing ratios of the voltage dividing circuits 32B to 32G connected in series. The original reference voltages VB to VG also change following the change of VRB. As a result, the process of resetting these original reference voltages VB to VG can be omitted, so that the PDA 41 can omit the calculation processes related to the remaining digital-analog conversion circuits 31B to 31G and perform the adjustment work. It is made so that it can be simplified.

またこのように原基準電圧設定データDVにより原基準電圧VRT、VB〜VG、VRBを設定するようにして、画像データD1の伝送に係る時分割多重化の処理に対応して、原基準電圧設定データDVを切り換えることにより、1系統の原基準電圧生成回路を各色の画像データの処理に共用化することができ、これにより全体構成を簡略化することができるようになされている。   Further, in this way, the original reference voltages VRT, VB to VG, VRB are set by the original reference voltage setting data DV, and the original reference voltage setting corresponding to the time division multiplexing processing related to the transmission of the image data D1. By switching the data DV, one system of the original reference voltage generation circuit can be shared for the processing of the image data of each color, whereby the overall configuration can be simplified.

またこれによりPDA41では、結局、1ラインで3回、原基準電圧設定データDVを出力してガンマ特性を切り換えることになる。これによりノイズの混入により誤ってガンマ特性を設定した場合でも、このノイズの影響によるガンマの誤設定を1ラインに止めることができ、これによってもノイズによる画質劣化を低減するようになされている。   As a result, the PDA 41 eventually switches the gamma characteristic by outputting the original reference voltage setting data DV three times in one line. As a result, even if the gamma characteristic is erroneously set due to noise mixing, the erroneous gamma setting due to the influence of noise can be stopped in one line, thereby reducing image quality degradation due to noise.

しかしてPDA41では、このように原基準電圧設定データDVにより原基準電圧VRT、VB〜VG、VRBを設定するようにして、この原基準電圧VRT、VB〜VG、VRBを生成する原基準電圧生成回路を基準電圧生成回路側に設け、一体に集積回路化することにより、原基準電圧VRT、VB〜VG、VRBの伝送路における静電容量を格段的に小さくすることができ、これにより基準電圧生成回路39においては、原基準電圧VRT、VB〜VG、VRBの入力に供する増幅回路を省略することができる。これによりその分、構成を簡略化して消費電力を低減することができる。またこの増幅回路が不要となったことで、その分、基準電圧生成回路に入力する原基準電圧VRT、VB〜VG、VRBの精度を向上することができ、これにより基準電圧V1〜V64の設定精度を向上し、生産性を向上することができる。   Thus, in the PDA 41, the original reference voltages VRT, VB to VG, VRB are set by the original reference voltage setting data DV in this way, and the original reference voltages VRT, VB to VG, VRB are generated. By providing the circuit on the reference voltage generation circuit side and integrating it into an integrated circuit, the capacitances in the transmission paths of the original reference voltages VRT, VB to VG, VRB can be remarkably reduced. In the generation circuit 39, an amplifier circuit used to input the original reference voltages VRT, VB to VG, VRB can be omitted. Thereby, the configuration can be simplified and power consumption can be reduced accordingly. Further, since the amplifier circuit is unnecessary, the accuracy of the original reference voltages VRT, VB to VG and VRB input to the reference voltage generation circuit can be improved correspondingly, thereby setting the reference voltages V1 to V64. Accuracy can be improved and productivity can be improved.

このようにして原基準電圧設定データDVVRT、DVVB〜DVVG、DVVRBにより原基準電圧VRT、VB〜VG、VRBを設定するようにして、PDA41では、補正データ生成回路59Eにおいて(図3)、メモリ50に保持されてなる微調整データD3VRT、D3VRBの値に応じて、各色毎に、ライン単位、フレーム単位で値0から値−1に論理値が変化する補正データD4が生成され(図4〜図7)、原基準電圧生成回路30に出力する黒レベル用原基準電圧設定データDVVRT、白レベル用原基準電圧設定データDVVRBが、それぞれこの補正データD4により補正される。これによりPDA41では、原基準電圧設定データDVVRT、DVVRBによる最小分解能により、微調整データD3VRT、D3VRBの値に応じて、一時的に原基準電圧VRT、VRBの電圧が微調整データD3VRT、D3VRBに応じて立ち下げられる(図1)。   In this way, the original reference voltages VRT, VB to VG, and VRB are set by the original reference voltage setting data DVVRT, DVVB to DVVG, and DVVRB. In the PDA 41, the correction data generation circuit 59E (FIG. 3) and the memory 50 In accordance with the values of the fine adjustment data D3VRT and D3VRB held in the correction data D4, correction data D4 whose logical value changes from a value of 0 to a value of 1 in units of lines and frames is generated for each color (FIGS. 4 to 5). 7) The black level original reference voltage setting data DVVRT and the white level original reference voltage setting data DVVRB output to the original reference voltage generation circuit 30 are corrected by the correction data D4. Thereby, in the PDA 41, the voltages of the original reference voltages VRT and VRB temporarily correspond to the fine adjustment data D3VRT and D3VRB according to the value of the fine adjustment data D3VRT and D3VRB with the minimum resolution by the original reference voltage setting data DVVRT and DVVRB. (Fig. 1).

PDA41では、微調整データD3VRT、D3VRBの取り得る値の数により連続するフレーム及びラインを区切って見た場合に、この連続するフレームでは、補正データD4VRT、D4VRBの平均値が、各ラインで等しく、かつ微調整データD3VRT、D3VRBの値に対応するように、また連続するラインでは、補正データD4VRT、D4VRBの平均値が、各フレームで等しく、かつ連続するフレームに係る各ラインにおける平均値と等しくなるように補正データD4VRT、D4VRBが生成され、これらにより基準電圧V1〜V64の生成基準である黒レベル用及び白レベル用の原基準電圧VRT、VRBが、連続するフレームによる時間軸方向に、また連続するラインによる空間的に変調され、時間軸方向の積分効果、空間的な積分効果により原基準電圧設定データDVVRT、DVVRBによる最小分解能以下の分解能によりこれら黒レベル用及び白レベル用の原基準電圧VRT、VRBが設定される。これによりPDA41では、簡易な構成により精度良く黒レベル及び白レベルを調整して、高い精度に色調整することができるようになされている。   In the PDA 41, when the continuous frames and lines are divided by the number of values that the fine adjustment data D3VRT and D3VRB can take, the average values of the correction data D4VRT and D4VRB are equal in each line in the continuous frames. In addition, so as to correspond to the values of the fine adjustment data D3VRT and D3VRB, and in the continuous line, the average value of the correction data D4VRT and D4VRB is equal in each frame and is equal to the average value in each line related to the continuous frame. Thus, the correction data D4VRT and D4VRB are generated, and the black level and white level original reference voltages VRT and VRB, which are the generation references of the reference voltages V1 to V64, are continuously generated in the time axis direction by successive frames. Integration effect in the time axis direction, spatially modulated by the line Spatial by integration effect original reference voltage setting data DVVRT, original reference voltages VRT for these black level and for the white level by the following resolution minimum resolution by DVVRB, VRB is set. As a result, the PDA 41 can adjust the black level and the white level with high accuracy with a simple configuration, and perform color adjustment with high accuracy.

しかしてこの実施例では、このような微調整データD3による一時的な原基準電圧VRT、VRBの立ち下げが、連続する4ライン、4フレームを単位にして、2ビットの微調整データに応じて実行されることにより、結果的に、黒レベル及び白レベルに係る原基準電圧設定データDVVRT、DVVRBを8ビット(6ビット+2ビット)により作成すると共に、これら原基準電圧設定データDVVRT、DVVRBに係るディジタルアナログ変換回路31A、31Hを8ビットにより構成したと同様の分解能により、黒レベル及び白レベルに係る原基準電圧VRT、VRBを設定することができる。これによりこの実施例においては、簡易な構成により高い精度で色ずれ調整できるようになされている。   In this embodiment, however, the temporary fall of the original reference voltages VRT and VRB by the fine adjustment data D3 is performed in accordance with 2-bit fine adjustment data in units of four consecutive lines and four frames. As a result, the original reference voltage setting data DVVRT and DVVRB relating to the black level and the white level are created by 8 bits (6 bits + 2 bits), and the original reference voltage setting data DVVRT and DVVRB are related. The original reference voltages VRT and VRB relating to the black level and the white level can be set with the same resolution as when the digital-analog conversion circuits 31A and 31H are configured with 8 bits. As a result, in this embodiment, the color misregistration can be adjusted with high accuracy by a simple configuration.

このようにして表示部44の表示に係る時間的、空間的に原基準電圧VRT、VRBを変調するにつき、このPDA41では、極力、連続するフレームで同一の論理値による補正データD4が連続しないように、補正データD4を生成し、これによりこのような原基準電圧VRT、VRBの一時的な立ち下げを目立たなくする。またライン方向については、連続する4フレームにおける補正データD4の設定を、順次、1フレーム分ずつシフトさせ、これによりライン方向についてもこのような原基準電圧VRT、VRBの一時的な立ち下げを目立たなくし、さらにはフリッカの発生を有効に回避する。   In this way, when the original reference voltages VRT and VRB are modulated temporally and spatially related to the display of the display unit 44, the PDA 41 prevents the correction data D4 having the same logical value from continuing in continuous frames as much as possible. Then, the correction data D4 is generated, thereby making the temporary fall of the original reference voltages VRT and VRB inconspicuous. For the line direction, the setting of the correction data D4 in the four consecutive frames is sequentially shifted by one frame at a time, so that the temporary fall of the original reference voltages VRT and VRB is also noticeable in the line direction. Further, the occurrence of flicker is effectively avoided.

(3)実施例の効果
以上の構成によれば、黒レベル用及び白レベル用の原基準電圧設定データに応じてそれぞれ黒レベル用及び白レベル用の原基準電圧を生成し、この黒レベル用及び白レベル用の原基準電圧の抵抗分圧によりディジタルアナログ変換用の基準電圧を生成するようにして、これら黒レベル用及び白レベル用の原基準電圧設定データを補正データに応じて空間的、時間的に変調し、これら空間的、時間的な積分効果を利用して原基準電圧設定データの分解能以下による分解能により黒レベル用及び白レベル用の原基準電圧を設定することにより、発光特性の製品ばらつき等に対応できるようにして、簡易な構成により精度良く色調整することができる。
(3) Effects of the Embodiment According to the above configuration, the black level and white level original reference voltages are generated according to the black level and white level original reference voltage setting data, respectively. In addition, the reference voltage for digital-analog conversion is generated by the resistance voltage division of the original reference voltage for white level and the original reference voltage setting data for black level and white level according to the correction data. Modulating in time, and using these spatial and temporal integration effects, setting the original reference voltage for black level and white level with the resolution below the resolution of the original reference voltage setting data, The color can be adjusted with high accuracy with a simple configuration so as to cope with product variations and the like.

なお上述の実施例においては、黒レベル及び白レベルの双方について、調整精度を向上する場合について述べたが、本発明はこれに限らず、実用上十分な特性を確保できる場合には、黒レベル及び白レベルの一方についてだけ、微調整データにより変調するようにしてもよい。   In the above-described embodiment, the case where the adjustment accuracy is improved for both the black level and the white level has been described. Only one of the white level and the white level may be modulated by fine adjustment data.

また上述の実施例においては、装置本体から出力される補正データにより黒レベル用原基準電圧設定データ及び白レベル用原基準電圧設定データだけを補正することにより、微調整データについては発光特性の経時変化を補正しない場合について述べたが、本発明はこれに限らず、微調整データに対応する補正データを装置本体に設けるようにして、微調整データに関しても発光特性の経時変化に対応するようにしてもよい。   Further, in the above-described embodiment, only the black level original reference voltage setting data and the white level original reference voltage setting data are corrected by the correction data output from the apparatus main body. Although the case where the change is not corrected has been described, the present invention is not limited to this, and correction data corresponding to the fine adjustment data is provided in the apparatus main body so that the fine adjustment data can also correspond to the temporal change in the light emission characteristics. May be.

また上述の実施例においては、本発明をPDAに適用する場合について述べたが、本発明はこれに限らず、種々の映像機器に広く適用することができる。   In the above-described embodiments, the case where the present invention is applied to a PDA has been described. However, the present invention is not limited to this and can be widely applied to various video devices.

本発明は、フラットディスプレイ装置に関し、例えば有機EL素子による表示装置に適用することができる。   The present invention relates to a flat display device and can be applied to, for example, a display device using an organic EL element.

本発明の実施例1に係るPDAにおける黒レベル原基準電圧、白レベル原基準電圧の設定の説明に供する略線図である。It is a basic diagram with which it uses for description of the setting of the black level original reference voltage in the PDA which concerns on Example 1 of this invention, and a white level original reference voltage. 本発明の実施例1に係るPDAを示すブロック図である。It is a block diagram which shows PDA which concerns on Example 1 of this invention. 図1の原基準電圧設定回路を示すブロック図である。FIG. 2 is a block diagram illustrating an original reference voltage setting circuit in FIG. 1. 微調整データが値〔00〕の場合における補正データの生成の説明に供する図表である。10 is a chart for explaining generation of correction data when fine adjustment data is a value [00]. 微調整データが値〔01〕の場合における補正データの生成の説明に供する図表である。10 is a chart for explaining generation of correction data when fine adjustment data is a value [01]. 微調整データが値〔10〕の場合における補正データの生成の説明に供する図表である。It is a table | surface used for description of the production | generation of correction | amendment data in case fine adjustment data is a value [10]. 微調整データが値〔11〕の場合における補正データの生成の説明に供する図表である。10 is a chart for explaining generation of correction data when fine adjustment data is a value [11]. 従来の液晶表示装置を示すブロック図である。It is a block diagram which shows the conventional liquid crystal display device. 図8の液晶表示装置における水平駆動回路を周辺構成と共に示すブロック図である。It is a block diagram which shows the horizontal drive circuit in a liquid crystal display device of FIG. 8 with a periphery structure. 図9の説明に供するタイムチャートである。10 is a time chart for explaining FIG. 9. 図9の水平駆動回路及びコントローラにおける原基準電圧生成回路及び基準電圧生成回路を示すブロック図である。FIG. 10 is a block diagram illustrating an original reference voltage generation circuit and a reference voltage generation circuit in the horizontal drive circuit and controller of FIG. 9. 図8の液晶表示装置におけるガンマ特性の説明に供する特性曲線図である。It is a characteristic curve figure with which it uses for description of the gamma characteristic in the liquid crystal display device of FIG. 原基準電圧設定データによる原基準電圧の設定例を示すブロック図である。It is a block diagram which shows the example of a setting of the original reference voltage by original reference voltage setting data. 図13の構成によるガンマ特性の説明に供する特性曲線図である。It is a characteristic curve figure with which it uses for description of the gamma characteristic by the structure of FIG. 図13の構成によるガンマ特性におけるノイズの影響の説明に供する特性曲線図である。It is a characteristic curve figure with which it uses for description of the influence of the noise in the gamma characteristic by the structure of FIG. 図13の構成によるガンマ特性におけるダイナミックレンジ調整の説明に供する特性曲線図である。It is a characteristic curve figure with which it uses for description of the dynamic range adjustment in the gamma characteristic by the structure of FIG.

符号の説明Explanation of symbols

1……液晶表示装置、2、44……表示部、3R、3G、3B……画素、4、45……水平駆動回路、6、42……装置本体、7、43、52……コントローラ、9、54、56……メモリ制御回路、10、50、51、55……メモリ、12、30……原基準電圧生成回路、13……シフトレジスタ、14、39……基準電圧生成回路、15A〜15N、31A〜31H……ディジタルアナログ変換回路、17A〜17N、33A〜33H……セレクタ、21、32A〜32H、R1〜R7……分圧回路、26……抵抗直列回路、35……デコーダ、41……PDA、59……原基準電圧設定回路、59A、59B……加算回路、59E……補正データ生成回路




DESCRIPTION OF SYMBOLS 1 ... Liquid crystal display device, 2, 44 ... Display part, 3R, 3G, 3B ... Pixel, 4, 45 ... Horizontal drive circuit, 6, 42 ... Device main body, 7, 43, 52 ... Controller, 9, 54, 56 ... Memory control circuit, 10, 50, 51, 55 ... Memory, 12, 30 ... Original reference voltage generation circuit, 13 ... Shift register, 14, 39 ... Reference voltage generation circuit, 15A -15N, 31A-31H: Digital-analog conversion circuit, 17A-17N, 33A-33H ... Selector, 21, 32A-32H, R1-R7 ... Voltage divider, 26 ... Resistor series circuit, 35 ... Decoder , 41... PDA, 59... Original reference voltage setting circuit, 59 A, 59 B... Adder circuit, 59 E.




Claims (3)

画像データによる画像を表示するフラットディスプレイ装置において、
マトリックス状に画素を配置してなる表示部と、
前記表示部の駆動信号を出力する水平駆動回路とを有し、
前記水平駆動回路は、
黒レベル用原基準電圧設定データを変調して変調済み黒レベル用原基準電圧設定データを生成する及び又は白レベル用原基準電圧設定データを変調して変調済み白レベル用原基準電圧設定データを生成する変調回路と、
前記変調済み黒レベル用原基準電圧設定データに応じて黒レベル用原基準電圧を生成する黒レベル用のディジタルアナログ変換回路と、前記変調済み白レベル用原基準電圧設定データに応じて白レベル用原基準電圧を生成する白レベル用のディジタルアナログ変換回路と、前記黒レベル用原基準電圧白レベル用原基準電圧を基準にして黒レベル用と白レベル用を除く原基準電圧設定データに基づき黒レベル用と白レベル用を除く原基準電圧を生成する黒レベル用と白レベル用を除く複数のディジタルアナログ変換回路とによる原基準電圧生成回路と、
抵抗を複数個直列接続した分圧回路をさらに複数個直列接続して、両端に前記黒レベル用原基準電圧、前記白レベル用原基準電圧をそれぞれ入力し、前記分圧回路間に前記複数のディジタルアナログ変換回路による前記原基準電圧をそれぞれ入力し、前記複数個の分圧回路による分圧電圧により複数の基準電圧を出力する基準電圧生成回路と、
前記複数の基準電圧を入力して対応する信号線に係る前記画像データに応じて選択出力することにより、前記駆動信号を出力する複数の選択回路
有し、
前記変調回路は、
黒レベル用微調整データの値に応じて、ライン単位、フレーム単位で値が変化する黒レベル用補正データを生成する及び又は白レベル用微調整データの値に応じて、ライン単位、フレーム単位で値が変化する白レベル用補正データを生成する補正データ生成回路と、
前記黒レベル用補正データを前記黒レベル用原基準電圧設定データに加算して前記変調済み黒レベル用原基準電圧設定データを生成する及び又は前記白レベル用補正データを前記白レベル用原基準電圧設定データに加算して前記変調済み白レベル用原基準電圧設定データを生成する加算回路とを有し、
前記補正データ生成回路は、
前記黒レベル用微調整データの取り得る値の数により連続するフレーム及びラインを区切って見た場合に、
前記連続するフレームに設定された前記黒レベル用補正データの平均値が、各ラインで等しく、かつ前記黒レベル用微調整データの値に対応するように、
前記連続するラインに設定された前記黒レベル用補正データの平均値が、各フレームで等しく、かつ前記連続するフレームに設定された前記黒レベル用補正データの平均値と等しくなるように、
前記黒レベル用補正データを生成する、
及び又は、白レベル用微調整データの取り得る値の数により連続するフレーム及びラインを区切って見た場合に、
前記連続するフレームに設定された白レベル用補正データの平均値が、各ラインで等しく、かつ前記白レベル用微調整データの値に対応するように、
前記連続するラインに設定された前記白レベル用補正データの平均値が、各フレームで等しく、かつ前記連続するフレームに設定された前記白レベル用補正データの平均値と等しくなるように、
記白レベル用補正データを生成するフラットディスプレイ装置。
In a flat display device that displays an image based on image data,
A display unit in which pixels are arranged in a matrix;
A horizontal drive circuit that outputs a drive signal of the display unit,
The horizontal drive circuit includes:
The black level original reference voltage setting data is modulated to generate the modulated black level original reference voltage setting data and / or the white level original reference voltage setting data is modulated to generate the modulated white level original reference voltage setting data. A modulation circuit to be generated;
A digital-to-analog converter for black level to generate a black level YoHara reference voltage in response to the modulated black level YoHara reference voltage setting data, for the white level in response to the modulated white level YoHara reference voltage setting data a digital-to-analog conversion circuit for the white level to generate the original reference voltage, based on the original reference voltage setting data except for the black level YoHara reference voltage and a white level YoHara reference voltage black level for the white level with respect to the An original reference voltage generation circuit including a plurality of digital-analog conversion circuits excluding a black level and a white level for generating an original reference voltage except for a black level and a white level ;
A plurality of voltage dividing circuits having a plurality of resistors connected in series are further connected in series, and the black level original reference voltage and the white level original reference voltage are respectively input to both ends, and the plurality of resistors are connected between the voltage dividing circuits. A reference voltage generation circuit that inputs the original reference voltage by a digital-to-analog converter circuit and outputs a plurality of reference voltages by the divided voltages by the plurality of voltage dividing circuits;
A plurality of selection circuits for outputting the drive signal by inputting the plurality of reference voltages and selectively outputting according to the image data relating to the corresponding signal lines ;
Have,
The modulation circuit includes:
Generate black level correction data whose value changes in line units and frame units according to the black level fine adjustment data values and / or line units and frame units in accordance with the white level fine adjustment data values a correction data generation circuit for generating a white level correction data that will change the value,
Wherein the black level correction data black level YoHara reference voltage setting said modulated black level by adding the data YoHara reference voltage to generate the configuration data and or the white level correction data before xylo level YoHara reference An adder circuit that adds to the voltage setting data to generate the modulated white level original reference voltage setting data ;
The correction data generation circuit includes:
When the continuous frames and lines are divided by the number of values that can be taken by the fine adjustment data for the black level,
The average value of the black level correction data set in the continuous frame is equal in each line and corresponds to the value of the black level fine adjustment data.
The average value of the black level correction data set in the continuous line is equal in each frame, and is equal to the average value of the black level correction data set in the continuous frame.
Generating the black level correction data;
And / or when continuous frames and lines are divided by the number of values that the white level fine adjustment data can take,
As the average value of the white level correction data set in the frame in which the consecutive, equally on each line, and corresponds to the value before the fine adjustment data xylo level,
So that the average value of xylo-level correction data before being set in the line which the consecutive, equal in each frame, and equal to the average of the previous correction data xylose level set in the frame of the continuous,
Before flat display device that generates a xylo-level correction data.
前記黒レベル用のディジタルアナログ変換回路は、
原基準電圧生成用の分圧回路により前記黒レベル用原基準電圧の候補電圧を複数生成して前記変調済み黒レベル用原基準電圧設定データに応じて選択出力することにより、黒レベル用原基準電圧を生成し、
前記白レベル用のディジタルアナログ変換回路は、
原基準電圧生成用の分圧回路により前記白レベル用原基準電圧の候補電圧を複数生成して前記変調済み白レベル用原基準電圧設定データに応じて選択出力することにより、白レベル用原基準電圧を生成し、
前記黒レベル用と白レベル用を除く複数のディジタルアナログ変換回路は、
それぞれ原基準電圧生成用の分圧回路により前記原基準電圧の候補電圧を複数生成して前記黒レベル用と白レベル用を除く原基準電圧設定データに応じて選択出力することにより、前記原基準電圧を生成する請求項1に記載のフラットディスプレイ装置。
The black level digital-to-analog converter circuit is:
A plurality of black level original reference voltage candidate voltages are generated by a voltage dividing circuit for generating an original reference voltage and selectively output according to the modulated black level original reference voltage setting data. Generate voltage,
The white level digital-to-analog conversion circuit is:
A plurality of candidate voltages for the white level original reference voltage are generated by a voltage dividing circuit for generating an original reference voltage and selectively output according to the modulated white level original reference voltage setting data. Generate voltage,
A plurality of digital-analog conversion circuits excluding the black level and the white level are:
A plurality of original reference voltage candidate voltages are respectively generated by a voltage dividing circuit for generating an original reference voltage and selectively output according to original reference voltage setting data except for the black level and the white level. the flat display apparatus as claimed in Motomeko 1 that generates a voltage.
ライン単位で、同一色の前記画素に係る画像データが連続するように、前記各色の画素に係る画像データを時分割多重化して前記水平駆動回路に供給する時分割多重化回路を有し、
前記原基準電圧生成回路は、
前記時分割多重化回路における色の切り換えに応動した前記変調済み黒レベル用原基準電圧設定データ、前記変調済み白レベル用原基準電圧設定データの切り換えにより、前記画像データにおける各色に対応して原基準電圧を順次生成する請求項1又は請求項2に記載のフラットディスプレイ装置。
A time-division multiplexing circuit that time-division-multiplexes the image data relating to the pixels of each color and supplies the image data to the horizontal drive circuit so that the image data relating to the pixels of the same color is continuous in line units;
The original reference voltage generation circuit includes:
By switching between the modulated black level original reference voltage setting data and the modulated white level original reference voltage setting data in response to the color switching in the time division multiplexing circuit, an original corresponding to each color in the image data is obtained. the flat display apparatus as claimed in Motomeko 1 or claim 2 sequentially generates a reference voltage.
JP2004116046A 2004-04-09 2004-04-09 Flat display device Expired - Fee Related JP4674443B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004116046A JP4674443B2 (en) 2004-04-09 2004-04-09 Flat display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004116046A JP4674443B2 (en) 2004-04-09 2004-04-09 Flat display device

Publications (2)

Publication Number Publication Date
JP2005300866A JP2005300866A (en) 2005-10-27
JP4674443B2 true JP4674443B2 (en) 2011-04-20

Family

ID=35332484

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004116046A Expired - Fee Related JP4674443B2 (en) 2004-04-09 2004-04-09 Flat display device

Country Status (1)

Country Link
JP (1) JP4674443B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021189278A (en) * 2020-05-28 2021-12-13 キヤノン株式会社 Light-emitting device and electronic apparatus

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002366112A (en) * 2001-06-07 2002-12-20 Hitachi Ltd Liquid crystal driving device and liquid crystal display device
JP2003098998A (en) * 2001-09-25 2003-04-04 Toshiba Corp Planar display device
JP2003157051A (en) * 2001-09-04 2003-05-30 Toshiba Corp Display device
JP2004354625A (en) * 2003-05-28 2004-12-16 Renesas Technology Corp Self-luminous display device and driving circuit for self-luminous display
JP2005284038A (en) * 2004-03-30 2005-10-13 Sony Corp Drive circuit for flat display device and flat display device
JP2005284037A (en) * 2004-03-30 2005-10-13 Sony Corp Drive circuit for flat display device and flat display device
JP2005300784A (en) * 2004-04-08 2005-10-27 Sony Corp Driving circuit of flat display device and flat display device

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002366112A (en) * 2001-06-07 2002-12-20 Hitachi Ltd Liquid crystal driving device and liquid crystal display device
JP2003157051A (en) * 2001-09-04 2003-05-30 Toshiba Corp Display device
JP2003098998A (en) * 2001-09-25 2003-04-04 Toshiba Corp Planar display device
JP2004354625A (en) * 2003-05-28 2004-12-16 Renesas Technology Corp Self-luminous display device and driving circuit for self-luminous display
JP2005284038A (en) * 2004-03-30 2005-10-13 Sony Corp Drive circuit for flat display device and flat display device
JP2005284037A (en) * 2004-03-30 2005-10-13 Sony Corp Drive circuit for flat display device and flat display device
JP2005300784A (en) * 2004-04-08 2005-10-27 Sony Corp Driving circuit of flat display device and flat display device

Also Published As

Publication number Publication date
JP2005300866A (en) 2005-10-27

Similar Documents

Publication Publication Date Title
KR101189703B1 (en) Driving circuit of flat display device, and flat display device
KR101128501B1 (en) Drive circuit for flat display apparatus and flat display apparatus
KR101116886B1 (en) Driving circuit of flat display device, and flat display device
KR100584056B1 (en) Display device and driving circuit for displaying
US9024964B2 (en) System and method for dithering video data
US8698720B2 (en) Display signal processing device and display device
JP3631727B2 (en) Image display method and image display apparatus
KR100630654B1 (en) Display device, driver circuit therefor and method of driving same
JP2000200075A (en) Gradation voltage setting method for multi-level display device
KR101818213B1 (en) Driving device and display device including the same
JP2008170807A (en) Liquid crystal display device
JP2005316188A (en) Driving circuit of flat display device, and flat display device
JP2009186800A (en) Display method and flicker determination method of display device
JP4674443B2 (en) Flat display device
JP2005284037A (en) Drive circuit for flat display device and flat display device
WO2007043214A1 (en) Display
JPWO2006057187A1 (en) Reference current generation circuit, organic EL drive circuit, and organic EL display device using the same
CN113257201B (en) Driving circuit and display device
WO2011004523A1 (en) Display device and display device driving method
JP2006337787A (en) Liquid crystal display device
JP2005062440A (en) Device and method for image display
JP2009265584A (en) Display control circuit
KR102024654B1 (en) Display apparatus and method for driving digital pixel of the same
JP2007025566A (en) Image display device
JP2009042774A (en) Drive circuit for display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070329

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20090326

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20090326

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20090402

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100720

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100826

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101228

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110110

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140204

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140204

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees